CN201918978U - 一种亚阈值区域低静态功耗的电容型逻辑电平转换器 - Google Patents

一种亚阈值区域低静态功耗的电容型逻辑电平转换器 Download PDF

Info

Publication number
CN201918978U
CN201918978U CN2010206990892U CN201020699089U CN201918978U CN 201918978 U CN201918978 U CN 201918978U CN 2010206990892 U CN2010206990892 U CN 2010206990892U CN 201020699089 U CN201020699089 U CN 201020699089U CN 201918978 U CN201918978 U CN 201918978U
Authority
CN
China
Prior art keywords
grid
nmos pipe
pmos
drain electrode
inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2010206990892U
Other languages
English (en)
Inventor
时龙兴
柏娜
黄凯
蔡志匡
余群龄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN2010206990892U priority Critical patent/CN201918978U/zh
Application granted granted Critical
Publication of CN201918978U publication Critical patent/CN201918978U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

一种亚阈值区域低静态功耗的电容型逻辑电平转换器,将低电压域电平VddL转换到高电压域电平VddH,设有一个NMOS管MN1,一个电容CL,两个PMOS管MP1和MP2以及一个反相器,其中PMOS管MP1的源极与低电压域电平VddL连接,栅极、漏极和体端连接在一起后,与PMOS管MP2的栅极相连;电容CL设置在PMOS管MP1栅极、漏极和体端的连接点与转换器的输入端Vin之间;PMOS管MP2的源极和体端与高电压域电平VddH相连,漏极和NMOS管MN1的漏极连接后作为反相器的输入与反相器相连,NMOS管MN1的栅极与输入端Vin相连,源极和体端接GND;反相器的电源电压接高电压域电平VddH,地线接GND,反相器的输出端为转换器的输出端Vout。采用电容型逻辑电平转换,可有效的工作在亚阈值区域。

Description

一种亚阈值区域低静态功耗的电容型逻辑电平转换器
技术领域
本实用新型涉及逻辑电平转换电路,尤其是一种可以工作在亚阈值区域的逻辑电平转换器,它可以有效的将低电压域VddL=200mV输入信号转换成高电压域VddH=400mV的输出信号,为一种亚阈值区域低静态功耗的电容型逻辑电平转换器。
背景技术
随着集成电路设计技术的发展,在新一代的集成电路设计中,为了达到设计目标,设计者常常使用多路电压(MSV)方法允许使用不同Vdd的设计分实体或块,而随之引入的低电压逻辑,使得系统内部常常出现输入/输出逻辑不协调的问题,因此应插入一个电平转换器(logic level translator)将信号从低电压域VddL转换到高电压域VddH,以确保正确的信号转移。例如,当1.8V的数字电路与工作在3.3V的模拟电路进行通信时,需要首先解决两种电平的转换问题,这时就需要电平转换器。当电源电压下降到亚阈值区域后,这种需求更加迫切,本实用新型针对亚阈值的逻辑电平转换设计了一种低静态功耗电容型逻辑电平转换电路,对亚阈值电路的设计具有重要意义。
发明内容
本实用新型要解决的问题是:现有集成电路的多路电压方法,引入了低电压逻辑,使得系统内部常常出现输入/输出逻辑不协调的问题,需要提供一种可以工作在亚阈值区域的低静态功耗逻辑电平转换器。
本实用新型的技术方案为:一种亚阈值区域低静态功耗的电容型逻辑电平转换器,将低电压域电平VddL转换到高电压域电平VddH,设有一个NMOS管MN1,一个电容CL,两个PMOS管MP1和MP2以及一个反相器,其中PMOS管MP1的源极与低电压域电平VddL连接,栅极、漏极和体端连接在一起后,与PMOS管MP2的栅极相连;电容CL设置在PMOS管MP1栅极、漏极和体端的连接点与转换器的输入端Vin之间;PMOS管MP2的源极和体端与高电压域电平VddH相连,漏极和NMOS管MN1的漏极连接后作为反相器的输入与反相器相连,NMOS管MN1的栅极与输入端Vin相连,源极和体端接GND;反相器的电源电压接高电压域电平VddH,地线接GND,反相器的输出端为转换器的输出端Vout。
进一步的,用NMOS管MN2等效电容CL,PMOS管MP1的栅极、漏极和体端连接在一起后,连接NMOS管MN2的栅极,NMOS管MN2的源极与漏极连接在一起后与转换器的输入端Vin相连,即NMOS管MN2做电容型连接,且连接后的等效电容为CL,NMOS管MN2的体端接GND。
本实用新型克服现有技术的缺陷,针对亚阈值电路的实际特点,提供一种可以工作在亚阈值区域的低静态功耗逻辑电平转换器,该逻辑电平转换器可以有效的工作在亚阈值区域,达到性能最优,使得亚阈值设计中各个设计分实体或块使用不同的Vdd成为可能。
与现有技术相比,本实用新型具有以下优点及显著效果:
(1)本实用新型可以有效的工作在亚阈值区域,经过验证本实用新型的电容型电平转换器可以有效的将VddL=200mV输入信号转换成VddH=400mV的输出信号,即表明本实用新型的电路可以有效的实现亚阈值逻辑电平的转换。
(2)本实用新型的电容型逻辑电平转换器具有较低的静态功耗。在2007年,Hwang Myeong-Eun,A.Raychowdhury,Kim Keejong等人已经在VLSI Circuits的一篇文献中提出一种模拟方法,该方法使用了差分放大器转换(GND,VddL)幅度成(GND,VddH)幅度,遗憾的是,该方法需要一个静态偏置电流,需要引进大量的静态能耗开销。本实用新型由于采用电容型逻辑电平转换,有效的避免了这些静态功耗,所以相对Hwang Myeong-Eun,A.Raychowdhury,Kim Keejong等人的设计本实用新型的电路具有更低的静态功耗。
附图说明
图1是本实用新型的电容型逻辑电平转换电路的结构图。
图2是本实用新型的电容型逻辑电平转换器工作在亚阈值区域的波形图:VddL=200mV且VddH=400mV。
具体实施方式
参看图1,本实用新型的低静态功耗电容型逻辑电平转换器,可以工作在亚阈值区域,将低电压域电平VddL转换到高电压域电平VddH,设有一个NMOS管MN1,一个电容CL,两个PMOS管MP1和MP2以及一个反相器,其中PMOS管MP1的源极与低电压域电平VddL连接,栅极、漏极和体端连接在一起后,与PMOS管MP2的栅极相连;电容CL设置在PMOS管MP1栅极、漏极和体端的连接点与转换器的输入端Vin之间;PMOS管MP2的源极和体端与高电压域电平VddH相连,漏极和NMOS管MN1的漏极连接后作为反相器的输入与反相器相连,NMOS管MN1的栅极与输入端Vin相连,源极和体端接GND;反相器的电源电压接高电压域电平VddH,地线接GND,反相器的输出端为转换器的输出端Vout。
也可以用NMOS管MN2等效电容CL,PMOS管MP1的栅极、漏极和体端连接在一起后,连接NMOS管MN2的栅极,NMOS管MN2的源极与漏极连接在一起后与转换器的输入端Vin相连,即NMOS管MN2做电容型连接,且连接后的等效电容为CL,NMOS管MN2的体端接GND。
在本实用新型实际的操作过程中,先对升压电容CL进行充电,将CL的电位抬升,当输入电压发生变化时,例如从低逻辑电压模块的逻辑低电平跳变为逻辑高电平,此时由于CL的电压不能突变,因此输出电位将远高于低逻辑电压模块的逻辑高电平,从而达到逻辑电平转换的目的。
本实用新型的逻辑电平转换电路的工作原理如下:
假定输入端Vin=″0″,二极管连接晶体管MP1开启,升压电容器CL电位被充电至VddL;此时MP1、MP2和CL相连接的节点X是连接到MP1的体端,形成正向偏置的体源PN结,MP1的阈值电压值降低以减小CL的充电电位。当Vin上升至VddL,MP1关闭,使节点X随着远高于VddL(近2VddL)的上升电位而浮动,该高电位关闭MP2,因此最终输出达到预期的VddH。在本实用新型中CL作为升压电容使用,其电容值仅为1~2fF,可以采用两种不同的具体实现方式,一种是使用金属层之间的电容来实现,另外一种是使用NMOS管MN2晶体管寄生的栅源电容CGS和栅漏电容CGD来实现,见图1。
为了进一步验证本实用新型的电容型逻辑电平转换器在亚阈值区域的有效性,下面对本实用新型的电路进行仿真验证。图2是电容型电平转换器在VddL=200mV且VddH=400mV时的波形,图中所示的波形可以充分证明本实用新型电容型电平转换器可以有效的将VddL=200mV输入信号转换成VddH=400mV的输出信号,即本实用新型的电容型逻辑电平转换器可以有效的工作在亚阈值区域。

Claims (2)

1.一种亚阈值区域低静态功耗的电容型逻辑电平转换器,将低电压域电平VddL转换到高电压域电平VddH,其特征在于:设有一个NMOS管MN1,一个电容CL,两个PMOS管MP1和MP2以及一个反相器,其中PMOS管MP1的源极与低电压域电平VddL连接,栅极、漏极和体端连接在一起后,与PMOS管MP2的栅极相连;电容CL设置在PMOS管MP1栅极、漏极和体端的连接点与转换器的输入端Vin之间;PMOS管MP2的源极和体端与高电压域电平VddH相连,漏极和NMOS管MN1的漏极连接后作为反相器的输入与反相器相连,NMOS管MN1的栅极与输入端Vin相连,源极和体端接GND;反相器的电源电压接高电压域电平VddH,地线接GND,反相器的输出端为转换器的输出端Vout。
2.根据权利要求1所述的一种亚阈值区域低静态功耗的电容型逻辑电平转换器,其特征在于:用NMOS管MN2等效电容CL,PMOS管MP1的栅极、漏极和体端连接在一起后,连接NMOS管MN2的栅极,NMOS管MN2的源极与漏极连接在一起后与转换器的输入端Vin相连,即NMOS管MN2做电容型连接,且连接后的等效电容为CL,NMOS管MN2的体端接GND。
CN2010206990892U 2010-12-31 2010-12-31 一种亚阈值区域低静态功耗的电容型逻辑电平转换器 Expired - Fee Related CN201918978U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010206990892U CN201918978U (zh) 2010-12-31 2010-12-31 一种亚阈值区域低静态功耗的电容型逻辑电平转换器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010206990892U CN201918978U (zh) 2010-12-31 2010-12-31 一种亚阈值区域低静态功耗的电容型逻辑电平转换器

Publications (1)

Publication Number Publication Date
CN201918978U true CN201918978U (zh) 2011-08-03

Family

ID=44418766

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010206990892U Expired - Fee Related CN201918978U (zh) 2010-12-31 2010-12-31 一种亚阈值区域低静态功耗的电容型逻辑电平转换器

Country Status (1)

Country Link
CN (1) CN201918978U (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035534A (zh) * 2010-12-31 2011-04-27 东南大学 一种亚阈值区域低静态功耗的电容型逻辑电平转换器
CN103856209A (zh) * 2012-12-05 2014-06-11 艾尔瓦特集成电路科技(天津)有限公司 集成电路以及用于集成电路的方法
CN104506183A (zh) * 2014-12-09 2015-04-08 复旦大学 单电压亚阈值电平转换器
US10305482B2 (en) 2017-04-13 2019-05-28 Winbond Electronics Corp. Voltage level shifter
CN115664408A (zh) * 2022-11-10 2023-01-31 江苏谷泰微电子有限公司 一种未知电压域的电平转换器

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035534A (zh) * 2010-12-31 2011-04-27 东南大学 一种亚阈值区域低静态功耗的电容型逻辑电平转换器
CN103856209A (zh) * 2012-12-05 2014-06-11 艾尔瓦特集成电路科技(天津)有限公司 集成电路以及用于集成电路的方法
CN103856209B (zh) * 2012-12-05 2016-12-07 戴泺格集成电路(天津)有限公司 集成电路以及用于集成电路的方法
CN104506183A (zh) * 2014-12-09 2015-04-08 复旦大学 单电压亚阈值电平转换器
CN104506183B (zh) * 2014-12-09 2017-10-03 复旦大学 单电压亚阈值电平转换器
US10305482B2 (en) 2017-04-13 2019-05-28 Winbond Electronics Corp. Voltage level shifter
CN115664408A (zh) * 2022-11-10 2023-01-31 江苏谷泰微电子有限公司 一种未知电压域的电平转换器
CN115664408B (zh) * 2022-11-10 2023-11-21 江苏谷泰微电子有限公司 一种未知电压域的电平转换器

Similar Documents

Publication Publication Date Title
US9197199B2 (en) Level shifter for high density integrated circuits
CN201918978U (zh) 一种亚阈值区域低静态功耗的电容型逻辑电平转换器
CN101420224B (zh) 输出缓冲电路
CN102130668A (zh) 延时电路
CN104052454A (zh) 用于高密度集成电路的电平转换器
CN103117740A (zh) 低功耗电平位移电路
CN101826861A (zh) 内含自动复位电路的集成电路芯片
CN104506183B (zh) 单电压亚阈值电平转换器
CN214544268U (zh) 一种低压低功耗上电复位电路
CN101552593A (zh) 驱动一输出级的驱动电路
CN101944895A (zh) 一种低回踢噪声的cmos钟控比较器
CN103346779A (zh) 一种fpga片上低功耗系统
CN102035534A (zh) 一种亚阈值区域低静态功耗的电容型逻辑电平转换器
CN103944556A (zh) 电平转移电路
CN107911110A (zh) 基于输入控制二极管的电平移位电路
CN105577165A (zh) 一种io接口电平转换电路及io接口电平转换方法
CN101741374A (zh) 无相位失真的电压电平转换器
CN101047381B (zh) 电压电平转换电路、方法及初始电压提供的方法
CN105656294A (zh) 中高压集成电路中的降压电路
CN103138741B (zh) 一种超低功耗电平位移电路
Bhumireddy et al. Design of low power and high speed comparator with sub-32-nm Double Gate-MOSFET
CN214504253U (zh) 一种低输入电源幅度的电平转换电路
CN110308759A (zh) 一种新型电平移位器电路
CN103856198A (zh) 电平转换器
Varma et al. Sub Threshold Level Shifters and Level Shifter with LEC for LSI’s

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110803

Termination date: 20131231