CN201607723U - 存储器写保护电路 - Google Patents
存储器写保护电路 Download PDFInfo
- Publication number
- CN201607723U CN201607723U CN2009202621487U CN200920262148U CN201607723U CN 201607723 U CN201607723 U CN 201607723U CN 2009202621487 U CN2009202621487 U CN 2009202621487U CN 200920262148 U CN200920262148 U CN 200920262148U CN 201607723 U CN201607723 U CN 201607723U
- Authority
- CN
- China
- Prior art keywords
- write
- circuit
- triode
- control
- resistance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000010586 diagram Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
Images
Landscapes
- Storage Device Security (AREA)
Abstract
本实用新型涉及存储器写保护电路,包括系统复位电路、系统MCU以及写保护控制电路,存储器读写控制端口通过写保护控制电路分别与系统复位电路和系统MCU相连接,系统复位电路和系统MCU用于输出控制信号。采用写保护控制电路对这两路控制信号进行逻辑运算、并将运算后的输出信号作为存储器的写保护信号,可确保存储器在上电瞬间也处于写保护状态,可更好的确保存储器内数据不被擦写,提高系统的可靠性。
Description
技术领域
本实用新型涉及存储器电路技术,更具体地说,涉及一种存储器写保护电路。
背景技术
传统电路存储器件的写保护通常采用系统MCU的I/O口或者控制器的专用口进行写保护。单独用MCU的I/O口控制的写保护,在系统上电瞬间,由于上电瞬间MCU还没有完成初始化,I/O口还没有受控时,存储器件没有写保护,在上电瞬间,存储器内数据可能丢失。控制器专用口也存在上电瞬间,控制口可能状态不确定,系统上电瞬间,由于没有写保护可能导致存储器数据丢失。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术单独采用系统MCU的I/O口或控制器的专用口进行写保护,在系统上电瞬间存储器没有写保护的缺陷,提供一种存储器的写保护电路。
本实用新型解决其技术问题所采用的技术方案是:构造一种存储器写保护电路,包括系统复位电路、系统MCU以及写保护控制电路,存储器的读写控制端口通过写保护控制电路分别与系统复位电路和系统MCU的IO控制口相连接,系统复位电路用于在系统上电瞬间输出脉冲信号,系统MCU用于输出控制信号。
在本实用新型所述的存储器写保护电路中,所述写保护控制电路为与门电路,与门电路的两个输入端分别与系统MCU的IO控制口和系统复位电路相连接。
在本实用新型所述的存储器写保护电路中,所述系统复位电路用于在系统上电瞬间输出低电平脉冲信号。
在本实用新型所述的存储器写保护电路中,所述存储器为低电平写保护存储器。
在本实用新型所述的存储器写保护电路中,所述与门电路包括第一电阻、第二电阻、第三电阻、第一三极管和第二三极管,所述系统MCU的IO控制口通过第一电阻与第一三极管的基极相连接,第一三极管的集电极通过第二电阻与第二三极管的基极相连接、第一三极管的发射极接地,第二三极管的发射极与系统复位电路相连接、第二三极管的集电极通过第三电阻接地、第二三极管的集电极与存储器相连接。
实施本实用新型的存储器写保护电路,具有以下有益效果:采用系统复位电路和系统MCU输出两路控制信号、采用写保护控制电路对这两路控制信号进行逻辑运算、并将运算后的输出信号作为存储器的写保护信号,可确保存储器在上电瞬间也处于写保护状态,可更好的确保存储器内数据不被擦写,提高系统的可靠性。
附图说明
下面将结合附图及实施例对本实用新型作进一步说明,附图中:
图1是本实用新型存储器写保护电路一实施例的结构示意图;
图2是本实用新型存储器写保护电路一实施例的电路图。
具体实施方式
如图1所示,存储器写保护电路,包括系统复位电路1、系统MCU2、写保护控制电路3。存储器4的读写控制端口通过写保护控制电路3分别与系统复位电路1和系统MCU2相连接,系统复位电路1用于在系统上电瞬间输出脉冲信号,系统MCU2用于输出控制信号。
如图2所示,为存储器写保护电路一实施例的电路图。在本实施例中写保护控制电路3为与门电路,与门电路的两个输入端分别与系统MCU2的IO控制口和系统复位电路1相连接,与门的输出端与存储器4相连接。所述系统复位电路1用于在系统上电瞬间输出低电平脉冲信号,所述存储器4为低电平写保护存储器。
其中写保护控制电路3包括,第一电阻R1、第二电阻R2、第三电阻R3、第一三极管V1和第二三极管V2。其中,第一三极管V1为NPN型三极管、第二三极管V2为PNP型三极管。所述系统MCU2的IO控制口通过第一电阻R1与第一三极管V1的基极相连接,第一三极管V1的集电极通过第二电阻R2与第二三极管V2的基极相连接、第一三极管V1的发射极接地,第二三极管V2的发射极与系统复位电路1相连接、第二三极管V2的集电极通过第三电阻R3接地、第二三极管V2的集电极与存储器相4的读写控制端口相连接。
在系统上电瞬间,复位电路1输出一低电平脉冲信号,第二三极管V2截止,此时系统MCU2的IO控制口为高阻状态,通过IO口外的上拉电路,第一三极管V1导通,存储器4的读写控制端口接低电平信号,存储器4处于写保护状态。系统上电结束后复位电路1输出为高电平信号,第二三极管V2导通,可以控制系统MCU2的IO控制口输出低电平信号,使第一三极管V1截止,从而保证存储器4的读写控制端口接低电平信号,使存储器4处于写保护状态。所以本实用新型所公开的存储器写保护电路可以很好的实现写保护问题。
以上所述仅为本实用新型的优选实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则内所作的任何修改、等同替换或改进等,均应包含在本实用新型的保护范围内。
Claims (5)
1.一种存储器写保护电路,其特征在于,包括系统复位电路、系统MCU以及写保护控制电路,存储器的读写控制端口通过写保护控制电路分别与系统复位电路和系统MCU的IO控制口相连接,系统复位电路用于在系统上电瞬间输出脉冲信号,系统MCU用于输出控制信号。
2.根据权利要求1所述的存储器写保护电路,其特征在于,所述写保护控制电路为与门电路,与门电路的两个输入端分别与系统MCU的IO控制口和系统复位电路相连接。
3.根据权利要求2所述的存储器写保护电路,其特征在于,所述系统复位电路用于在系统上电瞬间输出低电平脉冲信号。
4.根据权利要求3所述的存储器写保护电路,其特征在于,所述存储器为低电平写保护存储器。
5.根据权利要求2所述的存储器写保护电路,其特征在于,所述与门电路包括第一电阻、第二电阻、第三电阻、第一三极管和第二三极管,所述系统MCU的IO控制口通过第一电阻与第一三极管的基极相连接,第一三极管的集电极通过第二电阻与第二三极管的基极相连接、第一三极管的发射极接地,第二三极管的发射极与系统复位电路相连接、第二三极管的集电极通过第三电阻接地、第二三极管的集电极与存储器相连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009202621487U CN201607723U (zh) | 2009-12-25 | 2009-12-25 | 存储器写保护电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009202621487U CN201607723U (zh) | 2009-12-25 | 2009-12-25 | 存储器写保护电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201607723U true CN201607723U (zh) | 2010-10-13 |
Family
ID=42952427
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009202621487U Expired - Fee Related CN201607723U (zh) | 2009-12-25 | 2009-12-25 | 存储器写保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201607723U (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106463157A (zh) * | 2016-06-15 | 2017-02-22 | 深圳市锐明技术股份有限公司 | 一种存储器的电磁干扰保护电路及车载电子设备 |
CN107145805A (zh) * | 2017-03-21 | 2017-09-08 | 芯海科技(深圳)股份有限公司 | 一种flash/mtp内部数据防误擦写的实现方法 |
WO2019007112A1 (zh) * | 2017-07-06 | 2019-01-10 | 深圳市英蓓特科技有限公司 | NAND Flash数据保护电路 |
CN109272956A (zh) * | 2018-11-06 | 2019-01-25 | 惠科股份有限公司 | 显示面板中存储单元的保护电路及显示装置 |
CN111710357A (zh) * | 2020-06-15 | 2020-09-25 | 湖南品腾电子科技有限公司 | Mcu的mtp单元读写控制电路 |
-
2009
- 2009-12-25 CN CN2009202621487U patent/CN201607723U/zh not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106463157A (zh) * | 2016-06-15 | 2017-02-22 | 深圳市锐明技术股份有限公司 | 一种存储器的电磁干扰保护电路及车载电子设备 |
CN107145805A (zh) * | 2017-03-21 | 2017-09-08 | 芯海科技(深圳)股份有限公司 | 一种flash/mtp内部数据防误擦写的实现方法 |
CN107145805B (zh) * | 2017-03-21 | 2020-01-17 | 芯海科技(深圳)股份有限公司 | 一种flash/mtp内部数据防误擦写的实现方法 |
WO2019007112A1 (zh) * | 2017-07-06 | 2019-01-10 | 深圳市英蓓特科技有限公司 | NAND Flash数据保护电路 |
CN109272956A (zh) * | 2018-11-06 | 2019-01-25 | 惠科股份有限公司 | 显示面板中存储单元的保护电路及显示装置 |
US11514960B2 (en) | 2018-11-06 | 2022-11-29 | HKC Corporation Limited | Protection circuit of memory in display panel and display apparatus |
CN111710357A (zh) * | 2020-06-15 | 2020-09-25 | 湖南品腾电子科技有限公司 | Mcu的mtp单元读写控制电路 |
CN111710357B (zh) * | 2020-06-15 | 2022-07-26 | 湖南品腾电子科技有限公司 | Mcu的mtp单元读写控制电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN201607723U (zh) | 存储器写保护电路 | |
CN102087606B (zh) | 一种fpga配置文件更新装置 | |
CN107728712B (zh) | 一种自主可控计算机主板 | |
CN101354906B (zh) | 应用于固态硬盘的闪存控制器 | |
CN102567270A (zh) | 一种usb转i2c适配器 | |
CN206401032U (zh) | 一种flash电源异常掉电监测的保护电路 | |
CN202026431U (zh) | 调试装置及系统 | |
CN218273138U (zh) | 一种外挂rom加密保护电路 | |
CN204116550U (zh) | 一种pmu测试装置 | |
CN104977041A (zh) | 空气湿度温度报警器 | |
CN205388780U (zh) | 一种机载数据记录仪 | |
CN101404176B (zh) | 内外网拷贝专用双接口u盘 | |
CN208444184U (zh) | 数控机床的输入信号检测电路 | |
CN201654759U (zh) | 一种消除存储介质信息的装置 | |
CN209962237U (zh) | 基于PCIe信号转eMMC的M.2形式的存储装置 | |
CN109671460B (zh) | 用于读写操作的缓存电路和存储器 | |
CN207817718U (zh) | 一种银行柜面清装置 | |
CN202205245U (zh) | 用于行车记录的看门狗电路 | |
CN203102274U (zh) | 一种高速数据传输连接器 | |
CN202383695U (zh) | Usb/ata只读锁 | |
CN104598410B (zh) | 一种免写驱动程序的计算机板卡及其开发方法 | |
CN216486423U (zh) | 一种tcu费控单元的外存储器通信电路及应用其的充电桩 | |
CN105573929A (zh) | 一种固态硬盘的控制器模块 | |
CN220543345U (zh) | 一种eeprom控制电路 | |
Fu et al. | Realization of controlling eMMC 5.0 device based on FPGA for automatic test system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20101013 Termination date: 20121225 |