CN201562273U - 一种高速并口接口电路 - Google Patents

一种高速并口接口电路 Download PDF

Info

Publication number
CN201562273U
CN201562273U CN2009203152693U CN200920315269U CN201562273U CN 201562273 U CN201562273 U CN 201562273U CN 2009203152693 U CN2009203152693 U CN 2009203152693U CN 200920315269 U CN200920315269 U CN 200920315269U CN 201562273 U CN201562273 U CN 201562273U
Authority
CN
China
Prior art keywords
resistance
pin
integrated circuit
circuit
parallel port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009203152693U
Other languages
English (en)
Inventor
焦春生
何觅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Changhong Electric Co Ltd
Original Assignee
Sichuan Changhong Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Changhong Electric Co Ltd filed Critical Sichuan Changhong Electric Co Ltd
Priority to CN2009203152693U priority Critical patent/CN201562273U/zh
Application granted granted Critical
Publication of CN201562273U publication Critical patent/CN201562273U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

本实用新型涉及并口接口电路。本实用新型解决了现有并口接口电路很容易使高频数据在接口电平转换的过程中产生畸变的问题,提供了一种高速并口接口电路,其技术方案是:一种高速并口接口电路,包括并口接口及外设接口,还包括数据电平高速转换电路及供电电路,所述并口接口通过数据电平高速转换电路与外设接口连接,供电电路与数据电平高速转换电路连接。本实用新型的有益效果是:大大降低了高速数据传输经过电平转换时的电平畸变,提高了数据接收的稳定性,适用于并口接口。

Description

一种高速并口接口电路
技术领域
本实用新型涉及并口接口电路,特别涉及高速并口接口电路。
背景技术
随着现代信息化的高速发展,产生、传输、处理的信息量呈指数级增长,多媒体、高速处理器、网络技术等对信号传输速度的要求越来越高,而并口作为通用电脑的标准配置接口,由于其引脚众多、控制功能丰富且独立性强,在数据传输领域仍有其不可取代的地位,而限制并口传输速度的一个重要环节就是接口电平转换速度,现有的并口接口电路很容易使高频数据在接口电平转换的过程中产生畸变问题。
实用新型内容
本实用新型的目的是克服上述现有并口接口电路很容易使高频数据在接口电平转换的过程中产生畸变问题的缺点,提供一种高速并口接口电路。
本实用新型解决其技术问题所采用的技术方案是,一种高速并口接口电路,包括并口接口及外设接口,还包括数据电平高速转换电路及供电电路,所述并口接口通过数据电平高速转换电路与外设接口连接,供电电路与数据电平高速转换电路连接。
进一步的,所述供电电路包括电压输入端、电压转换电路及3.3V电压输出端,所述电压输入端通过电压转换电路与3.3V电压输出端连接。
具体的,所述电压输入端为USB接口。
再进一步的,所述并口接口为DB25针式并行接口,可通过并口延长线与PC机标准DB25孔式并口相连。
具体的,所述数据电平高速转换电路包括集成电路一、集成电路二、集成电路三、集成电路四、集成电路五、集成电路六、场效应管一、场效应管二、电容一、电容二、电容三、电容四、电容五、电容六、电阻一、电阻二、电阻三、电阻四、电阻五、电阻六、电阻七、电阻八、电阻九、电阻十、电阻十一、电阻十二、电阻十三、电阻十四、电阻十五、电阻十六及地线,所述集成电路一的第二管脚通过电阻一与并口接口的第二管脚连接,集成电路二的第二管脚通过电阻二与并口接口的第四管脚连接,集成电路三的第二管脚通过电阻三与并口接口的第三管脚连接,集成电路四的第二管脚与电阻四的一端连接,电阻四的另一端与场效应管二的第二管脚连接,集成电路五的第二管脚与电阻五的一端连接,电阻五的另一端与集成电路六的第四管脚连接,集成电路六的第二管脚与电阻六的一端连接,电阻六的另一端与外设接口的第四管脚连接,并通过电阻十四与外设接口的第五管脚连接,集成电路一的第四管脚与电容一的一端连接,电容一的另一端与地线连接,集成电路二的第四管脚与电容二的一端连接,电容二的另一端与地线连接,集成电路三的第四管脚与电容三的一端连接,电容三的另一端与地线连接,集成电路四的第四管脚与电容四的一端连接,电容四的另一端与地线连接,集成电路五的第四管脚与电容五的一端连接,电容五的另一端与地线连接,集成电路六的第四管脚与电容六的一端连接,电容六的另一端与地线连接,集成电路一的第四管脚与电阻七的一端连接,电阻七另一端与场效应管二的第二管脚连接,集成电路二的第四管脚与电阻八的一端连接,电阻八另一端与外设接口的第四管脚连接,并通过电阻十四与外设接口的第五管脚连接,集成电路三的第四管脚与电阻九的一端连接,电阻九另一端与场效应管一的第二管脚连接,集成电路四的第四管脚与电阻十的一端连接,电阻十的另一端与并口接口的第十管脚连接,集成电路五的第四管脚与电阻十一的一端连接,电阻十一的另一端与并口接口的第十二管脚连接,集成电路一、集成电路二、集成电路三、集成电路四、集成电路五、集成电路六的第三管脚都与地线连接,第五管脚都与供电电路的3.3V电压输出端连接,场效应管一的第一管脚与电阻十二的一端连接,电阻十二的另一端与供电电路的3.3V电压输出端连接,场效应管二的第一管脚与电阻十三的一端连接,电阻十三的另一端与供电电路的3.3V电压输出端连接,场效应管一的第三管脚与外设接口的第二管脚连接,场效应管二的第三管脚与外设接口的第三管脚连接,电阻十五的一端与外设接口的第四管脚连接,另一端与外设接口的第五管脚连接并与地线连接,电阻十六的一端与外设接口的第二管脚连接,另一端与外设接口的第五管脚连接并与地线连接,并口接口的第六、第七、第八、第九、第十、第十一、第十二、第十三、第十八、第十九、第二十、第二十一、第二十二、第二十三、第二十四、第二十五管脚都与地线连接。
再进一步的,所述集成电路一、集成电路二、集成电路三、集成电路四、集成电路五、集成电路六的型号为SN74AUP1G06。
本实用新型的有益效果是,利用上述一种高速并口接口电路,增强了并口数据传输能力,1MHZ以上高频数据无明显畸变,完全满足IIC快速模式下400KHZ的传输要求,大大降低了高速数据传输经过电平转换时的电平畸变,提高了数据接收的稳定性,电路设计简单,性价比高,且利用USB接口进行供电,非常方便。
附图说明
图1为实施例1的数据电平高速转换电路原理图。
具体实施方式
下面结合附图及实施例,详细描述本实用新型的技术方案。
本实用新型将并口接口通过数据电平高速转换电路与外设接口连接,供电电路与数据电平高速转换电路连接组成一种高速并口接口电路,这种电路电路设计简单,性价比高。
实施例1
本例的高压静电发生装置,包括并口接口P1、外设接口CON1、数据电平高速转换电路及供电电路,其中数据电平高速转换电路包括集成电路一IC1、集成电路二IC2、集成电路三IC3、集成电路四IC4、集成电路五IC5、集成电路六IC6、场效应管一Q1、场效应管二Q2、电容一C1、电容二C2、电容三C3、电容四C4、电容五C5、电容六C6、电阻一R1、电阻二R2、电阻三R3、电阻四R4、电阻五R5、电阻六R6、电阻七R7、电阻八R8、电阻九R9、电阻十R10、电阻十一R11、电阻十二R12、电阻十三R13、电阻十四R14、电阻十五R15、电阻十六R16及地线,以集成电路一IC1、集成电路二IC2、集成电路三IC3、集成电路四IC4、集成电路五IC5、集成电路六IC6均采用SN74AUP1G06型号的集成电路为例,并口接口以DB25针式并行接口为例,可通过并口延长线与电脑标准DB25孔式并口相连,其电路原理图如图1。
供电电路包括电压输入端、电压转换电路及3.3V电压输出端VCC,其中,电压输入端通过电压转换电路与3.3V电压输出端VCC连接,且电压输入端为USB接口,由USB接口提供5V电源输入,通过电压转换电路转换成3.3V的电压输出给数据电平高速转换电路供电。
数据电平高速转换电路由集成电路一IC1的第二管脚通过电阻一R1与并口接口P1的第二管脚连接,集成电路二IC2的第二管脚通过电阻二R2与并口接口P1的第四管脚连接,集成电路三IC3的第二管脚通过电阻三R3与并口接口P1的第三管脚连接,集成电路四IC4的第二管脚与电阻四R4的一端连接,电阻四R4的另一端与场效应管二Q2的第二管脚连接,集成电路五IC5的第二管脚与电阻五R5的一端连接,电阻五R5的另一端与集成电路六IC6的第四管脚连接,集成电路六IC6的第二管脚与电阻六R6的一端连接,电阻六R6的另一端与外设接口CON1的第四管脚连接,并通过电阻十四R14与外设接口CON1的第五管脚连接,集成电路一IC1的第四管脚与电容一C1的一端连接,电容一C1的另一端与地线连接,集成电路二IC2的第四管脚与电容二C2的一端连接,电容二C2的另一端与地线连接,集成电路三IC3的第四管脚与电容三C3的一端连接,电容三C3的另一端与地线连接,集成电路四IC4的第四管脚与电容四C4的一端连接,电容四C4的另一端与地线连接,集成电路五IC5的第四管脚与电容五C5的一端连接,电容五C5的另一端与地线连接,集成电路六IC6的第四管脚与电容六C6的一端连接,电容六C6的另一端与地线连接,集成电路一IC1的第四管脚与电阻七R7的一端连接,电阻七R7另一端与场效应管二Q2的第二管脚连接,集成电路二IC2的第四管脚与电阻八R8的一端连接,电阻八R8另一端与外设接口CON1的第四管脚连接,并通过电阻十四R14与外设接口CON1的第五管脚连接,集成电路三IC3的第四管脚与电阻九R9的一端连接,电阻九R9另一端与场效应管一Q1的第二管脚连接,集成电路四IC4的第四管脚与电阻十R10的一端连接,电阻十R10的另一端与并口接口P1的第十管脚连接,集成电路五IC5的第四管脚与电阻十一R11的一端连接,电阻十一R11的另一端与并口接口P1的第十二管脚连接,集成电路一IC1、集成电路二IC2、集成电路三IC3、集成电路四IC4、集成电路五IC5、集成电路六IC6的第三管脚都与地线连接,第五管脚都与供电电路的3.3V电压输出端VCC连接,场效应管一Q1的第一管脚与电阻十二R12的一端连接,电阻十二R12的另一端与供电电路的3.3V电压输出端VCC连接,场效应管二Q2的第一管脚与电阻十三R13的一端连接,电阻十三R13的另一端与供电电路的3.3V电压输出端VCC连接,场效应管一Q1的第三管脚与外设接口CON1的第二管脚连接,场效应管二Q2的第三管脚与外设接口CON1的第三管脚连接,电阻十五R15的一端与外设接口CON1的第四管脚连接,另一端与外设接口CON1的第五管脚连接并与地线连接,电阻十六R16的一端与外设接口CON1的第二管脚连接,另一端与外设接口CON1的第五管脚连接并与地线连接,并口接口P1的第六、第七、第八、第九、第十、第十一、第十二、第十三、第十八、第十九、第二十、第二十一、第二十二、第二十三、第二十四、第二十五管脚都与地线连接组成。
数据电平高速转换电路将并口接口P1第二管脚的SDA OUT数据信号经过集成电路IC1反向后与外设接口CON1的第三管脚(FPGA SDA)连接,另一方面FPGA SDA数据信号经过集成电路四IC4反向与并口接口P1的第十管脚(SDA IN)连接,实现SDA数据信号的双向通讯;并口接口P1的第三管脚的SCL时钟信号经过集成电路三IC3反向后与外设接口CON1的第二管脚(FPGASCL)连接,SCL时钟信号由并口端主控同步;并口接口P1的第四管脚的BUS OUT控制信号经过集成电路二IC2反向后与外设接口CON1的第四管脚(FPGA BUS)连接,另一方面FPGA BUS控制信号经过集成电路六IC6、集成电路五IC5反向两次后与并口接口P1的第十二管脚(BUSIN)连接,实现BUS控制信号的双向通信。

Claims (6)

1.一种高速并口接口电路,包括并口接口及外设接口,其特征在于,还包括数据电平高速转换电路及供电电路,所述并口接口通过数据电平高速转换电路与外设接口连接,供电电路与数据电平高速转换电路连接。
2.根据权利要求1所述一种高速并口接口电路,其特征在于,所述供电电路包括电压输入端、电压转换电路及3.3V电压输出端,所述电压输入端通过电压转换电路与3.3V电压输出端连接。
3.根据权利要求2所述一种高速并口接口电路,其特征在于,所述电压输入端为USB接口。
4.根据权利要求2所述一种高速并口接口电路,其特征在于,所述并口接口为DB25针式并行接口。
5.根据权利要求4所述一种高速并口接口电路,其特征在于,所述数据电平高速转换电路包括集成电路一、集成电路二、集成电路三、集成电路四、集成电路五、集成电路六、场效应管一、场效应管二、电容一、电容二、电容三、电容四、电容五、电容六、电阻一、电阻二、电阻三、电阻四、电阻五、电阻六、电阻七、电阻八、电阻九、电阻十、电阻十一、电阻十二、电阻十三、电阻十四、电阻十五、电阻十六及地线,所述集成电路一的第二管脚通过电阻一与并口接口的第二管脚连接,集成电路二的第二管脚通过电阻二与并口接口的第四管脚连接,集成电路三的第二管脚通过电阻三与并口接口的第三管脚连接,集成电路四的第二管脚与电阻四的一端连接,电阻四的另一端与场效应管二的第二管脚连接,集成电路五的第二管脚与电阻五的一端连接,电阻五的另一端与集成电路六的第四管脚连接,集成电路六的第二管脚与电阻六的一端连接,电阻六的另一端与外设接口的第四管脚连接,并通过电阻十四与外设接口的第五管脚连接,集成电路一的第四管脚与电容一的一端连接,电容一的另一端与地线连接,集成电路二的第四管脚与电容二的一端连接,电容二的另一端与地线连接,集成电路三的第四管脚与电容三的一端连接,电容三的另一端与地线连接,集成电路四的第四管脚与电容四的一端连接,电容四的另一端与地线连接,集成电路五的第四管脚与电容五的一端连接,电容五的另一端与地线连接,集成电路六的第四管脚与电容六的一端连接,电容六的另一端与地线连接,集成电路一的第四管脚与电阻七的一端连接,电阻七另一端与场效应管二的第二管脚连接,集成电路二的第四管脚与电阻八的一端连接,电阻八另一端与外设接口的第四管脚连接,并通过电阻十四与外设接口的第五管脚连接,集成电路三的第四管脚与电阻九的一端连接,电阻九另一端与场效应管一的第二管脚连接,集成电路四的第四管脚与电阻十的一端连接,电阻十的另一端与并口接口的第十管脚连接,集成电路五的第四管脚与电阻十一的一端连接,电阻十一的另一端与并口接口的第十二管脚连接,集成电路一、集成电路二、集成电路三、集成电路四、集成电路五、集成电路六的第三管脚都与地线连接,第五管脚都与供电电路的3.3V电压输出端连接,场效应管一的第一管脚与电阻十二的一端连接,电阻十二的另一端与供电电路的3.3V电压输出端连接,场效应管二的第一管脚与电阻十三的一端连接,电阻十三的另一端与供电电路的3.3V电压输出端连接,场效应管一的第三管脚与外设接口的第二管脚连接,场效应管二的第三管脚与外设接口的第三管脚连接,电阻十五的一端与外设接口的第四管脚连接,另一端与外设接口的第五管脚连接并与地线连接,电阻十六的一端与外设接口的第二管脚连接,另一端与外设接口的第五管脚连接并与地线连接,并口接口的第六、第七、第八、第九、第十、第十一、第十二、第十三、第十八、第十九、第二十、第二十一、第二十二、第二十三、第二十四、第二十五管脚都与地线连接。
6.根据权利要求5所述一种高速并口接口电路,其特征在于,所述集成电路一、集成电路二、集成电路三、集成电路四、集成电路五、集成电路六的型号为SN74AUP1G06。
CN2009203152693U 2009-11-20 2009-11-20 一种高速并口接口电路 Expired - Fee Related CN201562273U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009203152693U CN201562273U (zh) 2009-11-20 2009-11-20 一种高速并口接口电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009203152693U CN201562273U (zh) 2009-11-20 2009-11-20 一种高速并口接口电路

Publications (1)

Publication Number Publication Date
CN201562273U true CN201562273U (zh) 2010-08-25

Family

ID=42627421

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009203152693U Expired - Fee Related CN201562273U (zh) 2009-11-20 2009-11-20 一种高速并口接口电路

Country Status (1)

Country Link
CN (1) CN201562273U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102394933A (zh) * 2011-11-07 2012-03-28 天津市电视技术研究所 并口数据截取与gprs无线转发系统
CN105807886A (zh) * 2014-12-30 2016-07-27 展讯通信(上海)有限公司 一种芯片唤醒系统及方法以及移动终端
CN108021521A (zh) * 2017-12-01 2018-05-11 郑州云海信息技术有限公司 一种基于bmc更改系统拓扑配置的架构以及级联配置方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102394933A (zh) * 2011-11-07 2012-03-28 天津市电视技术研究所 并口数据截取与gprs无线转发系统
CN105807886A (zh) * 2014-12-30 2016-07-27 展讯通信(上海)有限公司 一种芯片唤醒系统及方法以及移动终端
CN108021521A (zh) * 2017-12-01 2018-05-11 郑州云海信息技术有限公司 一种基于bmc更改系统拓扑配置的架构以及级联配置方法

Similar Documents

Publication Publication Date Title
CN205158877U (zh) Led显示控制卡、led灯板以及led显示系统
CN201765692U (zh) 用于载波电能表的通用抄控器
CN201562273U (zh) 一种高速并口接口电路
CN206696843U (zh) 一种usb转uart通讯模块
CN205016791U (zh) USB Type-C连接器模块
CN206411661U (zh) USB Type‑C集线器
CN204947285U (zh) USB Type-C转换模块
CN207408937U (zh) 一种ttl转rs232接口电平的转换电路
CN206805762U (zh) 嵌入式无线通信系统
CN201503927U (zh) 一种多头互换电源连接线
CN204442342U (zh) 一种将差分信号转换为单端信号的电路
CN202094891U (zh) 一种用于串口通信的便携式usb-光纤转换器
CN202503496U (zh) 一种电平转换器
CN201397505Y (zh) 一种串口隔离电路
CN201479138U (zh) 双光纤通讯装置
CN204680001U (zh) 一种stm32芯片程序烧写电路
CN2553440Y (zh) 具有数据传输与充电功能的转换装置
CN202551059U (zh) 多功能usb网卡
CN205029144U (zh) USB Type-C转换模块
CN208424443U (zh) 一种物联网通信模块电路
CN203491999U (zh) 一种脉宽调制信号接收电路
CN203708240U (zh) Rf-485信号转换器
CN208766654U (zh) 基于422通讯协议的射频控制信号转换装置
CN203180889U (zh) 高速低功耗光耦通讯电路
CN208953988U (zh) 一种具有rs232接口的平板电脑

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100825

Termination date: 20161120

CF01 Termination of patent right due to non-payment of annual fee