CN204442342U - 一种将差分信号转换为单端信号的电路 - Google Patents

一种将差分信号转换为单端信号的电路 Download PDF

Info

Publication number
CN204442342U
CN204442342U CN201520257109.3U CN201520257109U CN204442342U CN 204442342 U CN204442342 U CN 204442342U CN 201520257109 U CN201520257109 U CN 201520257109U CN 204442342 U CN204442342 U CN 204442342U
Authority
CN
China
Prior art keywords
pin
signal
chip
sn65ept21d
ground connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520257109.3U
Other languages
English (en)
Inventor
李新民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian University of Science and Technology
Original Assignee
Xian University of Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian University of Science and Technology filed Critical Xian University of Science and Technology
Priority to CN201520257109.3U priority Critical patent/CN204442342U/zh
Application granted granted Critical
Publication of CN204442342U publication Critical patent/CN204442342U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

本实用新型公开了一种将差分信号转换为单端信号的电路,包括信号转换芯片SN65EPT21D、晶体振荡器芯片VCC6-QAD-156M25和分压电路,以及单端信号输出接口P1和电压转换电路,分压电路由串联的电阻R1和电阻R2组成;信号转换芯片SN65EPT21D的第2引脚与晶体振荡器芯片VCC6-QAD-156M25的第4引脚相接,信号转换芯片SN65EPT21D的第3引脚与晶体振荡器芯片VCC6-QAD-156M25的第5引脚相接。本实用新型电路结构简单,实现方便且成本低,方便了在采用LVPECL信号的高速数字系统中采用TTL逻辑信号进行数据传输,使用操作方便,工作可靠性高,实用性强。

Description

一种将差分信号转换为单端信号的电路
技术领域
本实用新型属于信号处理技术领域,具体涉及一种将差分信号转换为单端信号的电路。
背景技术
PECL信号和LVPECL信号是高速数据时钟及数据通信采用的信号连接方式,现在的各类高速数字系统,广泛采用了PECL信号和LVPECL信号,其中,PECL信号是指正射极耦合逻辑信号,英文全称为Positive EmitterCoupled Logic;LVPECL信号是指低压正射极耦合逻辑信号,英文全称为Low-voltage Positive Emitter Coupled Logic;这两种信号的电平设置都由相关的国际标准进行定义,其中PECL信号是针对电源电压为5V来制定的,LVPECL信号是针对电源电压为3.3V来制定的。
但是,现有技术中的很多芯片不能直接处理差分信号,只能处理TTL逻辑信号,而且,TTL逻辑信号用于数据传输是很理想的,其数据传输对于电源的要求不高以及热损耗较低,另外,TTL逻辑信号能够直接与集成电路连接,而不需要价格昂贵的线路驱动器以及接收器电路。因此在很多情况下需要将PECL信号和LVPECL信号这样的差分信号转换为TTL逻辑信号这样的单端信号。但是,现有技术中还缺乏电路结构简单、实现方便且成本低、工作可靠性高、实用性强的将PECL信号和LVPECL信号这样的差分信号转换为TTL逻辑信号这样的单端信号的电路。
实用新型内容
本实用新型所要解决的技术问题在于针对上述现有技术中的不足,提供一种将差分信号转换为单端信号的电路,其电路结构简单,实现方便且成本低,方便了在采用LVPECL信号的高速数字系统中采用TTL逻辑信号进行数据传输,使用操作方便,工作可靠性高,实用性强,便于推广使用。
为解决上述技术问题,本实用新型采用的技术方案是:一种将差分信号转换为单端信号的电路,其特征在于:包括信号转换芯片SN65EPT21D、晶体振荡器芯片VCC6-QAD-156M25和分压电路,以及单端信号输出接口P1和用于将+5V电源输出的+5V电压转换为+3.3V的电压转换电路,所述分压电路由串联的电阻R1和电阻R2组成,串联后的电阻R1和电阻R2的一端与+5V电源的+5V电压输出端相接,串联后的电阻R1和电阻R2的另一端接地,所述单端信号输出接口P1为具有两个引脚的接口;所述信号转换芯片SN65EPT21D的第2引脚与晶体振荡器芯片VCC6-QAD-156M25的第4引脚相接,所述信号转换芯片SN65EPT21D的第3引脚与晶体振荡器芯片VCC6-QAD-156M25的第5引脚相接,所述信号转换芯片SN65EPT21D的第4引脚通过非极性电容C11接地,所述信号转换芯片SN65EPT21D的第5引脚接地,所述信号转换芯片SN65EPT21D的第7引脚通过电容C8与电阻R1和电阻R2的连接端以及单端信号输出接口P1的一个引脚相接,所述单端信号输出接口P1的另一个引脚接地,所述信号转换芯片SN65EPT21D的第8引脚与电压转换电路的+3.3V电压输出端相接,所述信号转换芯片SN65EPT21D的第2引脚与第7引脚之间接有电容C9;所述晶体振荡器芯片VCC6-QAD-156M25的第1引脚和第6引脚均与电压转换电路的+3.3V电压输出端相接,所述晶体振荡器芯片VCC6-QAD-156M25的第3引脚接地。
上述的一种将差分信号转换为单端信号的电路,其特征在于:包括+3.3V电源接口P2,所述+3.3V电源接口P2为具有两个引脚的接口,所述+3.3V电源接口P2的第1引脚与+3.3V电源的负极输出端相接且接地,所述+3.3V电源接口P2的第2引脚与+3.3V电源的正极输出端相接;所述信号转换芯片SN65EPT21D的第8引脚以及晶体振荡器芯片VCC6-QAD-156M25的第1引脚和第6引脚均与所述+3.3V电源接口P2的第2引脚相接。
上述的一种将差分信号转换为单端信号的电路,其特征在于:所述电压转换电路包括稳压器芯片AMS1117-3.3V、电感L1和电感L2,所述稳压器芯片AMS1117-3.3V的第3引脚与电感L2的一端相接,且通过电容C2接地,所述电感L2的另一端与+5V电源的+5V电压输出端相接,且通过电容C20接地;所述稳压器芯片AMS1117-3.3V的第2引脚与电感L1的一端相接,且通过电容C5接地,所述电感L1的另一端为电压转换电路的+3.3V电压输出端,且通过电容C6接地;所述稳压器芯片AMS1117-3.3V的第1引脚接地。
本实用新型与现有技术相比具有以下优点:
1、本实用新型的电路结构简单,设计合理,实现方便且成本低。
2、本实用新型采用了信号转换芯片SN65EPT21D结合晶体振荡器芯片VCC6-QAD-156M25,将LVPECL信号这样的差分信号转换为TTL逻辑信号这样的单端信号,能够对外提供TTL逻辑信号这样的单端信号,方便了在采用LVPECL信号的高速数字系统中采用TTL逻辑信号进行数据传输,能够满足各类高速数字系统的使用需求。
3、本实用新型由于同时设置有+3.3V电源接口P2和用于将+5V电源输出的+5V电压转换为+3.3V的电压转换电路,因此能够直接使用外部+3.3V电源或+5V电源供电,使用操作方便。
4、本实用新型的工作可靠性高,实用性强,便于推广使用。
综上所述,本实用新型电路结构简单,实现方便且成本低,方便了在采用LVPECL信号的高速数字系统中采用TTL逻辑信号进行数据传输,使用操作方便,工作可靠性高,实用性强,便于推广使用。
下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。
附图说明
图1为本实用新型的电路原理图。
附图标记说明:
1—分压电路;       2—电压转换电路。
具体实施方式
如图1所示,本实用新型包括信号转换芯片SN65EPT21D、晶体振荡器芯片VCC6-QAD-156M25和分压电路1,以及单端信号输出接口P1和用于将+5V电源输出的+5V电压转换为+3.3V的电压转换电路2,所述分压电路1由串联的电阻R1和电阻R2组成,串联后的电阻R1和电阻R2的一端与+5V电源的+5V电压输出端相接,串联后的电阻R1和电阻R2的另一端接地,所述单端信号输出接口P1为具有两个引脚的接口;所述信号转换芯片SN65EPT21D的第2引脚与晶体振荡器芯片VCC6-QAD-156M25的第4引脚相接,所述信号转换芯片SN65EPT21D的第3引脚与晶体振荡器芯片VCC6-QAD-156M25的第5引脚相接,所述信号转换芯片SN65EPT21D的第4引脚通过非极性电容C11接地,所述信号转换芯片SN65EPT21D的第5引脚接地,所述信号转换芯片SN65EPT21D的第7引脚通过电容C8与电阻R1和电阻R2的连接端以及单端信号输出接口P1的一个引脚相接,所述单端信号输出接口P1的另一个引脚接地,所述信号转换芯片SN65EPT21D的第8引脚与电压转换电路2的+3.3V电压输出端相接,所述信号转换芯片SN65EPT21D的第2引脚与第7引脚之间接有电容C9;所述晶体振荡器芯片VCC6-QAD-156M25的第1引脚和第6引脚均与电压转换电路2的+3.3V电压输出端相接,所述晶体振荡器芯片VCC6-QAD-156M25的第3引脚接地。
如图1所示,本实施例中,本实用新型还包括+3.3V电源接口P2,所述+3.3V电源接口P2为具有两个引脚的接口,所述+3.3V电源接口P2的第1引脚与+3.3V电源的负极输出端相接且接地,所述+3.3V电源接口P2的第2引脚与+3.3V电源的正极输出端相接;所述信号转换芯片SN65EPT21D的第8引脚以及晶体振荡器芯片VCC6-QAD-156M25的第1引脚和第6引脚均与所述+3.3V电源接口P2的第2引脚相接。通过设置+3.3V电源接口P2,能够直接将外部+3.3V电源接入该电路,当有+3.3V电源,而没有+5V电源时,该电路可以直接使用。
如图1所示,本实施例中,所述电压转换电路2包括稳压器芯片AMS1117-3.3V、电感L1和电感L2,所述稳压器芯片AMS1117-3.3V的第3引脚与电感L2的一端相接,且通过电容C2接地,所述电感L2的另一端与+5V电源的+5V电压输出端相接,且通过电容C20接地;所述稳压器芯片AMS1117-3.3V的第2引脚与电感L1的一端相接,且通过电容C5接地,所述电感L1的另一端为电压转换电路2的+3.3V电压输出端,且通过电容C6接地;所述稳压器芯片AMS1117-3.3V的第1引脚接地。
本实施例中,信号转换芯片SN65EPT21D的第2引脚为LVPECL信号这样的差分信号的正极输入端,信号转换芯片SN65EPT21D的第3引脚为LVPECL信号这样的差分信号的负极输入端,信号转换芯片SN65EPT21D的第4引脚为参考电压输出端,电容C11用于去耦,信号转换芯片SN65EPT21D的第7引脚为TTL逻辑信号这样的单端信号的输出端,信号转换芯片SN65EPT21D的第7引脚输出的TTL逻辑信号这样的单端信号经过耦合电容C8输出,由串联的电阻R1和电阻R2组成的分压电路1将电平转换为2.5V后通过单端信号输出接口P1对外输出。
以上所述,仅是本实用新型的较佳实施例,并非对本实用新型作任何限制,凡是根据本实用新型技术实质对以上实施例所作的任何简单修改、变更以及等效结构变化,均仍属于本实用新型技术方案的保护范围内。

Claims (3)

1.一种将差分信号转换为单端信号的电路,其特征在于:包括信号转换芯片SN65EPT21D、晶体振荡器芯片VCC6-QAD-156M25和分压电路(1),以及单端信号输出接口P1和用于将+5V电源输出的+5V电压转换为+3.3V的电压转换电路(2),所述分压电路(1)由串联的电阻R1和电阻R2组成,串联后的电阻R1和电阻R2的一端与+5V电源的+5V电压输出端相接,串联后的电阻R1和电阻R2的另一端接地,所述单端信号输出接口P1为具有两个引脚的接口;所述信号转换芯片SN65EPT21D的第2引脚与晶体振荡器芯片VCC6-QAD-156M25的第4引脚相接,所述信号转换芯片SN65EPT21D的第3引脚与晶体振荡器芯片VCC6-QAD-156M25的第5引脚相接,所述信号转换芯片SN65EPT21D的第4引脚通过非极性电容C11接地,所述信号转换芯片SN65EPT21D的第5引脚接地,所述信号转换芯片SN65EPT21D的第7引脚通过电容C8与电阻R1和电阻R2的连接端以及单端信号输出接口P1的一个引脚相接,所述单端信号输出接口P1的另一个引脚接地,所述信号转换芯片SN65EPT21D的第8引脚与电压转换电路(2)的+3.3V电压输出端相接,所述信号转换芯片SN65EPT21D的第2引脚与第7引脚之间接有电容C9;所述晶体振荡器芯片VCC6-QAD-156M25的第1引脚和第6引脚均与电压转换电路(2)的+3.3V电压输出端相接,所述晶体振荡器芯片VCC6-QAD-156M25的第3引脚接地。
2.按照权利要求1所述的一种将差分信号转换为单端信号的电路,其特征在于:包括+3.3V电源接口P2,所述+3.3V电源接口P2为具有两个引脚的接口,所述+3.3V电源接口P2的第1引脚与+3.3V电源的负极输出端相接且接地,所述+3.3V电源接口P2的第2引脚与+3.3V电源的正极输出端相接;所述信号转换芯片SN65EPT21D的第8引脚以及晶体振荡器芯片VCC6-QAD-156M25的第1引脚和第6引脚均与所述+3.3V电源接口P2的第2引脚相接。
3.按照权利要求1或2所述的一种将差分信号转换为单端信号的电路,其特征在于:所述电压转换电路(2)包括稳压器芯片AMS1117-3.3V、电感L1和电感L2,所述稳压器芯片AMS1117-3.3V的第3引脚与电感L2的一端相接,且通过电容C2接地,所述电感L2的另一端与+5V电源的+5V电压输出端相接,且通过电容C20接地;所述稳压器芯片AMS1117-3.3V的第2引脚与电感L1的一端相接,且通过电容C5接地,所述电感L1的另一端为电压转换电路(2)的+3.3V电压输出端,且通过电容C6接地;所述稳压器芯片AMS1117-3.3V的第1引脚接地。
CN201520257109.3U 2015-04-24 2015-04-24 一种将差分信号转换为单端信号的电路 Expired - Fee Related CN204442342U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520257109.3U CN204442342U (zh) 2015-04-24 2015-04-24 一种将差分信号转换为单端信号的电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520257109.3U CN204442342U (zh) 2015-04-24 2015-04-24 一种将差分信号转换为单端信号的电路

Publications (1)

Publication Number Publication Date
CN204442342U true CN204442342U (zh) 2015-07-01

Family

ID=53610154

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520257109.3U Expired - Fee Related CN204442342U (zh) 2015-04-24 2015-04-24 一种将差分信号转换为单端信号的电路

Country Status (1)

Country Link
CN (1) CN204442342U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107786311A (zh) * 2016-08-26 2018-03-09 成都芯瑞科技股份有限公司 误码检测装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107786311A (zh) * 2016-08-26 2018-03-09 成都芯瑞科技股份有限公司 误码检测装置

Similar Documents

Publication Publication Date Title
CN104020534B (zh) 一种新型usb3.0有源光缆结构
CN102857208B (zh) 基于双光耦的高速双向通信隔离电路
CN204442342U (zh) 一种将差分信号转换为单端信号的电路
CN202721661U (zh) 一种uart电平转换电路
CN205880862U (zh) 串口通信扩展板
CN102307010A (zh) 一种数据传输电压转换电路
CN202475477U (zh) 一种rs485接口转串口的自动切换收发电路
CN209676211U (zh) 具有掉电锁存功能的电平转换电路
CN203661030U (zh) 电平转换电路及具有其的电路板
CN201562273U (zh) 一种高速并口接口电路
CN103066986A (zh) 一种正负逻辑电平转换电路
CN110502092A (zh) 供电电路及电子设备
CN202995715U (zh) 一种低成本单数据线异步串口通讯电路
CN202189257U (zh) 一种plc扩展输出的电路
CN203151466U (zh) 一种正负逻辑电平转换电路
CN210867753U (zh) 一种基于arm的边缘计算网关模块
CN201319605Y (zh) 一种pecl电平光模块的ttl信号转接件
CN202503496U (zh) 一种电平转换器
CN204792788U (zh) 漏电保护电路
CN203434990U (zh) 基于ftrj-8519的光信号收发装置
CN205692978U (zh) 非SFF‑8644接口标准高速连接器转MiniSAS‑HD线缆连接器
CN203133832U (zh) 抗干扰的通讯接口电路
CN202663433U (zh) Rs-485通讯电路的接收模块
CN202160203U (zh) 一种电平转换电路及通信转换接口
CN201557104U (zh) Rs232通讯隔离电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150701

Termination date: 20160424

CF01 Termination of patent right due to non-payment of annual fee