CN200986699Y - 多处理器的开机切换电路 - Google Patents
多处理器的开机切换电路 Download PDFInfo
- Publication number
- CN200986699Y CN200986699Y CN 200620149976 CN200620149976U CN200986699Y CN 200986699 Y CN200986699 Y CN 200986699Y CN 200620149976 CN200620149976 CN 200620149976 CN 200620149976 U CN200620149976 U CN 200620149976U CN 200986699 Y CN200986699 Y CN 200986699Y
- Authority
- CN
- China
- Prior art keywords
- circuit
- boot
- strap
- starting
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
本实用新型提供一种多处理器的开机切换电路,应用于具有多开机电路的主机板上,其中,开机电路包含一颗处理器及其相对应的外围电路。开机切换电路中的选择电路负责选择开机的电路为第一开机电路或第二开机电路,而在主机板开机时,开机切换电路中的检测电路接收来自进行开机的第一开机电路的状态信号,当检测电路判断状态信号为故障信号时,输出控制信号至选择电路,使选择电路将启动主机板的开机电路设定为第二开机电路。
Description
技术领域
本实用新型涉及一种多处理器的开机切换电路,特别涉及一种使用选择电路切换开机电路的多处理器的开机切换电路。
背景技术
在目前的技术之下,要单纯地提高处理器的运算能力和处理能力变得越来越困难,于是,许多制造处理器的厂商转而研发多个处理器的并行处理技术,用来提高计算机(尤其是服务器)的处理能力和运算速度,除了计算机之外,其它像是个人数字助理、数字电视等几乎所有的运算装置都可以使用多处理器的技术。
若计算机使用多处理器,则主机板上会设置有不只一个的处理器,虽然处理器由传统的一个变为多个,但是开机时,还是只会使用一个处理器进行开机,而被用来开机的处理器则是由各个处理器中事先预定其中的一个。
在这种多处理器的主机板电路上,存在着两种结构,一种是多颗处理器搭配一组外围电路使用,另一种则是多颗处理器搭配多组外围电路,且一颗处理器具有专用的一组外围电路。目前,多处理器共享一组外围电路的结构的主机板,已有多种处理机制处理开机的处理器发生故障的情况,但对于多颗处理器各自使用各自的外围电路的结构情况下,若遇到用于开机的处理器或是该处理器的外围电路发生故障时,主机板却没有相应的处理机制,纵使主机板上设置有多个可正常运作的处理器及外围电路,也无法自动切换至其它的处理器以及外围电路来进行开机,从而产生让整台计算机完全无法使用的问题。
因此,如何能实现一种当开机的处理器或是该处理器的外围电路发生故障时,自动切换至其它处理器进行开机的功能,成为许多人希望解决的问题。
发明内容
鉴于以上的问题,本实用新型的目的在于提供一种多处理器的开机切换电路,通过检测电路在开机时判断开机电路传来的状态信号是否故障,提供选择电路选择启动的开机电路,并由基本输出/入系统使用被选择的开机电路启动主机板。
为达到上述目的,本实用新型所揭示的开机切换电路,包括有:包含第一处理器与第一外围电路的第一开机电路、包含第二处理器与第二外围电路的第二开机电路、切换开机电路进行开机的选择电路、检测开机电路是否故障的检测电路;检测电路,耦接于所述的第一开机电路和第二开机电路,用以当所述的主机板开机时,接收来自所述第一开机电路的状态信号,当判断该状态信号为故障信号时,输出一控制信号;以及选择电路,耦接于所述的检测电路、第一开机电路和第二开机电路,用以接收所述检测电路输出的控制信号,并依据该控制信号选择所述主机板由所述的第一开机电路或第二开机电路启动。根据所述的多处理器的开机切换电路,所述的第一外围电路包含存储器、电压调节模块。
根据所述的多处理器的开机切换电路,所述的第二外围电路包含存储器、电压调节模块。
根据所述的多处理器的开机切换电路,所述的选择电路为差动信号选择芯片。
根据所述的多处理器的开机切换电路,所述的检测电路为可编程阵列逻辑芯片。
从上述技术方案可以看出,本实用新型应用于具有多开机电路的主机板上,其中,开机电路包含一颗处理器及其相对应的外围电路。开机切换电路中的选择电路负责选择开机的电路为第一开机电路或第二开机电路,而在主机板开机时,开机切换电路中的检测电路接收来自进行开机的第一开机电路的状态信号,当检测电路判断状态信号为故障信号时,输出控制信号至选择电路,使选择电路将启动主机板的开机电路设定为第二开机电路,从而使主机板上的其它处理器能正常工作。
附图说明
图1A为本实用新型所述的多处理器的开机切换电路的电路示意图。
图1B为本实用新型所述的开机电路的电路示意图。
图2为本实用新型所述的选择电路中的选择器的电路示意图。
其中,附图标记说明如下:
110a第一开机电路
110b第二开机电路
111处理器
112外围电路
1121存储器
1122电压调节模块
120检测电路
130选择电路
131选择器
131a第一晶体管
131b第二晶体管
140基本输出/入系统芯片
211第一总线
2111第一信号线
212第二总线
2121第二信号线
220第三总线
2201第三信号线
230选择线
具体实施方式
以下先结合图1A对本实用新型所述的多处理器的开机切换电路的电路示意图进行详细说明。如图所示,本实用新型的开机切换电路包含有第一开机电路110a、第二开机电路110b、检测电路120、选择电路130。其中第一开机电路110a与第二开机电路110b分别与检测电路120及选择电路130耦接,负责将主机板开机;检测电路120与第一开机电路110a、第二开机电路110b及选择电路130耦接,负责接收来自进行开机的第一检测电路110a的状态信号,并依据状态信号是否为故障信号产生控制信号并传送至选择电路130;选择电路130与第一开机电路110a、第二开机电路110b、检测电路120及基本输出/入系统芯片140耦接,负责在接收到检测电路120所传送的控制信号时,依据控制信号选择基本输出/入系统芯片140中的基本输出/入系统使用第一开机电路110a或第二开机电路110b启动主机板。其中如图1B所示,第一开机电路110a与第二开机电路110b分别包含处理器(Processor)111及处理器111的外围电路112,其中外围电路112包含存储器1121、控制处理器111的工作电压的电压调节模块(Voltage Regulator Module简称VRM)1122等。
接着,以一个实施例来解说本实用新型的工作原理,本实施例所述的检测电路120以可编程阵列逻辑(Programmable Array Logic简称PAL)芯片为例,但本实用新型所述的检测电路120不以此为限,例如可使用由基本的电子元件所组成的逻辑电路达到同样的功效。本实施例所述的选择电路130以差动(Differential)信号选择芯片为例,但本实用新型所述的选择电路130并不以此为限,其它如可接收两组开机电路的总线,并通过一条以上的选择线切换输出其中一组总线的信号的电路或芯片均可使用于本实用新型。
如图1A所示,主机板上有第一开机电路110a与第二开机电路110b两组开机电路,第一开机电路110a以第一总线211连接至差动信号选择芯片130,第二开机电路110b以第二总线212连接至差动信号选择芯片130,第一开机电路110a与第二开机电路110b分别连接至差动信号选择芯片130上的不同脚位(pin),以目前的结构而言,第一开机电路110a与第二开机电路110b分别需要16条管脚来与差动信号选择芯片130连接,而差动信号选择芯片还有一条选择线230,差动信号选择芯片130可以依据选择线230上的信号(1或0)控制信号的传送路线,使得信号可以在第一总线211与第三总线220上或第二总线212与第三总线220上传送。
当主机板进行开机时,若预设使用第一开机电路110a进行开机,则可程序数组逻辑芯片120会接收到来自第一开机电路110a的状态信号,若第一开机电路110a的状态信号(如中央处理器的信号、存储器的信号、电压调节模块的信号)正常,则可编程阵列逻辑芯片120会通过选择线230传送“0”的控制信号至差动信号选择芯片130,则差动信号选择芯片130会因为控制信号为“0”而导通第一总线211与第三总线220,使得第一开机电路110a与基本输出/入系统芯片140间得以传递电信号。
若第一开机电路110a的状态信号产生异常,例如可编程阵列逻辑芯片接收到中央处理器的信号异常信号、存储器信号异常信号、电压信号异常信号等,表示第一开机电路110a发生故障,因此可编程阵列逻辑芯片会通过程序判断后输出“1”的控制信号至选择线230上,差动信号选择芯片接收到选择线230上的控制信号“1”后,会因为控制信号为“1”而使得电气信号可以在第二总线212与第三总线220间传送,也就是说,差动信号选择芯片将启动主机板的开机电路由第一开机电路110a切换为第二开机电路110b,使得执行在基本输出/入系统芯片140中的基本输出/入系统会设定使用第二开机电路110b上的各个外围装置,使得主机板以第二开机电路110b进行开机。如此,本实用新型即可以解决当用于开机的开机电路故障时,主机板便无法开机的问题。
本实用新型所述的选择电路130可以使用与第一及第二总线包含的信号线数相同的选择器131,其中选择器131如图2所示,当选择线230上的控制信号为“0”时,会使得第一晶体管131a导通第一总线211中的第一信号线2111与第三总线220中的第三信号线2201,并使得第二晶体管131b不让第二总线212中的第二信号线2121与第三信号线2201导通,如此,第一总线211中的所有信号线分别经过各个选择器131后,便会与第三总线220相连,使得电气信号可以在第一总线211与第三总线220中传递;当选择线230上的控制信号为“1”时,会使得第一晶体管131a不导通第一信号线2111与第三信号线2201,同时第二晶体管131b会导通第二信号线2121与第三信号线2201,如此,第二总线212中的所有信号线分别经过各个选择器131后,便会与第三总线220相连,使得电信号可以在第二总线211与第三总线220中传递,这样一来,便可以达到预期的功效。
虽然本实用新型以上述的较佳实施例揭示如上,然其并非用以限定本实用新型,任何本领域的技术人员,在不脱离本实用新型的精神和范围内,所为的更动与润饰,均属本实用新型的专利保护范围,因此,本实用新型的专利保护范围须视本说明书所附的权利要求所界定的范围为准。
Claims (5)
1、一种多处理器的开机切换电路,应用于主机板上,其特征在于,该开机切换电路包含:
第一开机电路,包含第一处理器及该第一处理器对应的第一外围电路;
第二开机电路,包含第二处理器及该第二处理器对应的第二外围电路;
检测电路,耦接于所述的第一开机电路和第二开机电路,用以当所述的主机板开机时,接收来自所述第一开机电路的状态信号,当判断该状态信号为故障信号时,输出一控制信号;及
选择电路,耦接于所述的检测电路、第一开机电路和第二开机电路,用以接收所述检测电路输出的控制信号,并依据该控制信号选择所述主机板由所述的第一开机电路或第二开机电路启动。
2、根据权利要求1所述的多处理器的开机切换电路,其特征在于,所述的第一外围电路包含存储器、电压调节模块。
3、根据权利要求1所述的多处理器的开机切换电路,其特征在于,所述的第二外围电路包含存储器、电压调节模块。
4、根据权利要求1所述的多处理器的开机切换电路,其特征在于,所述的选择电路为差动信号选择芯片。
5、根据权利要求1所述的多处理器的开机切换电路,其特征在于,所述的检测电路为可编程阵列逻辑芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200620149976 CN200986699Y (zh) | 2006-12-14 | 2006-12-14 | 多处理器的开机切换电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200620149976 CN200986699Y (zh) | 2006-12-14 | 2006-12-14 | 多处理器的开机切换电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN200986699Y true CN200986699Y (zh) | 2007-12-05 |
Family
ID=38916158
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200620149976 Expired - Lifetime CN200986699Y (zh) | 2006-12-14 | 2006-12-14 | 多处理器的开机切换电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN200986699Y (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102455955A (zh) * | 2010-10-21 | 2012-05-16 | 鸿富锦精密工业(深圳)有限公司 | 双处理器开机系统 |
CN104252396A (zh) * | 2013-06-28 | 2014-12-31 | 技嘉科技股份有限公司 | 多中央处理单元侦错切换的方法 |
CN109358531A (zh) * | 2018-09-04 | 2019-02-19 | 南宁学院 | 一种基于分时控制交接控制权的现场控制系统 |
CN113064747A (zh) * | 2021-03-26 | 2021-07-02 | 山东英信计算机技术有限公司 | 一种服务器启动过程中的故障定位方法、系统及装置 |
-
2006
- 2006-12-14 CN CN 200620149976 patent/CN200986699Y/zh not_active Expired - Lifetime
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102455955A (zh) * | 2010-10-21 | 2012-05-16 | 鸿富锦精密工业(深圳)有限公司 | 双处理器开机系统 |
CN104252396A (zh) * | 2013-06-28 | 2014-12-31 | 技嘉科技股份有限公司 | 多中央处理单元侦错切换的方法 |
CN104252396B (zh) * | 2013-06-28 | 2018-06-05 | 技嘉科技股份有限公司 | 多中央处理单元侦错切换的方法 |
CN109358531A (zh) * | 2018-09-04 | 2019-02-19 | 南宁学院 | 一种基于分时控制交接控制权的现场控制系统 |
CN109358531B (zh) * | 2018-09-04 | 2021-06-29 | 南宁学院 | 一种基于分时控制交接控制权的现场控制系统 |
CN113064747A (zh) * | 2021-03-26 | 2021-07-02 | 山东英信计算机技术有限公司 | 一种服务器启动过程中的故障定位方法、系统及装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109236714A (zh) | 风扇控制电路及风扇控制系统 | |
CN111966189B (zh) | 一种灵活配置的多计算节点服务器主板结构和程序 | |
CN200986699Y (zh) | 多处理器的开机切换电路 | |
CN109101009B (zh) | 故障诊断系统及服务器 | |
CN111897398A (zh) | 一种异构计算扩展装置及电子设备 | |
JP2002024201A (ja) | 半導体集積回路 | |
US7702933B2 (en) | Multiprocessor power-on switch circuit | |
CN113177019A (zh) | 一种switch板和服务器 | |
CN107908585A (zh) | 一种具有pcie卡及gpu超运算功能的pcie box板 | |
JPS63175913A (ja) | クロツク供給方式 | |
CN1780348B (zh) | 一种通信系统电源控制方法和系统 | |
CN107179818A (zh) | 双主板的控制电路及控制方法 | |
CN203733107U (zh) | 一种双机热备系统中快速主备切换装置 | |
CN100452005C (zh) | 中断信号控制系统与控制方法 | |
CN208188289U (zh) | 一种电路功耗的测试系统 | |
CN115629926A (zh) | 基于联合测试工作组jtag接口的控制系统、方法及装置 | |
US11953550B2 (en) | Server JTAG component adaptive interconnection system and method | |
CN108090009A (zh) | 一种多机倒机方法、装置及系统 | |
CN114020669A (zh) | 一种基于cpld的i2c链路系统及服务器 | |
CN107885621B (zh) | 一种基于飞腾平台的热备计算机 | |
CN209282342U (zh) | 一种检测在位状态的电池系统及移动终端 | |
CN111490912A (zh) | 一种基于fpga的多通道信号传输可靠性检测系统及方法 | |
CN112988636A (zh) | 用于数据加速处理的系统、板卡和电子设备 | |
CN216486426U (zh) | 一种可扩展的jtag菊花链互连装置 | |
CN112948197B (zh) | 多核处理器测试装置、系统、方法及片上系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20071205 |
|
EXPY | Termination of patent right or utility model |