CN1997168A - 用于可配置数字通信的系统和方法 - Google Patents

用于可配置数字通信的系统和方法 Download PDF

Info

Publication number
CN1997168A
CN1997168A CNA2006101609898A CN200610160989A CN1997168A CN 1997168 A CN1997168 A CN 1997168A CN A2006101609898 A CNA2006101609898 A CN A2006101609898A CN 200610160989 A CN200610160989 A CN 200610160989A CN 1997168 A CN1997168 A CN 1997168A
Authority
CN
China
Prior art keywords
interface
pci
express
difference
configurable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006101609898A
Other languages
English (en)
Other versions
CN1997168B (zh
Inventor
安东尼·迈克尔·塔马西
巴里·A·瓦格纳
约翰·S·蒙特里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nvidia Corp
Original Assignee
Nvidia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nvidia Corp filed Critical Nvidia Corp
Publication of CN1997168A publication Critical patent/CN1997168A/zh
Application granted granted Critical
Publication of CN1997168B publication Critical patent/CN1997168B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Logic Circuits (AREA)

Abstract

本发明涉及一种可配置PCI-Express交换机。所述可配置PCI-Express交换机包括一能够以一第一配置或一第二配置来配置的差分I/O接口。在所述第一配置中,所述差分I/O接口实现一带有一耦合装置的PCI-Express接口。在所述第二配置中,所述差分I/O接口实现一带有所述耦合装置的不同于PCI-Express的差分接口。所述可配置PCI-Express交换机还包括一能够以所述第一配置或所述第二配置来配置所述差分I/O接口的交换单元。

Description

用于可配置数字通信的系统和方法
技术领域
本系统和方法的领域涉及电子集成电路,且更明确地说,涉及可配置PCI-Express交换机。(PCI表示外围组件互连,peripheral component interconnect)
背景技术
直到近些年来,计算机系统主要利用单端总线和接口。单端信令包括相对于参考电压(有时称为“接地”)来改变电压,以发出逻辑“1”或“0”的信号。当相对于同一接地运送多个信号时,单端信令可提供一种节省成本的解决方案,因为其对于每个信号仅需要一根线。
虽然单端信令的集成较为便宜,但单端信令也存在限制其性能潜力的缺陷。举例来说,多个信号共用同一接地路径可能会导致串扰。另外,接地路径与信号路径长度之间的差异(结合因信号返回电流共用而导致的接地路径中的较高电流)可能会导致整个系统中存在接地电位变化。假设信号电位不会类似地随着接地电位的变化而变化,则参考电位中的这些变化接着会转化为信令错误。且假设信号和接地路径不以彼此相同的邻近度延伸,则注入在信号路径上的噪音不会同样地……因此,为了维持足够的信噪比,信号电压必须保持为相对较高。较高的信号电压需要较高的传输功率,从而最终限制传输距离。且更为重要的是,较高信号电压的较高上升和下降时间限制了接口速度和带宽。由于这些缺点,计算机工业缓慢地朝向差分信令发展。
差分信令包括使用两根长度相等的线或迹线,其中每根线承载有另一根线上的信号的镜像。使用这些信号的减法来发出逻辑“1”或“0”的信号。由于每对线或迹线均使用其自身的返回路径,因而使信号之间的串扰最小化。此外,长度相等的信号路径使相对电位差异最小化,从而在路径长度变化时提供更为一致的读数。最后,两根线或迹线可彼此靠近地延伸,从而允许在对信号进行减法时消除共模噪音。假设差分信令较不易受到噪音的影响,则可使用较低电压来节省传输功率并允许使用较长的路径或迹线。此外,如果信号的上升和下降时间较小,那么较低的电压会允许较高的接口速度和带宽。
在确认了差分信令的优点之后,计算机工业开始由单端接口向差分接口转换。举例来说,虽然最新的单端PCI接口(例如PCI-X 533)提供了4.3GB/s的理论带宽,但事实证明持续带宽要小得多。此外,PCI-X接口中的速度(例如,PCI-X533的速度为533MHz)和额外硬件(例如,64位PCI-X接口中使用的插脚几乎为32位PCI接口的两倍)使其实现起来非常昂贵。因此,虽然PCI和PCI-X在一段时间内是适合的,但对以较低成本来实现提高的性能的需要促使向允许在×16配置中高达8GB/s带宽的最新、全双工PCI-Express接口转换。且在将来,较高速度和较宽配置将提供甚至更多的带宽以适应既定计算要求。
然而,向差分信令的转换不会立刻发生,因而需要视频卡制造商实施与单端外围设备的向后兼容能力。举例来说,视频卡的制造商广泛地同意差分帧缓冲存储器对单端帧缓冲存储器提供显著的性能改进,但意识到具有单端帧缓冲存储器的产品仍然存在市场,因为向差分I/O的转换还处于其早期阶段。因此,期望赢得这两个市场的制造商不得不制造单独的视频卡,其中一根线并入有单端帧缓冲存储器,且另一根线并入有差分帧缓冲存储器。此外,如果制造商想提供具有不同数量的帧缓冲存储器的产品以满足不同的性能需要,那么制造商必须在每根线中制造额外的产品。如此,制造商研究、设计、制造和销售多种产品以满足每个市场的需求就变得极为昂贵。
因此,需要一种用于帧缓冲存储器的差分接口,其不会显著增加包含或利用所述接口的产品的成本或复杂度。此外,需要一种改变差分或单端帧缓冲存储器的数量而不必针对每种数量或类型的帧缓冲存储器需要一单独产品的方法。此外,对这种需要的解决方案不应显著增加产品的成本或复杂度。本发明提供对这些需求的新颖解决方案。
本文件涉及一种可配置PCI-express交换机。所述可配置PIC-Express交换机包括一能够以第一配置或第二配置来配置的差分I/O接口。在第一配置中,所述差分I/O接口实现带有耦合装置的PCI-Express接口。在第二配置中,所述差分I/O接口实现带有耦合装置的不同于PCI-Express的差分接口。所述可配置PCI-Express交换机还包括一能够以第一配置或第二配置来配置差分I/O接口的交换单元。
发明内容
本发明的实施例提供一种用于以差分或单端帧缓冲存储器进行数字通信的系统和方法,其中帧缓冲存储器的数量可变化。并且,与现有技术解决方案相反,本发明的实施例在不显著增加接口的成本或复杂度的情况下提供这些益处。
在一个实施例中,本发明实现为可配置PCI-Express交换机。所述可配置PCI-Express交换机具有能够以第一或第二配置来配置的差分I/O接口和用于以第一或第二配置来配置差分I/O接口的交换单元。在第一配置中,差分I/O接口实现带有耦合装置的PCI-Express接口。在第二配置中,差分I/O接口实现带有耦合装置的不同于PCI-Express的差分接口。如此,同一接口可被重新配置,以便与针对PCI-Express或其他形式的数字信令(例如,SATA、USB 2.0或其他差分信令协议)而设置的耦合装置通信。
在本发明的另一实施例中,所述耦合装置可为可拆卸的帧缓冲存储器。如此,现有的PCI-Express接口可被重新配置,以便提供用于与帧缓冲存储器通信的差分接口,从而无需额外的接口。因此,本发明的实施例在不会增加包含和利用所述接口的产品的复杂度的情况下提供相当大的成本节省。
在本发明的另一实施例中,扩展接口装置包含差分I/O接口、复数个存储器装置和用于将所述差分I/O接口耦合到所述复数个存储器装置的总线。所述复数个存储器装置可为差分帧缓冲存储器。或者,所述复数个存储器装置可为单端帧缓冲存储器,其经由用于将差分信号转换成单端信号的控制器而耦合到差分I/O接口。因此,本发明的实施例无需研究、设计、制造和销售具有不同数量和类型的帧缓冲存储器的多种视频卡。因而,制造商可改变单个产品所利用的差分或单端帧缓冲存储器的数量,从而在不显著增加产品复杂度的情况下节省了制造许多产品的成本。
概括而言,本文件揭示一种可配置PCI-Express交换机。本发明涉及一种可配置PCI-Express交换机。所述可配置PCI-Express交换机包括一能够以第一配置或第二配置来配置的差分I/O接口。在第一配置中,差分I/O接口实现与耦合装置的PCI-Express接口。在第二配置中,差分I/O接口实现与耦合装置的不同于PCI-Express的差分接口。所述可配置PCI-Express交换机还包括一能够以第一配置或第二配置来配置差分I/O接口的交换单元。
附图说明
在附图的图中以实例方式而并非以限制方式来说明本发明,且在图中,相同的参考元件符号指代相似的元件。
图1展示根据本发明一个实施例的计算机系统。
图2展示根据本发明一个实施例的第一配置中的可配置PCI-Express交换机。
图3展示根据本发明实施例的连接在第一PCI-Express装置与第二PCI-Express装置之间的单路线(×1)PCI-Express链路。
图4展示根据本发明另一实施例的第二配置中的可配置PCI-Express交换机。
图5展示根据本发明一个实施例的扩展接口装置。
图6展示根据本发明一个实施例的具有耦合控制器的扩展接口装置。
具体实施方式
现将详细参考本发明的优选实施例,在附图中说明其实例。尽管将结合优选实施例来描述本发明,但将了解到其不希望将本发明限于这些实施例。相反,本发明希望涵盖替代物、修改和等效物,所述替代物、修改和等效物可包括在如所附权利要求书所界定的本发明精神和范围内。另外,在本发明实施例的以下详细描述中,陈述许多特定细节以便提供对本发明的彻底理解。然而,所属领域的技术人员将认识到,可在没有这些特定细节的情况下实践本发明。在其它例子中,未详细描述众所周知的方法、程序、组件和电路,以免不必要地混淆本发明实施例的各方面。
本发明实施例提供一种用于与差分或单端帧缓冲存储器进行数字通信的系统和方法,其中可变化帧缓冲存储器的数量。且与现有技术解决方案相反,本发明实施例在不显著增加接口成本或复杂度的情况下提供这些益处。下文进一步描述本发明的实施例和其益处。
符号和术语
从计算机存储器内对数据位所进行的操作的程序、步骤、逻辑块、处理和其它符号表示的角度来展现以下详细描述的某些部分。这些描述和表示是数据处理领域中的技术人员用以将其作品的实质最有效地传达给所属领域的其他技术人员的方式。程序、计算机执行步骤、逻辑块、处理等在此处且一般被理解为是导致希望结果的自相容步骤或指令序列。所述步骤是那些需要对物理量进行物理操作的步骤。通常(尽管不必要),这些量采用能在计算机系统中存储、传送、组合、比较和以其它方式操作的电信号或磁信号的形式。已多次证实将这些信号称为位、值、元素、符号、字符、项、数字或类似物是便利的,主要是因为常见用法的缘故。
然而,应记住所有这些和类似术语与适当物理量相关联且仅仅是应用于这些量的便利标记。除非另外特别规定(从本发明的以下论述中易见),否则理解为例如“处理”或“存取”或“执行”或“存储”或“渲染”或“实施”或“选择”或“配置”等术语的使用指代计算机系统(例如,图1的计算机系统100)或类似电子计算装置的行为和处理,其操作表示为计算机系统的寄存器和存储器内的物理(电子)量的数据并将其变换为类似地表示为计算机系统存储器或寄存器或其它此类信息存储、传输或显示装置内的物理量的其它数据。
计算机系统平台
图1展示根据本发明一个实施例的计算机系统100。计算机系统100描绘根据本发明一个实施例的基本计算机系统的组件,所述基本计算机系统为实施本发明的某些基于硬件和基于软件的功能性提供执行平台。如上所述,在一个实施例中,本发明的某些处理和步骤被实行为常驻于计算机系统(例如,计算机系统100)的计算机可读存储器单元内且由计算机系统100的中央处理单元(CPU)执行的一系列指令(例如,软件程序)。当被执行时,所述指令致使计算机系统100实施如下文所述的本发明的功能性。
一般来说,计算机系统100包含至少一个CPU 105,其通过引导到核心逻辑120的一个或一个以上总线而耦合到图形处理单元(GPU)110和系统存储器115(如图1所示)。GPU 110耦合到显示器125,所述显示器125可为CRT、LCD或类似物。可配置PCI-Express交换机130也耦合到核心逻辑120。耦合装置140、耦合装置150和耦合装置160分别通过总线145、总线155和总线165而耦合到可配置PCI-Express交换机130。
如图1所示,在本发明一个实施例中,计算机系统100可实现为台式计算机系统或服务器计算机系统,其具有一位于母板135上的高效通用CPU 105,所述母板135耦合到位于视频卡140上的专用图形渲染GPU 110。在此实施例中,CPU 105、系统存储器115和核心逻辑120以及可配置PCI-Express交换机130可移除地耦合到母板135。同样,GPU 110可移除地耦合到视频卡140,其中视频卡140可移除地耦合到母板135。然而,在其它实施例中,这些元件可通过焊接或类似方式更坚固地附着到母板135和视频卡140。在其中计算机系统100是台式计算机系统或服务器计算机系统的实施例中,会包括经设计以添加外围总线、专用图形存储器和系统存储器、I/O装置或类似物的组件。
在其它实施例中,计算机系统100可经配置以使得CPU 105、CPU 110、系统存储器115、核心逻辑120和可配置PCI-Express交换机都可移除地耦合到相同的装置或电路卡。在其它实施例中,这些元件可通过焊接或类似方式更坚固地附着到装置或电路卡。且在其它实施例中,图1所示的计算机系统100的元件可排列或分组成许多其它配置。如此,应理解尽管GPU 110在图1中被描绘为实现在视频卡140上,但GPU 110可被实现为(例如)离散组件、离散集成电路晶片(例如,直接安装在母板上)或包括在计算机系统芯片组组件的集成电路晶片内的集成GPU(例如,集成在北桥芯片内)。还应注意,尽管核心逻辑120被描绘为实现在母板135上,但其还可被(例如)实现为离散组件或集成在计算机系统100的不同组件内(例如,在CPU 105、GPU 110等内)。另外,尽管可配置PCI-Express交换机130被描绘为实现在母板135上,但其还可被(例如)实现为离散组件或集成在不同组件内(例如,在核心逻辑120、CPU 105、GPU 110等内)。类似地,计算机系统100可被实现为置顶视频游戏机装置,例如可从Microsoft Corporation ofRedmond,Washington购得的Xbox或可从Sony Computer Entertainment Corporation ofTokyo,Japan购得的Playstation3。
实施例
图2展示根据本发明一个实施例的第一配置中的可配置PCI-Express交换机200。可配置PCI-Express交换机200由交换单元205和差分I/O接口210组成。
交换单元205包含用于配置耦合接口的硬件和软件。在一个实施例中,交换单元205包含一由硬件和逻辑组件构成的物理层,以用于发送数据、接收数据和执行由数据链路层要求的其它功能。在另一实施例中,交换单元205包含一数据链路层,以用于编码和解码数据、和执行流控制初始化、流控制更新、循环冗余校验、交易排序等。且在另一实施例中,交换单元205包含一交易层,以用于通过接口传送数据。在另一实施例中,交换单元205包含一应用层,以用于配置、控制和与接口通信。且在另一实施例中,交换单元205包含一交换逻辑,以用于激活、去激活以及通过耦合到交换单元205的不同接口来发送和接收数据。另外,交换逻辑能够进一步在交换单元205内配置由一个或一个以上总线耦合的这些接口的任何者且在其之间进行交换。尽管图2将交换单元205描绘为单个组件,但应了解交换单元205可被实现(例如)为一个或一个以上离散组件、单独晶片上的一个或一个以上离散组件或相同晶片上的一个或一个以上离散组件。
如图2所示,差分I/O接口210是交换单元205与耦合装置215之间的接口。如上所述,尽管图2仅展示一个接口(即,差分I/O接口210),但应了解可配置PCI-Express交换机200包含一个或一个以上接口。在本发明的一个实施例中,差分I/O接口210包含将装置耦合到可配置PCI-Express交换机200的硬件。在另一实施例中,差分I/O接口210包含接口的物理层。且在另一实施例中,差分I/O接口210包含接口的数据链路层。在另一实施例中,差分I/O接口210包含接口的交易层。且在另一实施例中,差分I/O接口210包含接口的应用层。在另一实施例中,差分I/O接口210包含可配置PCI-Express交换机200的交换逻辑。尽管图2将差分I/O接口210描绘为单个组件,但应了解差分I/O接口210可被实现(例如)为一个或一个以上离散组件、单独晶片上的一个或一个以上离散组件或相同晶片上的一个或一个以上离散组件。
在图2所示的第一配置中,差分I/O接口210形成用于在PCI-Express总线220上与耦合装置215通信的PCI-Express接口。在一个实施例中,耦合装置215可为任何被配置为经由PCI-Express接口通信的装置。如此,耦合装置215可通过可配置PCI-Express交换机200与核心逻辑组件通信,从而将装置215耦合到计算机系统的其它组件,例如CPU、GPU、系统存储器或类似物。在另一实施例中,耦合装置215可为经配置以经由PCI-Express接口与GPU通信的差分帧缓冲存储器。在此实施例中,PCI-Express接口将图像数据传送到GPU,以便可渲染且显示图像数据。另外,PCI-Express总线220可依据给定配置所需的带宽而包含任何数目的路线,从而提供灵活性和将来需求的扩展性。
图3展示根据本发明实施例的单线路(×1)PCI-Express链路300,其连接在PCI-Express装置A 305与PCI-Express装置B 310之间。×1 PCI-Express链路300具有一个路线315,其包含发送信号320和接收信号325。发送信号320表示从PCI-Express装置A 305到PCI-Express装置B 310的数据流。另一方面,接收信号325表示从PCI-Express装置B 310到PCI-Express装置A 305的数据流。在其它实施例中,PCI-Express链路可含有高达(例如)32或64的任何数目的路线。举例来说,×8 PCI-Express链路会具有八个路线,且×16 PCI-Express链路会具有16个路线。在这类实施例中,数据包在可用PCI-Express线路之间分配,以增强数据传送且全面利用可用带宽。
图3所示的发送信号320和接收信号325两者都利用差分信令。如此,经由PCI-Express接口传送数据可比经由利用单端信令的先前接口快得多。通过利用这些接口来实现不同于PCI-Express的差分接口,本发明实施例提供与针对差分信令而配置的装置的快速、高带宽通信。
图4展示根据本发明一个实施例的第二配置中的可配置PCI-Express交换机400。可配置PCI-Express交换机400包含交换单元405和差分I/O接口410。
类似于图2的交换单元205,交换单元405包含用于配置耦合接口的硬件和软件。在本发明的不同实施例中,交换单元405可包含一物理层、一数据链路层、一交易层、一应用层或交换逻辑。与图2的交换单元205相似,交换单元405可被实现(例如)为一个或一个以上离散组件、单独晶片上的一个或一个以上离散组件或相同晶片上的一个或一个以上离散组件。
类似于图2的差分I/O接口210,图4的差分I/O接口410是交换单元405与耦合装置415之间的接口。尽管图4仅展示一个接口(即,差分I/O接口410),但应了解可配置PCI-Express交换器400包含一个或一个以上接口。在本发明的不同实施例中,差分I/O接口410包含将装置耦合到可配置PCI-Express交换器400的硬件、一物理层、一数据链路层、一交易层、一应用层和/或交换逻辑。类似于差分I/O接口210,差分I/O接口410可被实现(例如)为一个或一个以上离散组件、单独晶片上的一个或一个以上离散组件或相同晶片上的一个或一个以上离散组件。
在图4所示的第二配置中,差分I/O接口410形成一用于在非PCI-Express总线420上与耦合装置415通信的差分信令接口。如此,非PCI-Express总线420可实现若干超出PCI-Express规格的不同的最优配置。举例来说,改进数据处理量和减少等待时间可不需要数据分割和8b/10b物理层编码。同样,可避免PCI-Express中固有的相当大的协议和处理开销,从而改进数据传输速度和带宽。如此,无需由任何PCI-Express协议来约束非PCI-Express总线420。
此外,可配置PCI-Express交换器400可针对给定耦合装置来配置非PCI-Express总线420或使其最优化。如此,本发明实施例允许针对特定耦合装置实现一特定、定制接口。举例来说,在本发明的一个实施例中,耦合装置可通过握手机制向可配置PCI-Express交换机400识别其自身,所述握手机制涉及特定通信特征(例如,包大小、信号时序、取样和保持时间、循环冗余校验等)。在互相识别后,交换器可配置非PCI-Express总线420以实施差分信令,以使得耦合装置可通过可配置PCI-Express交换机400而与核心逻辑组件通信。因此,本发明实施例将装置耦合到计算机系统的其它组件,例如CPU、GPU、系统存储器或类似物,以使得耦合装置可通过使用不同于PCI-Express的差分通信来进行通信。另外,非PCI-Express总线420可依据给定配置所需的带宽而包含任何数目的差分信令路径,从而提供灵活性和将来需求的扩展性。
图5展示根据本发明一个实施例的扩展接口装置500。如图5所描绘,扩展接口装置500(下文称为装置500)包括复数个存储器装置520、530、540和550,所述存储器装置展示为经由复数个各自总线525、535、545和555而耦合到差分I/O接口510。
在一个实施例中,装置500适于耦合到可配置PCI-Express交换机(例如,图2所示的可配置PCI-Express交换机200),所述交换机实现与计算机系统的PCI-Express相容差分信令接口。在此实施例中,差分I/O接口510负责实施特定协议和信令技术以遵守PCI-Express规格。差分I/O接口510的功能在于接受来自存储器装置520到550的I/O数据,无论在哪个存储器装置中,差分格式均由特定应用(例如,差分DRAM、RDRAM等)规定,且其功能还在于将此I/O数据翻译为PCI-Express相容I/O数据以与耦合计算机系统进行通信。
或者,在另一实施例中,装置500适于耦合到可配置PCI-Express交换机(例如,图4所示的可配置PCI-Express交换机400),所述交换机实现与计算机系统的非PCI-Express相容差分信令接口。在此实施例中,差分I/O接口510仍负责实施特定协议和信令技术以与可配置PCI-Express交换机进行通信。然而,在此实施例中,这些协议和信令技术不是PCI-Express相容的。如上所述,可在装置500与耦合可配置PCI-Express交换机之间建立定制且/或特别优化的接口。
应注意,取决于任何特定应用的要求,装置500可充当差分帧缓冲存储器以用于存储待由GPU渲染的图像数据,或者充当更通用的存储器以用于存储计算机可读数据以供计算机系统内除GPU以外的某一组件或装置使用。另外,应注意,存储器装置520到550可拆卸地耦合到装置500(例如,DIMM等)或可更永久地附着到装置500(例如,焊接等)。同样,尽管图5仅说明通过四个各自总线耦合到差分I/O接口510的四个存储器装置,但应了解本发明的其它实施例可包括一个或一个以上存储器装置和一个或一个以上总线,所述总线可耦合或可不耦合到一个以上存储器装置。
图6展示根据本发明一个实施例的扩展接口装置600。如图6所描绘,扩展接口装置600(下文称为装置600)包括复数个存储器装置620、630、640和650,所述存储器装置展示为经由复数个各自总线625、635、645和655、控制器660以及总线627、637、647和657而耦合到差分I/O接口610。
图6的装置600大体上类似于图5的装置500。如此,装置600适于耦合到可配置PCI-Express交换机(例如,图2所示的可配置PCI-Express交换机200或图4所示的可配置PCI-Express交换机400),所述交换机实现与计算机系统的PCI-Express相容或非PCI-Express相容差分信令接口。另外,装置600可充当差分帧缓冲存储器或充当更通用的存储器,且存储器装置620到650可拆卸地耦合或更永久地附着到装置600,如上文相对于图5的装置500所描述。
然而,与装置500不同的是,装置600的实施例包括控制器660。控制器660在去往或来自存储器装置620到650的I/O数据的格式化和翻译上提供额外灵活度。
如图6所示,扩展接口装置600的存储器装置通过控制器660而耦合到差分I/O接口610。总线627到657将差分I/O接口610耦合到控制器660,从而形成差分信令路径。控制器660配置在总线627到657上传递的差分信号以与存储器装置620到650通信。因此,在其中扩展接口装置600的存储器装置为单端的(例如,DDR DRAM、GDDR DRAM等)的一个实施例中,控制器660将在总线627到657上传递的差分信号配置为接着在总线625到655上传递的单端信号。在其中装置600的存储器装置利用不同于差分或单端的信令技术的另一实施例中,控制器660将在总线627到657上传递的差分信号配置为另一信令技术的信号以接着在总线625到655上传递。
在图6所示的本发明实施例中,存储器装置620到650通过总线625到655而耦合到差分I/O接口610。然而,应了解在其它实施例中,一个或一个以上总线可将存储器装置620到650耦合到差分I/O接口610。另外,尽管在图6中描绘四个总线将差分I/O接口610耦合到控制器660,但应了解在其它实施例中,一个或一个以上总线可将差分I/O接口610耦合到控制器660,且这些总线可耦合或可不耦合到一个以上存储器装置。类似地,尽管图6仅展示耦合到控制器660的四个存储器装置,但应了解在其它实施例中可有一个或一个以上存储器装置耦合到控制器660。
总而言之,本发明实施例通过利用现存PCI-Express接口和交换机来提供与差分装置、单端装置或类似装置的数字通信。当耦合装置为帧缓冲存储器时,本发明实施例允许视频卡制造商将专用帧缓冲存储器实现到现存接口中,且进而在不生产多个视频卡的情况下改变帧缓冲存储器的大小。因而,本发明实施例在基本上不增加组件或系统复杂性的情况下为计算机组件和系统制造商提供相当大的成本节省。

Claims (10)

1.一种可配置PCI-Express交换机,其包含:
一差分I/O接口,其能够以一第一配置或一第二配置来配置,其中在所述第一配置中,所述差分I/O接口实现一带有一耦合装置的PCI-Express接口,且其中在一第二配置中,所述差分I/O接口实现一带有所述耦合装置的不同于PIC-Express的差分接口;和
一交换单元,其能够以所述第一配置或所述第二配置来配置所述差分I/O接口。
2.根据权利要求1所述的可配置PCI-Express交换机,其中所述耦合装置为一扩展接口装置。
3.根据权利要求2所述的可配置PCI-Express交换机,其中所述扩展接口装置包含复数个存储器装置。
4.根据权利要求3所述的可配置PCI-Express交换机,其中所述复数个存储器装置经配置以用于差分信令。
5.根据权利要求3所述的可配置PCI-Express交换机,其中所述复数个存储器装置经配置以用于经由所述PCI-Express接口来通信。
6.根据权利要求3所述的可配置PCI-Express交换机,其中所述复数个存储器装置经配置以用于单端信令。
7.根据权利要求6所述的可配置PCI-Express交换机,其中一控制器使得能够在所述差分I/O接口与所述复数个经配置以用于单端信令的存储器装置之间通信。
8.根据权利要求1所述的可配置PCI-Express交换机,其中所述差分I/O接口和所述交换单元耦合到一计算机系统母板。
9.根据权利要求1所述的可配置PCI-Express交换机,其中所述差分I/O接口耦合到至少一个PCI-Express插槽。
10.根据权利要求1所述的可配置PCI-Express交换机,其中所述交换单元可操作以将一核心逻辑组件、处理器和图形处理器中的至少一者耦合到所述差分I/O接口。
CN2006101609898A 2005-12-12 2006-12-11 用于可配置数字通信的系统和方法 Active CN1997168B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/301,574 2005-12-12
US11/301,574 US8417838B2 (en) 2005-12-12 2005-12-12 System and method for configurable digital communication

Publications (2)

Publication Number Publication Date
CN1997168A true CN1997168A (zh) 2007-07-11
CN1997168B CN1997168B (zh) 2012-03-21

Family

ID=38234036

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101609898A Active CN1997168B (zh) 2005-12-12 2006-12-11 用于可配置数字通信的系统和方法

Country Status (3)

Country Link
US (1) US8417838B2 (zh)
CN (1) CN1997168B (zh)
TW (1) TWI406132B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102819517A (zh) * 2011-06-08 2012-12-12 鸿富锦精密工业(深圳)有限公司 Pcie接口卡

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8775997B2 (en) * 2003-09-15 2014-07-08 Nvidia Corporation System and method for testing and configuring semiconductor functional circuits
US8732644B1 (en) 2003-09-15 2014-05-20 Nvidia Corporation Micro electro mechanical switch system and method for testing and configuring semiconductor functional circuits
US8872833B2 (en) 2003-09-15 2014-10-28 Nvidia Corporation Integrated circuit configuration system and method
US8711161B1 (en) 2003-12-18 2014-04-29 Nvidia Corporation Functional component compensation reconfiguration system and method
US8723231B1 (en) 2004-09-15 2014-05-13 Nvidia Corporation Semiconductor die micro electro-mechanical switch management system and method
US8711156B1 (en) 2004-09-30 2014-04-29 Nvidia Corporation Method and system for remapping processing elements in a pipeline of a graphics processing unit
US20080136740A1 (en) * 2006-12-08 2008-06-12 Min-Chuan Wan Multi-monitor displaying system
US8724483B2 (en) 2007-10-22 2014-05-13 Nvidia Corporation Loopback configuration for bi-directional interfaces
CN105591991A (zh) * 2009-12-15 2016-05-18 意法半导体研发(深圳)有限公司 数据通信装置、系统和方法
US9331869B2 (en) 2010-03-04 2016-05-03 Nvidia Corporation Input/output request packet handling techniques by a device specific kernel mode driver
TWI450096B (zh) * 2010-04-13 2014-08-21 Wistron Corp 具可擴充性之混合式儲存裝置及電腦系統與控制方法
CN102810085A (zh) * 2011-06-03 2012-12-05 鸿富锦精密工业(深圳)有限公司 Pci-e扩展系统及方法
CN102931546A (zh) * 2011-08-10 2013-02-13 鸿富锦精密工业(深圳)有限公司 连接器组合
TW201426631A (zh) * 2012-12-27 2014-07-01 Hon Hai Prec Ind Co Ltd 顯卡記憶體控制系統及電子裝置
US9626319B2 (en) 2013-08-23 2017-04-18 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Allocating lanes in a peripheral component interconnect express (‘PCIe’) bus
US10114431B2 (en) 2013-12-31 2018-10-30 Microsoft Technology Licensing, Llc Nonhomogeneous server arrangement
US20150188765A1 (en) * 2013-12-31 2015-07-02 Microsoft Corporation Multimode gaming server
US9694281B2 (en) 2014-06-30 2017-07-04 Microsoft Technology Licensing, Llc Data center management of multimode servers
US9946681B1 (en) * 2015-06-29 2018-04-17 Western Digital Technologies, Inc. Host configured multi serial interface device
CN108804230B (zh) * 2018-06-11 2020-05-26 苏州浪潮智能科技有限公司 一种根据pci设备的类型分配资源的方法、装置及介质

Family Cites Families (160)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3940740A (en) 1973-06-27 1976-02-24 Actron Industries, Inc. Method for providing reconfigurable microelectronic circuit devices and products produced thereby
US4541075A (en) 1982-06-30 1985-09-10 International Business Machines Corporation Random access memory having a second input/output port
US4773044A (en) 1986-11-21 1988-09-20 Advanced Micro Devices, Inc Array-word-organized display memory and address generator with time-multiplexed address bus
EP0308660B1 (de) 1987-09-22 1995-05-24 Siemens Aktiengesellschaft Vorrichtung zur Herstellung einer testkompatiblen, weitgehend fehlertoleranten Konfiguration von redundant implementierten systolischen VLSI-Systemen
US4885703A (en) 1987-11-04 1989-12-05 Schlumberger Systems, Inc. 3-D graphics display system using triangle processor pipeline
US6288561B1 (en) 1988-05-16 2001-09-11 Elm Technology Corporation Method and apparatus for probing, testing, burn-in, repairing and programming of integrated circuits in a closed environment using a single apparatus
US5452231A (en) 1988-10-05 1995-09-19 Quickturn Design Systems, Inc. Hierarchically connected reconfigurable logic assembly
DE68929518T2 (de) 1988-10-05 2005-06-09 Quickturn Design Systems, Inc., Mountain View Verfahren zur Verwendung einer elektronisch wiederkonfigurierbaren Gatterfeld-Logik und dadurch hergestelltes Gerät
US5276893A (en) 1989-02-08 1994-01-04 Yvon Savaria Parallel microprocessor architecture
US4985988A (en) 1989-11-03 1991-01-22 Motorola, Inc. Method for assembling, testing, and packaging integrated circuits
US5125011A (en) 1990-02-13 1992-06-23 Chips & Technologies, Inc. Apparatus for masking data bits
WO1994003901A1 (en) 1992-08-10 1994-02-17 Monolithic System Technology, Inc. Fault-tolerant, high-speed bus system and bus interface for wafer-scale integration
TW276312B (zh) * 1992-10-20 1996-05-21 Cirrlis Logic Inc
US5392437A (en) 1992-11-06 1995-02-21 Intel Corporation Method and apparatus for independently stopping and restarting functional units
JP2878538B2 (ja) 1992-12-03 1999-04-05 富士通株式会社 データ処理装置及びデータ処理方法
US5513354A (en) 1992-12-18 1996-04-30 International Business Machines Corporation Fault tolerant load management system and method
JPH06216655A (ja) 1993-01-13 1994-08-05 Nec Corp 復調回路
US5715409A (en) 1993-05-24 1998-02-03 I-Tech Corporation Universal SCSI electrical interface system
US5379405A (en) * 1993-09-15 1995-01-03 Unisys Corporation SCSI converter with simple logic circuit arbitration for providing bilateral conversion between single ended signals and differential signals
US5694143A (en) * 1994-06-02 1997-12-02 Accelerix Limited Single chip frame buffer and graphics accelerator
US5598525A (en) 1995-01-23 1997-01-28 Cirrus Logic, Inc. Apparatus, systems and methods for controlling graphics and video data in multimedia data processing and display systems
US5513144A (en) 1995-02-13 1996-04-30 Micron Technology, Inc. On-chip memory redundancy circuitry for programmable non-volatile memories, and methods for programming same
GB9508931D0 (en) 1995-05-02 1995-06-21 Xilinx Inc Programmable switch for FPGA input/output signals
US5909595A (en) 1995-05-15 1999-06-01 Nvidia Corporation Method of controlling I/O routing by setting connecting context for utilizing I/O processing elements within a computer system to produce multimedia effects
US5748912A (en) * 1995-06-13 1998-05-05 Advanced Micro Devices, Inc. User-removable central processing unit card for an electrical device
US5578976A (en) 1995-06-22 1996-11-26 Rockwell International Corporation Micro electromechanical RF switch
US5657266A (en) * 1995-06-30 1997-08-12 Micron Technology, Inc. Single ended transfer circuit
US5913218A (en) 1995-11-06 1999-06-15 Sun Microsystems, Inc System and method for retrieving and updating configuration parameter values for application programs in a computer network
US5638946A (en) 1996-01-11 1997-06-17 Northeastern University Micromechanical switch with insulated switch contact
US5805833A (en) * 1996-01-16 1998-09-08 Texas Instruments Incorporated Method and apparatus for replicating peripheral device ports in an expansion unit
US6094116A (en) 1996-08-01 2000-07-25 California Institute Of Technology Micro-electromechanical relays
US6392431B1 (en) 1996-10-23 2002-05-21 Aetrium, Inc. Flexibly suspended heat exchange head for a DUT
DE69721474T2 (de) 1996-10-31 2004-04-08 Texas Instruments Inc., Dallas Eine konfigurierbare Erweiterungsbussteuereinheit
US5766979A (en) 1996-11-08 1998-06-16 W. L. Gore & Associates, Inc. Wafer level contact sheet and method of assembly
US6049870A (en) 1996-11-26 2000-04-11 Play, Inc. System and method for identifying and configuring modules within a digital electronic device
US5896391A (en) 1996-12-19 1999-04-20 Northern Telecom Limited Forward error correction assisted receiver optimization
US5956252A (en) 1997-04-29 1999-09-21 Ati International Method and apparatus for an integrated circuit that is reconfigurable based on testing results
EP0902036A1 (en) 1997-09-05 1999-03-17 Roche Diagnostics GmbH Peptide containing an arginine mimetic for the treatment of osteoporosis, their production, and drugs containing these compounds
US5907492A (en) 1997-06-06 1999-05-25 Micron Technology, Inc. Method for using data regarding manufacturing procedures integrated circuits (IC's) have undergone, such as repairs, to select procedures the IC's will undergo, such as additional repairs
US5884053A (en) * 1997-06-11 1999-03-16 International Business Machines Corporation Connector for higher performance PCI with differential signaling
US5937173A (en) * 1997-06-12 1999-08-10 Compaq Computer Corp. Dual purpose computer bridge interface for accelerated graphics port or registered peripheral component interconnect devices
US6219628B1 (en) 1997-08-18 2001-04-17 National Instruments Corporation System and method for configuring an instrument to perform measurement functions utilizing conversion of graphical programs into hardware implementations
US6065131A (en) 1997-11-26 2000-05-16 International Business Machines Corporation Multi-speed DSP kernel and clock mechanism
US6370603B1 (en) * 1997-12-31 2002-04-09 Kawasaki Microelectronics, Inc. Configurable universal serial bus (USB) controller implemented on a single integrated circuit (IC) chip with media access control (MAC)
US5996996A (en) 1998-02-20 1999-12-07 Micron Electronics, Inc. Method of sorting computer chips
US6504841B1 (en) 1998-04-06 2003-01-07 Lockheed Martin Corporation Three-dimensional interconnection geometries for multi-stage switching networks using flexible ribbon cable connection between multiple planes
US5999990A (en) 1998-05-18 1999-12-07 Motorola, Inc. Communicator having reconfigurable resources
JP3087741B2 (ja) 1998-11-04 2000-09-11 日本電気株式会社 マイクロマシンスイッチ
JP3796988B2 (ja) 1998-11-26 2006-07-12 オムロン株式会社 静電マイクロリレー
US6072686A (en) 1998-12-11 2000-06-06 The Aerospace Corporation Micromachined rotating integrated switch
US6067262A (en) 1998-12-11 2000-05-23 Lsi Logic Corporation Redundancy analysis for embedded memories with built-in self test and built-in self repair
US6249288B1 (en) 1998-12-14 2001-06-19 Ati International Srl Multi thread display controller
US6738856B1 (en) * 1999-01-19 2004-05-18 Sequel Imaging, Inc External display peripheral for coupling to a universal serial bus port or hub on a computer
JP3866436B2 (ja) 1999-03-18 2007-01-10 株式会社東芝 半導体装置及びこれを備えた半導体システム
JP3137108B2 (ja) 1999-04-02 2001-02-19 日本電気株式会社 マイクロマシンスイッチ
US6377898B1 (en) 1999-04-19 2002-04-23 Advanced Micro Devices, Inc. Automatic defect classification comparator die selection system
US6285259B1 (en) * 1999-04-21 2001-09-04 Infineon Technologies North America Corp. System and method for converting from single-ended to differential signals
US6069540A (en) 1999-04-23 2000-05-30 Trw Inc. Micro-electro system (MEMS) switch
US6389585B1 (en) 1999-07-30 2002-05-14 International Business Machines Corporation Method and system for building a multiprocessor data processing system
US6388590B1 (en) * 1999-09-24 2002-05-14 Oak Technology, Inc. Apparatus and method for transmitting data serially for use with an advanced technology attachment packet interface (atapi)
US6530045B1 (en) 1999-12-03 2003-03-04 Micron Technology, Inc. Apparatus and method for testing rambus DRAMs
US6323699B1 (en) 1999-12-30 2001-11-27 Intel Corporation Method and apparatus for variably providing an input signal
US6741258B1 (en) 2000-01-04 2004-05-25 Advanced Micro Devices, Inc. Distributed translation look-aside buffers for graphics address remapping table
US6363285B1 (en) 2000-01-21 2002-03-26 Albert C. Wey Therapeutic sleeping aid device
US6307169B1 (en) 2000-02-01 2001-10-23 Motorola Inc. Micro-electromechanical switch
DE10004393C1 (de) 2000-02-02 2002-02-14 Infineon Technologies Ag Mikrorelais
US6255849B1 (en) 2000-02-04 2001-07-03 Xilinx, Inc. On-chip self-modification for PLDs
US6535986B1 (en) 2000-03-14 2003-03-18 International Business Machines Corporation Optimizing performance of a clocked system by adjusting clock control settings and clock frequency
US6629181B1 (en) 2000-03-16 2003-09-30 Tektronix, Inc. Incremental bus structure for modular electronic equipment
US6348811B1 (en) 2000-06-28 2002-02-19 Intel Corporation Apparatus and methods for testing simultaneous bi-directional I/O circuits
JP2002109899A (ja) 2000-07-26 2002-04-12 Mitsubishi Electric Corp 半導体記憶装置およびそれを備える半導体集積回路装置
US6598194B1 (en) 2000-08-18 2003-07-22 Lsi Logic Corporation Test limits based on position
JP2002064142A (ja) 2000-08-22 2002-02-28 Mitsubishi Electric Corp 半導体集積回路
US6597356B1 (en) 2000-08-31 2003-07-22 Nvidia Corporation Integrated tessellator in a graphics processing unit
US6437657B1 (en) * 2000-09-25 2002-08-20 National Semiconductor Corporation Differential conversion circuit with a larger coupling capacitor than resonator capacitor
US6701466B1 (en) 2000-10-02 2004-03-02 Lsi Logic Corporation Serial data communication receiver having adaptively minimized capture latch offset voltage
JP2002203255A (ja) 2000-10-24 2002-07-19 Sony Computer Entertainment Inc 画像処理方法、画像処理装置、コンピュータプログラム、半導体デバイス
US6785841B2 (en) 2000-12-14 2004-08-31 International Business Machines Corporation Processor with redundant logic
US7085824B2 (en) 2001-02-23 2006-08-01 Power Measurement Ltd. Systems for in the field configuration of intelligent electronic devices
US20030061409A1 (en) 2001-02-23 2003-03-27 Rudusky Daryl System, method and article of manufacture for dynamic, automated product fulfillment for configuring a remotely located device
US6662133B2 (en) 2001-03-01 2003-12-09 International Business Machines Corporation JTAG-based software to perform cumulative array repair
US7133822B1 (en) 2001-03-29 2006-11-07 Xilinx, Inc. Network based diagnostic system and method for programmable hardware
US6815739B2 (en) 2001-05-18 2004-11-09 Corporation For National Research Initiatives Radio frequency microelectromechanical systems (MEMS) devices on low-temperature co-fired ceramic (LTCC) substrates
US6697064B1 (en) 2001-06-08 2004-02-24 Nvidia Corporation System, method and computer program product for matrix tracking during vertex processing in a graphics pipeline
US6823283B2 (en) 2001-08-14 2004-11-23 National Instruments Corporation Measurement system including a programmable hardware element and measurement modules that convey interface information
US6941405B2 (en) * 2001-08-21 2005-09-06 02Micro International Limited System and method capable of offloading converter/controller-specific tasks to a system microprocessor
US6938176B1 (en) 2001-10-05 2005-08-30 Nvidia Corporation Method and apparatus for power management of graphics processors and subsystems that allow the subsystems to respond to accesses when subsystems are idle
US20030093506A1 (en) 2001-11-09 2003-05-15 Adc Dsl Systems, Inc. Systems operation module
US6825847B1 (en) 2001-11-30 2004-11-30 Nvidia Corporation System and method for real-time compression of pixel colors
US6717474B2 (en) * 2002-01-28 2004-04-06 Integrated Programmable Communications, Inc. High-speed differential to single-ended converter
US7363033B2 (en) 2002-02-15 2008-04-22 Telefonaktiebolaget Lm Ericsson (Publ) Method of and system for testing equipment during manufacturing
US7187383B2 (en) 2002-03-01 2007-03-06 3D Labs Inc., Ltd Yield enhancement of complex chips
US6700581B2 (en) 2002-03-01 2004-03-02 3D Labs Inc., Ltd. In-circuit test using scan chains
US6782587B2 (en) 2002-03-15 2004-08-31 William Reilly Seat belt adjuster clip
US6747483B2 (en) 2002-05-01 2004-06-08 Intel Corporation Differential memory interface system
US6849924B2 (en) 2002-05-09 2005-02-01 Raytheon Company Wide band cross point switch using MEMS technology
US6794101B2 (en) 2002-05-31 2004-09-21 Motorola, Inc. Micro-electro-mechanical device and method of making
US7185135B1 (en) * 2002-07-12 2007-02-27 Cypress Semiconductor Corporation USB to PCI bridge
US6797998B2 (en) * 2002-07-16 2004-09-28 Nvidia Corporation Multi-configuration GPU interface device
US6809732B2 (en) 2002-07-18 2004-10-26 Nvidia Corporation Method and apparatus for generation of programmable shader configuration information from state-based control information and program instructions
DE10235369A1 (de) 2002-08-02 2004-02-19 Robert Bosch Gmbh Mikromechanischer Schalter
US6850133B2 (en) 2002-08-14 2005-02-01 Intel Corporation Electrode configuration in a MEMS switch
US7069458B1 (en) 2002-08-16 2006-06-27 Cypress Semiconductor Corp. Parallel data interface and method for high-speed timing adjustment
DE10259383A1 (de) 2002-09-23 2004-07-01 Proton Motor Fuel Cell Gmbh Gasdiffusionselektroden für Polymerelektrolytmembran-Brennstoffzellen und Verfahren zu ihrer Herstellung
CN2594855Y (zh) 2002-09-27 2003-12-24 威达电股份有限公司 具有绘图加速端口的计算机底板
US7075542B1 (en) 2002-11-12 2006-07-11 Ati Technologies Inc. Selectable multi-performance configuration
US6788101B1 (en) 2003-02-13 2004-09-07 Lattice Semiconductor Corporation Programmable interface circuit for differential and single-ended signals
US6833597B2 (en) 2003-03-20 2004-12-21 Agere Systems Inc. Integrated MEMS power-save switch
US7324458B2 (en) 2003-03-21 2008-01-29 Intel Corporation Physical layer loopback
US7118935B2 (en) 2003-03-31 2006-10-10 Intel Corporation Bump style MEMS switch
US7136953B1 (en) 2003-05-07 2006-11-14 Nvidia Corporation Apparatus, system, and method for bus link width optimization
US7202765B2 (en) 2003-05-14 2007-04-10 Schneider Electric Industries Sas Latchable, magnetically actuated, ground plane-isolated radio frequency microswitch
US7170315B2 (en) * 2003-07-31 2007-01-30 Actel Corporation Programmable system on a chip
US7075541B2 (en) 2003-08-18 2006-07-11 Nvidia Corporation Adaptive load balancing in a multi-processor graphics processing system
US7415551B2 (en) * 2003-08-18 2008-08-19 Dell Products L.P. Multi-host virtual bridge input-output resource switch
US6956579B1 (en) 2003-08-18 2005-10-18 Nvidia Corporation Private addressing in a multi-processor graphics processing system
KR100577392B1 (ko) * 2003-08-29 2006-05-10 삼성전자주식회사 차 신호를 이용하여 멀티미디어 카드의 전송속도를향상시키는 방법 및 장치
US8775997B2 (en) 2003-09-15 2014-07-08 Nvidia Corporation System and method for testing and configuring semiconductor functional circuits
WO2005029329A2 (en) 2003-09-15 2005-03-31 Nvidia Corporation A system and method for testing and configuring semiconductor functional circuits
US8872833B2 (en) 2003-09-15 2014-10-28 Nvidia Corporation Integrated circuit configuration system and method
US7177170B2 (en) 2003-09-17 2007-02-13 Micron Technology, Inc. Apparatus and method for selectively configuring a memory device using a bi-stable relay
TWM245481U (en) 2003-10-14 2004-10-01 Wistron Corp Extendable computer system
US7782325B2 (en) 2003-10-22 2010-08-24 Alienware Labs Corporation Motherboard for supporting multiple graphics cards
US6879207B1 (en) 2003-12-18 2005-04-12 Nvidia Corporation Defect tolerant redundancy
US7840714B2 (en) * 2003-12-24 2010-11-23 Intel Corporation Mapping SDVO functions from PCI express interface
US20050144341A1 (en) * 2003-12-31 2005-06-30 Schmidt Daren J. Buffer management via non-data symbol processing for a point to point link
TWM249116U (en) * 2004-01-08 2004-11-01 Uis Abler Electronics Co Ltd Switching device for RS-232 serial port and USB serial port
US7293127B2 (en) 2004-01-15 2007-11-06 Ati Technologies, Inc. Method and device for transmitting data using a PCI express port
US7069369B2 (en) 2004-02-12 2006-06-27 Super Talent Electronics, Inc. Extended-Secure-Digital interface using a second protocol for faster transfers
US7424564B2 (en) 2004-03-23 2008-09-09 Qlogic, Corporation PCI—express slot for coupling plural devices to a host system
US7058738B2 (en) * 2004-04-28 2006-06-06 Microsoft Corporation Configurable PCI express switch which allows multiple CPUs to be connected to multiple I/O devices
US7663633B1 (en) 2004-06-25 2010-02-16 Nvidia Corporation Multiple GPU graphics system for implementing cooperative graphics instruction execution
US8446417B2 (en) 2004-06-25 2013-05-21 Nvidia Corporation Discrete graphics system unit for housing a GPU
US7480808B2 (en) 2004-07-16 2009-01-20 Ati Technologies Ulc Method and apparatus for managing power consumption relating to a differential serial communication link
US7340541B2 (en) 2004-08-16 2008-03-04 National Instruments Corporation Method of buffering bidirectional digital I/O lines
US7246274B2 (en) 2004-09-10 2007-07-17 Rambus Inc. Method and apparatus for estimating random jitter (RJ) and deterministic jitter (DJ) from bit error rate (BER)
US7305571B2 (en) 2004-09-14 2007-12-04 International Business Machines Corporation Power network reconfiguration using MEM switches
US20060055641A1 (en) 2004-09-16 2006-03-16 Billboard Video, Inc. Led billboard controller with integrated sign interface module
US7525986B2 (en) 2004-10-28 2009-04-28 Intel Corporation Starvation prevention scheme for a fixed priority PCI-Express arbiter with grant counters using arbitration pools
US20060106911A1 (en) 2004-10-29 2006-05-18 Chapple James S Concurrent PCI express with sDVO
TWI274255B (en) 2004-11-08 2007-02-21 Asustek Comp Inc Motherboard
US20060123177A1 (en) 2004-12-02 2006-06-08 Ati Technologies, Inc. Method and apparatus for transporting and interoperating transition minimized differential signaling over differential serial communication transmitters
US7174411B1 (en) 2004-12-02 2007-02-06 Pericom Semiconductor Corp. Dynamic allocation of PCI express lanes using a differential mux to an additional lane to a host
US8285907B2 (en) * 2004-12-10 2012-10-09 Intel Corporation Packet processing in switched fabric networks
TWI267744B (en) * 2005-02-18 2006-12-01 Uli Electronics Inc Multi-standard display chipset architecture
US7260007B2 (en) 2005-03-30 2007-08-21 Intel Corporation Temperature determination and communication for multiple devices of a memory module
US7376776B2 (en) 2005-05-05 2008-05-20 Universal Scientific Industrial Co., Ltd. Motherboard assembly
US7793029B1 (en) 2005-05-17 2010-09-07 Nvidia Corporation Translation device apparatus for configuring printed circuit board connectors
US7817155B2 (en) 2005-05-24 2010-10-19 Ati Technologies Inc. Master/slave graphics adapter arrangement
US20060282604A1 (en) * 2005-05-27 2006-12-14 Ati Technologies, Inc. Methods and apparatus for processing graphics data using multiple processing circuits
JP4218840B2 (ja) 2005-05-27 2009-02-04 株式会社ソニー・コンピュータエンタテインメント 描画処理装置および描画処理方法
US7075797B1 (en) 2005-06-14 2006-07-11 Lenovo (Singapore) Pte Ltd. Circuit board riser for volume sharing peripheral cards
US20070038794A1 (en) 2005-08-10 2007-02-15 Purcell Brian T Method and system for allocating a bus
US20070067535A1 (en) 2005-09-20 2007-03-22 Ta-Wei Liu Motherboard capable of selectively supporting dual graphic engine
CN1952979B (zh) 2005-10-14 2012-06-27 威盛电子股份有限公司 多重图形处理器系统及方法
CN100442264C (zh) 2005-10-14 2008-12-10 威盛电子股份有限公司 封包处理系统与方法
CN100421424C (zh) * 2005-10-25 2008-09-24 杭州华三通信技术有限公司 一种基于PCI Express总线的集中式路由器
US7750912B2 (en) * 2005-11-23 2010-07-06 Advanced Micro Devices, Inc. Integrating display controller into low power processor
KR100763843B1 (ko) 2005-11-23 2007-10-05 삼성전자주식회사 소스 드라이버 및 상기 소스 드라이버를 구비하는디스플레이 장치
US8132015B1 (en) * 2008-10-07 2012-03-06 Nvidia Corporation Method and system for loading a secure firmware update on an adapter device of a computer system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102819517A (zh) * 2011-06-08 2012-12-12 鸿富锦精密工业(深圳)有限公司 Pcie接口卡

Also Published As

Publication number Publication date
US8417838B2 (en) 2013-04-09
TW200736923A (en) 2007-10-01
CN1997168B (zh) 2012-03-21
TWI406132B (zh) 2013-08-21
US20070162624A1 (en) 2007-07-12

Similar Documents

Publication Publication Date Title
CN1997168B (zh) 用于可配置数字通信的系统和方法
US7246190B2 (en) Method and apparatus for bringing bus lanes in a computer system using a jumper board
CN101149719B (zh) 用于图形系统的总线接口控制器
CN101089892B (zh) 用于具一个以上图形处理单元的图形系统的图形处理单元
CN101089836B (zh) 用于具有一个或多个图形处理单元的图形系统的母板
US5727184A (en) Method and apparatus for interfacing between peripherals of multiple formats and a single system bus
KR100974572B1 (ko) 유니버설 시리얼 버스 스마트 카드 트래픽 신호 전송 방법및 디바이스
US7324111B2 (en) Method and apparatus for routing graphics processing signals to a stand-alone module
US10282341B2 (en) Method, apparatus and system for configuring a protocol stack of an integrated circuit chip
GB2383169A (en) Reconfigurable flash media reader system
JP2011507192A (ja) 電気コネクタ、ケーブルおよびこれを使用する装置
CN101523364A (zh) Mac和phy接口配置
CN107408095A (zh) 通道资源的重定向
CN103105895A (zh) 计算机系统及其显示卡及该系统进行图形处理的方法
CN213276461U (zh) 一种双路服务器主板及服务器
US8135895B2 (en) Virtual SATA port multiplier, virtual SATA device, SATA system and data transfer method in a SATA system
KR100807344B1 (ko) Ac-97 프로토콜 링크를 통한 데이터 송신 방법 및 장치
US6311247B1 (en) System for bridging a system bus with multiple PCI buses
CN110854948B (zh) 供电终端和可穿戴系统
CN109582620A (zh) 一种uart接口转换装置及接口转换方法
CN216956919U (zh) 支持双系统联网的显示屏系统及电子设备
CN207037645U (zh) 一种兼容不同接口的设备
CN113849444B (zh) 一种用于工控系统的pci总线系统
CN201903896U (zh) 读写装置和具有该读写装置的终端
CN102109879B (zh) 具有桥接器的电脑系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant