CN1992185A - 制造半导体器件的鳍式场效应晶体管的方法 - Google Patents

制造半导体器件的鳍式场效应晶体管的方法 Download PDF

Info

Publication number
CN1992185A
CN1992185A CNA2006101724171A CN200610172417A CN1992185A CN 1992185 A CN1992185 A CN 1992185A CN A2006101724171 A CNA2006101724171 A CN A2006101724171A CN 200610172417 A CN200610172417 A CN 200610172417A CN 1992185 A CN1992185 A CN 1992185A
Authority
CN
China
Prior art keywords
dielectric film
film
deposition
conductor
fin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006101724171A
Other languages
English (en)
Other versions
CN100490100C (zh
Inventor
朴正浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DB HiTek Co Ltd
Original Assignee
Dongbu Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dongbu Electronics Co Ltd filed Critical Dongbu Electronics Co Ltd
Publication of CN1992185A publication Critical patent/CN1992185A/zh
Application granted granted Critical
Publication of CN100490100C publication Critical patent/CN100490100C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/665Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

一种制造半导体器件的鳍式FET的方法。该方法包括以下步骤:在半导体衬底上依次沉积第一绝缘膜和第二绝缘膜;通过使用第一掩模蚀刻该第一绝缘膜和该第二绝缘膜,以形成沟槽;以及在该沟槽中沉积第一导体。该方法能够简化鳍式FET的制造过程,并且通过降低源区和漏区的电阻能够最大化鳍式FET的载流性能。

Description

制造半导体器件的鳍式场效应晶体管的方法
技术领域
本发明涉及一种制造半导体器件的方法,尤其涉及一种制造半导体器件的鳍式FET(场效应晶体管)的方法。
背景技术
信息技术和通信设备的发展以及计算机的普及导致半导体器件的改进。半导体器件的大规模集成促使研究各种方法,以在最大化性能的同时减小在衬底上形成的单个器件的特征尺寸。
CMOS(互补金属氧化物半导体)是一种能使场效应晶体管(FET)更大规模集成的技术。然而,由于更大规模集成,使得FET的尺寸降低,从而引起器件的性能和可靠性降低。为了改善这些问题,已经提出“鳍式”FET设计,其特征在于具有像鱼的背鳍形状的垂直体结构。
三维鳍式FET可具有多种结构变化,例如,DELTA(fully depletedlean-channel transistor,全耗尽倾向沟道晶体管)和GAA(gate all around,全环栅)。DELTA结构具有有源鳍形区,其中将形成沟道。有源鳍形区垂直突出并具有预定的宽度。栅电极围绕垂直突出的沟道部分。因此,突出部分的高度变为沟道的宽度,而突出部分的宽度变为沟道的厚度。由于突出部分的两侧起到沟道的作用,因此该结构具有使沟道宽度加倍的效果。从而,能够在仍然减小晶体管的总体尺寸的同时防止有效沟道宽度减小。此外,由于在两侧形成彼此交叠的沟道耗尽层,因此即使在减小器件的特征尺寸时,沟道的导电性仍然可以提高。
例如,在具有双栅极结构的鳍式FET中,在沟道的上侧和下侧或者左侧和右侧分别具有栅电极显著提高了沟道中的电流控制特性。与单栅极器件相比,这意味着显著减少了源极与漏极之间的漏电流,从而改善了DIBL(drain-induced barrier lowering,漏致势垒降低)特性。此外,由于在沟道的两侧均具有栅极,因此器件的阈值电压可动态变化。因此,与单栅极结构相比,显著改善了沟道的开关特性,从而使短沟道效应得到抑制。
然而,鳍式FET的制造方法复杂,并且由于半导体器件的进一步小型化而使载流性能需折衷处理。
发明内容
本发明的实施例涉及一种制造半导体器件的鳍式FET(场效应晶体管)的方法,该半导体器件具有从硅衬底突出的鳍形有源区。
本发明的实施例涉及一种制造鳍式FET的方法,该方法能够简化制造过程,并且通过降低源区和漏区的电阻而能够最大化FET的载流性能。这可通过增加将形成自对准硅化物的源区和漏区的面积来实现。
本发明的实施例涉及一种制造鳍式FET(场效应晶体管)的方法,该方法包括以下步骤:在半导体衬底上依次沉积第一绝缘膜和第二绝缘膜;通过使用第一掩模蚀刻该第一绝缘膜和该第二绝缘膜,以形成其上将形成鳍形导体的沟槽;在形成有该沟槽的第一绝缘膜和第二绝缘膜上沉积第一导体,从而形成鳍形导体;在该第一绝缘膜和该鳍形导体上沉积栅极绝缘膜和栅极导电层;通过使用第二掩模干蚀刻该栅极导电层以形成栅极导体;沉积间隔膜,通过全蚀刻方法在该栅极导体的侧壁上形成间隔部件,然后通过源极和漏极离子注入工艺形成源极和漏极;以及在形成的栅极导体和鳍形导体的暴露部分上执行自对准硅化物工艺,以形成自对准硅化物膜。
附图说明
图1至图10以横截面图示出根据本发明实施例的制造鳍式FET的工艺。
具体实施方式
在图中,为了清楚起见,放大了层、膜、板、区等的厚度。在整个说明书中,相同的标号表示相同的元件。应理解,当提到一元件例如层、膜、区或衬底位于另一元件“上”时,该元件可以直接位于该另一元件上或者也可以存在中间元件。相对地,当提到一元件“直接”位于另一元件“上”时,则不存在中间元件。
图1至图10以横截面图示出根据本发明实施例的制造半导体器件的鳍式FET的方法的一系列工艺。参照图1,在半导体衬底10的上部依次沉积第一绝缘膜30和第二绝缘膜50。然后,在第二绝缘膜50上形成第一光致抗蚀剂,并通过显影和曝光工艺图案化第一光致抗蚀,以形成暴露将形成鳍形导体的区域的第一光致抗蚀剂图案100。氧化物膜可用作第一绝缘膜30。第一绝缘膜30的厚度范围可从约1,000至约5,000,然而本领域的技术人员应知道也可使用其它范围。第一绝缘膜30用作器件隔离氧化物膜。氮化物膜可用作第二绝缘膜50。第二绝缘膜50的厚度范围可从约500至约3,000,然而本领域的技术人员应知道也可使用其它范围。第二绝缘膜50可调节鳍式FET的鳍高度。
以下,参照图2,通过使用第一光致抗蚀剂图案100作为掩模,蚀刻第二绝缘膜50和第一绝缘膜30以形成将形成鳍形导体的沟槽70,然后去除第一光致抗蚀剂图案100。对于上述用途,可采用干蚀刻方法。
然后,沉积第一导体并通过CMP(chemical mechanical polishing,化学机械抛光)使其平坦化以形成填充沟槽70的鳍形导体90。在CMP过程中第二绝缘膜50用作蚀刻停止层。第一导体可通过使用CVD(化学气相沉积)或选择性多晶硅沉积方法形成。
如图3所示,通过离子注入工艺在平坦化的表面上执行阱注入和Vt调节注入110。如图4所示,去除第二绝缘膜50,并在获得的结构上依次沉积栅极绝缘膜130和栅极导电层。磷酸溶液可用于去除第二绝缘膜50。作为栅极导电层,可以使用多晶硅、TiN、Ti和TiN、以及WxNy(即钨和氮的化合物)中的任一种。栅极绝缘膜可通过氧化、PVD(物理气相沉积)、CVD或ALD(原子层沉积)方法形成。在栅极导电层的上部形成第二光致抗蚀剂图案(未示出),并使用该第二光致抗蚀剂图案作为掩模执行干蚀刻,从而形成栅极导体150。然后,去除第二光致抗蚀剂图案。
接着,如图5所示,执行轻掺杂离子(LDD)注入工艺170,以形成LDD注入区。接下来,参照图6,在执行LDD注入工艺170之后,沉积间隔膜。之后,通过全蚀刻方法形成间隔部件190,然后,通过源极和漏极离子注入工艺210形成源极和漏极。间隔部件190可包括例如氮化物膜或氧化物膜、或者氮化物和氧化物的混合膜。
然后,如图7所示,进行自对准硅化物工艺,用于在预定的温度下热处理栅极导体150和鳍形导体90的暴露部分,以形成自对准硅化物膜230和栅极自对准硅化物膜250。这种自对准硅化物膜的形成稳定了LDD注入区以及源区和漏区。因此,能够大面积地形成自对准硅化物部分,以降低晶体管的电阻。自对准硅化物膜可由钛基自对准硅化物、钴基自对准硅化物或镍基自对准硅化物中的任一种形成。与传统鳍式FET的自对准硅化物区的面积相比,本发明的鳍式FET的自对准硅化物区的面积显著增加。
图8为示出本发明的鳍式FET的布局的俯视图,在该鳍式FET上执行了源极和漏极离子注入工艺210。图9为沿着图8的线A-A的横截面图,图10为沿着图8的线B-B的横截面图。
如上文所阐述的,本发明的实施例通过使用第一绝缘膜和第二绝缘膜简化了形成鳍形导体的工艺,并通过增加将形成源区和漏区的自对准硅化物的区域面积降低了源区和漏区的电阻,从而最大化晶体管的载流性能。
显然,对本领域的技术人员来说可对本发明的实施例进行各种修改和变换。因此,本发明的实施例涵盖了落入所附权利要求范围内的对其进行的修改和变换。

Claims (17)

1.一种制造鳍式场效应晶体管的方法,包括以下步骤:
在半导体衬底上依次沉积第一绝缘膜和第二绝缘膜;
使用第一掩模蚀刻该第一绝缘膜和该第二绝缘膜,以形成其上将形成鳍形导体的沟槽;
在形成有该沟槽的该第一绝缘膜和该第二绝缘膜上沉积第一导体,从而形成该鳍形导体;
在该第一绝缘膜和该鳍形导体上沉积栅极绝缘膜和栅极导电层;
使用第二掩模干蚀刻该栅极导电层,以形成栅极导体;
沉积间隔膜,通过全蚀刻方法在该栅极导体的侧壁上形成间隔部件,然后通过源极和漏极离子注入工艺形成源极和漏极;以及
在该栅极导体和该鳍形导体的暴露部分上执行自对准硅化物工艺,以形成自对准硅化物膜。
2.如权利要求1所述的方法,其中该第一绝缘膜为氧化物膜。
3.如权利要求1所述的方法,其中该第一绝缘膜的厚度范围从约1,000至约5,000。
4.如权利要求1所述的方法,其中该第一绝缘膜用作器件隔离氧化物膜。
5.如权利要求1所述的方法,其中该第二绝缘膜为氮化物膜。
6.如权利要求1所述的方法,其中该第二绝缘膜的厚度范围从约500至约3,000。
7.如权利要求1所述的方法,其中该第一绝缘膜和该第二绝缘膜被干蚀刻。
8.如权利要求1所述的方法,还包括以下步骤:
在该第一绝缘膜和该第二绝缘膜上沉积该第一导体之后,使用化学机械抛光工艺平坦化沉积的该第一导体,以形成该鳍形导体。
9.如权利要求8所述的方法,其中在该化学机械抛光工艺中,该第二绝缘膜用作蚀刻停止层。
10.如权利要求1所述的方法,其中该第一导体通过使用化学气相沉积和选择性多晶硅沉积方法中的至少一种方法形成。
11.如权利要求1所述的方法,其中使用磷酸溶液去除该第二绝缘膜。
12.如权利要求1所述的方法,其中该栅极导电层包含多晶硅、TiN、Ti和TiN、以及钨和氮的化合物中的一种。
13.如权利要求1所述的方法,其中该栅极绝缘膜通过氧化、物理气相沉积、化学气相沉积和原子层沉积方法中的至少一种方法形成。
14.如权利要求1所述的方法,其中该间隔部件包括氮化物膜和氧化物膜中的至少一种。
15.如权利要求1所述的方法,其中该间隔部件包括氮化物和氧化物的混合膜。
16.如权利要求1所述的方法,还包括以下步骤:
在沉积该栅极绝缘膜和该栅极导电层之前,通过离子注入工艺在平坦化的表面上执行阱注入和Vt调节注入。
17.如权利要求1所述的方法,还包括以下步骤:
在沉积该间隔膜之前,在形成有该栅极导体的衬底上执行轻掺杂离子注入工艺,以形成轻掺杂离子注入区。
CNB2006101724171A 2005-12-29 2006-12-27 制造半导体器件的鳍式场效应晶体管的方法 Expired - Fee Related CN100490100C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050134181 2005-12-29
KR1020050134181A KR100653536B1 (ko) 2005-12-29 2005-12-29 반도체 소자의 핀 전계효과 트랜지스터 제조방법

Publications (2)

Publication Number Publication Date
CN1992185A true CN1992185A (zh) 2007-07-04
CN100490100C CN100490100C (zh) 2009-05-20

Family

ID=37731988

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006101724171A Expired - Fee Related CN100490100C (zh) 2005-12-29 2006-12-27 制造半导体器件的鳍式场效应晶体管的方法

Country Status (3)

Country Link
US (1) US7316945B2 (zh)
KR (1) KR100653536B1 (zh)
CN (1) CN100490100C (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101868850B (zh) * 2007-08-31 2012-11-07 东京毅力科创株式会社 半导体装置的制造方法
CN103021857A (zh) * 2011-09-28 2013-04-03 中芯国际集成电路制造(上海)有限公司 多栅极场效应晶体管的制造方法
CN103681339A (zh) * 2012-09-20 2014-03-26 中芯国际集成电路制造(上海)有限公司 一种鳍片场效应晶体管的制备方法
WO2014059686A1 (zh) * 2012-10-18 2014-04-24 中国科学院微电子研究所 FinFET鳍状结构的制造方法
CN104347414A (zh) * 2013-08-05 2015-02-11 中芯国际集成电路制造(上海)有限公司 鳍式场效应管的形成方法
CN105097536A (zh) * 2014-05-12 2015-11-25 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7678675B2 (en) * 2007-04-24 2010-03-16 Texas Instruments Incorporated Structure and method for a triple-gate transistor with reverse STI
EP2073267A1 (en) 2007-12-19 2009-06-24 INTERUNIVERSITAIR MICROELEKTRONICA CENTRUM vzw (IMEC) Method of fabricating multi-gate semiconductor devices and devices obtained
US10600902B2 (en) 2008-02-13 2020-03-24 Vishay SIliconix, LLC Self-repairing field effect transisitor
US20110068348A1 (en) * 2009-09-18 2011-03-24 Taiwan Semiconductor Manufacturing Company, Ltd. Thin body mosfet with conducting surface channel extensions and gate-controlled channel sidewalls
US8889494B2 (en) 2010-12-29 2014-11-18 Globalfoundries Singapore Pte. Ltd. Finfet
CN102867751B (zh) * 2011-07-08 2015-09-09 中国科学院微电子研究所 一种全硅化金属栅体硅多栅鳍型场效应晶体管的制备方法
CN103515231B (zh) * 2012-06-20 2016-12-07 中芯国际集成电路制造(上海)有限公司 FinFET制造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100943483B1 (ko) * 2002-12-31 2010-02-22 동부일렉트로닉스 주식회사 반도체 장치의 트랜지스터 형성 방법
KR100499159B1 (ko) * 2003-02-28 2005-07-01 삼성전자주식회사 리세스 채널을 갖는 반도체장치 및 그 제조방법
US7005330B2 (en) * 2003-06-27 2006-02-28 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for forming the gate electrode in a multiple-gate transistor
JP3863516B2 (ja) * 2003-10-03 2006-12-27 株式会社東芝 半導体装置及びその製造方法
US6946377B2 (en) * 2003-10-29 2005-09-20 Texas Instruments Incorporated Multiple-gate MOSFET device with lithography independent silicon body thickness and methods for fabricating the same

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101868850B (zh) * 2007-08-31 2012-11-07 东京毅力科创株式会社 半导体装置的制造方法
CN103021857A (zh) * 2011-09-28 2013-04-03 中芯国际集成电路制造(上海)有限公司 多栅极场效应晶体管的制造方法
CN103021857B (zh) * 2011-09-28 2015-12-16 中芯国际集成电路制造(上海)有限公司 多栅极场效应晶体管的制造方法
CN103681339A (zh) * 2012-09-20 2014-03-26 中芯国际集成电路制造(上海)有限公司 一种鳍片场效应晶体管的制备方法
CN103681339B (zh) * 2012-09-20 2016-09-21 中芯国际集成电路制造(上海)有限公司 一种鳍片场效应晶体管的制备方法
WO2014059686A1 (zh) * 2012-10-18 2014-04-24 中国科学院微电子研究所 FinFET鳍状结构的制造方法
US9343530B2 (en) 2012-10-18 2016-05-17 Institute of Microelectronics, Chinese Academy of Sciences Method for manufacturing fin structure of finFET
CN104347414A (zh) * 2013-08-05 2015-02-11 中芯国际集成电路制造(上海)有限公司 鳍式场效应管的形成方法
CN104347414B (zh) * 2013-08-05 2017-07-14 中芯国际集成电路制造(上海)有限公司 鳍式场效应管的形成方法
CN105097536A (zh) * 2014-05-12 2015-11-25 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法

Also Published As

Publication number Publication date
US20070166891A1 (en) 2007-07-19
KR100653536B1 (ko) 2006-12-05
US7316945B2 (en) 2008-01-08
CN100490100C (zh) 2009-05-20

Similar Documents

Publication Publication Date Title
CN100490100C (zh) 制造半导体器件的鳍式场效应晶体管的方法
US8791509B2 (en) Multiple gate transistor having homogenously silicided fin end portions
US10312261B2 (en) Transistor with self-aligned source and drain contacts and method of making same
US8779511B2 (en) Integration of fin-based devices and ETSOI devices
US20040145000A1 (en) Tri-gate and gate around MOSFET devices and methods for making same
US10903208B2 (en) Distributed decoupling capacitor
US20160260741A1 (en) Semiconductor devices having fins, and methods of forming semiconductor devices having fins
US10535567B2 (en) Methods and structures for forming uniform fins when using hardmask patterns
US9843007B2 (en) Field effect transistor structure with gate structure having a wall and floor portions
US8580634B1 (en) Methods of forming 3-D semiconductor devices with a nanowire gate structure wherein the nanowire gate structure is formed prior to source/drain formation
CN103811343B (zh) FinFET及其制造方法
US9502502B2 (en) Semiconductor devices and methods of manufacture thereof
WO2024174388A1 (zh) 半导体结构、存储器及其制造方法、电子设备
US11037834B2 (en) Simple contact over gate on active area
CN115377181A (zh) 半导体装置以及其制作方法
US20210217889A1 (en) Vertical field effect transistor with bottom spacer
US20230037719A1 (en) Methods of forming bottom dielectric isolation layers
US11482604B2 (en) Semiconductor structure and formation method thereof
CN111933648A (zh) 阵列基板及其制备方法和显示装置
US6919250B2 (en) Multiple-gate MOS device and method for making the same
US20240113213A1 (en) Hybrid inserted dielecric gate-all-around device
CN116110948A (zh) 具有自对准的源漏掺杂的二维多桥沟道晶体管及制备方法
TW202105617A (zh) 一種形成半導體裝置的方法
CN118431295A (zh) 一种半导体器件及其制作方法、电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090520

Termination date: 20131227