CN1982956A - 液晶显示面板及其显示方法 - Google Patents
液晶显示面板及其显示方法 Download PDFInfo
- Publication number
- CN1982956A CN1982956A CNA2005101207185A CN200510120718A CN1982956A CN 1982956 A CN1982956 A CN 1982956A CN A2005101207185 A CNA2005101207185 A CN A2005101207185A CN 200510120718 A CN200510120718 A CN 200510120718A CN 1982956 A CN1982956 A CN 1982956A
- Authority
- CN
- China
- Prior art keywords
- film transistor
- tft
- thin film
- voltage
- display panels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0857—Static memory circuit, e.g. flip-flop
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明涉及一种液晶显示面板,该液晶显示面板包括一第一基板、一与该第一基板相对设置的第二基板、一位于该第一基板与第二基板之间的液晶层、多条扫描线、多条与该扫描线相交的数据线、多个位于该扫描线与该数据线相交处的开关、多个像素电极、多个第一数据存储单元与多个第二数据存储单元。该开关第一端连接至该扫描线,第二端连接至该数据线,第三端连接至该像素电极。该第一数据存储单元与第二数据存储单元可写入电压,并可于一帧的一时间段与另一时间段输出电压至该像素电极。
Description
【技术领域】
本发明涉及一种液晶显示面板与其显示方法。
【背景技术】
液晶显示面板因具有低辐射、厚度薄与耗电低等特点,已广泛应用于电视、笔记型计算机、行动电话、个人数字助理等电子显示设备。为节省液晶显示面板消耗的电量,业界提出了一种技术,即将液晶显示面板的显示模式分为两种:一种为动态显示模式,一种为静态显示模式,如手机的待机模式。在动态显示模式中,该液晶显示面板工作原理与普通液晶显示面板相同,在静态显示模式中,该液晶显示面板是利用静态随机存储器(Static Random Access Memory,SRAM)对像素供电,以减少电量消耗。
请参阅图1与图2,图1是一种现有技术液晶显示面板的示意图,图2是图1所示液晶显示面板中一子像素单元的等效电路图。该液晶显示面板100包括一第一基板(图未示)、一与该第一基板相对设置的第二基板(图未示)与一位于该第一基板与第二基板之间的液晶层(图未示)。
该第一基板包括多条相互平行的扫描线101、多条相互平行且与该扫描线101垂直绝缘相交的数据线102、多个位于该扫描线101与该数据线102相交处的第一薄膜晶体管(Thin FilmTransistor,TFT)111、多个像素电极103与多个数据存储单元141。
该第二基板包括多个与像素电极103相对的公共电极104。
一像素电极103、一公共电极104、夹于该像素电极103与该公共电极104之间的液晶分子(图未示)、一第一薄膜晶体管111与一数据存储单元141构成一子像素单元140。该像素电极103、该公共电极104与夹于其间的液晶分子形成一液晶电容105。
该第一薄膜晶体管111的栅极(未标号)连接至该扫描线101,源极(未标号)连接至该数据线102,漏极(未标号)连接至该像素电极103。
该数据存储单元141包括一第二薄膜晶体管112、一第三薄膜晶体管113、一第一控制端121、一第二控制端122与一静态随机存储器131。
该第二薄膜晶体管112的栅极(未标号)连接至该第一控制端121,源极(未标号)连接至该像素电极103,漏极(未标号)连接至该静态随机存储器131的第一端1310。该第三薄膜晶体管113的栅极(未标号)连接至该第二控制端122,源极(未标号)连接至该静态随机存储器131的第二端1311,漏极(未标号)连接至该像素电极103。
该静态随机存储器131是一个数据存储器,其可写入高电压或低电压,并可在第一端1310、第二端1311分别在不同时刻输出0伏、3.3伏或3.3伏、0伏的电压,即若该第一端1310输出0伏的低电压,则该第二端1311在另一时刻输出3.3伏的高电压,若该第一端1310输出3.3伏的高电压,则该第二端1311在另一时刻输出0伏的低电压。
由于液晶分子具有各向异性的透射率,当电场被施加至该两电极103、104之间的液晶分子时,可以通过控制所施加的电场强度以实现对液晶子像素单元的光穿透量的调整。然,如果始终施加同一方向的电场以驱动该两电极103、104之间的液晶分子,则液晶分子对电场的反应会逐渐迟钝。为了避免该问题产生,驱动该液晶分子的电压会在正负电压(以0伏为参考电压)之间交替变换。该驱动方法称为反转驱动方法。
请参阅图3,是该液晶显示面板100显示时的内部讯号时序图。其中,Vg、Vd与Vcom分别表示施加于该扫描线101的扫描电压、施加于数据线102的电压与施加于公共电极104的电压,Vcont1与Vcont2分别表示第一控制讯号与第二控制讯号,Vp与V1c分别表示施加于像素电极103上的像素电压与驱动液晶分子的电压。
该液晶显示面板100的显示模式包括动态显示模式与静态显示模式。该静态显示模式包括数据写入模式与数据显示模式。
在第一帧画面显示期间,即t1至t3期间,该液晶显示面板100处于动态显示模式。t1时刻,一扫描电压Vg通过该扫描线101施加于该第一薄膜晶体管111的栅极,该第一薄膜晶体管111开启。该第一控制端121施加一第一控制讯号Vcont1至该第二薄膜晶体管112的栅极,该第一控制讯号Vcont1为一低电压,该第二薄膜晶体管112关闭。一数据电压Vd通过该数据线102施加于该第一薄膜晶体管111的源极,该数据电压Vd为一灰阶电压,然后该灰阶电压通过该第一薄膜晶体管111的源极、漏极提供给该像素电极103。t2时刻,该第一薄膜晶体管111关闭,该灰阶电压由该液晶电容105所保持,直到该第一薄膜晶体管111在t3时刻开启为止。
在第二帧画面显示期间,即t3至t5期间,该液晶显示面板100处于静态显示模式的数据写入模式,该液晶显示面板100写入一低电压至该静态随机存储器131。t3时刻,一扫描电压Vg通过该扫描线101施加于该第一薄膜晶体管111的栅极,该第一薄膜晶体管111开启。该第一控制端121施加一第一控制讯号Vcont1至该第二薄膜晶体管112的栅极,该第一控制讯号Vcont1为一高电压,该第二薄膜晶体管112开启。该第二控制端122施加一第二控制讯号Vcont2至该第三薄膜晶体管113的栅极,该第二控制讯号Vcont2为一低电压,该第三薄膜晶体管113关闭。一数据电压Vd通过该数据线102施加于该第一薄膜晶体管111的源极,该数据电压Vd为一低电压,然后该低电压通过该第一薄膜晶体管111的源极、漏极提供给该像素电极103,并且同时通过该第二薄膜晶体管112的源极、漏极写入该静态随机存储器131。t4时刻,该第一薄膜晶体管111关闭,该低电压由该液晶电容105所保持。
在第三帧画面显示期间,即t5至t6期间,该液晶显示面板100处于静态显示模式的数据显示模式,其通过该静态随机存储器131的第二端1311输出电压至该像素电极103。t5时刻,该第一控制端121施加一第一控制讯号Vcont1至该第二薄膜晶体管112的栅极,该第一控制讯号Vcont1为一低电压,该第二薄膜晶体管112关闭。该第二控制端122施加一第二控制讯号Vcont2至该第三薄膜晶体管113的栅极,该第二控制讯号Vcont2为一高电压,该第三薄膜晶体管113开启,同时,该静态随机存储器131的第二端1311输出一高电压,并通过该第三薄膜晶体管113的源极、漏极输出到该像素电极103。
在第四帧画面显示期间,即t6至t7期间,该液晶显示面板100处于静态显示模式的数据显示模式,其通过该静态随机存储器131的第一端1310输出电压至该像素电极103。t6时刻,该第一控制端121施加一第一控制讯号Vcont1至该第二薄膜晶体管112的栅极,该第一控制讯号Vcont1为一高电压,该第二薄膜晶体管112开启,该第二控制端122施加一第二控制讯号Vcont2至该第三薄膜晶体管113的栅极,该第二控制讯号Vcont2为一低电压,该第三薄膜晶体管113关闭,同时,该静态随机存储器131的第一端1310输出一低电压,并通过该第二薄膜晶体管112的源极、漏极输出到该像素电极103。
该液晶显示面板100处于静态显示模式的数据显示模式时,由于该像素电极103与该公共电极104都以一帧为单位被施加高或低电压,因而驱动该液晶分子的电压可以为正、负高电压或零电压。当驱动该液晶分子的电压为正、负高电压时,该子像素单元140显示亮态;当驱动该液晶分子的电压为零电压时,该子像素单元140显示暗态。因而,该液晶显示面板100的每一子像素单元静态显示图像灰度为两阶。
该液晶显示面板100的每一像素单元包括三个子像素单元140,且每一像素单元是该液晶显示面板100的最小显示单元。在静态显示模式,每一个子像素单元可实现两灰阶,因而该液晶显示面板100的每一像素单元可实现8色静态显示。然而,8色静态显示的液晶显示面板色彩不够丰富,已不能满足市场需要。
【发明内容】
为了解决现有技术中的液晶显示面板色彩不够丰富的问题,有必要提供一种能实现64色静态图像显示的液晶显示面板。
还有必要提供一种上述液晶显示面板的显示方法。
一种液晶显示面板,其包括一第一基板、一与该第一基板相对设置的第二基板、一位于该第一基板与第二基板之间的液晶层、多条扫描线、多条与该扫描线相交的数据线、多个位于该扫描线与该数据线相交处的开关、多个像素电极、多个第一数据存储单元与多个第二数据存储单元。该开关第一端连接至该扫描线,第二端连接至该数据线,第三端连接至该像素电极。该第一数据存储单元与第二数据存储单元可写入电压,并可在一帧的一时间段与另一时间段输出电压至该像素电极。
一种上述液晶显示面板的显示方法,其包括如下步骤:a.将每一帧分为第一时间段与第二时间段,在一帧的第一时间段与第二时间段,该第一数据存储单元与第二数据存储单元的一端分别输出一电压至该像素电极;b.在下一帧的第一时间段与第二时间段,该第一数据存储单元与第二数据存储单元的另一端分别输出一电压至该像素电极。
相较于现有技术,前述液晶显示面板包括两个数据存储单元,该两个数据存储单元分别在一帧画面的第一时间段与第二时间段输出高电压或低电压至像素电极。因而,其每一子像素单元静态显示图像灰度为四阶。由于每一像素单元包括三个子像素单元,该液晶显示面板每一像素单元可实现64色静态显示。
【附图说明】
图1是一种现有技术液晶显示面板的示意图。
图2是图1所示液晶显示面板中一子像素单元的等效电路图。
图3是图1所示液晶显示面板显示时的内部讯号时序图。
图4是本发明液晶显示面板的电路图。
图5是图4所示液晶显示面板中一子像素单元的等效电路图。
图6是图4所示液晶显示面板显示时的内部讯号时序图。
【具体实施方式】
请参阅图4与图5,图4是本发明液晶显示面板一较佳实施方式的电路图,图5是图4所示液晶显示面板中一子像素单元的等效电路图。该液晶显示面板200包括一第一基板(图未示)、一与该第一基板相对设置的第二基板(图未示)与一位于该第一基板与第二基板之间的液晶层(图未示)。
该第一基板包括多条相互平行的扫描线201、多条相互平行且与该扫描线201垂直绝缘相交的数据线202、多个位于该扫描线201与该数据线202相交处的第一薄膜晶体管211、多个像素电极203、多个第一数据存储单元241与多个第二数据存储单元242。
该第二基板包括多个与像素电极203相对的公共电极204。
一像素电极203、一公共电极204、夹于该像素电极203与该公共电极204之间的液晶分子(图未示)、一第一薄膜晶体管211、一第一数据存储单元241与一第二数据存储单元242构成一子像素单元240。该像素电极203、该公共电极204与夹于其间的液晶分子形成一液晶电容205。
该第一薄膜晶体管211的栅极(未标号)连接至该扫描线201,源极(未标号)连接至该数据线202,漏极(未标号)连接至该像素电极203。
该第一数据存储单元241包括一第二薄膜晶体管212、一第三薄膜晶体管213、一第四薄膜晶体管214、一第一控制端221、一第二控制端222、一第三控制端223与一第一静态随机存储器231。
该第二薄膜晶体管212的栅极(未标号)连接至该第一控制端221,源极(未标号)连接至像素电极203,漏极(未标号)连接至该第三薄膜晶体管213的源极。该第三薄膜晶体管213的栅极(未标号)连接至该第二控制端222,漏极(未标号)连接至该第一静态随机存储器231的第一端2310。该第四薄膜晶体管214的栅极(未标号)连接至该第三控制端223,源极(未标号)连接至该第一静态随机存储器231的第二端2311,漏极(未标号)连接至该第二薄膜晶体管212的漏极。
该第二数据存储单元242包括一第五薄膜晶体管215、一第六薄膜晶体管216、一第七薄膜晶体管217、一第四控制端224、一第五控制端225、一第六控制端226与一第二静态随机存储器232。
该第五薄膜晶体管215的栅极(未标号)连接至该第四控制端224,源极(未标号)连接至像素电极203,漏极(未标号)连接至该第六薄膜晶体管216的源极。该第六薄膜晶体管216的栅极(未标号)连接至该第五控制端225,漏极(未标号)连接至该第二静态随机存储器232的第一端2320。该第七薄膜晶体管217的栅极(未标号)连接至该第六控制端226,源极(未标号)连接至该第二静态随机存储器232的第二端2321,漏极(未标号)连接至该第五薄膜晶体管215的漏极。
该第一静态随机存储器231是一个数据存储器,其可写入高电压或低电压,并可在第一端2310、第二端2311分别在不同时刻输出0伏、3.3伏或3.3伏、0伏的电压,即若该第一端2310输出0伏的低电压,则该第二端2311在另一时刻输出3.3伏的高电压,若该第一端2310输出3.3伏的高电压,则该第二端2311在另一时刻输出0伏的低电压。
该第二静态随机存储器232与该第一静态随机存储器231相同。该第一至第七薄膜晶体管可由多晶硅(Polysilicon)制成。
请参阅图6,是本发明液晶显示面板200显示时的内部讯号时序图。其中,Vg、Vd与Vcom分别表示施加于该扫描线101的扫描电压、施加于该数据线202的电压与施加于公共电极204的电压,Vp与V1c分别表示像素电极203上的像素电压与驱动液晶分子的电压,Vcont1、Vcont2、Vcont3、Vcont4、Vcont5、Vcont6分别表示第一控制讯号、第二控制讯号、第三控制讯号、第四控制讯号、第五控制讯号与第六控制讯号。
该液晶显示面板200的显示模式包括动态显示模式与静态显示模式。该静态显示模式包括数据写入模式与数据显示模式。
在第一帧画面显示期间,即t1至t3期间,该液晶显示面板200处于动态显示模式。t1时刻,一扫描电压Vg通过该扫描线201施加于该第一薄膜晶体管211的栅极,该第一薄膜晶体管211开启。该第一控制端221与第四控制端224分别施加一第一控制讯号Vcont1与一第四控制讯号Vcont4至该第二薄膜晶体管212与第五薄膜晶体管215的栅极,该第一控制讯号Vcont1与第四控制讯号Vcont4都为一低电压,该第二薄膜晶体管212与第五薄膜晶体管215关闭。一数据电压Vd通过该数据线202施加于该第一薄膜晶体管211的源极,该数据电压Vd为一灰阶电压,然后该灰阶电压通过该第一薄膜晶体管211的源极、漏极提供给该像素电极203。t2时刻,该第一薄膜晶体管211关闭,该灰阶电压由该液晶电容205所保持,直到该第一薄膜晶体管211在t3时刻开启为止。
在第二帧至第四帧画面显示期间,将每一帧画面显示期间分为二时间段,其前三分的一帧显示期间为第一时间段,后三分的二帧显示期间为第二时间段。
在第二帧画面显示期间,即t3至t7期间,该液晶显示面板处于静态显示模式的数据写入模式。
在第二帧画面的第一时间段,即t3至t5期间,该液晶显示面板200写入一低电压至该第一静态随机存储器231。t3时刻,一扫描电压Vg通过该扫描线201施加于该第一薄膜晶体管211的栅极,该第一薄膜晶体管211开启。该第一控制端221与第二控制端222分别施加一第一控制讯号Vcont1与一第二控制讯号Vcont2至该第二薄膜晶体管212与该第三薄膜晶体管213的栅极,该第一控制讯号Vcont1与第二控制讯号Vcont2都为一高电压,该第二薄膜晶体管212与第三薄膜晶体管213开启,该第三控制端223与第四控制端224分别施加一第三控制讯号Vcont3与一第四控制讯号Vcont4至该第四薄膜晶体管214与第五薄膜晶体管215的栅极,该第三控制讯号Vcont3与第四控制讯号Vcont4都为一低电压,该第四薄膜晶体管214与第五薄膜晶体管215关闭。一数据电压Vd通过该数据线202施加于该第一薄膜晶体管211的源极,该数据电压Vd为一低电压,然后该低电压通过该第一薄膜晶体管211的源极、漏极提供给该像素电极203,并且同时通过该第二薄膜晶体管212的源极、漏极与该第三薄膜晶体管213的源极、漏极写入该第一静态随机存储器231。t4时刻,该第一薄膜晶体管211关闭,该低电压由该液晶电容205所保持,直到该第一薄膜晶体管211在t5时刻开启为止。
在第二帧画面的第二时间段,即t5至t7期间,该液晶显示面板200将一高电压写入该第二静态随机存储器232。t5时刻,一扫描电压Vg通过该扫描线201施加于该第一薄膜晶体管211的栅极,该第一薄膜晶体管211开启。该第一控制端221与第六控制端226分别施加一第一控制讯号Vcont1与一第六控制讯号Vcont6至该第二薄膜晶体管212与第七薄膜晶体管217的栅极,该第一控制讯号Vcont1与一第六控制讯号Vcont6都为一低电压,该第二薄膜晶体管212与第七薄膜晶体管217关闭。该第四控制端224与第五控制端225分别施加一第四控制讯号Vcont4与一第五控制讯号Vcont5至该第五薄膜晶体管215与第六薄膜晶体管216的栅极,该第四控制讯号Vcont4与第五控制讯号Vcont5都为一高电压,该第五薄膜晶体管215与第六薄膜晶体管216开启。一数据电压Vd通过该数据线202施加于该第一薄膜晶体管211的源极,该数据电压Vd为一高电压,然后该高电压通过该第一薄膜晶体管211的源极、漏极提供给该像素电极203,并且同时通过该第五薄膜晶体管215的源极、漏极与该第六薄膜晶体管216的源极、漏极写入该第二静态随机存储器232。t6时刻,该第一薄膜晶体管211关闭,该高电压由该液晶电容205所保持。
在第三帧与第四帧画面显示期间,即t7至t11期间,该液晶显示面板处于静态显示模式的数据显示模式。
在第三帧画面的第一时间段,即t7至t8期间,该第一静态随机存储器231的第二端2311输出电压至该像素电极203。t7时刻,该第一控制端221与第三控制端223分别施加一第一控制讯号Vcont1与一第三控制讯号Vcont3至该第二薄膜晶体管212与第四薄膜晶体管214的栅极,该第一控制讯号Vcont1与第三控制讯号Vcont3都为一高电压,该第二薄膜晶体管212与第四薄膜晶体管214开启,该第二控制端222与第四控制端224分别施加一第二控制讯号Vcont2与一第四控制讯号Vcont4至该第三薄膜晶体管213与第五薄膜晶体管215的栅极,该第二控制讯号Vcont2与第四控制讯号Vcont4都为一低电压,该第三薄膜晶体管213与第五薄膜晶体管215关闭,同时,该第一静态随机存储器231的第二端2311输出一高电压,并通过该第四薄膜晶体管214的源极、漏极与该第二薄膜晶体管212的源极、漏极输出到该像素电极203。
在第三帧画面的第二时间段,即t8至t9期间,该第二静态随机存储器232的第二端2321输出电压至该像素电极203。t8时刻,该第一控制端221与第五控制端225分别施加一第一控制讯号Vcont1与一第五控制讯号Vcont5至该第二薄膜晶体管211与第六薄膜晶体管216的栅极,该第一控制讯号Vcont1与第五控制讯号Vcont5都为一低电压,该第二薄膜晶体管211与第六薄膜晶体管216关闭。该第四控制端224与第六控制端226分别施加一第四控制讯号Vcont4与一第六控制讯号Vcont6至该第五薄膜晶体管215与第七薄膜晶体管217的栅极,该第四控制讯号Vcont4与第六控制讯号Vcont6都为一高电压,该第五薄膜晶体管215与第七薄膜晶体管217开启,同时,该第二静态随机存储器232的第二端2321输出一低电压,并通过该第七薄膜晶体管217的源极、漏极与该第五薄膜晶体管215的源极、漏极输出到该像素电极203。
在第四帧画面的第一时间段,即t9至t10期间,该第一静态随机存储器231的第一端2310输出电压至该像素电极203。t9时刻,该第一控制端221与第二控制端222分别施加一第一控制讯号Vcont1与一第二控制讯号Vcont2至该第二薄膜晶体管212与第三薄膜晶体管213的栅极,该第一控制讯号Vcont1与第二控制讯号Vcont2都为一高电压,该第二薄膜晶体管212与第三薄膜晶体管213开启。该第三控制端223与第四控制端224分别施加一第三控制讯号Vcont3与一第四控制讯号Vcont4至该第四薄膜晶体管214与第五薄膜晶体管215的栅极,该第三控制讯号Vcont3与第四控制讯号Vcont4都为一低电压,该第四薄膜晶体管214与第五薄膜晶体管215关闭,同时,该第一静态随机存储器231的第一端2310输出一低电压,并通过该第三薄膜晶体管213的源极、漏极与该第二薄膜晶体管212的源极、漏极输出到该像素电极203。
在第四帧画面的第二时间段,即t10至t11期间,该第二静态随机存储器232的第一端2320输出电压至该像素电极203。t10时刻,该第一控制端221与第六控制端226分别施加一第一控制讯号Vcont1与一第六控制讯号Vcont6至该第二薄膜晶体管211与第七薄膜晶体管217的栅极,该第一控制讯号Vcont1与第六控制讯号Vcont6都为一低电压,该第二薄膜晶体管211与第七薄膜晶体管217关闭。该第四控制端224与第五控制端225分别施加一第四控制讯号Vcont4与一第五控制讯号Vcont5至该第五薄膜晶体管215与第六薄膜晶体管216的栅极,该第四控制讯号Vcont4与第五控制讯号Vcont5都为一高电压,该第五薄膜晶体管215与第六薄膜晶体管216开启,同时,该第二静态随机存储器232的第一端2320输出一高电压,并通过该第六薄膜晶体管216的源极、漏极与该第五薄膜晶体管215的源极、漏极输出到该像素电极203。
综上所述,该液晶显示面板200每一子像素单元包括两数据存储单元241、242。在静态显示的数据显示模式时,该两数据存储单元241、242以一帧为单位,分别在每一帧的第一时间段与第二时间段输出高或低电压至该像素电极203。该公共电极204以一帧为单位被施加高或低电压。由于液晶分子夹于该像素电极203与公共电极204之间,因而驱动液晶分子的电压以一帧为单位,在每一帧的第一时间段与第二时间段都可以为正高电压、负高电压或零电压。当驱动液晶分子的电压在一帧的第一时间段与第二时间段都为低电压时,该子像素单元240显示第一灰阶;当驱动液晶分子的电压在一帧的第一时间段与第二时间段分别为高电压与低电压时,该子像素单元240显示第二灰阶;当驱动液晶分子的电压在一帧的第一时间段与第二时间段分别为低电压与高电压时,该子像素单元240显示第三灰阶;当驱动液晶分子的电压在一帧的第一时间段与第二时间段都为高电压时,该子像素单元240显示第四灰阶。因而,该液晶显示面板200的每一子像素单元可实现四灰阶静态显示。
该液晶显示面板200的每一像素单元包括三个子像素单元240,且每一像素单元是该液晶显示面板200的最小显示单元。在显示静态模式时,每一个子像素单元可实现四灰阶,因而该液晶显示面板200的每一像素单元可实现64色静态显示。
Claims (9)
1.一种液晶显示面板,其包括:
一第一基板,其包括:
多条扫描线;
多条与该扫描线相交的数据线;
多个像素电极;
多个位于该扫描线与该数据线相交处的开关,其第一端连接至该扫描线,第二端连接至该数据线,第三端连接至该像素电极;
一与该第一基板相对设置的第二基板;及
一位于该第一基板与第二基板之间的液晶层;
其特征在于:该液晶显示面板进一步包括多个第一数据存储单元与第二数据存储单元,该第一数据存储单元可写入电压,并可在一帧的一时间段内输出电压至该像素电极;该第二数据存储单元可写入电压,并可在该帧的另一时间段内输出电压至该像素电极。
2.如权利要求1所述的液晶显示面板,其特征在于:该第一数据存储单元与第二数据存储单元都包括一第一薄膜晶体管、一第二薄膜晶体管、一第三薄膜晶体管、一第一控制端、一第二控制端、一第三控制端与一存储器,该第一薄膜晶体管的栅极连接至该第一控制端,该第一薄膜晶体管的源极连接至该像素电极,该第一薄膜晶体管的漏极连接至该第二薄膜晶体管的源极,该第二薄膜晶体管的栅极连接至该第二控制端,该第二薄膜晶体管的漏极连接至该存储器的一端,该第三薄膜晶体管的栅极连接至该第三控制端,该第三薄膜晶体管的源极连接至该存储器的另一端,该第三薄膜晶体管的漏极连接至该第一薄膜晶体管的漏极。
3.如权利要求2所述的液晶显示面板,其特征在于:该存储器为静态随机存储器,其可写入电压,并输出一大于或等于0伏的电压。
4.如权利要求1所述的液晶显示面板,其特征在于:该开关为薄膜晶体管。
5.如权利要求1所述的液晶显示面板,其特征在于:该液晶显示面板进一步包括多个公共电极,该公共电极位于该第二基板,且与该像素电极相对设置。
6.一种如权利要求1所述的液晶显示面板的显示方法,其包括如下步骤:
a.将每一帧分为第一时间段与第二时间段,在一帧的第一时间段与第二时间段,该第一静态随机存储器与第二静态随机存储器的一端分别输出一电压至该像素电极;
b.在下一帧的第一时间段与第二时间段,该第一静态随机存储器与第二静态随机存储器的另一端分别输出一电压至该像素电极。
7.如权利要求6所述的显示方法,其特征在于:该显示方法进一步包括在一帧的第一时间段与第二时间段分别写入电压至该第一静态随机存储器与第二静态随机存储器。
8.如权利要求6所述的显示方法,其特征在于:该显示方法进一步包括在一帧期间,通过该数据线施加一灰阶电压至该像素电极。
9.如权利要求6所述的显示方法,其特征在于:该第一时间段为一帧的前三分的一时间段,第二时间段为一帧的后三分的二时间段。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2005101207185A CN100443964C (zh) | 2005-12-16 | 2005-12-16 | 液晶显示面板及其显示方法 |
US11/641,394 US20070139335A1 (en) | 2005-12-16 | 2006-12-18 | Liquid crystal display device having data memory units |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2005101207185A CN100443964C (zh) | 2005-12-16 | 2005-12-16 | 液晶显示面板及其显示方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1982956A true CN1982956A (zh) | 2007-06-20 |
CN100443964C CN100443964C (zh) | 2008-12-17 |
Family
ID=38165615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005101207185A Expired - Fee Related CN100443964C (zh) | 2005-12-16 | 2005-12-16 | 液晶显示面板及其显示方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20070139335A1 (zh) |
CN (1) | CN100443964C (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101587689B (zh) * | 2008-05-22 | 2012-01-11 | 立景光电股份有限公司 | 像素单元的驱动电路及其驱动方法 |
TWI478138B (zh) * | 2008-05-06 | 2015-03-21 | Himax Display Inc | 畫素單元之驅動電路及其驅動方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7133051B2 (ja) * | 2021-02-26 | 2022-09-07 | 株式会社ジャパンディスプレイ | 表示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2770631B2 (ja) * | 1992-01-27 | 1998-07-02 | 日本電気株式会社 | 表示装置 |
US6636194B2 (en) * | 1998-08-04 | 2003-10-21 | Seiko Epson Corporation | Electrooptic device and electronic equipment |
US6992652B2 (en) * | 2000-08-08 | 2006-01-31 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device and driving method thereof |
JP3632589B2 (ja) * | 2000-11-13 | 2005-03-23 | セイコーエプソン株式会社 | 表示駆動装置およびにそれを用いた電気光学装置並びに電子機器 |
US7019763B2 (en) * | 2001-01-09 | 2006-03-28 | Seiko Epson Corporation | Display device, driving method therefor, electro-optical device, driving method therefor, and electronic apparatus |
JP3618687B2 (ja) * | 2001-01-10 | 2005-02-09 | シャープ株式会社 | 表示装置 |
TW536689B (en) * | 2001-01-18 | 2003-06-11 | Sharp Kk | Display, portable device, and substrate |
JP2003228336A (ja) * | 2002-01-31 | 2003-08-15 | Toshiba Corp | 平面表示装置 |
JP4244617B2 (ja) * | 2002-11-12 | 2009-03-25 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の駆動方法 |
US7298355B2 (en) * | 2002-12-27 | 2007-11-20 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2005258007A (ja) * | 2004-03-11 | 2005-09-22 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置の製造方法 |
-
2005
- 2005-12-16 CN CNB2005101207185A patent/CN100443964C/zh not_active Expired - Fee Related
-
2006
- 2006-12-18 US US11/641,394 patent/US20070139335A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI478138B (zh) * | 2008-05-06 | 2015-03-21 | Himax Display Inc | 畫素單元之驅動電路及其驅動方法 |
CN101587689B (zh) * | 2008-05-22 | 2012-01-11 | 立景光电股份有限公司 | 像素单元的驱动电路及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
CN100443964C (zh) | 2008-12-17 |
US20070139335A1 (en) | 2007-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101334983B (zh) | 液晶装置及电子设备 | |
CN105096789B (zh) | Goa测试与清除关机残影的共用电路 | |
KR100965580B1 (ko) | 액정표시장치와 그의 구동방법 | |
CN101101423B (zh) | 液晶装置、其驱动方法及电子设备 | |
US6771241B2 (en) | Active matrix type display device | |
CN101191922B (zh) | 液晶显示面板 | |
CN1904706B (zh) | 显示装置 | |
CN102385832A (zh) | 显示装置及其电子机器 | |
MX2011010906A (es) | Pantalla de matriz activa de energia baja. | |
US8471799B2 (en) | Liquid crystal display having pixel data self-retaining functionality and operation method thereof | |
CN101604513A (zh) | 液晶显示器及其驱动方法 | |
US10553167B2 (en) | Display device | |
CN105047155B (zh) | 液晶显示装置及其goa扫描电路 | |
JP2008083211A (ja) | 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法 | |
US7986376B2 (en) | Liquid crystal display device | |
JP2004094168A (ja) | 電気光学装置、電気光学装置の駆動方法及び電子機器 | |
US20070146288A1 (en) | Liquid crystal display device and method of driving the same | |
US11443721B2 (en) | Display device | |
CN1987979A (zh) | 液晶显示面板驱动电路和采用该驱动电路的液晶显示面板 | |
WO2012132630A1 (ja) | 液晶表示装置 | |
CN100443964C (zh) | 液晶显示面板及其显示方法 | |
JP2006301265A (ja) | 表示装置 | |
JP5268117B2 (ja) | ディスプレイ装置及びこれを備える電子機器 | |
TWI425491B (zh) | 液晶顯示器及其驅動方法 | |
CN101840685A (zh) | 液晶显示装置的驱动方法以及液晶显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081217 Termination date: 20161216 |