CN1980344B - 信息信号处理设备、功能块以及控制该功能块的方法 - Google Patents
信息信号处理设备、功能块以及控制该功能块的方法 Download PDFInfo
- Publication number
- CN1980344B CN1980344B CN2006101641751A CN200610164175A CN1980344B CN 1980344 B CN1980344 B CN 1980344B CN 2006101641751 A CN2006101641751 A CN 2006101641751A CN 200610164175 A CN200610164175 A CN 200610164175A CN 1980344 B CN1980344 B CN 1980344B
- Authority
- CN
- China
- Prior art keywords
- global command
- block
- functional block
- signal
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/34—Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
- H04N5/10—Separation of line synchronising signal from frame synchronising signal or vice versa
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/47—End-user applications
- H04N21/478—Supplemental services, e.g. displaying phone caller identification, shopping application
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0135—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
- H04N7/0137—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes dependent on presence/absence of motion, e.g. of motion zones
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Television Systems (AREA)
- Picture Signal Circuits (AREA)
- Information Transfer Systems (AREA)
- Studio Devices (AREA)
Abstract
一种信息信号处理设备具有多个功能块和控制所述功能块的操作的控制块。每个功能块执行一系列处理项目。所述控制块或所述控制块和功能块中的一个预定块分配全局命令。每个所述功能块接收所述全局命令并基于所述接收的全局命令自适应操作。所述功能块在已经基于所述全局命令被执行的处理后信息信号的输出定时处输出块对块同步信号。
Description
相关申请的交叉参考
本发明包含2005年12月9日在日本专利局提交的日本专利申请No.JP2005-356750所涉及的主题,其全部内容在此结合作为参考。
技术领域
本发明涉及一种信息信号处理设备,为此使用的功能块,以及用于该控制该功能块的方法,其中多个功能块被用于对诸如图像信号的信息信号执行一系列处理项目。
背景技术
诸如任何噪声消除和任何高图像质量实现的一系列处理项目已经通过利用图像信号处理设备中的诸如主板、芯片以及装置的多个功能块得以实现,通过这种图像信号处理设备,这一系列处理项目在图像信号上被执行,然后输出处理后图像信号。在此情况下,通过将附加功能块插入该设备,可能升级其功能。当向该设备插入附加功能块时,获取用于控制该附加功能块的控制信息对于控制块控制每个所述功能块是必须的。
日本专利申请公开No.H11-53289已经公开了一种技术,使得在外围设备被连接到诸如个人计算机的信息处理设备时,存储在该外围设备的存储装置中的驱动程序软件被自动安装到该信息处理设备的存储装置中,从而使得该外围设备能够被该信息处理设备适当地控制。
发明内容
如果当一个控制块控制该功能块时,该控制块向该功能块发送该功能块中的直接控制该功能块的操作的命令(本地命令),当一个功能块试图用其升级后的功能块来替代以更新其功能时,该控制块必须获取关于该升级后的功能块的任何控制信息,这类似于将附加功能块插入到该设备中的情形。
在此情况下,可以想象该控制块向这些功能块分配一个全局命令以控制它们。然而,由于该全局命令是同时到达每一个功能块的,在所有所关心的功能块处,则控制主体,例如处理图像的任何反映,如果信息信号是图像信号的话,都会同时发生。
由多个功能块构成的信息信号处理设备在每一个功能块处都具有一些处理延迟,使得如果处理相同图像它们被控制时,与对顶层功能块的控制相比,控制块稍后适当地控制其后续功能块。然而,该控制块同时控制它们,使得后续功能块的控制定时可以比要控制的定时提前。
因此,图像可能在相当长的时间周期内受到干扰,直到对于该全局命令的所有反映都终止。在某些图像处理单元中,如果它们是仅在图像被适当输入的条件之下受控的,这种控制可能不会被反映。
希望在该控制块向这些功能块分配全局命令以控制它们的情况下,使得该全局命令能够在所关心的功能块的适当控制定时处被反映。
根据本发明的一个实施例,提供一种信息信号处理设备,具有多个功能块,每个功能块对信息信号执行一系列处理项目,以及控制该功能块的操作的控制块。所述功能块和控制块中的至少之一分配全局命令。每个功能块接收该全局命令并基于所接收的全局命令自适应操作。这些功能块在已经基于该全局命令被执行的处理后信息信号的输出定时处输出块对块同步信号。
根据本发明的另一个实施例,提供一种功能块,其通过基于全局命令自适应操作来处理信息信号,并且在已经基于该全局命令被执行的处理后信息信号的输出定时处输出块对块同步信号。
根据本发明的另一个实施例,提供一种用于控制功能块的方法,通过基于全局命令自适应操作来处理信息信号。该方法包括以下步骤:接收该全局命令,执行所接收的全局命令,并在已经基于该全局命令被执行的处理后信息信号被输出的定时处发送该块对块同步信号。
在本发明的上述实施例中,控制块控制功能块的操作。例如,控制块通过控制总线与功能块相连。功能块对诸如图像信号和音频信号的信息信号执行一系列处理项目。
上述控制块或者上述控制块和功能块中的一个预定块分配一个全局命令。这个全局命令通过例如控制总线被分配给功能块。每个功能块接收该全局命令并基于所接收的全局命令自适应操作。换言之,与该全局命令相关的功能块执行其中该全局命令被反映的任何控制。
上述功能块在已经基于该全局命令被执行的处理后信息信号的输出定时处输出块对块同步信号。在此情况下,在上述功能块与所接收的全局命令相关的情况下,该处理后的信息信号涉及在已经对输入的信息信号执行了对应于该全局命令的任何操作之后的信息信号。另一方面,在上述功能块与所接收的全局命令不相关的情况下,该处理后的信息信号涉及在已经对前一级一侧的输入信息信号进行了对应于该全局命令的任何操作之后的信息信号。
每个功能块都具有一个处理信息信号的处理单元和控制该处理单元的操作的处理控制单元。处理控制单元包括接收全局命令的全局命令接收部件,存储在全局命令接收部件接收的全局命令的接收队列,执行在接收队列中存储的全局命令的命令执行部件,存储对应于在命令执行部件中执行的全局信号的块对块同步信号的处理延迟队列,以及在处理单元输出了已经基于该全局命令被执行的处理后信息信号的定时处取出并发送处理延迟队列中存储的块对块同步信号的块对块同步信号发送部件。
因此,根据本发明的上述实施例,任何一个功能块都在已经基于该全局命令被执行的处理后信息信号的输出定时处输出块对块同步信号,使得在其下一级一侧,与该全局命令相关的功能块能够基于该块对块同步信号在精确的控制定时处执行该全局命令。
不是第一功能块的功能块在从前一级的功能块接收到块对块同步信号之后,能够基于该全局命令对从前一级的功能块输出的信息信号执行操作,所述第一功能块基于该全局命令执行操作。
此外,每一个功能块可另外具有从前一级的功能块接收块对块同步信号的块对块同步信号接收部件。命令执行部件在块对块同步信号接收部件接收到块对块同步信号时执行接收队列中存储的全局命令。
根据本发明的上述实施例,通过基于全局命令自适应操作来处理信息信号的功能块,在已经基于该全局命令被执行的处理后信息信号的输出定时处输出块对块同步信号,使得在该全局命令被分配给上述功能块以控制它们时,与所接收的全局命令相关的功能块能够在精确的控制定时处执行该全局命令。
本说明书的结论部分特别指出并直接要求保护本发明的主题。然而,本领域的技术人员通过根据附图阅读本说明书的其余部分能够很好地理解本发明的构成和操作方法,以及本发明的另外的优点和目的,附图中相同的附图标记指示相同的元素。
附图说明
图1是用于示意根据本发明一个实施例的图像信号处理设备的配置的框图;
图2是用于示意功能块的基本配置的框图;
图3是用于示意处理控制单元的配置的框图;
图4是用于示出在已经基于全局命令在前一级一侧执行了任何操作并且前一级的功能块分配块对块同步信号时,处理控制单元的控制操作的流程图;
图5A至5G是用于示出处理控制部件的控制操作的时序图;
图6是示出了如果对应的功能块是与全局命令相关的第一功能块,在前一级一侧没有基于该全局命令执行任何操作而且前一级的功能块没有分配块对块同步信号时,处理控制部件的控制操作的流程图;
图7是用于示意在交换功能块以解释其任何功效时,图像信号处理设备的配置框图;
图8是用于示意向图像信号处理设备中加入一个功能块以解释其任何功效时,图像信号处理设备的配置框图;
图9是用于解释多个控制序列的伴随的示意图;
图10是用于示意根据本发明另一个实施例的图像信号处理设备的配置的框图,通过该图像信号处理设备,在DRC单元中为每多个帧处理的图像信号基于该全局命令被输出,而且为每多个帧如此处理的图像信号被捕获单元捕获以将其输出;
图11是用于示意DRC单元的配置的框图;
图12是用于示意捕获单元的配置的框图;
图13A和13B是用于解释帧存储器中的存储器的配置的示意图;
图14A至14G是用于解释在系统控制单元分配全局命令以命令分辨率转换的情况下的控制操作的时序图;
图15是用于示出DRC控制单元向DRC单元发送的每个本地命令的内容的表格;
图16是用于示出捕获控制单元向捕获单元发送的每个本地命令的内容的表格;
图17是用于示意根据本发明再一个实施例的图像信号处理设备的配置的框图,其中DRC单元在基于全局命令对像素数执行转换处理时改变分辨率轴/噪声轴的参数值,而且OSC单元在OSD屏幕上显示对应于其参数的参数值被改变的任何处理帧的这些参数;
图18是用于示意OSD单元的配置的框图;
图19A至19H是用于解释在系统控制单元分配全局命令以命令分辨率轴/噪声轴的参数值的情况下的控制操作的时序图;
图20是用于示意在OSD显示器上的分辨率轴/噪声轴的参数值的显示实例图;
图21A至21K是用于解释在系统控制单元分配全局命令以命令图像转换的情况下的控制操作的时序图。
具体实施方式
下面参考附图描述本发明的实施例。图1示出了根据本发明一个实施例的图像信号处理设备100的配置。
图像信号处理设备100配备有例如,微型计算机和用于控制整个设备的操作的系统控制单元101。遥控接收单元102与该系统控制单元101相连。该遥控接收单元102从图中未示出的由用户操作的遥控发送器接收诸如红外遥控信号的遥控信号,并向系统控制单元101发送对应于该遥控信号的操作信号。该系统控制单元101构成一个功能块并且与控制总线相连。
图像信号处理设备100还具有输入单元104A,输入控制单元104B,处理单元105A,处理控制单元105B,输出单元106A和输出控制单元106B。输入控制单元104B、处理控制单元105B和输出控制单元106B中的每一个都与控制总线103相连。
输入单元104A构成一个处理单元,用于从多个输入的图像信号,在本实施例的情况下,是三个图像信号Vi1、Vi2和Vi3,捕获用户指定的图像信号,并将其输出。输入控制单元104B构成用于控制输入单元104A的操作的处理控制单元。
处理单元105A执行除输入和输出处理以外的预定处理,例如分辨率转换(像素数转换),噪声消除等等。处理控制单元105B控制处理单元105A的操作。
输出单元106A构成用于接收从处理单元105A输出的图像信号并对它进行任何处理以输出处理后图像信号作为输出图像信号Vo的处理单元。输出控制单元106B构成用于控制输出单元106A的操作的处理控制单元。
应指出,输入单元104A和输入控制单元104B构成用于执行任何输入处理的功能块;处理单元105A和处理控制单元105B构成用于执行预定处理的功能块;而输出单元106A和输出控制单元106B构成用于执行任何输出处理的功能块。
图2示意了在本实施例中每个功能块110的基本配置。这些功能块110中的每一个都具有用于处理图像信号的处理单元110A和用于控制该处理单元110A的操作的处理控制单元110B。
处理单元110A从前一级的功能块接收图像信号Vin并发送图像信号Vout到下一级的功能块。该处理单元110A将与图像信号Vin同步的垂直同步信号VS,例如,场或帧同步信号,提供给处理控制单元110B。
处理控制单元110B通过控制总线103(见图1)接收全局命令GC,并将对应于该全局命令的本地命令LC提供给处理单元110A。应指出,如果功能块110与该全局命令GC不相关,则处理控制单元110B不提供本地命令LC给处理单元110A。全局命令与执行多播控制的命令相关,且也可以称之为“广播型命令”。系统控制单元101和预定功能块分配该全局命令GC。
处理控制单元110B还从前一级的功能块接收块对块同步信号Bin并向下一级的功能块发送块对块同步信号Bout。应指出,块对块同步信号Bin和Bout涉及例如,关于能够识别对应的全局命令GC的数字数据的信息片段,指示特殊含义的信息数据,等等。
当在前一级的功能块中基于该全局命令GC执行了任何处理时,在处理后图像信号被输出作为图像信号Vin的定时处,从前一级的功能块发送该块对块同步信号。因此,当在前一级的功能块中没有基于该全局命令进行处理时,该块对块同步信号Bin不被输入到处理控制单元110B中。
当在前一级或所关心的功能块中基于该全局命令GC执行了任何处理时,在该处理后图像信号被输出的定时处,块对块同步信号Bout从该所关心的功能块被发送作为图像信号Vout。
图3示意了处理控制单元110B的配置。该处理控制单元110B具有主控单元121。定时器A 122和定时器B 123与该主控单元121相连。定时器A 122用于调节要提供给下一级功能块的块对块同步信号Bout的输出定时。定时器B 123用于调节处理单元110A的控制定时。这些定时器122、123与主控单元121相连。
处理控制单元还具有用于接收全局命令的全局命令接收单元124、用于接收垂直同步信号的垂直同步信号接收单元125、用于接收块对块同步信号的块对块同步信号接收单元126、用于发送本地命令的本地命令发送单元127、用于发送块对块同步信号的块对块同步信号发送单元126、接收队列131、处理延迟队列132和本地命令队列133。
全局命令接收单元124通过控制总线103接收全局命令GC,并将该全局命令GC提供给主控单元121。主控单元121控制接收单元131以便将全局命令GC存储在接收队列131中。
垂直同步信号接收单元125从处理单元110A(见图2)接收垂直同步信号VS,并将该垂直同步信号VS提供给主控单元121。块对块同步信号接收单元126从前一级的任一功能块接收该块对块同步信号Bin并将该块对块同步信号Bin提供给主控单元121。
主控单元121控制定时器122、123,以便在已经提供了全局命令之后,在接收到关于全局命令GC的块对块同步信号Bin的提供所对应的垂直同步信号VS时启动。
当关于全局命令GC的块对块同步信号Bin已经被提供时,主控单元121还执行存储在接收队列131中的全局命令,控制处理延迟对列132以存储对应于因此执行的全局命令并且能够指示该全局命令GC或指示指定含义的任何块对块同步信号(包括用于数字、信息数据,等等的数据项)。
主控单元121还通过执行全局命令GC生成用于控制处理单元110A的本地命令LC,并将该本地命令LC提供给本地命令队列133。
当正在执行的全局命令与所关心的功能块不相关时,处理单元110A不受该全局命令的这种执行的控制。在此情况下,主控单元121不生成任何本地命令LC,也不将其存储在本地命令队列133中。
如上所述,当没有前一级一端的功能块基于接收队列131中存储的全局命令GC执行任何处理,而且所关心的功能块是与该全局命令相关的第一功能块时,处理控制单元110B不接收块对块同步信号Bin。在此情况下,主控单元121控制定时器122、123在已经将全局命令GC存储到接收队列131之后接收到第一垂直同步信号VS时启动,并执行该全局命令。
主控单元121基于该定时器B 123控制本地命令队列133以便在处理单元110A的控制定时读出其中的本地命令LC并将其提供给本地命令发送单元127。处理单元110A基于该本地命令LC操作。
主控单元121基于定时器A 122控制处理延迟队列132,以便在将块对块同步信号发送到下一级的任何一个功能块的定时处,也即,已经对从处理单元110A输出的图像信号Vout执行了基于该全局命令GC的处理时,读出其中的块对块同步信号,并将其提供给块对块同步信号发送单元128。块对块同步信号发送单元128将该块对块同步信号发送到下一级的任何一个功能块作为块对块同步信号Vout。
下面将参考图4的流程图描述在前一级的任何一个功能块基于该全局命令执行了处理并发送该块对块同步信号到处理控制单元110B的情况下,图3中所示的处理控制单元110B的操作(主控单元121的控制操作)。
首先在步骤ST1,控制操作通过加电启动。在步骤ST2,接着确定是否已经接收到与所关心的功能块相关的全局命令GC。如果已经接收到该全局命令GC,接收队列131在步骤ST3存储所接收的全局命令GC。
在步骤ST4,确定是否已经接收到垂直同步信号VS。如果已经接收到垂直同步信号VS,则在步骤ST5定时器A 122启动,而在步骤ST6定时器B 123启动。
在步骤ST7,确定是否已经接收到块对块同步信号Bin。如果还没有接收到块对块同步信号Bin,则操作返回步骤ST4,在此再次确定是否已经接收到垂直同步信号VS。另一方面,如果在步骤ST4已经接收到对应于块对块同步信号Bin的垂直同步信号VS,而且已经接收到块对块同步信号Bin,则操作进入步骤ST8。
在该步骤ST8,执行在接收队列131中存储的全局命令。在步骤ST9,设置处理延迟队列132。即,处理延迟队列132存储对应于待执行的全局命令的块对块同步信号并且能够指定该全局命令GC或者指示指定含义。
在步骤ST9,还通过执行该全局命令生成控制处理单元110A的本地命令LC,而且本地命令队列133存储该本地命令LC。应指出,如果所关心的功能块与在步骤ST8执行的全局命令GC不相关,则不执行生成该本地命令LC并将该本地命令LC存储在本地命令队列133中的处理。
在步骤ST10,基于定时器A 122,确定是否正是向下一级的任何一个功能块发送块对块同步信号的定时(即,是否停留在时间周期Ta期间)。如果正是该定时,则从处理延迟队列132中读出块对块同步信号Bout,并在步骤ST11将其发送到下一级的功能块。该操作然后返回步骤ST10。
如果在步骤ST10,还不是用于发送该块对块同步信号的定时,则在步骤ST12确定是否正是处理单元110A的控制定时(即,是否停留在时间周期Tb期间)。如果正是处理单元110A的控制定时,则操作进入步骤ST13,在此该操作开始从本地命令队列133中读出本地命令LC,并将读出的本地命令LC发送到处理单元110A。该操作然后返回步骤ST10。应指出,如果所关心的功能块与将在步骤ST8中执行的全局命令GC不相关,则不执行步骤ST12和ST13的处理项目。
如果在步骤ST12,还不是处理单元110A的控制定时,则确定在步骤ST14是否已经完成了该块对块同步信号和本地命令的输出。如果尚未完成,则操作返回步骤ST10。另一方面,如果已完成,则在步骤ST15完成了伴随全局命令GC的接收的控制操作。
下面参考图5的时序图描述图3所示的处理控制单元110B的操作(主控单元121的控制操作)。
图5A示出了垂直周期。全局命令GC是在预定垂直周期期间被接收的而且被存储在图5B所示的接收队列131中。图5C示出了与输入的图像信号Vin同步的垂直同步信号VS,而且处理单元110A给处理控制单元110B提供该垂直同步信号VS。
如图5D所示,块对块同步信号Bin在一个预定垂直同步信号VS的定时t0处被接收,而且处理单元110A给处理控制单元110B提供该垂直同步信号VS。
当接收该块对块同步信号Bin时,定时器A 122和定时器B 123启动,使得存储在接收队列131中的全局命令被执行。处理延迟队列132然后存储对应于该全局命令GC的块对块同步信号。本地命令队列133还存储通过执行该全局命令GC生成的本地命令LC。
如图5G所示,在已经过去了时间Tb的时间点t1处,也即,在处理单元110A的控制定时处,从本地命令队列133中读出本地命令LC并将其发送到处理单元110A。如图5F所示,在已经过去了时间周期Ta的时间点t2处,也即,在向下一级的任何一个功能块发送块对块同步信号的定时处,从处理延迟队列132中读出该块对块同步信号Bout,并将其发送到下一级的功能块。
发送块对块同步信号Bout到下一级的任何一个功能块的定时涉及:如上所述,在已经执行了基于全局命令GC的处理之后,图像信号开始被输出作为从处理单元110A输出的图像信号时的时间点。图5E示出了与从处理单元110A输出的图像信号Vout同步的垂直同步信号VS’。
应指出,如果所关心的功能块与图5B所示的被接收的全局命令GC没有关系,则不输出图5G所示的本地命令LC。
下面将参考图6的流程图描述,如果在前一级的功能块没有执行基于该全局命令GC的处理而且没有从前一级的功能块接收块对块同步信号Bin,同时所关心的功能块是与全局命令GC相关的第一功能块,图3所示的处理控制单元110B的操作(主控单元121的控制操作)。图4中的相同附图标记指示图6中的相同元素。
除了从中删除了步骤ST7,图6所示的流程图与图4所示的流程图相同。在此情况下,在步骤ST4已经接收了垂直同步信号VS而且已经启动了定时器A 122和定时器B 123之后,直接执行接收队列131中存储的全局命令GC。其余操作类似于图4所示的流程图中的操作。
应指出,如果在前一级的功能块中没有执行基于全局命令GC的处理,从前一级的功能块中没有接收到块对块同步信号,而且所关心的功能块与全局命令GC没有关系,则处理延迟队列132不通过执行全局命令GC存储块对块同步信号,以便不发送块对块同步信号Bout。
下面将描述图1所示的图像信号处理设备100的操作。三个图像信号Vi1、Vi2、Vi3被输入到输入单元104A。在输入单元104A中,从这三个图像信号Vi1、Vi2和Vi3取出用户指定的图像信号。在输入单元104A中取出的图像信号被提供给处理单元105A。处理单元105A对从输入单元104A接收的图像信号执行诸如分辨率转换和噪声消除的预定处理。在处理单元105A中处理的图像信号被提供给输出单元106A,由此输出作为输出图像信号Vo。
根据图1所示的图像信号处理设备100,如果在与每一个所述功能块或所关心的功能块相关的前一级的功能块中执行了基于全局命令GC的处理,则对应于全局命令GC的块对块同步信号在基于全局命令GC处理的图像信号Vout被输出的定时处被输出。因此,如果有多个功能块与预定的全局命令GC有关系,则在下一级的功能块中,基于该块对块同步信号,该预定全局命令GC可以在正确的控制定时处被反映。
因此极可能执行以下操作:
(1)处理单元105A基于全局命令GC为每一些帧处理并输出图像信号,而输出单元106A为每一些帧捕获或输出该处理后图像信号。
(2)处理单元105A在执行像素数转换时基于全局命令GC转换分辨率轴/噪声轴中的参数值,而且输出单元106A在OSD上显示对应于其中参数已经被改变的处理帧的该参数值。以及
(3)在输入单元104A中要取出的图像信号基于全局命令GC而改变,而且输出单元106A执行消隐,以便避免由图像信号的改变引起的图像中的干扰。
在每个上述功能块中,从块对块同步信号Bin的输入开始到块对块同步信号Bout的输出的时间周期Ta(见图5)根据它们的功能块中的任何处理延迟来设置,使得块对块同步信号Bout可以在基于全局命令GC处理的图像信号Vout被输出的定时处被输出。
因此,即使功能块(处理单元105A和处理控制单元105B)被如图7所示的它们的升级替代,或者即使如图8所示增加功能块(处理单元105A’和处理控制单元105B’),在下一级的功能块中接收的块对块同步信号的定时被改变,但是其与图像信号的定时关系保持不变。这使得全局命令GC和任何其它项目不变。
虽然与使用上述块对块同步信号的预定全局命令GC相关的控制序列已经在上述实施例中的一个设备中使用,与不同全局命令GC相关的多个控制序列可以如图9所示并行使用(见图9所示的两个控制序列SEQ1和SEQ2)。在此情况下,通过将具有诸如关于标识数字的数据项的任何信息的每个全局命令GC提供给每个全局命令GC或关于指定含义的指示的数据项,有可能识别每个全局命令GC和块对块同步信号的对应关系。这就使得每个全局命令GC都能在它们正确的定时处在每个功能块中被反映。
下面描述一个指定的操作实例。
首先将描述一个例子,其中使用图10所示的图像信号处理设备100A,数字真实性创造(DRC)单元基于全局命令GC为每一些帧执行图像信号的任何分辨率转换并将其输出到捕获单元,而且捕获单元为每一些帧捕获并输出该处理后图像信号。
图10示出了图像信号处理设备100A的配置。在图10中,相同的附图标记指示图1中的相同元素,因此其详细说明被省略。图像信号处理设备100A具有DRC单元135A和DRC控制单元135B以取代图1所示的处理单元105A和处理控制单元105B,以及具有捕获单元136A和捕获控制单元136B以取代输出单元106A和输出控制单元106B。
DRC单元135A基于指示分辨率转换的全局命令GC为每5个帧执行图像信号的分辨率转换处理以将其输出。应指出,该分辨率转换涉及像素数增加的任何处理。例如,处理被示意使得标准清晰度(SD)信号被转换为高清晰度(HD)信号。DRC控制单元135B控制DRC单元135A的操作。这种DRC控制单元135B具有与上述的处理控制单元110B(见图3)相同的配置。
图11示出了DRC单元135A的配置。这种DRC单元135A具有同步分离部件135c、帧存储器部件135d、运动自适应处理部件135e和分辨率转换处理部件135f。
同步分离部件135c从输入的图像信号Vin中分离出帧同步信号VS1,并将其输出。帧存储器部件135d临时存储输入的图像信号Vin和通过在运动自适应处理部件135e中执行所获得每帧的图像信号。
运动自适应处理部件135e将运动补偿后的先前帧添加到当前帧中,从而生成处理帧。这些处理帧被存储在帧存储器部件135d中。分辨率转换处理部件135f通过利用在前5帧期间由上述的运动自适应处理部件135e生成的4个处理帧为每5个帧执行图像信号的分辨率转换处理。这些处理帧被输出作为输出图像信号Vout。
应指出,DRC单元135A输出输入的图像信号Vin就好像它通过帧存储器部件135d和运动处理部件135e一样,作为在不执行任何分辨率转换的通常模式下的输出图像信号Vout。
捕获单元136A在其捕获存储器中存储处理帧,DRC单元135A在这些处理帧上基于指示分辨率转换的全局命令GC执行分辨率转换处理,而且这些处理帧从DRC单元135A被输出,捕获单元136A还反复输出这些处理帧直到获得下一处理帧。捕获控制单元136B控制捕获单元136A的操作。这种捕获控制单元136B具有与上述的处理控制单元110B(见图3)相同的配置。
图12示出了捕获单元136A的配置。这种捕获单元136A具有同步分离部件136c和帧存储器部件136d。同步分离部件136c从输入的图像信号Vin中分离出帧同步信号VS2并将其输出。帧存储器部件136d为每5个帧捕获其中对输入图像信号Vin进行了分辨率转换的处理帧并保持该处理帧直到捕获到下一处理帧。帧存储器部件136d反复输出其中执行了分辨率转换的保持后的处理帧作为输出图像信号Vout(Vo)。
帧存储器部件136d具有帧存储器1和帧存储器2。在5个帧的周期期间,如图13B所示,在前5个帧的周期期间经分辨率转换并存储在帧存储器2中的处理帧被反复从帧存储器2中读出并被输出,而且在这5个帧的最后一个帧的周期期间一个新的处理帧被转换分辨率并被存储在帧存储器1中。在下5个帧的周期中,帧存储器1和2之间的关系被反转。
捕获单元136A输出输入的图像信号Vin就好像它通过帧存储器部件136d一样,作为在DRC单元135A不执行分辨率转换的通常模式下的输出图像信号Vout。在此情况下,在一个帧周期期间,如图13A所示,在前一帧周期期间经分辨率转换并被存储在帧存储器2中的处理帧从帧存储器2中被读出并被输出,而且在当前帧周期期间,一个处理帧被转换分辨率并被存储在帧存储器1中。在下一帧周期中,帧存储器1和2之间的关系被反转。
下面参考图14A~14G所示的控制时序图,描述如果图像信号处理设备100A从系统控制单元101接收到指示分辨率转换的全局命令GC,图10所示的图像信号处理设备100A的操作。
图14A示出了每个帧周期。如图14B所示,系统控制单元101在预定帧周期发送指示分辨率转换的全局命令GC。图14C示出了与由DRC单元135A接收的输入图像信号Vin同步的帧同步信号VS1。DRC单元135A向DRC控制单元135B提供帧同步信号VS1。
DRC控制单元135B在系统控制单元101已经发送了全局命令GC而且接收队列131已经存储了该全局命令GC之后,在从DRC单元135A被提供给DRC控制单元135B的帧同步信号VS1的定时t10处启动其定时器。DRC控制单元135B还执行接收队列131中存储的全局命令,在处理延迟队列132中存储对应于该全局命令的块对块同步信号,以及在本地命令队列133中存储通过执行全局命令GC生成的本地命令LC1。
如图14D所示,DRC控制单元135B然后在从此已经过去了时间Tb1的时间点t11处,也即,在DRC单元135A的控制定时处,从本地命令队列133中开始读出本地命令LC1,并将其发送给DRC单元135A。在此情况下,本地命令cd1、cd2、cd3...在每个帧周期被顺序逐一提供给DRC单元135A,且它们与帧同步信号VS1同步。
图15示出了本地命令cd1、cd2、cd3...cdn的内容。cd1、cd2、cd3和cd4是本地命令,均用于执行运动自适应处理,而且它们生成在此之上执行运动自适应处理的4个处理帧。cd5是用于执行分辨率转换处理的本地命令,而且它生成一个处理帧,在该处理帧之上通过使用在其上执行运动自适应处理的4个处理帧执行分辨率转换处理。之后的cd6、cd7...cdn为用于反复执行与上述的cd1至cd5相同的处理的本地命令。
如图14E所示,DRC控制单元135B然后在从此已经过去时间Ta1的时间点t12处,也即,在块对块同步信号被发送到下一级的功能块的定时处,开始从处理延迟队列132中读出块对块同步信号,并将其发送到捕获控制单元136B。这个时间点t12是在此之上执行了运动自适应的第一处理帧从DRC单元135A被输出的起始时间点。图14F示出了与输入到捕获单元136A的图像信号Vin同步的帧同步信号VS2。帧同步信号VS2从捕获单元136A被提供给捕获控制单元136B。
捕获控制单元136B还在其接收队列131中存储从上述系统控制单元101发出的全局命令GC。捕获控制单元136B然后在其从上述DRC控制单元135B接收到块对块同步信号Bin(对应于图14E所示的块对块同步信号Bout)的定时t12处启动其定时器,并执行存储在接收队列131中的全局命令以在本地命令队列133中存储通过其的执行所获得的本地命令LC2。
如图14G所示,捕获控制单元136B在从此已经过去时间Tb2的时间点t13处,也即,在捕获单元136A的控制定时处,开始从本地命令队列133中读出本地命令LC2,并将其发送给捕获单元136A。在此情况下,本地命令Cc1、Cc2、Cc3...Ccn在每个帧周期被顺序逐一提供给捕获单元136A,且它们与帧同步信号VS2同步。
图16示出了本地命令Cc1、Cc2、Cc3...Ccn的内容。Cc1是用于输出黑屏的本地命令。Cc2至Cc4和Cc6至Cc9的每一个为用于保持它们的状态的本地命令。Cc5和Cc10的每一个是用于由在前一帧周期期间被存储并被转换分辨率的处理帧输出屏幕的本地命令。
因此,在分别提供本地命令Cc2至Cc5的帧周期期间,与黑屏相关的图像信号Vout反复从例如帧存储器1的一个帧存储器中被读出并被输出。在这些帧周期期间,从DRC单元135A中输出的处理帧被顺续写入并被存储到例如帧存储器2的另一帧存储器中。经分辨率转换的处理帧在这些帧周期结束时被存储到其中。
在分别提供本地命令Cc6至Cc10的帧周期期间,经分辨率转换的处理帧反复从另一帧存储器中被读出并被输出作为输出图像信号Vout。在这些帧周期期间,从DRC单元135A输出的处理帧被顺序写入并被存储到一个帧存储器中。经分辨率转换的新处理帧被存储到其中。之后的Cc11、Cc12...Ccn是用于反复执行与上述的Cc6至Cc10相同的处理的本地命令。
因此,根据图像信号处理设备100A,当生成指示分辨率转换的全局命令GC时,DRC单元135A执行该全局命令GC以反复执行4个帧的运动自适应,以及利用运动自适应的结果对一个帧的分辨率转换,并输出其处理后的结果作为提供给捕获单元136A的输出图像信号Vout。在从DRC单元135A输出在其上首先执行运动自适应的处理帧的定时处,从DRC控制单元135B输出块对块同步信号Bout并将其提供给捕获控制单元136B。
捕获单元136A根据基于块对块同步信号的定时被捕获控制单元136B控制。即,在捕获单元136A中,从DRC单元135A接收的处理帧肯定被纳入帧存储器中并被输出作为输出图像信号Vout(Vo),在上述处理帧上为每5个帧进行了分辨率转换。这使得在其上为每5个帧进行分辨率转换的处理帧能够肯定被连续捕获和输出。
下面通过利用图17所示的图像信号处理设备100B描述一个实例,其中在基于全局命令GC执行了像素数转换并且屏幕上显示(OSC)单元关于其参数值被改变的处理帧在OSD上显示这些参数值时,DRC单元改变了分辨率轴/噪声轴中的参数值。
首先描述图17所示的图像信号处理设备100B的配置。在图17中,相同的附图标记指示图1中的相同元素,因此其详细说明被省略。图像信号处理设备100B具有DRC单元135A’和DRC控制单元135B’以取代处理单元105A和处理控制单元105B,以及具有OSD单元137A和OSD控制单元137B以取代图1中的输出单元106A和输出控制单元106B。图像信号处理设备100B还具有描绘单元138A和描绘控制单元138B作为一个新的功能块。
DRC单元135A’执行像素数转换并利用对应于分辨率轴/噪声轴中的参数值的系数数据,基于指示该参数值的全局命令GC,通过估计式计算与构成要输出的图像信号的每个像素相关的信号。DRC控制单元135B’控制DRC单元135A’的操作。这种DRC控制单元135B’具有与上述的处理控制单元110B(见图3)相同的配置。
描绘单元(图形单元)138A生成要插入到屏幕中的字符和图片。描绘单元138A还生成用于显示字符的显示帧以基于指示分辨率轴/噪声轴中的参数值的全局命令GC指示其分辨率。描绘控制单元138B控制描绘单元138A的操作。这种描绘控制单元138B具有与上述的处理控制单元110B(见图3)相同的配置。
OSD单元137A使在描绘单元138A中生成的显示帧与DRC单元135A’的处理帧同步,从而在OSD上显示这些字符和图片。这种OSD单元137A将显示在描绘单元138A中生成的参数值的显示帧合成到DRC单元135A’的处理帧,从而将其输出作为输出图像信号Vout。
图18示出了OSD单元137A的配置。这种OSD单元137A具有同步分离部件137c、帧存储器部件137d和合成部件137e。同步分离部件137c从作为从DRC单元135A’接收的图像信号的处理帧Vin1中分离出帧同步信号VS4并将其输出。帧存储器部件137d存储在描绘单元138A中生成的显示帧Vin2。合成部件137e在未示出的帧存储器中存储从DRC单元135A’接收的处理帧Vin1,并在前一帧周期期间将在帧存储器部件137d中存储的显示帧Vin2合成到在未示出的上述帧存储器中存储的处理帧中,从而将其输出作为输出图像信号Vout(Vo)。
下面将参考图19A至19H所示的控制时序图描述,如果系统控制单元101发送指示分辨率轴/噪声轴中的参数值的全局命令GC,图17所示的图像信号处理设备100B的操作。
图19A示出了每个帧周期。如图19B所示,系统控制单元101发送指示在分辨率轴/噪声轴中的参数值的全局命令GC。图19C示出了与DRC单元135A’接收的输入图像信号Vin同步的帧同步信号VS3。DRC单元135A’将帧同步信号VS3提供给DRC控制单元135B’。
在系统控制单元101已经发送了全局命令GC而且接收队列131已经存储了全局命令GC之后,DRC控制单元135B’在从DRC单元135A’提供给DRC控制单元135B’的帧同步信号VS3的定时t20处启动其定时器。DRC控制单元135B’还执行接收队列131中存储的全局命令,在处理延迟队列132中存储对应于该全局命令的块对块同步信号,以及在本地命令队列133中存储通过执行该全局命令GC生成的本地命令LC3。
如图19D所示,DRC控制单元135B’然后在从此已经过去了时间Tb3的时间点t21处,也即,在DRC单元135A’的控制定时处,开始从本地命令队列133中读出本地命令LC3,并将其发送到DRC单元135A’。这使得分辨率轴/噪声轴中的参数值能够改变为在DRC单元135A’中指示的值。
如图19E所示,DRC控制单元135B’然后在从此已经过去时间Ta2的时间点t23处,也即,在块对块同步信号被发送到下一级的功能块的定时处,开始从处理延迟队列132中读出块对块同步信号Bout,并将其发送到OSD控制单元137B。这个时间点t23是DRC单元135A’输出由所指示的分辨率轴/噪声轴中的参数值获得的第一处理帧时的起始时间点。图19F示出了与输入到OSD单元137A的图像信号Vin同步的帧同步信号VS4。帧同步信号VS4从OSD单元137A被提供给OSD控制单元137B。
如上所述,描绘控制单元138B在其接收队列131中存储从系统控制单元101中接收的全局命令GC。描绘控制单元138B然后立即执行该全局命令GC,并且如图19G所示,在从此已经过去时间Tb4的时间点t22处,也即,在使得该描绘单元138A生成用于显示所指示的分辨率轴/噪声轴中的参数值的显示帧的控制定时处,发送本地命令LC5到描绘单元138A。这种显示帧被输入到OSD单元137A并被存储在其帧存储器部件137d中(见图18)。
如上所述,OSD控制单元137B在其接收队列131中还存储从系统控制单元101接收的全局命令GC。OSD控制单元137B在如上所述的从DRC控制单元135B’接收到块对块同步信号Bin(对应于图19E所示的块对块同步信号Bout)时的定时t23处,启动其定时器,执行在接收队列131中存储的全局命令GC,并在本地命令队列133中存储通过执行全局命令GC生成的本地命令LC4。
OSD控制单元137B然后在从此已经过去时间Tb5的时间点t24处,也即,在OSD单元137A的控制定时处,开始从本地命令队列133中读出本地命令LC4,并将其发送到OSD单元137A。这使得该OSD单元137A能够将用于显示参数值的显示帧合成到从DRC单元135A’提供的基于所指示的分辨率轴/噪声轴中的参数值生成的处理帧中。这种合成后的帧于是被输出作为输出图像信号Vout。
因此,在图17所示的图像信号处理设备100B中,当分配指示分辨率轴/噪声轴中的参数值的全局命令GC时,DRC单元135A’执行该全局命令GC以基于所指示的参数值执行像素数转换,并输出作为输出图像信号Vout的转换结果到OSD单元137A。DRC控制单元135B’基于从DRC单元135A’输出的指示参数值,在其上执行了像素数转换的第一处理帧的定时处,输出块对块同步信号Bout到OSD控制单元137B。
基于指示分辨率轴/噪声轴中的参数值的全局命令GC的分配,描绘单元138A在OSD上生成用于显示分辨率轴/噪声轴中的指示参数值的显示帧。该显示帧被提供给OSD单元137A并被存储在其帧存储器部件137d中。
如上所述,OSD控制单元137B在基于从DRC控制单元135B’接收的块对块同步信号的定时处控制OSD单元137A。即,OSD单元137A将用于显示该指示参数值的显示帧合成到从DRC单元135A’提供的,在其上基于该指示参数值进行了像素数转换的处理帧中。该合成后的帧被输出作为输出图像信号Vout(Vo)。
这使得通过改变分辨率轴/噪声轴中的参数值导致的图像的变化对应于参数值的OSD指示中的变化。图20示出了分辨率轴/噪声轴中的参数值的OSD指示的实例。指示“区别感25”表示分辨率轴中的参数值有25度,而“清楚感1”的指示表示噪声轴中的参数值为1度。
下面描述如果输入单元104A基于全局命令GC改变要取出的图像信号而且OSD单元137A将其取消以避免由图像信号的改变引起的图像干扰时,图17所示的图像信号处理设备100B的操作。
图21A示出了每个帧周期。如图21B所示,系统控制单元101在预定帧周期分配指示图像的变化的全局命令GC。图21C示出了从输入单元104A提供给输入控制单元104B的帧同步信号VS5。该帧同步信号VS5是通过从在输入单元104A中选择的输入图像信号中将其分离出来获得的。因此,当改变图像信号时,该改变引起图像中的任何干扰。
输入控制单元104B如上所述在其接收队列131中存储从系统控制单元101分配的全局命令GC。输入控制单元104B在全局命令GC已经被分配之后的第一帧同步信号VS5的定时t30处启动其定时器。输入控制单元104B还执行在接收队列131中存储的全局命令GC,在处理延迟队列132中存储对应于该全局命令的块对块同步信号,以及在本地命令队列133中存储通过执行该全局命令GC生成的本地命令LC6。
如图21D所示,输入控制单元104B然后在从此已经过去时间Tb6的时间点t32处,也即,在输入单元104A的控制定时处,开始从本地命令队列133中读出本地命令LC6,并将其发送到输入单元104A。这使得图像信号能够在输入单元104A中改变。在此情况下,从输入单元104A输出的图像信号Vout中的同步被分配。
如图21E所述,输入控制单元104B然后在从此已经过去时间Ta3的时间点t31处,开始从处理延迟队列132中读出指示不同步的块对块同步信号,并在从此已经过去时间Ta4的时间点t36处从处理延迟队列132中读出指示其的返回的块对块同步信号,并将它们发送到下一级的DRC控制单元135B’。时间点t31涉及在改变图像之前对应于输出图像信号Vout的最后一个帧同步信号的定时。时间点t36涉及在改变图像之后对应于输出图像信号Vout的第一个帧同步信号的定时。图21F示出了与输入到DRC单元135A的图像信号Vin同步的帧同步信号VS3。帧同步信号VS3从DRC单元135A’被提供给DRC控制单元135B’。
DRC控制单元135B’在如上所述已经从系统控制单元101分配了全局命令GC时还在其接收队列131中存储全局命令GC。DRC控制单元135B’然后在其从上述的输入控制单元104B接收到指示不同步的块对块同步信号Bin(对应于图21E所示的块对块同步信号Bout)时的定时t31处启动其定时器,并存储指示不同步的块对块同步信号。
如图21G所示,DRC控制单元135B’在从此已经过去时间Ta5的时间点t34处另外开始从处理延迟队列132中读出指示不同步的块对块同步信号,并将其发送到OSD控制单元137B。时间点t34涉及在改变图像之前对应于输出图像信号Vout的最后一个帧同步信号VS4的定时。
类似地,DRC控制单元135B’然后在其从上述的输入控制单元104B接收到指示返回的块对块同步信号Bin(对应于图21E所示的块对块同步信号Bout)的定时t36处启动其定时器,并将指示返回的块对块同步信号存储在处理延迟队列132中。
如图21G所示,DRC控制单元135B’在从此已经过去时间Ta6的时间点t37处另外开始从处理延迟队列132中读出指示返回的块对块同步信号,并将其发送到下一级的OSD控制单元137B。该时间点t37涉及在改变图像之后对应于输出图像信号Vout的第一个帧同步信号VS4的定时。
图21H示出了与输入到OSD单元137A的图像信号Vin同步的帧同步信号VS4。帧同步信号VS4从OSD单元137A被提供给OSD控制单元137B。
如上所述,描绘控制单元138B在其接收队列131中存储从系统控制单元101接收的全局命令GC。描绘控制单元138B然后立即执行该全局命令GC,并且如图21I所示,在从此已经过去时间Tb9的时间点t33处,也即,在描绘单元138A的控制定时处,发送本地命令LC5到描绘单元138A,使得该描绘单元138A能够生成用于显示可用于改变后的图像信号的信道或输入设备的显示帧。该显示帧被输入到OSD单元137A,并被存储在其帧存储器部件137d中(见图18)。
如上所述,OSD控制单元137B还在其接收队列131中存储从系统控制单元101接收的全局命令GC。如上所述,OSD控制单元137B在从DRC控制单元135B’接收到指示不同步的块对块同步信号(对应于图21G所示的第一块对块同步信号Bout)的定时t34处启动其定时器,执行在接收队列131中存储的全局命令GC,并在本地命令队列133中存储通过执行该全局命令GC生成的本地命令LC4。该本地命令LC4是用于输出黑屏的命令。
如图21J所示,OSD控制单元137B然后在从此已经过去时间Tb7的时间点t35处,开始从本地命令队列133中读出本地命令LC4,并将其发送到OSD单元137A。这使得OSD单元137A能够输出图像信号VouT(Vo),用于从时间点P显示黑屏。该时间点P涉及在改变图像之前对应于图像信号的最后一个帧同步信号VS6的定时。
类似地,OSD控制单元137B在从如上所述的DRC控制单元135B’接收到指示返回的块对块同步信号(对应于图21G所示的第二块对块同步信号Vout)时的定时t37处启动其定时器,执行在接收队列131中存储的全局命令GC,以及在本地命令队列133中存储通过执行该全局命令GC生成的本地命令LC4。该本地命令LC4是用于将黑屏返回到其正常屏幕的命令。
如图21J所示,OSD控制单元137B然后在从此已经过去时间Tb8的时间点t38处从本地命令队列133中读出本地命令LC4,并将其发送到OSD单元137A。这使得该OSD单元137A能够输出图像信号Vout(Vo),用于从时间点Q显示正常屏幕。
应指出,在此情况下,OSD单元137A使在描绘单元138A中生成的用于显示可用于改变后的图像信号的频道和/或输入设备的显示帧合成到来自DRC单元135A’的处理帧中。该合成后的帧被输出作为输出图像信号Vout(Vo)。
时间点Q涉及在改变图像之后对应于图像信号的第一个帧同步信号VS6的定时。图21K示出了与从OSD单元137A输出的图像信号Vout(Vo)同步的帧同步信号VS6。
因此,在图17所示的图像信号处理设备100B中,当分配指示图像信号的变化的全局命令GC时,输入单元104A改变该图像信号而且输入控制单元104B输出在改变图像信号之前指示对应于图像信号的最后一个帧同步信号的不同步的块对块同步信号,然后输出在改变图像信号之后指示对应于图像信号的第一个帧同步信号的返回的块对块同步信号Bout。这些块对块同步信号通过DRC控制单元135B’被发送到OSD控制单元137B。
通过OSD控制单元137B对OSD单元137A的控制是在基于指示不同步和返回的上述块对块同步信号的定时处执行的。从OSD单元137A,仅在从改变图像信号之前图像信号的最后一个帧同步信号到改变图像信号之后图像信号的第一个帧同步信号的不同步时间周期内输出图像信号Vout(Vo)。这使得输出黑屏的时间周期变得最短。
因此,虽然已经描述了用于处理图像信号的图像信号处理设备作为本发明的实施例,本发明并不局限于此,其可应用于例如用于处理音频信号的音频信号处理设备。
此外,本发明还可应用于其中多个功能块被用于对诸如图像信号的信息信号执行一系列处理项目的信息信号处理设备。
本领域的技术人员应理解的是,根据设计需求和其它因素可以存在各种修正、组合、子组合和改变,因为它们都落入所附权利要求书或其等同物的范围内。
Claims (8)
1.一种信息信号处理设备,包括:
多个功能块,每个功能块对信息信号执行一系列处理项目;以及
控制所述功能块的操作的控制块,
其中所述功能块和控制块中的至少之一分配全局命令;
其中每个所述功能块接收所述全局命令并基于所述接收的全局命令自适应操作;以及
其中所述功能块在已经基于所述全局命令被执行的处理后信息信号的输出定时处向另一个功能块输出块对块同步信号,
其中每个所述功能块包括:
处理所述信息信号的处理单元;以及
控制所述处理单元的操作的处理控制单元;
其中所述处理控制单元包括:
接收所述全局命令的全局命令接收部件;
存储在所述全局命令接收部件处接收的所述全局命令的接收队列;
执行在所述接收队列中存储的所述全局命令的命令执行部件;
存储所述块对块同步信号的处理延迟队列,所述同步信号对应于已经在所述命令执行部件中执行的全局信号;以及
在所述处理单元输出所述已经基于全局命令被执行的所述处理后信息信号的定时处,取出并发送在所述处理延迟队列中存储的所述块对块同步信号的块对块同步信号发送部件。
2.根据权利要求1的信息信号处理设备,其中不是第一功能块的任何一个所述功能块,在从前一级的功能块接收到所述块对块同步信号之后,基于所述全局命令对从所述前一级的功能块输出的信息信号进行操作,所述第一功能块用于基于所述全局命令执行操作。
3.根据权利要求1的信息信号处理设备,其中每个所述功能块进一步包括接收从前一级的功能块输出的所述块对块同步信号的块对块同步信号接收部件;以及
其中所述命令执行部件在所述块对块同步信号接收部件接收到所述块对块同步信号时执行存储在所述接收队列中的所述全局命令。
4.一种功能块,通过基于全局命令自适应操作来处理信息信号,并在已经基于所述全局命令被执行的处理后信息信号的输出定时处向另一个功能块输出块对块同步信号,
其中所述功能块包括:
处理所述信息信号的处理单元,以及
控制所述处理单元的操作的处理控制单元;
其中所述处理控制单元包括:
接收所述全局命令的全局命令接收部件;
存储在所述全局命令接收部件处接收的全局命令的接收队列;
执行在所述接收队列中存储的所述全局命令的命令执行部件;
存储所述块对块同步信号的处理延迟队列,所述同步信号对应于已经在所述命令执行部件中被执行的全局信号;以及
在所述处理单元输出所述已经基于所述全局命令被执行的处理后信息信号的定时处,取出并发送在所述处理延迟队列中存储的所述块对块同步信号的块对块同步信号发送部件。
5.根据权利要求4的功能块,其中不是第一功能块的所述功能块在从前一级的功能块接收到所述块对块同步信号之后,基于所述全局命令对从所述前一级的功能块输出的信息信号执行操作,所述第一功能块用于基于所述全局命令执行操作。
6.根据权利要求4的功能块,其中所述功能块进一步包括接收从前一级的功能块输出的所述块对块同步信号的块对块同步信号接收部件;以及
其中所述命令执行部件在所述块对块同步信号接收部件接收到所述块对块同步信号时执行存储在所述接收队列中的所述全局命令。
7.一种用于控制通过基于全局命令自适应操作来处理信息信号的功能块的方法,其中所述功能块在已经基于所述全局命令被执行的处理后信息信号的输出定时处向另一个功能块输出块对块同步信号,该方法包括以下步骤:
接收所述全局命令;
存储所接收的全局命令;
执行所接收的全局命令;
存储所述块对块同步信号,所述同步信号对应于已经执行的全局信号;以及
在已经基于所述全局命令被执行的处理后信息信号被输出的定时处,取出并发送所述块对块同步信号。
8.根据权利要求7的用于控制功能块的方法,所述方法还包括接收从前一级的功能块输出的所述块对块同步信号的步骤,
其中在接收所述全局命令的步骤中,所述全局命令在所述块对块同步信号被接收时被执行。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005356750A JP2007164286A (ja) | 2005-12-09 | 2005-12-09 | 情報信号処理装置、機能ブロックおよび機能ブロックの制御方法 |
JP2005-356750 | 2005-12-09 | ||
JP2005356750 | 2005-12-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1980344A CN1980344A (zh) | 2007-06-13 |
CN1980344B true CN1980344B (zh) | 2011-04-20 |
Family
ID=38131313
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006101641751A Expired - Fee Related CN1980344B (zh) | 2005-12-09 | 2006-12-08 | 信息信号处理设备、功能块以及控制该功能块的方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7509442B2 (zh) |
JP (1) | JP2007164286A (zh) |
KR (1) | KR20070061439A (zh) |
CN (1) | CN1980344B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4218336B2 (ja) * | 2002-12-12 | 2009-02-04 | ソニー株式会社 | 情報処理システム、サービス提供装置および方法、情報処理装置および方法、並びにプログラム |
JP5003421B2 (ja) * | 2007-11-14 | 2012-08-15 | ソニー株式会社 | 画像処理装置 |
KR100920194B1 (ko) * | 2008-09-12 | 2009-10-06 | 윤영 | 운반이 용이한 과일 포장상자 |
CN101989125A (zh) * | 2009-08-04 | 2011-03-23 | 鸿富锦精密工业(深圳)有限公司 | 手机的设备共享至计算机的装置 |
CN104424910B (zh) * | 2013-08-23 | 2017-06-16 | 晨星半导体股份有限公司 | 图像处理装置、图像处理芯片及图像处理方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1666186A (zh) * | 2002-01-02 | 2005-09-07 | 皇家飞利浦电子股份有限公司 | 局部同步电路之间的信息交换 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3970993A (en) * | 1974-01-02 | 1976-07-20 | Hughes Aircraft Company | Cooperative-word linear array parallel processor |
US4395698A (en) * | 1980-08-15 | 1983-07-26 | Environmental Research Institute Of Michigan | Neighborhood transformation logic circuitry for an image analyzer system |
JPH01311650A (ja) * | 1988-06-09 | 1989-12-15 | Fuji Xerox Co Ltd | データ転送方法 |
US6029208A (en) * | 1996-10-09 | 2000-02-22 | Samsung Electronics Co., Ltd. | System for generating block address by replacing second count with second valid block address whenever sync is detected or symbol count is reached in one complete block |
JP3469046B2 (ja) * | 1997-07-08 | 2003-11-25 | 株式会社東芝 | 機能ブロック、および半導体集積回路装置 |
JP3139461B2 (ja) * | 1998-07-14 | 2001-02-26 | 日本電気株式会社 | 交換機の信号処理装置における送出信号同期交絡方法 |
US5986964A (en) * | 1998-11-02 | 1999-11-16 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device consistently operating a plurality of memory cell arrays distributed in arrangement |
US6317804B1 (en) * | 1998-11-30 | 2001-11-13 | Philips Semiconductors Inc. | Concurrent serial interconnect for integrating functional blocks in an integrated circuit device |
JP3971535B2 (ja) * | 1999-09-10 | 2007-09-05 | 株式会社リコー | Simd型プロセッサ |
EP1261910A2 (en) * | 2000-03-08 | 2002-12-04 | Sun Microsystems, Inc. | Vliw computer processing architecture having a scalable number of register files |
JP2001310505A (ja) * | 2000-04-28 | 2001-11-06 | Fuji Xerox Co Ltd | 画像処理装置およびホストコンピュータ |
JP3827615B2 (ja) * | 2002-06-07 | 2006-09-27 | 富士通テン株式会社 | マイコンのロジック開発装置及び開発方法 |
JP4552506B2 (ja) * | 2003-05-29 | 2010-09-29 | ソニー株式会社 | 情報信号の処理装置および処理方法、補正データテーブルの生成装置および生成方法、並びに各方法を実行するためのプログラム |
US20050050303A1 (en) * | 2003-06-30 | 2005-03-03 | Roni Rosner | Hierarchical reorder buffers for controlling speculative execution in a multi-cluster system |
US7970968B2 (en) * | 2004-03-25 | 2011-06-28 | Sony Corporation | Apparatus and method for controlling plural functional blocks using common command |
-
2005
- 2005-12-09 JP JP2005356750A patent/JP2007164286A/ja active Pending
-
2006
- 2006-11-30 US US11/565,225 patent/US7509442B2/en not_active Expired - Fee Related
- 2006-12-08 KR KR1020060124600A patent/KR20070061439A/ko not_active Application Discontinuation
- 2006-12-08 CN CN2006101641751A patent/CN1980344B/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1666186A (zh) * | 2002-01-02 | 2005-09-07 | 皇家飞利浦电子股份有限公司 | 局部同步电路之间的信息交换 |
Also Published As
Publication number | Publication date |
---|---|
US20070133066A1 (en) | 2007-06-14 |
CN1980344A (zh) | 2007-06-13 |
JP2007164286A (ja) | 2007-06-28 |
US7509442B2 (en) | 2009-03-24 |
KR20070061439A (ko) | 2007-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1980344B (zh) | 信息信号处理设备、功能块以及控制该功能块的方法 | |
JP2000316112A (ja) | 画像信号切替方法及び装置並びにこれを用いたデジタル撮像カメラ及び監視システム | |
CN1321528C (zh) | 视频信号变换装置以及视频信号变换方法 | |
CN101491090B (zh) | 用于同步显示流的方法和系统 | |
CN101385070A (zh) | 保持视频流的重采样或重格式化的关于帧速率的装置和方法 | |
RU2001101915A (ru) | Концентратор распределения видеосигналов множества источников | |
JP2007295096A (ja) | 同期信号生成装置、デジタルカメラ、及び同期信号生成方法 | |
CN103384307A (zh) | 图像处理设备和方法 | |
US8314843B2 (en) | Method and apparatus for information reproduction | |
CN107707860A (zh) | 一种视频数据处理方法、处理装置及计算机可读存储介质 | |
CN103051845A (zh) | 驱动装置、驱动方法及程序 | |
WO2000059213A9 (en) | Decimation method for providing pig windows | |
CN101582988A (zh) | 记录控制设备、记录控制方法、程序和记录设备 | |
CN101715107B (zh) | 活动画面文件发送服务器及控制其工作的方法 | |
CN102196262A (zh) | 影像内容再生装置及其控制方法、以及记录介质 | |
CN101529381B (zh) | 用于面向对象的硬件的系统和方法 | |
EP0873019A2 (en) | Device and method for transmitting digital audio and video data | |
JP6417094B2 (ja) | 記録再生装置、記録再生装置の制御方法及びコンピュータプログラム | |
CN100364318C (zh) | 一种视频信号精确控制的方法 | |
JP6894736B2 (ja) | 記録装置、制御方法、及びプログラム | |
JP4234776B1 (ja) | 制御装置と制御方法並びに制御プログラム | |
CN108282695A (zh) | 一种数字电视控制方法、装置、可读介质及存储控制器 | |
CN108196911A (zh) | 一种对图像显示扩展盒进行参数配置的方法及装置 | |
JP3960089B2 (ja) | 制御装置、被制御装置、局所制御装置及び制御システム | |
JP2009177331A (ja) | 画像信号転送システム、方法及び該転送システムを具備する撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110420 Termination date: 20131208 |