CN1953028A - 显示装置及其驱动方法,以及电子设备 - Google Patents
显示装置及其驱动方法,以及电子设备 Download PDFInfo
- Publication number
- CN1953028A CN1953028A CNA2006101356606A CN200610135660A CN1953028A CN 1953028 A CN1953028 A CN 1953028A CN A2006101356606 A CNA2006101356606 A CN A2006101356606A CN 200610135660 A CN200610135660 A CN 200610135660A CN 1953028 A CN1953028 A CN 1953028A
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- wiring
- output
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Video Image Reproduction Devices For Color Tv Systems (AREA)
Abstract
本发明的目的是校正由于晶体管的特性而发生的栅信号的上升的不一致。本发明的技术要点如下;当将黑显示于显示装置时,使用检查电路和信号修正电路,正确地显示黑。当由于晶体管的特性等使栅信号发生迟延时,有可能不能以显示黑的时序正确地显示黑。这种情况下,用检查电路检测出栅信号的异常,并且用信号修正电路修正栅信号。
Description
技术领域
本发明涉及显示装置。此外,还涉及在其显示部分具有显示装置的电子设备。
背景技术
近年来,由自发光型的发光元件形成像素的薄型显示装置引人注目。作为发光元件,有机发光二级管(Organic Light Emitting Diode;OLED),EL(Electro Luminescence;EL)元件受到了注目,并已经被用于EL显示器。
当将多灰度的图像显示于使用如上述的发光元件的显示装置时,可以举如下驱动方法;模拟驱动法(模拟灰度法)和数字驱动法(数字灰度法)。
模拟驱动法是通过连续地控制在发光元件流过的电流的大小,而获得灰度的方法。此外,数字驱动法是根据两种状态驱动的方法。该两种状态是;发光元件为导通(ON)态(亮度大约为100%的点灯(lighton)的状态)和为截止(OFF)态(亮度大约为0%,即非点灯(lightoff)的状态)。
其次将简单地说明采用了时间灰度法的显示装置的像素结构的一个例子以及其驱动。图1所示的电路具有晶体管201、晶体管202、发光元件203。晶体管201的栅电极连接于栅信号线205,第一电极连接于源信号线204,并且第二电极连接于晶体管202的栅电极。晶体管202的第一电极连接于电源线206,并且第二电极连接于发光元件203的第一电极。发光元件203的第二电极连接于相对电极。
注意,因为薄膜晶体管(下面记为TFT)从其结构上很难定义源极和漏极。所以在此,将一个电极称作第一电极,而将另一个电极称作第二电极。一般在N沟道型晶体管中,电位低的电极成为源极电极,而电位高的电极成为漏极电极,并且在P沟道型晶体管中,电位高的电极成为源极电极,而电位低电极则成为漏极电极。因此,在电路工作的说明中,在涉及栅电极/源极之间的电压等的记载中,依据上述标准。
其次,使用图2的时序图说明图1。以SWE211(源写入删除选择信号)决定被选择的源信号线204。此外,以G1WE212(栅写入选择信号)和G2WE213(栅删除选择信号)决定被选择的栅信号线205。根据该源信号线204的信号和栅信号线205的信号决定发光元件203是否点灯。在此,关于任意的布线,将数字信号“1”记为高电平的H(High level),并且将“0”记为低电平的L(Low level)。但是,“0”意味的不仅是接地电压,也可以是共通电位。也可以以其电位高于任意的阈值的状态为H,以其电位低于任意的阈值的状态为L。
当源信号214为H时写入黑,但是如此刻栅信号215不成为H的话,则不反映到发光元件203。此外,当源信号214为L时写入白就是数据,但是如此刻栅信号215不成为H的话则不反映到发光元件203。
其次就数字驱动法进行说明。当单独使用数字驱动法时,其只能表示2个灰度,因此被建议与显示多灰度的驱动法如面积灰度法或者时间灰度法组合。面积灰度法是将副像素设于像素内,而根据其发光面积的大小来显示灰度的方法(例如参照专利文件1)。此外,时间灰度法是通过控制发光期间的长短或者发光的次数,来显示灰度的方法(例如参照专利文件2及3)。
专利文件1专利公开HEI11-73158号
专利文件2专利公开2001-5426号
专利文件3专利公开2001-343933号
发明内容
在上述的时间灰度法中,根据源信号线204和栅信号线205决定发光元件203是否点灯。因此,有必要使源信号线204和栅信号线205的信号正确地输入到晶体管201和发光元件203。
但是,实际上由于TFT的特性等发生迟延,因此栅信号215的时序发生偏差。这在显示黑时特别显明。下面参照图3进行说明。当显示黑时,由于因迟延等发生的极微小的偏差(在图3中表示的T/8的偏差),在图3中,本来当源信号线的源信号214成为H时,栅信号线的栅信号215应该成为H。但是由于栅信号215的偏差,即使源信号214成为L,栅信号215也为H的状态而写入数据。像这样,本来显示黑的像素会显示微小的白,而导致显示不良的问题。
因此,当设计面板时,本来应考虑TFT的特性而进行设计,但是由于高精细化等,考虑面板内所有的TFT的特性是很困难的。
鉴于上述问题,本发明的目的是通过更正确地掌握发光元件的点灯或不点灯,即不良信号的位置来提供防止显示不良的显示装置。
本发明提出一种信号修正电路及检查电路。该信号修正电路及检查电路可以将信号正确地输入到晶体管和发光元件。尤其提出一种信号修正电路及检查电路,其中当显示黑时,通过正确地掌握显示不良的信号的位置,可以将正确的信号输入到晶体管和发光元件。
具体地,使发光元件在点灯时和不点灯时成为不同的信号。本发明注目于不点灯时的信号,而具有如下电路结构;在发光元件为点灯状态时,不妨碍其工作地检查信号,在发生不良信号时将不良信号修正为正确的信号,而且可以将信号连续地输入到晶体管和发光元件。
本发明的一种方式是一种显示装置,其包括:第一布线;第二布线;连接于上述第一布线及上述第二布线,且当第一布线被选择时,从所述第二布线写入信号的像素;以及当上述第二布线的信号变化时,检测上述第一布线是否被选择的信息的电路。
此外,本发明的其他方式是一种显示装置,其包括:第一布线;第二布线;将信号输出到上述第一布线的驱动电路;连接于上述第一布线及上述第二布线,且当第一布线被选择时,从第二布线写入信号的像素;以及当上述第二布线的信号变化时,检测上述第一布线是否被选择的信息的检查电路,其中,上述驱动电路具有根据输入进来的由上述检查电路检测的信息,修正输出到上述第一布线的信号的时序的信号修正电路。
此外,本发明的其他方式是在上述结构中,上述信号修正电路具有复数个缓冲电路,并且,上述复数个缓冲电路串联连接,并且,修正输出到上述第一布线的信号的时序。
此外,本发明的其他方式是包括上述结构的显示装置的电子设备。
此外,本发明的其他方式是一种显示装置的驱动方法,其中,该显示装置包括:第一布线;第二布线;将信号输出到上述第一布线的第一驱动电路;将信号输出到上述第二布线的第二驱动电路;以及连接于上述第一布线及上述第二布线,且当第一布线被选择时,从第二布线写入信号的像素,并且,当上述第二布线的信号变化时,上述第一驱动电路检测上述第一布线是否被选择的信息,并对输出到上述第一布线的信号进行时序的修正。
本发明的其他方式是在上述驱动方法中,将串连连接的复数个缓冲电路用于上述时序的修正。
根据本发明,即使不良的信号输入到写入晶体管和发光元件,也可以简单地判断在面板内的不良的有无,并且可以缩短检查所需要的时间。此外,本发明的显示装置在即使不良信号输入到写入晶体管和发光元件的情况下,由于具有掌握不良信号的位置并修正该不良信号的电路结构,因此可以减少显示不良,而且可以将正确的信号输入到写入晶体管和发光元件。
附图说明
图1是像素电路图;
图2是在本发明中的正常的时序图;
图3是在本发明中的有不良的时序图;
图4是检查电路图1;
图5A至图5D是真值表1;
图6是图4的电路结构的时序图;
图7是检查电路图2;
图8A至图8B是真值表2;
图9是图7的电路结构的时序图;
图10是信号修正电路图;
图11是检查电路图3;
图12是图11的电路结构的时序图;
图13A至图13F是说明使用了发光装置的电子设备的图;
图14是说明显示装置的结构的图;
图15是图14的显示装置的时序图;
图16是说明驱动方法的图。
具体实施方式
关于本发明的实施方式将参照附图给予说明。但是,本发明不局限于以下说明,所属领域的普通人员可以很容易地理解一个事实就是其方式和详细内容可以被变换为各种各样的形式,而不脱离本发明的宗旨及范围。因此,本发明不应该被解释为仅限定在实施方式所记载的内容中。
注意,在用于说明实施方式的所有的图面中,同一部分或者具有同样的功能的部分使用相同的符号,并省略其重复的说明。
实施方式1
在本实施方式中,对本发明的检查电路及可以适用该检查电路的显示装置和其驱动方法进行说明。
首先,对显示装置的驱动方法,使用图16进行说明。
在寻址周期Ta1中,从第一行对栅信号线顺序地输入信号,而选择任意的像素。当像素被选择时,信号从源信号线输入到像素。并且,信号一旦从源信号线写入到像素,直到信号再次被写入,该像素保持该信号。在持续周期Ts1中,由该被写入的信号控制各个像素的点灯不点灯。换句话说,在完成了来自源信号线的信号的写入工作的行中,按照写入的信号,像素立即变成点灯或不点灯的状态。相同的工作进行到最后一行,寻址周期Ta1结束。然后,从持续周期结束的行开始顺序地转移到下一子帧周期的信号写入工作。以类似的方式,在寻址周期Ta2,Ta3,Ta4中,信号输入到像素,由该信号控制在持续周期Ts2,Ts3,Ts4中的各个像素的点灯或不点灯。接着,将删除工作的开始设定为持续周期Ts4的结束时间。因为,当在各行的删除时间Te内将写入到像素的信号删除时,直到向下一个像素写入信号,与写入到像素的信号无关地迫使寻址周期为不点灯。换句话说,从删除时间Te开始的行的像素结束持续周期。
这样,可以提供不用分开寻址周期和持续周期,比寻址周期更短,高灰度且高占空比的显示装置。在此,占空比是相对于1个帧周期的点灯期间的比例。此外,由于可以将瞬间亮度降低,因此可以提高显示元件的可靠性。
上述的驱动方式在图1所示的电路结构中可以实现。如图16B所示那样,在一个水平期间中,通过设置写入时间和删除时间,可以显示如图16A中的Ta4和Ts4那样的持续时间比寻址时间短时的灰度。例如,如图15所示那样,将一个水平期间分割成两个期间。在此,假定前半期间是写入时间而后半期间是删除时间。换句话说,在图15中,在一个水平期间中,写入时间是(1),删除时间是(2)。在被分割的水平期间中,选择各个栅信号线205,将相应于此时的信号输入到源信号线204。例如,在任意的一个水平期间的前半期间中选择第i行,而在后半期间中选择第j行。于是,在一个水平期间中,可以恰似同时选择了两行一样地工作。换句话说,使用每一个水平期间的前半期间的写入时间,在写入时间Tb1至Tb4中将来自源信号线204的信号写入到像素。并且,在此刻的一个水平期间的后半期间的删除时间中不选择像素。此外,使用另一水平期间的后半期间的删除时间,在删除时间Te中,将来自源信号线204的信号输入到像素。在此刻的一个水平期间的前半期间的写入时间中不选择像素。通过上述方法,可以提供具有开口率高的像素的显示装置,而且可以提高成品率。
此外,在图14中示出如上述那样驱动的显示装置的电路结构的一个例子。
在图14中,显示装置包括:第一驱动电路1401、第二驱动电路1402、第三驱动电路1405、像素部分1403。在该像素部分1403中,相应栅信号线G1至Gm和源信号线S1至Sn,而矩阵状地设置像素。第二驱动电路1402包括:第一移位寄存电路1406、开关1408。该开关1408控制第一移位寄存电路1406和每个栅信号线G1至Gm之间的导通或非导通。只要是能够根据需要控制导通或者非导通的部件就可以作为开关1408而使用,其可以由晶体管等构成。此外,第三驱动电路1405包括:第二移位寄存电路1407、开关1409。该开关1409控制第二移位寄存电路1407和每个栅信号线G1至Gm之间的导通或非导通。只要是能够根据需要控制导通或者非导通的部件,就可以作为该开关1409而适用,其可以由晶体管等构成。
注意,栅信号线Gp(表示栅信号线G1至Gm中的任一个)相当于图1的栅信号线205,源信号线Sq(表示栅信号线S1至Sn中的任一个)相当于图1的源信号线204。
时钟信号(G_CLK)、时钟反转信号(G_CLKB)、起始脉冲信号(G_SP)、栅写入选择信号(G1WE)等的信号输入到第二驱动电路1402。然后,根据该信号,将选择像素的信号输出到被选择的像素行的栅信号线Gp(栅信号线G1至Gm中的任一个)。注意,此刻被输出的信号是如图15的时序图所示那样,在一个水平期间的前半期间中被输出的脉冲。换句话说,从第一移位寄存电路1406输出的信号只当开关1408开时才被输出到栅信号线G1至Gm。
时钟信号(R_CLK)、时钟反转信号(R_CLKB)、起始脉冲信号(R_SP)、栅删除选择信号(G2WE)等的信号输入到第三驱动电路1405。然后,根据该信号,将选择像素的信号输出到被选择的像素行的栅信号线Ri(栅信号线R1至Rm中的任一个)。注意,此时被输出的信号是如图15的时序图所示那样,在一个水平期间的后半期间中被输出的脉冲。换句话说,从第二移位寄存电路1407输出的信号只当开关1409为开时才被输出到栅信号线G1至Gm。
此外,时钟信号(S_CLK)、时钟反转信号(S_CLKB)、起始脉冲信号(S_SP)、数字视频信号(Digital Video Data)、输出控制信号(SWE)等的信号输入到第一驱动电路1401。然后,根据该信号,将相应于各列的像素的信号输入到各源信号线S1至Sn。由输出控制信号(SWE)控制从第一驱动电路1401输出的信号。
因此,输入到源信号线S1至Sn的数字视频信号写入到由从第二驱动电路1402输入到栅信号线Gp(栅信号线G1至Gm中的任一个)的信号选择的像素行的各列的像素1404。然后,由栅信号线G1至Gm选择各个像素的行,并将相应于每个像素1404的数字视频信号写入到所有的像素。然后,每个像素1404将被写入的数字视频信号的数据保持一段期间。每个像素1404通过将数字视频信号保持一段期间,可以维持点灯或者不点灯的状态。
此外,使像素不点灯的删除信号从源信号线S1至Sn写入到由从第三驱动电路1405输入到栅信号线Gp(栅信号线G1至Gm中的任一个)的信号选择的像素行的各行的像素1404。然后通过由栅信号线G1至Gm选择各个像素的行,可以设定不点灯期间。例如,根据从第三驱动电路1405输入到栅信号线Gp的信号,第p行的像素被选择的时间是在图16中的删除时间Te。
接着,在图4中表示本发明的检查电路结构的一个例子。该检查电路包括:源信号线204、G2WE线313、电路A221、电路B222、电路C223及电路D224。
在图4中,源信号线204和G2WE线313连接于电路A221的输入部分。源信号线204连接于电路B222的输入部分。电路A221的输出部分和电路B222的输出部分连接于电路C223的输入部分。电路A221的输出部分和电路C223的输出部分连接于电路D224的输入部分,从电路D的输出部分输出检查结果。
下面对电路A221,电路B222,电路C223及电路D224的工作进行说明。当L和L或者H和H输入到电路A221的输入部分时,L被输出。此外,当H和L或者L和H输入时,H被输出。即,成为图5A的真值表。当L输入到电路B222的输入部分时,H被输出。此外,当输入有H时,L被输出。即,成为图5B的真值表。当L和L或者H和H输入到电路C223的输入部分时,H被输出。此外,当输入有H和L或者L和H时,L被输出。即,成为图5C的真值表。当L和L、L和H或者H和L输入到电路D224的输入部分时,L被输出。此外,当输入有H和H时,L被输出。即,成为图5D真值表。
下面,参照图6就图4的电路工作详细地进行说明。在图6中,将输出部分225的信号作为信号245,将输出部分226的信号作为信号246,将输出部分227的信号作为信号247,将输出部分228的信号作为信号248。
首先,对图6的虚线的边线(e)的信号进行说明。L和L输入到电路A221,而输出部分225的信号245成为L。L输入到电路B222,而输出部分228的信号248成为H。电路A221的输出部分225的信号245的L和电路B222的输出部分228的信号248的H输入到电路C223,而输出部分226的信号246成为L。电路A221的输出部分225的信号245的L和电路C223的输出部分226的信号246的L输入到电路D224,而输出部分227的信号247成为H。
其次,对图6的虚线的边线(f)的信号进行说明。H和L输入到电路A221,而输出部分225的信号245成为H。H输入到电路B222,而输出部分228的信号248成为L。电路A221的输出部分225的信号245的H和电路B222的输出部分228的信号248的L输入到电路C223,而输出部分226的信号246成为L。电路A221的输出部分225的信号245的H和电路C223的输出部分226的信号246的L输入到电路D224,而输出部分227的信号247成为H。
接着,对图6的虚线的边线(g)的信号进行说明。H和H输入到电路A221,而输出部分225的信号245成为L。H输入到电路B222,而输出部分228的信号248成为L。电路A221的输出部分225的信号245的L和电路B222的输出部分228的信号248的L输入到电路C223,而输出部分226的信号246成为H。电路A221的输出部分225的信号245的L和电路C223的输出部分226的信号246的H输入到电路D224,而输出部分227的信号247成为H。
接着,对图6的虚线的边线(h)的信号进行说明。L和H输入到电路A221,而输出部分225的信号245成为H。L输入到电路B222,而输出部分228的信号248成为H。电路A221的输出部分225的信号245的H和电路B222的输出部分228的信号248的H输入到电路C223,而输出部分226的信号246成为H。电路A221的输出部分225的信号245的H和电路C223的输出部分226的信号246的H输入到电路D224,而输出部分227的信号247成为L。
如上述所示,显示不良的信号,就是当源信号线的信号成为L,并且G2WE213成为H时,由输出部分227的信号247可以检测出信号的延迟。当信号247是H时判断其为正常,而当输出L时判断其为异常。这样,通过参照电路D的输出,可以检测出源信号的迟延的有无。
实施方式2
对本发明的检查电路的与实施方式1不同的方式参照图7进行说明。本实施方式的输出与其他实施方式的相同。
图7的检查电路包括:源信号线204、G2WE线313、,电路E231、电路F232、电路B233、电路F234、电路D235。
源信号线204和G2WE线313连接于电路E231的输入部分。源信号线204和G2WE线313连接于电路F232的输入部分。源信号线204连接于电路B233的输入部分。电路E231的输出部分236和电路F232的输出部分237连接于电路F234的输入部分。电路F234的输出部分239和电路B233的输出部分238连接于电路D235的输入部分,从电路D的输出部分240输出检查结果。
下面,对如下电路即电路F232、电路B233、电路F234、电路D235的工作进行说明。电路B233和电路D235的工作与在实施方式1中说明了的图4中的电路B222及电路D224的工作相同。当输入L和L、L和H或者H和L到电路E231的输入部分时,L被输出。此外,只当H和H输入到输入部分时,H被输出。即,成为图8A的真值表。,当L和H、H和L或者H和H输入到电路F232和电路F234的各个输入部分时,L被输出。此外,只当L和L输入到输入部分时,H被输出。即,成为图8B的真值表。
下面,参照图9对图7的电路工作进行说明。
对图9的虚线的边线(k)的信号进行说明。L和L的信号输入到电路E231,而输出部分236的信号336成为L。L和L的信号也输入到电路F232,而输出部分237的信号337成为H。L的信号输入到电路B233,而输出部分238的信号338成为H。电路E231的输出部分236的信号336的L和电路F232的输出部分237的信号337的H输入到电路F234,而输出部分239的信号339成为L。电路F234的输出部分239的信号339的L和电路B233的输出部分238的信号338的H输入到电路D235的输入部分,而输出部分240的信号340成为H。
接着,对图9的虚线的边线(1)的信号进行说明。H和L的信号输入到电路E231,而输出部分236的信号336成为L。H和L的信号也输入到电路F232,而输出部分237的信号337成为L。H的信号输入到电路B233,而输出部分238的信号338成为L。电路E231的输出部分236的信号336的L和电路F232的输出部分237的信号337的L输入到电路F234,而输出部分239的信号339成为H。电路F234的输出部分239的信号339的H和电路B233的输出部分238的信号338的L输入到电路D235的输入部分,而输出部分240的信号340成为H。
接着,对图9的虚线的边线(m)的信号进行说明。H和H的信号输入到电路E231,而输出部分236的信号336成为H。H和H的信号也输入到电路F232,而输出部分237的信号337成为L。H的信号输入到电路B233,而输出部分238的信号338成为L。电路E231的输出部分236的信号336的H和电路F232的输出部分237的信号337的L输入到电路F234,而输出部分239的信号339成为L。电路F234的输出部分239的信号339的L和电路B233的输出部分238的信号338的L输入到电路D235的输入部分,而输出部分240的信号340成为H。
接着,对图9的虚线的边线(n)的信号进行说明。L和H的信号输入到电路E231,而输出部分236的信号336成为L。L和H的信号也输入到电路F232,而输出部分237的信号337成为L。L的信号输入到电路B233,而输出部分238的信号338成为H。电路E231的输出部分236的信号336的L和电路F232的输出部分237的信号337的L输入到电路F234,而输出部分239的信号339成为H。电路F234的输出部分239的信号339的H和电路B233的输出部分238的信号338的H输入到电路D235的输入部分,而输出部分240的信号340成为L。
如上述所示,与实施方式1相同,可以进行信号的检测。显示不良的信号,就是当源信号线的信号成为L,并且G2WE213成为H时,由输出部分240的信号340可以检测出信号的延迟。当信号340是H时判断其为正常,而当输出L时判断其为异常。这样,通过参照电路D的输出,可以检测出源信号的迟延的有无。
实施方式3
在图10中表示合并本发明的检查电路和信号修正电路而形成的电路的一个例子。将图4所示的电路用于检查电路。也可以使用图7的电路来代替图4的电路。
图10的电路包括:虚线(o)包围的计数电路、虚线(p)包围的计数电路、虚线(q)包围的源信号线的缓冲电路。此外,在图11中表示检查电路的结构的一个例子。该检查电路包括:源信号线204、G2WE线313、电路A221、电路B222、电路C223、电路D224。
首先,对虚线(o)包围的计数电路进行说明。栅信号线250连接于JK触发器电路253、JK触发器电路254、JK触发器电路255的CK部分。检查电路的输出部分227连接于JK触发器电路253的RESET(复位)部分。(图10中251连接于227。)JK触发器电路253的Q部分连接于JK触发器电路254的RESET部分。此外,该JK触发器电路253的Q部分也连接于JK触发器电路253的J部分和K部分。JK触发器电路254的Q部分连接于JK触发器电路255的RESET部分。此外,该JK触发器电路254的Q部分也连接于JK触发器电路254的J部分和K部分。JK触发器电路255的Q部分连接于图11的检查电路输入部分的开关281的栅电极257。此外,该JK触发器电路255的Q部分也连接于JK触发器电路255的J部分和K部分。注意,图11为在图4的输入部分中设置开关281的结构。
对虚线(p)包围的计数电路进行说明。检查电路的输出部分227中介电路B260连接于D触发器电路263、D触发器电路264、D触发器电路265的CK部分。复位信号线261连接于D触发器电路263、D触发器电路264、D触发器电路265的RESET部分。D触发器电路263的Q部分连接于D触发器电路264的D部分及电路F262的输入部分。D触发器电路264的Q部分连接于D触发器电路265的D部分及电路F262的输入部分。电路F262的输出部分连接于D触发器电路263的D部分。
虚线(p)包围的计数电路的输出部分266由于在本发明的电路结构中不使用,所以采用连接于地线等不影响图10中的电路的结构即可。
对虚线(q)包围的栅信号线的缓冲电路电路进行说明。将缓冲电路275及布线276新加到现有的缓冲电路电路中。电路F271的输入部分连接于D触发器电路263及D触发器电路264的Q部分。电路F271的输出部分连接于开关273的栅电极。开关272的栅电极连接于D触发器电路263的Q部分。开关274连接于D触发器电路264的Q部分。缓冲电路275的输入部分连接于开关272,而输出部分连接于开关273和缓冲电路288之间。布线276与缓冲电路277的输入部分、开关273及缓冲电路288连接。
下面,对图10及图11的电路图的工作,用图12进行说明。
图12的信号241所示的检查电路的输出输入到图10的虚线(o)包围的电路中的JK触发器电路253的RESET部分。信号241是从图4的检查电路的输出部分227或者从图7的检查电路的输出部分240输出的信号。因此,复位JK触发器电路253。复位后,从输入到JK触发器电路253的CK部分的栅信号线250的信号,就是从图12的信号242的上升(rising)开始读取。其他的JK触发器电路254及JK触发器电路255也进行相同的工作。由于上述的工作,如图12的信号243所示那样,从输出部分256输出的信号243在以栅信号线250的信号242为基准而数的三个周期的时间成为H的信号。该信号输入到图11的开关281。当输出的信号243为H时,将开关281与开关281的栅电极257连接以便使开关281为关。因此,信号243一旦成为H,图11的检查电路不工作。此外,当信号243从H变到L时,开关281为开,图11的检查电路重新开始工作。
复位信号输入到图10的虚线(p)包围的计算电路的D触发器电路263的RESET部分。该复位信号是当从图11的检查电路输出L的信号时,成为H的信号。换句话说,可中介电路B连接图11的检查电路的输出部分。图11的检查电路的输出中介电路B260输入到D触发器电路263的CK部分。当该图11的检查电路的输出为L时,D触发器电路263的Q部分成为H。直到再次从检查电路输出L,D触发器电路263的Q部分保持H。此外,当再次从检查电路输出L时,D触发器电路263的Q部分成为L,而D触发器电路264的Q部分成为H。在此,直到再次从检查电路输出L,也保持H。
D触发器电路263的Q部分和D触发器电路264的Q部分连接于图10的虚线(q)包围的电路中的电路F271。该电路是只当输入有L和L时才输出H的电路。因此,当图11的检查电路的输出为H时,L和L被输入,而输出成为H。此外,当图11的检查电路的输出变为L时,L和H或者H和L被输入,而输出成为L。开关272、开关273及开关274是当各个的栅电极为H时成为开,而当各个的栅电极为L时成为关的开关。开关273是当栅电极为L时成为开,而当栅电极为H时成为关的开关。开关272根据D触发器电路263的Q部分的状态,而决定开或者关。开关273只当L和L输入到电路F271时才成为关。
在图11的检查电路中,当输出L时,图10的虚线(p)包围的电路中的D触发器电路263的Q部分成为H。因此,与开关273成为关同时,开关272成为开,而通过开关272连接于缓冲电路275。因此栅信号线的缓冲电路的整体变长,从而可以将栅信号线的信号延迟,结果是可以修正不良。在以栅信号线250的信号242为标准的三个周期的时间中维持该状态。其后,使图11的检查电路再次工作而检查,当正常时维持现状。当异常时,图11的检查电路输出L,因为图10的虚线(q)包围的电路的D触发器电路263的Q部分成为L,D触发器电路264的Q部分成为H,所以开关272为开,而开关273为关,开关274为开。其后,进行与上述的工作相同的工作。
综上所述,根据本发明的实施方式,当从源信号线的驱动电路输出写入到像素的信号时,如果栅信号线的驱动电路的信号的时序发生偏差,通过检测出该偏差的不良信号并且对该信号进行校正,可以按照来自源驱动器的信号修正扫描信号的时序,以可以防止显示不良。
因此,本发明适用于电池驱动的电子设备的显示部分、大尺寸的显示装置及电子设备的显示部分等。作为搭载的例子,例如可以搭载到:电视装置(电视机,电视接收机)、数码相机,数码摄像机、便携式电话装置(便携式电话机)、PDA等的便携式信息终端、便携式游戏机、监视器、电脑、汽车音响等的具有显示部分的音频再现装置、家用游戏机等的具有记录介质的图像再现装置等。
对上述的搭载例子,参照图13进行说明。图13A表示便携式信息终端;图13B表示数码视频相机;图13C表示便携式电话机;图13D表示便携式电视装置;图13E表示笔记本型电脑;图13F表示电视装置。可以在各个显示部分300至305中,搭载使用了本发明的发光装置。
本说明书根据2005年10月21日在日本专利局受理的日本专利申请编号2005-307715而制作,所述申请内容包括在本说明书中。
Claims (12)
1.一种显示装置,其包括:
第一布线;
第二布线;
连接于所述第一布线及所述第二布线,并当所述第一布线被选择时,从所述第二布线写入信号的像素;以及
当所述第二布线的所述信号变化时,检测所述第一布线是否被选择的检查电路。
2.一种显示装置,其包括:
第一布线;
第二布线;
将信号输出到所述第一布线的驱动电路;
连接于所述第一布线及所述第二布线,并当所述第一布线被选择时,从所述第二布线写入信号的像素;以及
当所述第二布线的所述信号变化时,检测所述第一布线是否被选择的检查电路,
其中,所述驱动电路包括输入有由所述检查电路检测出的信息的信号修正电路,该信号修正电路根据所述信息修正将信号输出到所述第一布线的时序。
3.根据权利要求2所述的显示装置,
其中,所述信号修正电路包括复数个缓冲电路,
并且,所述复数个缓冲电路串联连接,
并且,所述信号修正电路修正将信号输出到所述第一布线的时序。
4.一种包括权利要求1和2中任何之一的显示装置的电子设备。
5.一种显示装置的驱动方法,
其中,该显示装置包括:
第一布线;
第二布线;
将信号输出到所述第一布线的第一驱动电路;
将信号输出到所述第二布线的第二驱动电路;以及,
连接于所述第一布线及所述第二布线,并当所述第一布线被选择时,从所述第二布线写入信号的像素,
并且,当所述第二布线的所述信号变化时,所述第一驱动电路检测所述第一布线是否被选择,并修正将信号输出到所述第一布线的时序。
6.根据权利要求5所述的显示装置的驱动方法,其中所述时序的修正使用串连连接的所述复数个缓冲电路。
7.一种显示装置,其包括:
第一布线;
第二布线;
将信号输出到所述第一布线的第一驱动电路;
将信号输出到所述第二布线的第二驱动电路;
连接于所述第一布线及所述第二布线,并当第一布线被选择时,从第二布线写入信号的像素;以及
输出所述第二布线的所述信号,并且检测出所述第一布线不被选择的情况的检查电路,
其中,所述第一驱动电路包括输入有由所述检查电路检测出的信息的信号修正电路,该信号修正电路根据所述信息修正将信号输出到所述第一布线的时序。
8.根据权利要求7所述的显示装置,
其中,所述信号修正电路包括复数个缓冲电路,
并且,所述复数个缓冲电路串联连接,
并且,所述信号修正电路修正将信号输出到所述第一布线的时序。
9.根据权利要求8所述的显示装置,其中当所述信号的时序延迟时,所述串联连接的复数个缓冲电路的个数与正常的情况相比,有所减少。
10.根据权利要求8所述的显示装置,当所述信号的时序提早时,所述复数个缓冲电路的串联连接的个数与正常的情况相比有所增加。
11.根据权利要求2所述的显示装置,其中,所述信号修正电路包括第一至第三缓冲电路,并根据第一状态,第二状态,或第三状态修正将信号输出到所述第一布线的时序,在该第一状态中信号通过所述第一及第二缓冲电路被输出,在该第二状态中信号通过所述第一至第三缓冲电路被输出,在该第三状态中信号通过所述第一缓冲电路被输出。
12.根据权利要求7所述的显示装置,其中,所述信号修正电路包括第一至第三缓冲电路,并根据第一状态,第二状态,或第三状态修正将信号输出到所述第一布线的时序,在该第一状态中信号通过所述第一及第二缓冲电路被输出,在该第二状态中信号通过所述第一至第三缓冲电路被输出,在该第三状态中信号通过所述第一缓冲电路被输出。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005-307715 | 2005-10-21 | ||
JP2005307715 | 2005-10-21 | ||
JP2005307715 | 2005-10-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1953028A true CN1953028A (zh) | 2007-04-25 |
CN1953028B CN1953028B (zh) | 2011-08-03 |
Family
ID=37527071
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006101356606A Expired - Fee Related CN1953028B (zh) | 2005-10-21 | 2006-10-20 | 显示装置及其驱动方法,以及电子设备 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7800394B2 (zh) |
EP (1) | EP1777676A3 (zh) |
JP (1) | JP5041777B2 (zh) |
CN (1) | CN1953028B (zh) |
TW (1) | TWI416463B (zh) |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01173158A (ja) | 1987-12-28 | 1989-07-07 | Dainippon Printing Co Ltd | 雑誌編集システム |
JPH08129360A (ja) * | 1994-10-31 | 1996-05-21 | Tdk Corp | エレクトロルミネセンス表示装置 |
JPH10239665A (ja) | 1997-02-26 | 1998-09-11 | Fuji Photo Film Co Ltd | 2次元マトリクス型空間光変調素子を用いた多階調露光方法 |
JPH1173158A (ja) * | 1997-08-28 | 1999-03-16 | Seiko Epson Corp | 表示素子 |
JPH11143379A (ja) * | 1997-09-03 | 1999-05-28 | Semiconductor Energy Lab Co Ltd | 半導体表示装置補正システムおよび半導体表示装置の補正方法 |
US6191770B1 (en) * | 1997-12-11 | 2001-02-20 | Lg. Philips Lcd Co., Ltd. | Apparatus and method for testing driving circuit in liquid crystal display |
US6535193B1 (en) | 1998-10-02 | 2003-03-18 | Canon Kabushiki Kaisha | Display apparatus |
JP2000172235A (ja) * | 1998-10-02 | 2000-06-23 | Canon Inc | 表示装置 |
JP2000310963A (ja) * | 1999-02-23 | 2000-11-07 | Seiko Epson Corp | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 |
JP4627822B2 (ja) * | 1999-06-23 | 2011-02-09 | 株式会社半導体エネルギー研究所 | 表示装置 |
CN1377495A (zh) * | 1999-10-04 | 2002-10-30 | 松下电器产业株式会社 | 显示面板的驱动方法、显示面板的亮度校正装置及其驱动装置 |
JP2001350442A (ja) * | 1999-10-04 | 2001-12-21 | Matsushita Electric Ind Co Ltd | 表示パネルの駆動方法、表示パネルの輝度補正装置及び駆動装置 |
TW525122B (en) * | 1999-11-29 | 2003-03-21 | Semiconductor Energy Lab | Electronic device |
TW493152B (en) * | 1999-12-24 | 2002-07-01 | Semiconductor Energy Lab | Electronic device |
KR100734927B1 (ko) * | 1999-12-27 | 2007-07-03 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 |
US7129918B2 (en) * | 2000-03-10 | 2006-10-31 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device and method of driving electronic device |
JP3707404B2 (ja) * | 2001-08-03 | 2005-10-19 | ソニー株式会社 | 検査方法、半導体装置、及び表示装置 |
US6876350B2 (en) | 2001-08-10 | 2005-04-05 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic equipment using the same |
JP4202069B2 (ja) * | 2001-08-10 | 2008-12-24 | 株式会社半導体エネルギー研究所 | 半導体装置及び表示装置 |
JP2003108083A (ja) * | 2001-09-27 | 2003-04-11 | Casio Comput Co Ltd | 液晶表示装置 |
SG120888A1 (en) * | 2001-09-28 | 2006-04-26 | Semiconductor Energy Lab | A light emitting device and electronic apparatus using the same |
JP3999076B2 (ja) * | 2001-09-28 | 2007-10-31 | 株式会社半導体エネルギー研究所 | 発光装置の駆動方法 |
JP2003162262A (ja) * | 2001-11-27 | 2003-06-06 | Fujitsu Display Technologies Corp | 液晶パネル駆動回路及び液晶表示装置 |
KR20030084020A (ko) * | 2002-04-24 | 2003-11-01 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법 |
JP3879671B2 (ja) * | 2003-01-27 | 2007-02-14 | ソニー株式会社 | 画像表示装置および画像表示パネル |
JP3628014B1 (ja) * | 2003-09-19 | 2005-03-09 | ウインテスト株式会社 | 表示装置及びそれに用いるアクティブマトリクス基板の検査方法及び装置 |
JP4566545B2 (ja) * | 2003-10-24 | 2010-10-20 | 大日本印刷株式会社 | 時分割階調表示ディスプレイ用駆動装置、時分割階調表示ディスプレイ |
JP2005166139A (ja) * | 2003-12-01 | 2005-06-23 | Seiko Epson Corp | シフトレジスタ及びその駆動方法、駆動回路、電気光学装置並びに電子機器 |
TWM253031U (en) * | 2004-01-13 | 2004-12-11 | Harvatek Corp | Driving circuit for light emitting diode flat panel display |
JP4954744B2 (ja) * | 2006-02-23 | 2012-06-20 | 株式会社半導体エネルギー研究所 | 表示装置及び当該表示装置を具備する電子機器 |
-
2006
- 2006-10-16 JP JP2006281832A patent/JP5041777B2/ja not_active Expired - Fee Related
- 2006-10-17 TW TW095138229A patent/TWI416463B/zh not_active IP Right Cessation
- 2006-10-17 EP EP06021779A patent/EP1777676A3/en not_active Withdrawn
- 2006-10-19 US US11/550,990 patent/US7800394B2/en not_active Expired - Fee Related
- 2006-10-20 CN CN2006101356606A patent/CN1953028B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1953028B (zh) | 2011-08-03 |
EP1777676A2 (en) | 2007-04-25 |
EP1777676A3 (en) | 2008-08-27 |
JP2007140494A (ja) | 2007-06-07 |
TWI416463B (zh) | 2013-11-21 |
JP5041777B2 (ja) | 2012-10-03 |
US7800394B2 (en) | 2010-09-21 |
US20070091047A1 (en) | 2007-04-26 |
TW200731197A (en) | 2007-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11688319B2 (en) | Driving method of a pixel circuit, display panel, and display device | |
CN111341257B (zh) | 显示面板及其驱动方法、显示装置 | |
CN107863061B (zh) | 显示面板及其控制方法、显示装置 | |
CN101174382B (zh) | 有机发光二极管显示器及其驱动方法 | |
CN109961740B (zh) | 有源矩阵显示面板和具有该有源矩阵显示面板的显示装置 | |
US7903053B2 (en) | Current programming apparatus, matrix display apparatus and current programming method | |
US11127359B2 (en) | Display panel, method for driving the same and display device | |
KR20200135633A (ko) | 스캔 구동부 및 이를 포함하는 표시 장치 | |
US9837017B2 (en) | Gate driver and display device having the same | |
CN108877611B (zh) | 像素驱动电路感测方法及像素驱动电路 | |
US7982697B2 (en) | Display device mounted with self-luminous element | |
WO2021208729A1 (zh) | 显示驱动模组、显示驱动方法和显示装置 | |
US8810488B2 (en) | Display device and method for driving the same | |
US20240127738A1 (en) | Pixel circuit and display panel | |
US11798482B2 (en) | Gate driver and organic light emitting display device including the same | |
KR20140050502A (ko) | 표시 장치 및 표시 장치의 구동 방법 | |
WO2013061767A1 (ja) | 駆動回路、駆動方法、表示装置および電子機器 | |
US7126566B2 (en) | Driving circuit and driving method of active matrix organic electro-luminescence display | |
CN1953028B (zh) | 显示装置及其驱动方法,以及电子设备 | |
CN102063862B (zh) | 显示器件、驱动显示器件的方法和电子单元 | |
US20220020317A1 (en) | Pixel circuit and pixel circuit driving method | |
CN100418123C (zh) | 显示装置 | |
KR20170081048A (ko) | 유기발광표시장치 및 유기발광표시장치의 구동 방법 | |
US20230215377A1 (en) | Gate driving circuit and display device | |
CN117953803A (zh) | 像素电路、像素驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110803 Termination date: 20201020 |
|
CF01 | Termination of patent right due to non-payment of annual fee |