CN1901076A - 信息记录处理设备、信息记录处理方法和计算机程序 - Google Patents
信息记录处理设备、信息记录处理方法和计算机程序 Download PDFInfo
- Publication number
- CN1901076A CN1901076A CNA2006101085591A CN200610108559A CN1901076A CN 1901076 A CN1901076 A CN 1901076A CN A2006101085591 A CNA2006101085591 A CN A2006101085591A CN 200610108559 A CN200610108559 A CN 200610108559A CN 1901076 A CN1901076 A CN 1901076A
- Authority
- CN
- China
- Prior art keywords
- level
- run length
- bit
- code data
- coefficient
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
- G11B2020/1457—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof wherein DC control is performed by calculating a digital sum value [DSV]
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
一种信息记录处理设备包括:调制部分,执行调制信息记录媒体上的写数据的处理并且由此创建代码数据;以及直流电平计算部分,根据按照所述代码数据的组成比特的游程长度定义的系数,执行计算对应于给定游程长度的直流电平的处理,其中根据基于由所述直流电平计算部分计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且所创建或选择的数据定义为所述信息记录媒体上的写数据。
Description
相关申请的交叉引用
本发明包含涉及于2005年7月21日在日本专利局提交的日本专利申请JP2005-210833的主题,该专利的全部内容通过引用结合于本文中。
技术领域
本发明涉及信息记录处理设备、信息记录处理方法和计算机程序。具体地说,本发明涉及用于对诸如光盘的信息记录媒体执行数据记录处理的信息记录处理设备、信息记录处理方法和计算机程序。
背景技术
对作为记录媒体上的数字数据的诸如音乐数据和图像数据的记录数据执行按照预定记录格式的记录处理。例如,将检错/校正码添加到要记录的原始数据,然后根据特定数据写入/读出处理对该数据进行转换(编码)并且记录为一种格式。
例如,在光盘上记录信号时,除了诸如电影和旋律的内容数据之外,用产生在数据读出中可得到的伺服信号和/或参考时钟信号所需的信号创建格式数据。然后,在记录处理之前在其上执行根据各个数据写入/读出方法的调制处理。
这种调制方法的典型实例包括用于光盘(CD)和“MiniDisc(Sony公司的注册商标)”的EFM方法、用于数字通用盘(DVD)的8-16调制方法、用于磁光盘的(1,7)RLL调制方法、以及用于蓝盘(BD)的17PP调制方法。
例如,在(1,7)RLL调制方法,根据将2比特数据调制为3比特数据的处理执行调制。(1,7)RLL调制方法采用数据变换方法,它根据RLL(1,7)的游程长度限制处理调制数据,在RLL(1,7)中,调制比特中连续[0]的数量最小为1最大为7。值得注意地是,换算表用于此转换处理。根据调制数据创建定义了同步信号的称为记录帧的记录单元,并且将其通过写入信号处理电路记录在诸如光盘的信息记录媒体上。
在如上所述的各种调制处理中,对数据记录执行直流控制。例如,在数据中以预定间隔插入直流控制比特,使得在对其执行创建写数据的处理之前,进行调制的数字和值(DSV)的绝对值能够很小。
执行用于控制的直流控制处理,以便使换向不归零制(NRZI)信号的低频分量尽可能小。在这种情况下,NRZI信号是最终盘上的写信号。当低频分量包括在调制信号中时,低频分量在读出时泄漏到光学拾取器的伺服信号,导致对伺服系统的副作用。为了防止这种情况的发生,插入直流控制比特,以保持NRZI信号的低频分量尽可能小。值得注意的是,根据调制数据的[0]或[1],通过使脉冲符号反转而产生NRZI(换向不归零制)信号。
数字和值(DSV)是用于NRZI调制信号的指示符,NRZI调制信号是信息记录媒体的写信号。更具体地说,该值包括“-1”和“+1”的累积,其中在写入比特流(NRZI转换信号)中,比特[0]处理为“-1”,而比特[1]处理为“+1”。然后,例如为了减少DSV从零的偏移,有选择地对其插入直流控制比特的“0”或“1”。
换句话说,DSV是从波列中的起点开始符号的顺序加法得到的值,其中在记录波列中,对应于比特值的符号1和0分别处理为+1点和-1点。DSV用作调制信号的直流分量的评定标准。当DSV的绝对值小时,低频分量的直流分量就小。因此,确定为了保持DSV的绝对值小而插入的直流控制比特的值。在非专利文件1中公开对一般的直流控制比特和DSV的描述。
另一方面,在从光盘读出数据时,当盘上形成的坑的大小与光束的大小比相对小时,反射光的改变小,结果读信号的幅度就小。换句话说,盘上小的凹坑长度和/或凹坑间隔(它提高了空间频率)势必产生小的读出幅度。空间频率的幅度方面的变化称为调制传递函数(MTF)。这样,众所周知,读出波形具有读信号的幅度由于光学特性(MTF)的原因在高频衰减的特性。对光盘上的读出处理的一般说明在例如非专利文件2中公开。
非专利文件1:“Hikari Disk(OpticalDisk),Rajio Gijutsu Sha,Pg.180
非专利文件2:“DVD Dokuhon(DVD reader),hmsha,Pg.98
发明内容
如上所述,为了控制以保持作为写信号的NRZI(换向不归零制)信号的低频分量在数据记录处理中尽可能小,DSV是波列中从起点开始的符号和,其中对应于写入比特流(NRZI转换信号)的比特值的符号1和0分别是+1和-1点。然后,有选择地插入直流控制比特的值,使得DSV值从零的偏移能够较小。
但是,过去DSV控制仅仅基于数据的数量,符号″1″和″0″独立于要记录的信号频率的高度。在这种情况下,当例如高频下的写数据用于符号“1”,并且低频下的写数据用于符号“0”时,则控制处理将DSV的绝对值控制到接近零(0)。但是,在数据读出中,对应于符号“1”的数据部分的读信号的平均幅度小于对应于符号“0”的数据部分的读信号的平均幅度。因此,读信号承载偏置到符号“0”侧的低频分量,并且可能不能执行对低频分量的适当控制,这是一个问题。
因此,合乎需要的是,提议一种信息记录处理设备、信息记录处理方法和计算机程序,即使在对应于符号“1”和“0”的写数据的频率高度不平衡的情况下,它也能够实现对低频分量的适当控制。
根据本发明的一个方面,提供一种信息记录处理设备,包括:
调制部分,用于执行调制信息记录媒体上的写数据的处理并且由此创建代码数据;以及
直流电平计算部分,用于根据按照代码数据的组成比特的游程长度定义的系数,执行计算对应于给定游程长度的直流电平的处理,
其中根据基于由所述直流电平计算部分计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且所创建或选择的数据定义为所述信息记录媒体上的写数据。
根据本发明的实施例的信息记录处理设备还可以包括:
直流控制比特插入部分,用于根据基于由直流电平计算部分计算的对应游程长度的直流电平的直流电平加法结果而应用数字和值(DSV),从而执行直流控制比特定义处理;以及NRZI转换部分,用于在由所述直流控制比特插入部分向数据插入直流控制比特之后,执行对该数据的NRZI转换处理。
在根据本发明的实施例的信息记录处理设备中,所述调制部分通过写数据调制处理选择多个代码数据候选,所述直流电平计算部分根据按照多个代码数据候选中的各个代码数据候选的组成比特的游程长度定义的系数,执行对应游程长度的直流电平计算处理,并且所述调制部分根据基于对应于各个代码数据候选所对应的多个游程长度的直流电平的直流电平加法结果而应用数字和值(DSV),从而执行最终的代码数据确定处理。
在根据本发明的实施例的信息记录处理设备中,按照将由直流电平计算部分应用的代码数据的组成比特的游程长度定义的系数可以是反映由对应于比特流的读信号和直流电平=0的线限定的区域的面积比的系数。
在根据本发明的实施例的信息记录处理设备中,直流电平计算部分执行对考虑到对应于来自信息记录媒体的读信号波形的直流电平影响的对应游程长度系数和通过各个对应游程长度的比特的NRZI转换值确定的系数乘法值的乘法结果的计算处理,作为对应于各个游程长度比特的直流电平。
在根据本发明的实施例的信息记录处理设备中,直流电平计算部分执行将系数乘法值确定为如下值的处理:当各个对应游程长度的比特的NRZI转换值是1时,确定为1;以及当各个对应游程长度的比特的NRZI转换值是0时,确定为-1。
根据本发明的另一方面,提供一种信息记录处理方法,包括如下步骤:
调制信息记录媒体上的写数据并且由此创建代码数据;
根据按照所述代码数据的组成比特的游程长度定义的系数,计算对应于给定游程长度的直流电平;以及
根据基于由所述直流电平计算步骤计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且将所创建或选择的数据定义为所述信息记录媒体上的写数据。
根据本发明的实施例的信息记录处理方法,还包括如下步骤:通过应用根据基于由所述直流电平计算步骤计算的对应游程长度的直流电平的直流电平加法结果的数字和值(DSV),执行直流控制比特定义处理;以及在由所述直流控制比特插入步骤向数据插入直流控制比特之后,执行对该数据的NRZI转换处理。
在根据本发明的实施例的信息记录处理方法中,调制步骤通过写数据调制处理选择多个代码数据候选;以及所述直流电平计算步骤根据按照所述多个代码数据候选的各个代码数据候选的组成比特的游程长度定义的系数,执行对应游程长度的直流电平的计算处理;以及所述方法还包括如下步骤:通过根据基于对应于与各个代码数据候选相对应的多个游程长度的直流电平的直流电平加法结果,应用数字和值(DSV),从而执行最终代码数据确定处理。
在根据本发明的实施例的信息记录处理方法中,按照将由所述直流电平计算步骤应用的代码数据的组成比特的游程长度定义的系数是反映由对应于比特流的读信号和直流电平=0的线限定的区域的面积比的系数。
在根据本发明的实施例的信息记录处理方法中,直流电平计算步骤执行对考虑到对应于来自信息记录媒体的读信号波形的直流电平影响的对应游程长度系数和通过各个对应游程长度的比特的NRZI转换值确定的系数乘法值的乘法结果的计算处理,作为对应于各个游程长度比特的直流电平。
在根据本发明的实施例的信息记录处理方法中,所述直流电平计算步骤执行将系数乘法值确定为如下值的处理:当各个对应游程长度的比特的NRZI转换值是1时,确定为1;以及当各个对应游程长度的比特的NRZI转换值是0时,确定为-1。
根据本发明的另一方面,提供一种计算机程序,用于使信息记录处理设备执行创建写数据的处理,所述程序包括如下步骤:
调制信息记录媒体上的写数据并且由此创建代码数据;
根据按照所述代码数据的组成比特的游程长度定义的系数,计算对应于给定游程长度的直流电平;以及
根据基于由所述直流电平计算步骤计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且将所创建或选择的数据定义为所述信息记录媒体上的写数据。
应该注意,根据本发明的实施例的计算机程序可通过例如计算机可读存储媒体和通信媒体用于其中可执行各种程序代码的一般计算机系统,计算机可读存储媒体比如有CD、FD和MO,并且通信媒体例如有网络。以计算机可读方式提供程序能够根据计算机系统上的程序实现处理。
通过将在下面描述的根据本发明的实施例以及附图的进一步描述,本发明的其它目的、特性和优点将显而易见。应该注意,本文的术语“系统”指的是多个设备的逻辑集合构造,并不限于一个机柜中的组成设备。
在根据本发明的实施例的构造中,当根据基于记录媒体上的写数据创建的调制数据的DSV来执行直流电平控制时,计算直流电平的处理通过应用考虑到对应于读信号的波形的直流电平影响的系数而执行。所述构造允许对应于实际读信号的精确直流电平控制,它提高了减少低频分量的效果。因此,例如能够减少由于读信号的低频分量的增大而对伺服系统的不稳定性的影响。所以,能够减少功耗,并且能够获得好的读信号,并不要求加强控制以维持伺服系统的稳定性。
附图说明
图1是给出根据本发明的实施例的信息记录处理设备的数字调制处理单元的实例构造的简图;
图2是描述由数字调制处理单元执行的调制处理的实例的简图;
图3是描述NRZI调制处理的细节的简图;
图4是描述根据本发明的实施例的信息记录处理设备的直流电平计算部分的构造和处理的简图;
图5A和5B是描述对应游程长度的系数表的构造实例;
图6A到6C是描述在对应游程长度的系数表中定义的系数的简图;
图7是描述根据本发明的实施例的信息记录处理设备的直流电平计算部分的处理的简图;
图8A到8C是描述在对应游程长度的系数表中定义的系数的简图;
图9是给出根据本发明的实施例的信息记录处理设备的数字调制处理单元的另一个实例构造的简图;以及
图10是描述根据本发明的实施例的信息记录处理设备的处理序列的流程图。
具体实施方式
将在下面参考附图描述根据本发明的实施例的信息记录处理设备和信息记录处理方法的细节。
图1是给出根据本发明的实施例的信息记录处理设备的数字调制处理单元的构造实例的简图。图1显示数字调制处理单元的构造实例,用于执行调制处理,其中在例如在(1,7)RLL中的调制代码数据流中以预定直流控制间隔插入直流控制比特。
将描述图1所示的数字调制处理单元的组成部分的处理。图1所示的调制部分101执行根据(1,7)RLL调制,将2比特数据调制为3比特数据的处理。(1,7)RLL调制是一种数据变换方法,用于根据RLL(1,7)的游程长度限制来创建调制数据,其中调制比特中连续的[0]的数量在最小为1最大为7的范围内。值得注意的是,此转换处理应用换算表。换算表的特定实例在图2中给出。
如图2所示,换算表包括输入比特和调制数据比特之间的对应关系。例如,当输入数据是[00000000]时,调制数据比特是[010100100100]。如果在前的调制数据比特是[xx1],则输入数据[11]产生[000],如果在前的调制数据比特是[xx0],则输入数据[11]产生[101]。
通过根据所述表执行从2比特数据到3比特数据的数据变换,在RLL(1,7)游程长度限制规则下创建代码数据,作为调制数据。
调制部分101中调制的代码数据输出到直流电平计算部分102和直流控制比特插入部分103。直流电平计算部分102识别在调制部分101中创建的代码数据的游程长度,累加从根据基于游程长度预定义的系数创建的值的乘法得到的直流电平值,并且将加法结果输出到直流控制比特插入部分103。直流电平计算部分102中的处理细节将在以后描述。
直流控制比特插入部分103对于在预定直流控制比特插入间隔的数据,参考直流电平计算部分102输入的直流电平和值,确定要插入的直流控制比特的值,使得从调制开始的总的直流电平和值的绝对值能够更接近0,并且插入一个适当的直流控制比特,该直流控制比特具有对由调制部分101输入的在直流控制比特插入数据间隔的代码数据流的确定值。包括直流控制比特的直流控制代码数据流输出到NRZI转换部分104。
NRZI转换部分104将从直流控制比特插入部分103输入的输入直流控制代码数据流转换为NRZI信号并作为写数据流输出该结果。输出信号通过拾波器105记录在盘106上。
NRZI转换部分104创建从以下处理得到的NRZI(换向不归零制)信号,其中脉冲符号按照调制数据的值[0]或[1]反转,并将其作为写信号记录在信息记录媒体106上。
图3显示用于创建作为写信号的NRZI的处理的构造,该处理由NRZI转换部分104执行。NRZI转换部分104包括NRZ转换单元121、异或单元(XOR)122和延迟单元123。作为调制数据的信道比特被输入到NRZI转换部分104,然后NRZI转换部分104通过NRZ转换单元121、XOR 122和延迟单元123中的信号处理,创建并输出作为写信号的经NRZI转换的脉冲。
在图3中,(a)、(b)和(c)分别是用作输入信号的输入数据、来自NRZ转换单元121的输出信号和最后输出的用作写信号的NRZI转换脉冲。NRZI转换脉冲输出到拾波器105,作为写信号,并且在伺服电路的控制下记录在信息记录媒体106上。作为图3中(a)所示的输入信号的输入数据是直流控制代码数据流,对该直流控制代码数据流执行调制处理并且向其插入直流控制比特。
接下来参考图4,将描述直流电平计算部分102的构造和处理细节。如以上参考图1所述,直流电平计算部分102执行识别在调制部分101中创建的代码数据的游程长度的处理,累加从对应于游程长度的系数的乘法得到的直流电平值,并输出加法结果到直流控制比特插入部分103。
如图4所示,直流电平计算部分102包括代码数据移位寄存器201、游程长度识别部分202、系数寄存器203、系数计算器204、加法器205和直流电平加法结果寄存器206。
如在调制部分101中创建的调制数据的编码数据输入到代码数据移位寄存器201。输入到代码数据移位寄存器201的代码数据输出到游程长度识别部分202。在代码数据移位寄存器201输出代码数据到游程长度识别部分202之后,游程长度识别部分202识别代码数据的游程长度。代码数据移位寄存器201保持向其输入的代码数据,直到确定对应于给定游程长度的系数的处理完成,该处理将在以后描述。
当对应于代码数据的组成数据的游程长度识别处理在游程长度识别部分202中完成,并且对应于识别的游程长度的系数值从系数寄存器203输出到系数计算器204时,代码数据移位寄存器201输出对应于输出系数的代码数据到系数计算器204。
游程长度识别部分202执行对从代码数据移位寄存器201输入的代码数据的分析,并且识别包括在代码数据中的比特值零(0)的长度(游程长度)。游程长度识别部分202输出各个代码比特的识别游程长度信息到各个比特的系数寄存器203。
系数寄存器203具有用于存储系统兼容系数的寄存器,该系数在读出时以信号波形和/或信号幅度的形式计算得到。可以根据从游程长度识别部分202输入的游程长度信息,系数寄存器203向系数计算器204输出保存在寄存器中对应于游程长度的系数。
保存在系数寄存器203中的系数对应于包括在代码数据中的比特流的游程长度。在例如DVD系统中,根据存储对应于游程长度的系数的游程长度对应系数表确定系数,如图5A所示。也就是说:
游程长度=2→系数=3.0
游程长度=3→系数=4.0
游程长度=4→系数=5.0
游程长度=5→系数=6.0…
根据存储对应于游程长度的系数的表,系数寄存器203确定对应于各个游程长度的系数并输出确定的系数到系数计算器204。在对应游程长度系数表中定义的系数可以预存为寄存器设定值。或者,可以根据给定系统从外部输入最优值,并且可以按要求定义更新值。
图5B显示从代码数据移位寄存器201输入到游程长度识别部分202的数据实例。显示的代码数据实例包括比特流,其中比特值零(0)具有游程长度2、3和4。例如,选择系数3.0用于游程长度为2的比特流。选择系数4.0用于游程长度为3的比特流。选择系数5.0用于游程长度为4的比特流。选择的系数输出到系数计算器204。
系数计算器204接收从代码数据移位寄存器201输入的代码数据,并且还从系数寄存器203接收从根据包括在代码数据中的各个代码比特的游程长度的表选择的系数的输入。
系数计算器204根据对应于代码数据的组成比特流的各个游程长度系数值来执行计算,并输出计算结果到加法器205。更具体地说,系数计算器204向加法器205输出从用于比特流的对应游程长度系数表选择的系数值,NRZI转换得到一(1)的输入代码数据比特。另一方面,对于该比特流,NRZI转换得到零(0)的代码数据比特,系数计算器204用“-1”乘以从比特流的对应游程长度系数表选择的系数值,并输出乘法值到加法器205,作为对应于比特流的直流电平。它对应于向加法器205输出反映在读出代码数据中的信号幅度的直流电平值的处理的执行。
参考图6A到6C,将描述系数计算器204中的处理,即计算反映读出代码数据中信号幅度的直流电平值。在以下描述中,NRZI转换脉冲的长度是数据长度。也就是说,数据长度=游程长度+1。图6A显示创建作为最终写信号的NRZI转换脉冲的实例。图6B显示读信号,其中写信号由拾波器读出。如图6B所示,对于写信号的较短数据长度,读信号势必具有小幅度,并且对于写信号的较长数据长度,读信号势必具有大幅度。
图6C是描述读信号中的直流电平影响的简图。直流电平,即读信号中的直流分量影响直流电平=0的线以上的+并且影响该线以下的-。由此,由读信号波形和电平=0包围的区域Ra到Rd的面积的和值是最终直流电平的和值。因此,在显示的电平=0的线以上的区域Ra+、Rb+、Rc+和Rd+的面积影响直流电平+值的加法,而在显示的电平=0的线以下的区域Ra-、Rb-和Rc-的面积影响直流电平-值的加法。
Ra和Rd之间的面积比与实际读信号中NRZI转换脉冲的数据长度之间的比率不同,其中Ra是对应于作为写信号的代码数据的游程长度=2的比特流的读信号的波形和电平=0的线包围的区域的面积,Rd是对应于游程长度=5的比特流的读信号的波形和电平=0的线包围的区域的面积。换句话说,没有达到游程长度+1的比率。所以,
没有达到Ra∶Rd=3∶6。
在这种情况下,Ra是比(3/6)Rd较小的面积。
例如,如果Ra到Rd间的面积比等于NRZI转换脉冲的数据长度间的比率,即游程长度+1的比率,更具体地说,
满足Ra∶Rb∶Rc∶Rd=3∶4∶5∶6,
其中
Ra:对应于代码数据游程长度=2的比特流的读信号和直流电平=0的线限定的面积;
Rb:对应于代码数据游程长度=3的比特流的读信号和直流电平=0的线限定的面积;
Rb:对应于代码数据游程长度=4的比特流的读信号和直流电平=0的线限定的面积;以及
Rd:对应于代码数据游程长度=5的比特流的读信号和直流电平=0的线限定的面积,
通过利用过去的直流控制比特的调整处理,DSV的绝对值可靠地控制到接近零,由此适当地控制低频分量,这样不引起问题。换句话说,没有由于以下操作引起的问题,将对应于代码数据的写比特流(NRZI转换信号)的比特值的符号一(1)和零(0)分别处理为+1点和-1点,利用从波形流的起点开始的符号和作为DSV,并且向其选择和插入直流控制比特的值,使得DSV值从零(0)的偏移能够小。
但是,如图6A到6C所示,
不满足Ra∶Rb∶Rc∶Rd=3∶4∶5∶6。在一般读信号中,
Ra小于(3/6)Rd;
Rb小于(4/6)Rd;以及
Rc小于(5/6)Rd。
所以,在具有如图6C所示的电平=0的线以上的波形的写数据具有在高频的连续写数据(产生短的游程长度)时,以及具有电平=0的线以下波形的写数据具有在低频的连续写数据(产生长的游程长度)时,通过采用根据过去的方法的DSV控制,也就是通过利用DSV作为从波形流的起点的符号和,并且向其选择和插入直流控制比特的值,由此将对应于代码数据的写入比特流(NRZI转换信号)的比特值的符号一(1)和零(0)分别处理为+1点和-1点,使得DSV值从零的偏移能够小,则有助于直流电平中-值的加法的数据的直流电平影响大于有助于直流电平中+值的加法的数据的直流电平影响。因此,出现直流电平从零(0)的偏移,并且不利地,对低频分量的适当控制可能不能实现。
系数计算器204执行处理来解决所述问题。也就是说,系数计算器204执行如下处理:考虑到反映读出代码数据时信号幅度的直流电平值,允许表示为从波形流的起点开始的直流电平和值的DSV计算为对应于实际读信号的波形的值。
系数计算器204从系数寄存器203接收包括在从代码数据移位寄存器201输入的代码数据中的各个代码比特的游程长度的系数输入,根据对应于代码数据的组成比特流的各个游程长度的系数值对其执行计算,并且向加法器205输出计算结果。对于产生一(1)的输入代码数据比特的NRZI转换的比特,系数计算器204向加法器205输出从该比特的对应游程长度的系数表选出的系数值。另一方面,对于产生零(0)的代码数据比特的NRZI转换的比特,系数计算器204用“-1”乘以从该比特的对应游程长度系数表选择的系数值,并输出该乘法值到加法器205。
参考图7,将描述系数计算器204的特定计算处理实例。图7中的(1)显示从代码数据移位寄存器201输入的代码数据。(2)显示(1)所示的代码数据的NRZI转换结果。(3)显示寄存的根据已参考图5描述的对应游程长度系数表,对应于从系数寄存器203输入的游程长度数据的系数。
游程长度=2的比特流301寄存系数是3.0;
游程长度=3的比特流302寄存系数是4.0;以及
游程长度=4的比特流303寄存系数是5.0;
图7中的(4)显示根据游程长度数据301到303的NRZI转换结果定义的系数乘法值。
由于游程长度=2的比特流301的NRZI转换结果是一(1),因此系数乘法值=+1;
由于游程长度=3的比特流302的NRZI转换结果是零(0),因此系数乘法值=-1;以及
由于游程长度=4的比特流303的NRZI转换结果是一(1),因此系数乘法值=+1;
图7中的(5)显示从系数计算器204输出到加法器205的输出直流电平。
游程长度=2的比特301的输出直流电平是3.0;
游程长度=3的比特302的输出直流电平是-4.0;以及
游程长度=4的比特303输出直流电平是5.0。
对应于实际读信号波形的DSV能够通过执行根据输出直流电平的DSV计算来计算。参考图5描述的对应游程长度系数表根据实际读信号的波形寄存系数。将参考图8A到8C描述寄存的系数。
图8A是对应游程长度系数表,它类似于参考图5A和图5B描述的那个。对应于游程长度的寄存系数是:
a用于游程长度=2的比特301,
b用于游程长度=3的比特302,
c用于游程长度=4的比特303,以及
d用于游程长度=5的比特304。
图8B中给出的数据用于描述直流电平对参考图6C描述的读信号的影响。直流电平,即读信号中的直流分量如果在电平=0的线上,则有助于+,并且如果在该线以下,则有助于-。在图8B中,
Ra:对应于代码数据游程长度=2的比特流的读信号和直流电平=0的线限定的面积;
Rb:对应于代码数据游程长度=3的比特流的读信号和直流电平=0的线限定的面积;
Rc:对应于代码数据游程长度=4的比特流的读信号和直流电平=0的线限定的面积;以及
Rd:对应于代码数据游程长度=5的比特流的读信号和直流电平=0的线限定的面积。
如图8C所示,图8A所示的对应游程长度系数表定义系数的比率:
a∶b∶c∶d≈Ra/3∶Rb/4∶Rc/5∶Rd/6
换句话说,系数计算器204执行如下处理:通过应用考虑了根据实际读信号的波形计算的直流电平的影响的系数,计算对应于各个游程长度比特流的直流电平,并输出计算的直流电平到加法器205。过去的方法将全部这些系数a到d都处理为一(1)。换句话说,过去的方法采用以下条件下的本方法:
满足Ra∶Rb∶Rc∶Rd≈3∶4∶5∶6
加法器205执行如下处理:累加到目前为止的从系数计算器204输入的直流电平值和直流电平和值。换句话说,加法器205累加根据到目前为止从直流电平加法结果寄存器206输入的波形计算的直流电平和值和从系数计算器204输入的直流电平值,并输出和值到直流电平加法结果寄存器206。
每当从加法器205输入直流电平和值时,直流电平加法结果寄存器206在寄存器中保持输入的直流电平和值,并且将加法结果反馈到加法器205并输出加法结果到直流控制比特插入部分103,作为从直流电平计算部分102的输出。
对于在预定直流控制比特插入间隔的每个数据,直流控制比特插入部分103参考直流电平计算部分102输入的直流电平和值,以确定要插入的直流控制比特的值,使得从调制开始的总的直流电平和值的绝对值能够接近(0),并且插入一个适当的直流控制比特,该直流控制比特具有从调制部分101输入的在各个直流控制比特插入数据间隔的代码数据流的确定值。将具有直流控制比特的直流控制代码数据流输出到NRZI转换部分104。NRZI转换部分104将直流控制代码数据流转换为NRZI信号,并且转换数据通过拾波器105作为写数据记录在盘106。
这样,由于根据本发明的实施例,通过应用考虑到对应读信号波形的直流电平影响的系数而执行直流电平的计算,能够实现对应于实际读信号的精确直流电平控制,这增加了减少低频分量的效果。所以,例如,能够减少由于读信号的低频分量的增大而对伺服系统的不稳定性的影响。因此,能够减少功耗,以及能够获得好的读信号,并不要求加强控制以维持伺服系统的稳定性。
描述了图1所示数字调制处理单元处理实例,该数字调制处理单元执行在预定直流控制间隔向如在(1,7)RLL中的调制代码数据流插入直流控制比特的调制处理,根据本发明的实施例的处理,也就是通过应用考虑到对应于读信号的波形的直流电平影响的系数而执行的处理适用于具有其它构造的数字调制处理单元。
例如,图9显示数字调制处理单元的构造实例,它参考如8-16调制中的输入数据的各个字的直流电平和值而确定代码数据。
为了执行8-16调制,例如,在图9所示的数字调制处理单元中,调制部分501根据一个换算表将8比特字的输入数据转换为16比特的代码数据。在这种情况下,调制部分501根据已经处理了的数据,参考直流电平和值,并且从多个预备的代码数据候选选择多个代码数据候选,该选出的多个代码数据候选使得从调制开始的总的直流电平和值的绝对值能够接近零(0)。调制部分501向直流电平计算部分502输出选择的一个或多个代码数据候选。
直流电平计算部分502具有多个直流电平计算部分,多个直流电平计算部分的数量对应于从调制部分501输入的代码数据候选的数量并且它们执行并行计算。这些直流电平计算部分中的每一个具有与以上参考图4所述的直流电平计算部分相同的构造,并且确定包括在各个代码数据候选的代码数据中的比特流的游程长度,并且参考类似于参考图5A所述的对应游程长度系数表获得对应于游程长度的系数。
各个直流电平计算部分502还通过乘以系数乘法值而确定输出直流电平,乘以系数乘法值根据参考图7A到7E的NRZI转换结果进行计算,根据过去的代码数据计算确定的直流电平和DSV值之间的加法结果,并向调制部分501输出为各个代码数据候选计算的直流电平和值。
调制部分501从对应于多个代码数据候选的多个直流电平和值中选择绝对值最靠近零(0)的直流电平和值,并将其作为最终输出代码数据输出到NRZI转换部分503。NRZI转换部分503将从调制部分501输入的代码数据流转换为NRZI信号,将其作为写数据流输出并且在盘上记录该写数据流。
还是在此结构中,由于通过应用考虑到对应于读信号的波形直流电平影响的系数而执行直流电平计算处理,因此能够实现对应于实际读信号的精确直流电平控制,这增加了减少低频分量的效果。因此,例如能够减少由于读信号的低频分量的增大而对伺服系统的不稳定性的影响。所以,能够减少功耗,并且能够获得好的读信号,并不要求加强控制以维持伺服系统的稳定性。
接下来,将参考图10描述根据本发明的实施例的信息记录处理中的调制处理和直流电平控制序列。在步骤S101中,执行对应于写数据的调制处理,并且由此创建代码数据。值得注意的是,具有例如图1构造的数字调制处理单元根据(1,7)RLL调制执行调制处理,而具有参考图9描述的构造的那个在例如8-16调制下创建多个代码数据候选。
接下来,在步骤S102中,检测代码数据(或代码数据候选)的组成比特流的游程长度。在步骤S103中,从对应游程长度系数表获得对应于检测的游程长度的系数。例如,可以利用参考图5描述的对应游程长度系数表。表上的系数反映读信号波形和零电平(0)线包围的区域的面积的比率,如参考图6A到6C描述的。
接下来,在步骤S104,根据各个游程长度比特流的NRZI转换结果确定系数乘法值(+1或-1)。应该注意,这里的判断可以根据基于代码数据流估算的NRZI脉冲流,而不要求实际执行NRZI转换处理。
接下来,在步骤S105,通过用系数乘法值乘以对应于各个游程长度比特流的寄存系数,从而计算对应于各个游程长度比特流的直流电平。此处理是以上参考图7A到7E描述的处理。
接下来在步骤S106,将在步骤S105计算的直流电平和基于计算的代码数据流的直流电平和值(DSV)相加,由此计算用于更新的新的DSV值。
接下来在步骤S107,根据直流电平和值(DSV)确定直流控制比特。或者,可以从多个代码数据候选确定最终的代码数据。
在参考图1描述的构造中,直流控制比特插入部分确定使DSV更接近零(0)的直流控制比特,并且执行直流控制比特的插入。另一方面,在参考图9所述的构造中,调制部分501从对应于多个代码数据候选的多个直流电平和值中选择绝对值较接近零(0)的直流电平和值,并将其作为最终输出代码数据处理。
将这样创建和直流控制的代码数据输出到NRZI转换部分,并且在NRZI转换部分中被转换为NRZI信号,并且作为写数据记录在盘上。
参考特定实施例描述了本发明的细节,很明显,本领域技术人员能够修改和/或替代实施例,而不背离本发明的实质。换句话说,本发明的公开仅仅为说明性目的,并且不应该对其进行限制性解释。本发明的实质应该由所附权利要求确定。
本文描述的一系列处理可以用硬件、软件或者两者的组合来执行。用软件执行的处理可以通过安装并且执行程序来实现,该程序将处理序列记录在内置于特定硬件中的计算机内的存储器中,或者通过在可执行各种处理的一般计算机中安装并且执行程序来实现。
例如,程序可以预先记录在作为记录媒体的硬盘或者只读存储器(ROM)中。或者,程序可以临时地或者永久地存储(或者记录)在可移动记录媒体中,比如软磁盘、光盘只读存储器(CD-ROM)、磁光(MO)盘、数字通用盘(DVD)、磁盘以及半导体存储器中。这种可移动记录媒体能够作为所谓的打包软件提供。
除了如上所述从可移动记录媒体安装到计算机,程序还可以用无线方式从下载站点传送到计算机,或者可以经诸如局域网(LAN)以及因特网的网络以有线方式传送到计算机。计算机可接收这样传送的程序并且将它安装在诸如自有硬盘的记录媒体中。
本文描述的处理不仅可以如本文描述的那样以时间系列方式执行,而且可以根据执行处理的设备的处理能力平行或者独立执行,或者按要求执行。本文的系统是多个装置的合理集合构造,并且组件装置并不总是容纳在一个机柜中。
如上所述,在根据本发明的实施例的构造中,当根据基于记录媒体上的写数据创建的调制数据的DSV来执行直流电平控制时,计算直流电平的处理通过应用考虑到对应于读信号的波形的直流电平影响的系数而执行。所述构造允许对应于实际读信号的精确直流电平控制,它提高了减少低频分量的效果。因此,例如能够减少由于读信号的低频分量的增大而对伺服系统的不稳定性的影响。所以,能够减少功耗,并且能够获得好的读信号,并不要求加强控制以维持伺服系统的稳定性。
Claims (13)
1.一种信息记录处理设备,包括:
调制部分,执行调制信息记录媒体上的写数据的处理并且由此创建代码数据;以及
直流电平计算部分,用于根据按照所述代码数据的组成比特的游程长度定义的系数,执行计算对应于给定游程长度的直流电平的处理,
其中根据基于由所述直流电平计算部分计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且所创建或选择的数据定义为所述信息记录媒体上的写数据。
2.如权利要求1所述的信息记录处理设备,所述设备还包括:
直流控制比特插入部分,根据基于由所述直流电平计算部分计算的对应游程长度的直流电平的直流电平加法结果而应用数字和值(DSV),从而执行直流控制比特定义处理;以及
NRZI转换部分,在由所述直流控制比特插入部分向数据插入直流控制比特之后,执行对该数据的NRZI转换处理。
3.如权利要求1所述的信息记录处理设备,其中:
所述调制部分通过写数据调制处理选择多个代码数据候选;
所述直流电平计算部分根据按照多个代码数据候选中的各个代码数据候选的组成比特的游程长度定义的系数,执行对应游程长度的直流电平计算处理;以及
所述调制部分根据基于对应于各个代码数据候选所对应的多个游程长度的直流电平的直流电平加法结果而应用数字和值(DSV),从而执行最终的代码数据确定处理。
4.如权利要求1所述的信息记录处理设备,其中按照将由直流电平计算部分应用的代码数据的组成比特的游程长度定义的系数是反映由对应于比特流的读信号和直流电平=0的线限定的区域的面积比的系数。
5.如权利要求1所述的信息记录处理设备,其中:
所述直流电平计算部分执行对考虑到对应于来自信息记录媒体的读信号波形的直流电平影响的对应游程长度系数和通过各个对应游程长度的比特的NRZI转换值确定的系数乘法值的乘法结果的计算处理,作为对应于各个游程长度比特的直流电平。
6.如权利要求5所述的信息记录处理设备,其中:
所述直流电平计算部分执行将系数乘法值确定为如下值的处理:
当各个对应游程长度的比特的NRZI转换值是1时,确定为1;以及
当各个对应游程长度的比特的NRZI转换值是0时,确定为-1。
7.一种信息记录处理方法,包括如下步骤:
调制信息记录媒体上的写数据并且由此创建代码数据;
根据按照所述代码数据的组成比特的游程长度定义的系数,计算对应于给定游程长度的直流电平;以及
根据基于由所述直流电平计算步骤计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且将所创建或选择的数据定义为所述信息记录媒体上的写数据。
8.如权利要求7所述的信息记录处理方法,其中所述方法还包括如下步骤:
通过应用根据基于由所述直流电平计算步骤计算的对应游程长度的直流电平的直流电平加法结果的数字和值(DSV),执行直流控制比特定义处理;以及
在由所述直流控制比特插入步骤向数据插入直流控制比特之后,执行对该数据的NRZI转换处理。
9.如权利要求7所述的信息记录处理方法,其中:
所述调制步骤通过写数据调制处理选择多个代码数据候选;以及
所述直流电平计算步骤根据按照所述多个代码数据候选的各个代码数据候选的组成比特的游程长度定义的系数,执行对应游程长度的直流电平的计算处理;以及
所述方法还包括如下步骤:通过根据基于对应于与各个代码数据候选相对应的多个游程长度的直流电平的直流电平加法结果,应用数字和值(DSV),从而执行最终代码数据确定处理。
10.如权利要求7所述的信息记录处理方法,其中按照将由所述直流电平计算步骤应用的代码数据的组成比特的游程长度定义的系数是反映由对应于比特流的读信号和直流电平=0的线限定的区域的面积比的系数。
11.如权利要求7所述的信息记录处理方法,其中所述直流电平计算步骤执行对考虑到对应于来自信息记录媒体的读信号波形的直流电平影响的对应游程长度系数和通过各个对应游程长度的比特的NRZI转换值确定的系数乘法值的乘法结果的计算处理,作为对应于各个游程长度比特的直流电平。
12.如权利要求11所述的信息记录处理方法,其中所述直流电平计算步骤执行将系数乘法值确定为如下值的处理:
当各个对应游程长度的比特的NRZI转换值是1时,确定为1;以及
当各个对应游程长度的比特的NRZI转换值是0时,确定为-1。
13.一种计算机程序,用于使信息记录处理设备执行创建写数据的处理,所述程序包括如下步骤:
调制信息记录媒体上的写数据并且由此创建代码数据;
根据按照所述代码数据的组成比特的游程长度定义的系数,计算对应于给定游程长度的直流电平;以及
根据基于由所述直流电平计算步骤计算的对应游程长度的直流电平的直流电平加法结果,创建或选择直流控制代码数据,并且将所创建或选择的数据定义为所述信息记录媒体上的写数据。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005210833A JP2007026601A (ja) | 2005-07-21 | 2005-07-21 | 情報記録処理装置、および情報記録処理方法、並びにコンピュータ・プログラム |
JP2005210833 | 2005-07-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1901076A true CN1901076A (zh) | 2007-01-24 |
Family
ID=37656917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006101085591A Pending CN1901076A (zh) | 2005-07-21 | 2006-07-21 | 信息记录处理设备、信息记录处理方法和计算机程序 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7307555B2 (zh) |
JP (1) | JP2007026601A (zh) |
CN (1) | CN1901076A (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4961386B2 (ja) * | 2008-05-20 | 2012-06-27 | 株式会社日立製作所 | 光情報記録装置、光情報記録方法、光情報記録再生装置および光情報記録再生方法 |
CN105264559A (zh) * | 2013-02-25 | 2016-01-20 | 魅股份有限公司 | 用以接受有价值物品的系统 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06197024A (ja) * | 1992-11-09 | 1994-07-15 | Sony Corp | 変調方法、変調装置及び復調装置 |
JP2003208764A (ja) * | 2002-01-16 | 2003-07-25 | Sony Corp | 変調装置および方法、記録媒体、並びにプログラム |
JP4178795B2 (ja) * | 2002-01-23 | 2008-11-12 | ソニー株式会社 | 変調装置および方法、dsv制御ビット生成方法、記録媒体、並びにプログラム |
TWI277064B (en) * | 2003-09-29 | 2007-03-21 | Mediatek Inc | A method of determining a merging bit in an optical storage device |
-
2005
- 2005-07-21 JP JP2005210833A patent/JP2007026601A/ja not_active Abandoned
-
2006
- 2006-07-21 CN CNA2006101085591A patent/CN1901076A/zh active Pending
- 2006-07-21 US US11/490,694 patent/US7307555B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2007026601A (ja) | 2007-02-01 |
US20070024478A1 (en) | 2007-02-01 |
US7307555B2 (en) | 2007-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1152377A (zh) | 记录介质、数字调制/解调装置和数字调制/解调方法 | |
CN1112772C (zh) | 用于数字数据信道编码和信道解码的设备和方法 | |
CN1301595C (zh) | 调制装置和方法及dsv控制比特生成方法 | |
CN1134110C (zh) | 数字调制装置和数字调制方法 | |
CN1310248C (zh) | 信号调制方法、信号调制装置、信号解调方法和信号解调装置 | |
CN1950887A (zh) | 全息记录和再现设备以及全息再现设备 | |
CN1314014C (zh) | 记录控制装置、记录和再现装置和记录控制方法 | |
CN1114920C (zh) | 数字记录方法、数字盘记录装置以及数字盘再生装置 | |
CN1729528A (zh) | 频率和相位控制装置以及最大似然解码器 | |
CN1502099A (zh) | 记录播放装置 | |
CN1838295A (zh) | 光盘再现装置 | |
CN1207707C (zh) | 光盘装置和光盘记录方法 | |
CN1381052A (zh) | 记录方法、记录装置、再生方法、再生装置以及记录介质 | |
CN1309172C (zh) | 调制设备和方法以及dsv控制比特产生方法 | |
CN1339799A (zh) | 记录和/或再现方法和设备 | |
CN1619683A (zh) | 再生信号处理装置及具有该再生信号处理装置的光盘再生装置 | |
CN1901076A (zh) | 信息记录处理设备、信息记录处理方法和计算机程序 | |
CN1496566A (zh) | 调制设备及方法 | |
CN1206811C (zh) | 数据编码方法、数据编码设备 | |
CN1192374C (zh) | 再现功率控制方法和装置以及记录再现装置 | |
CN1653539A (zh) | 再生信号处理装置以及再生信号处理方法 | |
CN1198279C (zh) | 采用光盘的信息存储/播放装置 | |
CN1189872C (zh) | 盘驱动装置 | |
CN1297981C (zh) | 校正偏移的设备和方法 | |
CN1519842A (zh) | 多级数据处理方法和装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |