CN1836288A - 相变存储器的读取偏置方案 - Google Patents
相变存储器的读取偏置方案 Download PDFInfo
- Publication number
- CN1836288A CN1836288A CNA2004800224327A CN200480022432A CN1836288A CN 1836288 A CN1836288 A CN 1836288A CN A2004800224327 A CNA2004800224327 A CN A2004800224327A CN 200480022432 A CN200480022432 A CN 200480022432A CN 1836288 A CN1836288 A CN 1836288A
- Authority
- CN
- China
- Prior art keywords
- phase
- threshold voltage
- memory device
- phase change
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0004—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/003—Cell access
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/76—Array using an access device for each cell which being not a transistor and not a diode
Landscapes
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Semiconductor Memories (AREA)
- Glass Compositions (AREA)
Abstract
一种读取偏置方案可以用于包括硫属化物存取器件和硫属化物存储元件的相变存储器。通过适当的读取偏置方案能够达到合乎要求的读取裕度。在一些情况下,这可以导致较优的产量、较高的可靠性和极低的成本。
Description
背景
一般地说,本发明涉及用来储存电子信息的存储器。
当从相变存储单元读取器件数据时,在一种情形下加一个可以比阈值电压低的电压,并测量电流,以便使器件电阻的测定有可能。所测量的器件电阻确定相变存储器中出现的结晶的程度,从而储存在该单元的数据的状态。
当读取复位或较高电阻位时,如果读取电压大于阈值电压,由于器件被接通这一事实,器件可以急速返回到低得多的电压,并可以测量到大得多的电流值。在这样情况下,可能很难区分该位的置位或较低电阻和复位状态。一个强制电压读取数据的方案必须有裕度保证施加的是小于阈值电压的电压。类似地,在通过强制电流读取器件数据的系统中能看到相同的效应。
于是,需要有一种提供较高裕度的读取相变存储器的方法。
附图说明
图1是按照本发明的一个实施例的存储阵列的描绘图;
图2是按照本发明的一个实施例的假定的或示意的存取器件的电流对电压的曲线图;
图3是按照本发明的一个实施例的一个偏置方案的描绘图;
图4是按照本发明的一个实施例的另一个偏置方案的描绘图;
图5是图1上所示的存储阵列的在早期制造阶段的放大横截面视图;
图6是按照本发明的一个实施例的一个系统描绘图。
具体实施方式
参照图1,相变存储单元10可以包含在以列26和行24排列的存储阵列内。每个单元10可以包括一个存储元件22和选择器件14。提出几个例子,选择器件14可以是二极管、晶体管或双向器件(ovonicdevice)。虽然在这里使用术语“行”和“列”,但这些术语可以是任意的意义,并且这些术语是指用来寻址单元10的任何导电线路。
存储元件22可以包括上电极20、相变材料层18和下电极16。元件22、选择器件14和线路24及26可以形成在半导体衬底中或上面。
在一个实施例中,相变材料18可以是适于非易失存储数据储存的相变材料。相变材料可以是具有通过施加能量,例如热、光、电压电位或电流可以改变的电气性质(例如电阻)的材料。
相变材料的例子可以包括硫属化物材料或双向材料。双向材料可以是这样的材料,即,一旦经受施加电压电位、电流、光、热等,它就遭受电子的或结构的改变,并起半导体的作用。硫属化物材料可以是这样的材料,即,它至少包括来自周期表VI列的一个元素,或者它包括一个或几个硫属元素,例如碲、硫或硒元素中的任何一个。双向和硫属化物材料可以是可用来储存信息的非易失存储材料。
在一个实施例中,存储材料可以是由碲-锗-锑(TexGeySbz)组的硫属化物成分合成物或者GeSbTe合金,不过本发明的范围不限于仅这些材料。
在一个实施例中,如果存储材料是非易失相变材料,通过把电信号施加到存储材料上可以把存储材料编程成至少两个存储状态中的一个。电信号可以在基本上结晶状态和基本上非结晶状态之间改变存储材料的相。其中,在基本上非结晶状态的存储材料电阻大于在基本上结晶状态的存储材料电阻。因此,在这个实施例中,存储材料可以适应被改变到提供单位或多位信息存储的电阻值范围内的至少两个电阻值中的一个。
改变材料的状态或相的存储材料编程可以通过把电压电位施加到电极16和20上,从而产生跨在存储材料层18上的电压电位来完成。电流可以响应所加的电压电位流过存储材料层18的一部分,并可以导致存储材料层18的加热。
这个加热和接着的冷却可以改变存储材料层18的存储状态或相。改变存储材料层18的相或状态可以改变存储材料层18的电特性。例如,通过改变存储材料层18的相可以改变存储材料层18的电阻。也可以把存储材料称为可编程电阻材料或简称为可编程材料。
在一个实施例中,通过施加约0伏到下电极16上和约0.5-1.5伏到上电极20上,可以在存储材料的一部分上施加约0.5-1.5伏电压电位差。响应所加的电压电位而流过存储材料层18的电流可以导致存储材料的加热。这个加热和接着的冷却可以改变材料的存储状态或相。
在“复位”状态,存储材料可以处在非结晶或半非结晶状态;在“置位”状态,存储材料可以处在结晶或半结晶状态。在非结晶或半非结晶状态的存储材料电阻可以比在结晶或半结晶状态的存储材料电阻大。复位和置位分别与非结晶状态和结晶状态的关联是一个约定。也可采纳其他约定。
由于电流,存储材料可以被加热到相对较高的温度,使存储材料非晶化和“复位”存储材料(例如把存储材料编程到逻辑“0”值)。加热这个体积或存储材料到相对较低的结晶温度,可以使存储材料晶化和“置位”存储材料(例如把存储材料编程到逻辑“1”值)。通过改变电流量和通过存储材料体积的持续时间,可以得到存储材料的各种电阻以储存信息。
通过测量存储材料的电阻,可以读取储存在存储材料18中的信息。作为一个例子,可以利用对置电极16、20给存储材料层18提供读取电流,并可以利用例如读出放大器(未示出)把跨在存储材料层18上的结果读取电压与参考电压比较。读取电压可以与由存储器储存元件呈现的电阻成正比。于是,较高电压可以表明存储材料处在相对较高的电阻状态,例如“复位”状态。较低电压可以表明存储材料处在相对较低的电阻状态,例如“置位”状态。
常规上,在阈值电压VT以下范围读取相变存储器件。如果经历一个超过阈值电压的电压,元件22经历称之为急速返回(snapback),其中,在超过了阈值电压后有急剧的电压和电流变化。
可以如在低电压或低场状态下它呈现出很高的电阻这样把相变元件22编程到零状态。例如,在低偏置下电阻的范围能从50000欧姆到大于10兆欧姆。元件22可以继续处于其截止状态直到阈值电压VT或阈值电流IT把元件22转换到高导电、低电阻的接通状态为止。接通后跨在元件22上的电压降到称为吸持电压(holding voltage)VH的稍低电压,并仍然很接近阈值电压。
在通过急速返回区后,在接通状态,当通过器件的电流增加到一定的相对较高的电流电平时,元件22电压降仍然接近吸持电压。 在这个电流电平以上,器件继续保持接通状态,但显示出电压降随增加电流而增加的有限差动电阻。元件22可以继续保持在接通状态一直到通过元件22的电流降到特有吸持电流值或者电压降到特有吸持电压值以下,特有吸持电流值和特有吸持电压值都依赖于尺寸和用来形成器件22的材料。急速返回电压实际上是阈值电压减去吸持电压。
在图2的假定的电流对电压的曲线图中,急速返回的数量已明显减小。这可以用若干方法来完成。在一个实施例中,可以把元件22结构设计成供给较高吸持电压,例如大约0.92伏,本发明不限于这个方面。吸持电压的目标可以是成为与阈值电压更具比较性。在一个实施例中,吸持电压至少是阈值电压的80%或更高。
结果,在一些实施例中可以达到大大减小的急速返回,不过本发明的范围不限于这个方面。在一些实施例中,可以减小急速返回到这样程度,以致能够以比阈值电流高的电流利用强制电流读取方案。事实上,对于复位情况,合乎要求的可以是提供比阈值电压大的读取电压。
结果,与常规途径比较,在读取时能达到高得多的裕度。在常规途径中,读取电压或电流必须保持在阈值电压或电流以下。在本发明的一些实施例中,读取电流只可以受干扰读取位连续读取周期的值的限制。当编程电流可以变化两倍时,这个值可以近似是复位电流的百分之十。
在一个实施例中,通过选择适当的电阻性电极材料用于上电极20和/或下电极16,可以达到较高的吸持电压值,不过本发明的范围不限于这个方面。例如,在本发明的一个实施例中,可以用氮化钛硅或碳形成电极20或16和提供近似为0.9伏到1.5伏的吸持电压。通过使相变材料18的厚度最佳,也可以把存储元件22的阈值电压设计成是可与它的吸持电压进行比较的。给元件22提供近似等于吸持电压的阈值电压减小急速返回效应。
参照图3-5,在一些实施例中,可以达到更加一致有效的阈值电压。在常规相变存储元件的情况下,在编程复位位期间,阈值电压明显地随施加到元件上的复位电流量而变化。在本发明的一些实施例中,其中元件的额定阈值电压接近它的吸持电压,阈值电压没有明显地随复位编程电流量而变化,不过本发明的范围不限于这个方面。在图3上,用相对较低的复位编程电流在复位状态编程一个位。在图4上,用标准复位编程电流编程复位位。在图5上,用相对较高的复位编程电流编程复位位。结果,吸持电压分别是1.17、1.13和1.17,而阈值电压分别近似是1.35、1.36和1.36。在本发明的一些实施例中,阈值电压没有明显随复位编程电流而变化。在一个实施例中,在不同的编程电流下,阈值电压变化不多于10%。
如果阈值电压是相对恒定的或基本上无变化的,可以很容易地把读取电流或电压瞄准在阈值电流或电压以上或者甚至近似在阈值电流或电压。通过使吸持电压接近阈值电压,吸持电压确定何时元件接通,这可以导致更稳定的阈值电压,优于改变复位编程条件。
能够如下进行对相变存储元件22的读取。把0伏施加到选择的行上。强制电流在大于或等于元件22的阈值电流的值。如果相变存储元件22被置位,则相变存储元件22把低电压高电流条件提供给读出放大器。如果相变存储元件22被复位,则可以把较大电压较低电流条件提供给读出放大器。读出放大器能够把结果列电压与参考电压进行比较,或者把结果列电流与参考电流进行比较。
转到图6,说明按照本发明的一个实施例的系统500的一部分。系统500可以用于无线设备,例如个人数字助理(PDA)、带有无线能力的膝上或便携计算机、web书写板、无线电话、寻呼机、即时报文传送设备、数字音乐播放器、数字照相机或可适于无线发送和/或接收信息的其他设备。系统500可以用于以下系统中的任何一个:无线局域网(WLAN)系统、无线个人区域网(WPAN)系统或蜂窝网,不过本发明的范围不限于这个方面,也可以与有线系统一起使用。
系统500可以包括经总线550互相连接的控制器510、输入/输出(I/O)设备520(例如键区显示器)、存储器530、存储控制器560和无线接口540。应该注意到,本发明的范围不限于具有这些部件中的任一个或所有的的实施例。
控制器510可以包括,例如,一个或几个微处理器、数字信号处理器、微控制器等。存储器530可以用来储存发送到系统或由系统发送的信息。存储器530也可以任选地用来储存由控制器510执行的指令。在系统500工作期间,它可以用来储存用户数据。存储器530可以由一个或几个不同类型的存储器提供。例如,存储器530可以包括易失存储器(任何类型的随机存取存储器)、如闪存存储器这样的非易失存储器和/或包括例如像存储元件22这样的存储器的相变存储器。
I/O设备520可以被利用产生信息。系统500可以使用无线接口540用无线射频(RF)信号向无线通信网络发送信息和从无线通信网络接收信息。无线接口540的例子可以包括天线或无线收发信机,例如偶极天线,不过本发明的范围不限于这个方面。
在一个实施例中,存储控制器560和存储器530可以是单独的集成电路。存储控制器560可以使存储器530被读取。存储控制器560能够发出读取存储器530的命令。存储器中的寻址电路产生线路24上的电压/电流。这些电压/电流可以施加到所选的单元上,它的线路24具有施加到它们上面的适当信号。
虽然关于有限数量的实施例说明了本发明,但本领域的技术人员从其中会理解许多改进和变化。意在使所附的权利要求能涵盖属于本发明的真正精神和范围内的所有这样的改进和变化。
Claims (19)
1.一种方法,包括:
形成用大于或等于元件的阈值电压的电压读取的相变存储元件。
2.权利要求1的方法,包括形成具有至少是元件的阈值电压的百分之八十的吸持电压的相变存储元件。
3.权利要求1的方法,包括形成具有阈值电压的相变存储元件,该阈值电压随编程电流变化二倍而没有变化大于百分之十。
4.权利要求1的方法,包括在一对电极之间形成包括相变材料的相变存储元件。
5.权利要求4的方法,包括形成具有氮化钛硅的下电极的相变材料。
6.一种设备,包括:
用大于或等于元件的阈值电压的电压读取的相变存储元件。
7.权利要求6的设备,其中,所述元件包括上电极和下电极以及在所述电极之间的相变材料。
8.权利要求6的设备,其中,所述元件具有至少是元件的阈值电压的百分之八十的吸持电压。
9.权利要求6的设备,其中,相变存储元件具有随改变编程电流而变化小于百分之十的阈值电压。
10.权利要求7的设备,其中,所述下电极包含氮化钛硅或碳。
11.一种系统,包括:
处理器;
与所述处理器耦合的无线接口;以及
用大于或等于元件的阈值电压的电压读取的相变存储元件。
12.权利要求11的系统,其中,所述接口包括偶极天线。
13.权利要求11的系统,其中,所述元件包括上电极和下电极以及在所述电极之间的相变材料。
14.权利要求13的系统,其中,所述下电极包含氮化钛硅。
15.权利要求11的系统,其中,所述元件具有至少是元件的阈值电压的药百分之八十的吸持电压。
16.权利要求11的系统,其中,相变存储元件具有随编程电流变化二倍而没有变化大于百分之十的阈值电压。
17.一种方法,包括:
用大于或等于相变元件的阈值电压的电压读取相变存储元件。
18.权利要求17的方法,包括利用存储控制器使相变存储器被读取。
19.权利要求18的方法,包括使用是与包括所述相变存储器的集成电路分离的集成电路的存储控制器。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/633,872 | 2003-08-04 | ||
US10/633,872 US7308067B2 (en) | 2003-08-04 | 2003-08-04 | Read bias scheme for phase change memories |
PCT/US2004/024277 WO2005017907A2 (en) | 2003-08-04 | 2004-07-28 | Read bias scheme for phase change memories |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1836288A true CN1836288A (zh) | 2006-09-20 |
CN1836288B CN1836288B (zh) | 2014-06-04 |
Family
ID=34115917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200480022432.7A Expired - Fee Related CN1836288B (zh) | 2003-08-04 | 2004-07-28 | 相变存储器的读取偏置方案 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7308067B2 (zh) |
EP (1) | EP1661142B1 (zh) |
KR (1) | KR100866657B1 (zh) |
CN (1) | CN1836288B (zh) |
TW (1) | TWI307888B (zh) |
WO (1) | WO2005017907A2 (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6893624B2 (en) * | 2002-11-15 | 2005-05-17 | Exxonmobil Chemical Patents Inc. | High activity small crystal ZSM-12 |
JP2008518373A (ja) * | 2004-10-21 | 2008-05-29 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 相変化メモリセルを有する集積回路および相変化メモリセルのアドレス指定方法 |
US8179711B2 (en) * | 2004-10-26 | 2012-05-15 | Samsung Electronics Co., Ltd. | Semiconductor memory device with stacked memory cell and method of manufacturing the stacked memory cell |
US7453716B2 (en) * | 2004-10-26 | 2008-11-18 | Samsung Electronics Co., Ltd | Semiconductor memory device with stacked control transistors |
US7495944B2 (en) * | 2005-03-30 | 2009-02-24 | Ovonyx, Inc. | Reading phase change memories |
US7646624B2 (en) * | 2006-10-31 | 2010-01-12 | Spansion Llc | Method of selecting operating characteristics of a resistive memory device |
US8130536B2 (en) * | 2006-11-09 | 2012-03-06 | Micron Technology, Inc. | Read window in chalcogenide semiconductor memories |
US7692949B2 (en) * | 2006-12-04 | 2010-04-06 | Qimonda North America Corp. | Multi-bit resistive memory |
KR100850290B1 (ko) * | 2007-01-11 | 2008-08-04 | 삼성전자주식회사 | 멀티레벨 바이어스 전압 발생기 및 이를 구비하는 반도체메모리 장치 |
US7548467B2 (en) * | 2006-12-28 | 2009-06-16 | Samsung Electronics Co., Ltd. | Bias voltage generator and method generating bias voltage for semiconductor memory device |
KR100885184B1 (ko) * | 2007-01-30 | 2009-02-23 | 삼성전자주식회사 | 전기장 및 자기장에 의해 독립적으로 제어될 수 있는 저항특성을 갖는 메모리 장치 및 그 동작 방법 |
US7848138B2 (en) * | 2007-06-01 | 2010-12-07 | Intel Corporation | Biasing a phase change memory device |
US20090039333A1 (en) * | 2007-08-09 | 2009-02-12 | Heon Yong Chang | Phase change memory device and method for manufacturing the same |
US8649212B2 (en) * | 2010-09-24 | 2014-02-11 | Intel Corporation | Method, apparatus and system to determine access information for a phase change memory |
US8345472B2 (en) * | 2010-12-21 | 2013-01-01 | Intel Corporation | Three-terminal ovonic threshold switch as a current driver in a phase change memory |
US9448922B2 (en) * | 2011-12-21 | 2016-09-20 | Intel Corporation | High-performance storage structures and systems featuring multiple non-volatile memories |
US10672833B2 (en) * | 2017-07-26 | 2020-06-02 | Micron Technology, Inc. | Semiconductor devices including a passive material between memory cells and conductive access lines, and related electronic devices |
US10395738B2 (en) | 2017-11-30 | 2019-08-27 | Micron Technology, Inc. | Operations on memory cells |
US10366747B2 (en) * | 2017-11-30 | 2019-07-30 | Micron Technology, Inc. | Comparing input data to stored data |
US10748594B2 (en) * | 2018-02-13 | 2020-08-18 | Micron Technology, Inc. | Enabling fast pulse operation |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1506972A (zh) * | 2002-12-13 | 2004-06-23 | ض� | 存储器和存取器件及其方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4199692A (en) * | 1978-05-16 | 1980-04-22 | Harris Corporation | Amorphous non-volatile ram |
US4228524A (en) * | 1979-01-24 | 1980-10-14 | Harris Corporation | Multilevel sequence of erase pulses for amorphous memory devices |
IL61678A (en) * | 1979-12-13 | 1984-04-30 | Energy Conversion Devices Inc | Programmable cell and programmable electronic arrays comprising such cells |
US5536947A (en) * | 1991-01-18 | 1996-07-16 | Energy Conversion Devices, Inc. | Electrically erasable, directly overwritable, multibit single cell memory element and arrays fabricated therefrom |
US6141241A (en) * | 1998-06-23 | 2000-10-31 | Energy Conversion Devices, Inc. | Universal memory element with systems employing same and apparatus and method for reading, writing and programming same |
US6084649A (en) * | 1998-08-10 | 2000-07-04 | 3M Innovative Properties Company | Tristable liquid crystal display device |
CA2367365A1 (en) | 1999-03-25 | 2000-09-28 | Stanford R. Ovshinsky | Electrically programmable memory element with improved contacts |
JP4491870B2 (ja) * | 1999-10-27 | 2010-06-30 | ソニー株式会社 | 不揮発性メモリの駆動方法 |
US6831856B2 (en) * | 2002-09-23 | 2004-12-14 | Ovonyx, Inc. | Method of data storage using only amorphous phase of electrically programmable phase-change memory element |
US6791867B2 (en) * | 2002-11-18 | 2004-09-14 | Hewlett-Packard Development Company, L.P. | Selection of memory cells in data storage devices |
US6867425B2 (en) * | 2002-12-13 | 2005-03-15 | Intel Corporation | Lateral phase change memory and method therefor |
US6795338B2 (en) * | 2002-12-13 | 2004-09-21 | Intel Corporation | Memory having access devices using phase change material such as chalcogenide |
US6914801B2 (en) * | 2003-05-13 | 2005-07-05 | Ovonyx, Inc. | Method of eliminating drift in phase-change memory |
US7180767B2 (en) | 2003-06-18 | 2007-02-20 | Macronix International Co., Ltd. | Multi-level memory device and methods for programming and reading the same |
US6914255B2 (en) | 2003-08-04 | 2005-07-05 | Ovonyx, Inc. | Phase change access device for memories |
-
2003
- 2003-08-04 US US10/633,872 patent/US7308067B2/en active Active
-
2004
- 2004-07-28 WO PCT/US2004/024277 patent/WO2005017907A2/en active Application Filing
- 2004-07-28 CN CN200480022432.7A patent/CN1836288B/zh not_active Expired - Fee Related
- 2004-07-28 KR KR1020067002383A patent/KR100866657B1/ko active IP Right Grant
- 2004-07-28 EP EP04786128.1A patent/EP1661142B1/en not_active Expired - Lifetime
- 2004-07-29 TW TW093122721A patent/TWI307888B/zh active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1506972A (zh) * | 2002-12-13 | 2004-06-23 | ض� | 存储器和存取器件及其方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI307888B (en) | 2009-03-21 |
EP1661142B1 (en) | 2013-05-08 |
US20050030787A1 (en) | 2005-02-10 |
WO2005017907A3 (en) | 2005-06-02 |
US7308067B2 (en) | 2007-12-11 |
WO2005017907A2 (en) | 2005-02-24 |
KR20060067952A (ko) | 2006-06-20 |
KR100866657B1 (ko) | 2008-11-04 |
CN1836288B (zh) | 2014-06-04 |
EP1661142A2 (en) | 2006-05-31 |
TW200523928A (en) | 2005-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1836288A (zh) | 相变存储器的读取偏置方案 | |
CN104882160B (zh) | 具有多个电阻状态的相变存储器结构及其编程和感测方法 | |
US9570169B1 (en) | Resistive memory device | |
KR100738092B1 (ko) | 상전이 메모리 소자의 멀티-비트 동작 방법 | |
KR100655443B1 (ko) | 상변화 메모리 장치 및 그 동작 방법 | |
KR100796430B1 (ko) | 메모리를 위한 상 변화 액세스 디바이스 | |
KR100851843B1 (ko) | 위상 변화 메모리 장치, 방법 및 시스템 | |
CN103258569B (zh) | 多层相变存储器 | |
US20060077706A1 (en) | Multilevel phase-change memory, operating method and manufacture method thereof | |
US20060077741A1 (en) | Multilevel phase-change memory, manufacturing and status transferring method thereof | |
US20060109704A1 (en) | Nonvolatile memory device using resistor having multiple resistance states and method of operating the same | |
US20080273370A1 (en) | Integrated Circuit, Method of Operating an Integrated Circuit, Memory Cell Array, and Memory Module | |
US20080031032A1 (en) | Method and apparatus processing variable resistance memory cell write operation | |
US20100284213A1 (en) | Method of cross-point memory programming and related devices | |
EP1677357A1 (en) | Phase change memory device having an adhesion layer and manufacturing process thereof | |
US9490426B2 (en) | Multiple bit per cell dual-alloy GST memory elements | |
US20080273369A1 (en) | Integrated Circuit, Memory Module, Method of Operating an Integrated Circuit, and Computing System | |
US20070238225A1 (en) | Phase change memory with improved temperature stability | |
US20080247217A1 (en) | Integrated circuit, memory cell array, memory module, method of operating an integrated circuit, and computing system | |
US20230360711A1 (en) | One-time programmable (otp) memory and method of operating the same | |
CN116940224A (zh) | 相变存储材料和其制备方法、相变存储芯片及设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140604 Termination date: 20210728 |
|
CF01 | Termination of patent right due to non-payment of annual fee |