CN1819462A - 用于数字视频接口的可适应的锁相环路传递函数 - Google Patents

用于数字视频接口的可适应的锁相环路传递函数 Download PDF

Info

Publication number
CN1819462A
CN1819462A CNA200610003743XA CN200610003743A CN1819462A CN 1819462 A CN1819462 A CN 1819462A CN A200610003743X A CNA200610003743X A CN A200610003743XA CN 200610003743 A CN200610003743 A CN 200610003743A CN 1819462 A CN1819462 A CN 1819462A
Authority
CN
China
Prior art keywords
locked loop
phase
transfer function
programmable
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200610003743XA
Other languages
English (en)
Other versions
CN100592632C (zh
Inventor
R·D·米勒
E·T·司特劳德
小T·赫克特
J·尹
T·P·兰尼尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Analog Devices Inc
Original Assignee
Analog Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Analog Devices Inc filed Critical Analog Devices Inc
Publication of CN1819462A publication Critical patent/CN1819462A/zh
Application granted granted Critical
Publication of CN100592632C publication Critical patent/CN100592632C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1072Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the charge pump, e.g. changing the gain
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

数字视频接口接收器调节具有可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器的锁相环路电路的传递函数。数字视频接口接收器监控和检测与锁相环路电路相关联的数据流中的错误。此外,响应于检测到的错误,通过改变与锁相环路电路的可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器相关联的参数以改变锁相环路电路的传递函数,从而数字视频接口接收器改变锁相环路电路的传递函数。

Description

用于数字视频接口的可适应的锁相环路传递函数
发明领域
本发明一般涉及用于数字视频接口的接收器。特别是,本发明涉及用于具有可适应锁相环路传递函数的数字视频接口的接收器。
发明背景
数字视频接口是用于需要从一个集成电路板到另一个的高频视频数据传输的许多视频应用的标准。数字视频接口标准使用转换最小差分信号来完成该任务。
常规地,数字视频接口发送器将要发送给数字视频接口接收器的数据编码以减少电磁干扰。进行该编码以减少会导致电磁干扰程度增加的高频转换的产生。
虽然数字视频接口发送器和数字视频接口接收器的使用减少了电磁干扰,但还没有标准数字视频接口发送器或数字视频接口接收器,因此造成相互不同操作的众多不同装置。由于当前可用的数字视频接口发送器和/或数字视频接口接收器的这些变型,很难设计与所有可用发送器兼容(无错误)的系统,特别是接收器。
数字视频接口标准定义了发送器和接收器要遵循的工作带宽。但是,存在在该标准的边缘处操作的发送器,可能落在该带宽定义之外。在这些区域内操作的发送器常形成在数字视频接口标准内工作的接收器不能跟踪的抖动图形。当接收器不能跟踪数据的抖动时,就会在数据恢复过程中出现错误。
一般,常规数字视频接口发送器发送三个转换最小差分数据信号和一个转换最小差分时钟信号给数字视频接口接收器。常规数字视频接口接收器结合数据恢复算法以正确地获取数据。常规数字视频接口发送器使用内部生成的锁相环路(PLL)时钟信号以锁出(latch out)数据。该数据与时钟信号一起被发送给常规数字视频接口接收器。该数字视频接口接收器形成从所发送的时钟信号导出的时钟信号以锁入(latch in)数据。
常规地,常规的数字视频接口发送器中使用两种基本时钟技术将时钟发送给数字视频接口接收器。最普通和实际的方法是发送锁出数据的已由同一锁相环路生成的时钟信号(或者已与该锁相环路分开的一个)。这将帮助确保该时钟信号和数据是同步/一致的并具有相同的抖动特性。图1示出了这种常规技术的一个示例。
如图1所示,常规数字视频接口发送器接收数据。随后,从锁存器10中锁出数据。该数据是响应于来自锁相环路电路50的时钟信号而从锁存器10锁出的。该锁相环路电路50还形成被发送给数字视频接口接收器的时钟信号。
图1的锁出数据的抖动特性与锁相环路电路50相同,且被发送给接收器的时钟信号也具有相同的抖动特性。只要接收器的锁相环路电路40的带宽能跟踪该抖动,则来自数字视频接口发送器的数据应由锁存器30正确地锁入。
图2示出了将时钟信号发送给数字视频接口接收器的另一常规方法。如图2所示,该常规数字视频接口发送器在时钟信号通过发送器的锁相环路电路20前发送该时钟信号。
此外,如图2所示,该常规数字视频接口发送器接收数据。随后,该数据从锁存器10锁出。该数据是响应于来自锁相环路电路20的时钟信号而从锁存器10锁出的。该技术不确保数据和时钟信号是同步/一致的,造成数据和时钟信号具有不同的抖动图形并使常规数字视频接口接收器更难获取正确的数据。
对于这种技术,如图2所示,为了成功地工作,常规数字视频接口接收器必须理解发送器的锁相环路电路20的属性。离开发送器的数据的抖动高度地基于发送器的锁相环路电路20的传递函数。
通过图3到5的说明可以看到采用该技术的问题。如图3所示,数字视频接口发送器所使用的典型时钟信号的频率包括抖动。时钟信号的频率是fN。时钟信号(A)频率附近的轨迹的扩展表示该抖动。用箭头示出该抖动。如果信号中没有抖动,则轨迹将是时钟信号频率fN处的单个峰,而没有扩展。
该时钟信号由具有传递函数H(s)的锁相环路电路处理,如图4所示。在锁相环路电路中,该时钟信号用传递函数H(s)卷积,以形成如图5所示的信号。卷积信号包括由B表示的不需要的或不可预料的抖动。该不需要或不可预料的抖动被传递给正被锁存的数据。
如果图3的时钟信号直接被发送给数字视频接口接收器的锁相环路电路,则该信号将不包括由图5的B所表示的不需要或不可预料的抖动相关联的信息。接收到的数据将与该不需要或不可预料的抖动一起处理,但由于在由数字视频接口发送器的锁相环路电路处理被发送的时钟信号之前,并未意识到此发送的时钟信号中缺乏该信息,而造成这种情况。
因此,数字视频接口接收器的锁相环路传递函数将与数字视频接口发送器的锁相环路传递函数不同,基于传递函数的这种差异,造成不需要的错误以及数据损失。
在理想的情形中,相对于输入时钟及其工作频率,锁相环路电路应具有较小量的抖动。但对于某些数字视频接口发送器设计,作出锁相环路设计将不需要的抖动添加到锁相环锁出数据。该依赖性将使得每个锁相环路发送器设计具有稍许不同的传递函数。如果被发送给数字视频接口接收器的时钟不通过锁相环路,就不能预测数据的抖动图形。
对于在接收正确数据中最有效的数字视频接口接收器,数字视频接口接收器的锁相环路上的传递函数应匹配数字视频接口发送器的锁相环路传递函数。这将允许进入数字视频接口发送器中的锁相环路的参考时钟通过数字视频接口接收器上的同一锁相环路,从而形成匹配的传递函数。
但是,由于数字视频接口发送器的不同制造将具有不同的锁相环路架构,用于数字视频接口接收器的一种锁相环路设计会不够鲁棒(robust)来跟踪所有数字视频接口发送器。如果数字视频接口接收器的锁相环路传递函数不同,则会基于传递函数中的差而出现不需要的错误。该错误将形成数据损失。
因此,期望提供与任何数字视频接口发送器都兼容的一种数字视频接口接收器。此外,期望为数字视频接口接收器提供一种锁相环路设计,它能跟踪所有数字视频接口发送器。最后,期望为数字视频接口接收器提供一种锁相环路设计,它具有可调节的传递函数以使用于数字视频接口接收器的锁相环路设计能跟踪所有的数字视频接口发送器而不基于传递函数间的差产生不需要的错误以及数据损失。
发明内容
本发明的第一方面是具有可调传递函数的锁相环路电路。该锁相环路电路包括可编程电荷泵;可编程锁相环路滤波器,操作地连接到所述可编程电荷泵;可编程增益电压控制振荡器,操作地连接到所述锁相环路滤波器,用以基于从所述锁相环路滤波器接收到的信号生成一频率信号;整数N除法器,操作地连接到所述可编程增益电压控制振荡器的输出;相位和频率检测器,操作地连接于所述整数N除法器和所述可编程电荷泵之间;错误检测器,用以监控和检测与所述锁相环路电路相关联的数据流中的错误;以及传递函数控制器,它响应于所述错误检测器用以改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
本发明的第二方面是一种用于调节具有可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器的锁相环路电路的传递函数的方法,该方法监控和检测与锁相环路电路相关联的数据流中的错误。该方法还响应于检测到的错误,通过改变与锁相环路电路的可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器相关联的参数以改变锁相环路电路的传递函数,来改变锁相环路电路的传递函数。
附图说明
本发明可采取各种组件和组件排列,以及各种步骤和步骤排列。附图仅用于示出较佳实施例且不被解释为限制本发明,其中:
图1是现有技术的数字视频接口发送器/接收器系统的框图。
图2是另一现有技术的数字视频接口发送器/接收器系统的框图。
图3是数字视频接口发送器所使用的典型时钟信号的图示。
图4是数字视频接口发送器所使用的锁相环路的传递函数的图示。
图5是数字视频接口发送器所使用的锁存信号的图示。
图6是根据本发明概念的数字视频接口接收器的框图。
图7是根据本发明概念的数字视频接口接收器的锁相环路电路的框图。
具体实施方式
将结合较佳实施例描述本发明;但可以理解,并不旨在将本发明限制于这里所述的实施例。相反,旨在覆盖本发明的精神和范围内所包含的可选方案、修改和等效物,如所附权利要求书中所定义的。
对于本发明的一般理解,参考附图。附图中,相同的参考贯穿始终用于指定同样或等效的元件。应注意,示出本发明的各种附图未按比例绘制且某些区域故意不成比例地绘制,以便合适地示出本发明的特点和概念。
如上所述,期望设计具有可调节锁相环路传递函数的一种数字视频接口接收器,以允许数字视频接口接收器与多种数字视频接口发送器相兼容。
确定锁相环路的传递函数的元件包括构成锁相环路的所有电路。锁相环路设计的不同部分将改变锁相环路的传递函数的不同方面。基于如何设计锁相环路的架构,可以在锁相环路内设置或多或少的控制。
如前所述,多数情况下,发送器的锁相环路的实际设计是不知道的,但可表征锁相环路的全部传递函数,其中该特征可表示超过一种锁相环路设计。换句话说,锁相环路元件值的两种或多种不同组合可用于形成类似的传递函数。通过将足够的控制结合入数字视频接口接收器的锁相环路控制元件,可以匹配发送器的传递函数。
图6中示出了本发明的这种概念的一个示例。如图6所示,数字视频接口接收器包括与锁相环路电路20相连的采样器60。采样器60响应于锁相环路电路20产生的信号锁存来自数字视频接口发送器的输入数据。
图7示出了本发明的锁相环路电路20。如图7所示,锁相环路电路包括可编程电荷泵220、与该可编程电荷泵220操作连接的可编程锁相环路滤波器230、与锁相环路滤波器230操作连接以根据从锁相环路滤波器230接收的信号生成频率信号的可编程增益电压控制振荡器240以及锁相环路函数控制电路70。锁相环路电路还包括与可编程增益电压控制振荡器240的输出操作连接的整数N除法器250以及在整数N除法器250和可编程电荷泵220之间操作连接的相位和频率检测器210。
参考图6,数字视频接口接收器还包括错误检查函数电路80,它连接到采样器电路60的输出。该错误检查函数电路80监控和检查与锁相环路电路20相关联的数据流中的错误。该错误检查函数电路80连接到锁相环路函数控制电路70。锁相环路函数控制电路70响应于该错误检查函数电路80改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或图7的可编程增益电压控制振荡器240相关联的参数,以改变锁相环路电路20的传递函数。
控制数越大且每个控的选择的数目越大将使传递函数能匹配越接近,但这也使得“调入”接收器的传递函数非常困难。为使传递函数匹配的概念可接受,必须在接收器内自动进行“调入”处理,需要该接收器确定用于给定发送器的最佳传递函数并找到用于处理变化、温度和电压变化的最佳传递函数。
为了实现该“调入”,数字视频接口接收器内部和或外部地监控数据和/或时钟,以确定用于给定发送器情况的最佳传递函数。一些示例阐述了用于监控数据和/或时钟以确定最佳传递函数的各种情形。
错误检查函数电路80可监控数据使能信号的周期以确定该数据使能信号是否无效。当数据使能信号无效时,错误检查函数电路80生成一信号,使得传递函数控制器70改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,以改变锁相环路电路20的传递函数。
错误检查函数电路80也可监控表示已知测试图形的数据以确定被监控的数据是否与已知的测试图形不同。当被监控的数据与已知测试图形不同时,该错误检查函数电路80生成一信号,使得传递函数控制器70改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,以改变锁相环路电路20的传递函数。
错误检测器80可进一步监控数据流中的编码比特以确定是否正遵循数字视频接口算法。当数据流中被监控的编码比特指示未正遵循数字视频接口算法时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
此外,错误检测器80可监控时钟图形,以确定时钟信号是否正改变。当被监控的时钟图形指示该时钟信号正改变时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
错误检测器80可监控数据抖动图形以确定数据抖动是否正改变。当被监控的数据抖动图形指示数据抖动正改变时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
此外,错误检测器80可为每个帧检查数据使能信号的长度,以确定在数据使能数据转变附近是否正出现错误。当在数据使能数据转变附近正出现错误时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
错误检测器80也可监控静态数据帧以确定静态数据帧之间是否存在差异。当静态数据帧之间存在差异时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
此外,错误检测器80可监控共同静态线图形以确定共同静态线图形之间是否存在差异。当共同静态线图形之间存在差异时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
错误检测器80可监控控制信号以确定在单个数据使能周期内是否重复控制信号。当在单个数据使能周期内重复控制信号时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
错误检测器80可监控控制信号以确定控制信号是否包括假信号(glitch)。当控制信号包括假信号时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
错误检测器80可监控信道解偏斜(deskew)比特以确定信道解偏斜比特是否可变。当信道解偏斜比特可变时,错误检测器80生成一信号,使得传递函数控制器改变与图7的可编程电荷泵220、图7的可编程锁相环路滤波器230或者图7的可编程增益电压控制振荡器240相关联的参数,从而改变锁相环路电路20的传递函数。
在另一示例中,错误检测器80可监控数据使能低的假解码。数据使能用于在数据有效或无效时通知接收器。这通常是在每条线,Hsync之后以及数据Vsync的每个帧之后进行的。由于视频和显示硬件的性质,已知每个这些信号的持续时间在特定范围内。该事实可用于帮助确定要使用的最佳传递函数。
用已知的高数据频率重复图形编码数据使能(非活动)。如果接收器不正确地读取该图形,则将产生假数据使能信号。通过监控数据使能周期能确定最佳传递函数,以确保它们在特定范围内(即,数据使能低必须大于要有效的X数量个时钟周期)。
最后,错误检测器80可通过以下步骤确定发送器的传递函数:(a)监控来自发送器的已知测试图形并评估测试图形的差异;(b)监控控制信号的其它方面;(c)为将来的数据监控控制信号;(d)监控编码比特以确保遵循数字视频接口算法;(e)监控时钟和数据抖动图形;(f)评估时钟与数据眼图;(g)用外部测试设备比较传递函数;(h)为每个帧或线监控数据使能的长度;(i)比较静态数据帧;(j)比较共同静态线图形;(k)使用高带宽数字内容保护作为错误监控电路;(l)评估DC平衡;(m)直观显示器;(n)检查以确定活动视频期间是否出现5个或更少的转变;(o)比较端线和/或帧的末端与线的先前端和/或帧参考的末端;(p)在单个数据使能期间检查控制信号的重复;(q)监控所有的控制信号的假信号,小于10个时钟的宽度;(r)添加相位插入器以扫描时钟/数据眼图;(s)监控信道解偏斜比特的可变性;和/或(t)通过延迟线的使用评估抖动,延迟线形成更高的分辨率。
总之,数字视频接口接收器调节具有可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器的锁相环路电路的传递函数。数字视频接口接收器监控和检测与锁相环路电路相关联的数据流中的错误。此外,数字视频接口接收器响应于检测到的错误通过改变与锁相环路电路的可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器相关联的参数以改变锁相环路电路的传递函数来改变锁相环路电路的传递函数。
虽然已示出和描述了本发明的各种示例和实施例,但本领域的熟练技术人员将理解,本发明的精神和范围不限于这里的具体描述和附图,而扩展到各种修改和变化。

Claims (26)

1.一种具有可调传递函数的锁相环路电路,包括:
可编程电荷泵;
可编程锁相环路滤波器,操作地连接到所述可编程电荷泵;
可编程增益电压控制振荡器,操作地连接到所述锁相环路滤波器,用以基于从所述锁相环路滤波器接收到的信号生成一频率信号;
整数N除法器,操作地连接到所述可编程增益电压控制振荡器的输出;
相位和频率检测器,操作地连接于所述整数N除法器和所述可编程电荷泵之间;
错误检测器,用以监控和检测与所述锁相环路电路相关联的数据流中的错误;以及
传递函数控制器,它响应于所述错误检测器用以改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
2.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控数据使能信号的周期以确定所述数据使能信号是否无效,当所述数据使能信号无效时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
3.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控表示已知测试图形的数据以确定被监控的数据是否与所述已知测试图形不同;当所述被监控的数据与所述已知测试图形不同时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
4.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控数据流中的编码比特以确定是否正遵循数字视频接口算法,当数据流中被监控的编码比特指示未正遵循数字视频接口算法时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
5.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控时钟图形以确定时钟信号是否正改变,当被监控的时钟图形指示时钟信号正改变时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
6.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控数据抖动图形以确定数据抖动是否正改变,当被监控的数据抖动图形指示数据抖动正改变时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
7.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控每个帧的数据使能信号的长度以确定在数据使能数据转变附近是否出现错误,当在数据使能数据转变附近出现错误时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
8.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控每个线的数据使能信号的长度以确定在数据使能数据转变附近是否出现错误,当在数据使能数据转变附近出现错误时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
9.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控静态数据帧以确定静态数据帧之间是否存在差异,当静态数据帧之间存在差异时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
10.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控共同静态线图形以确定共同静态线图形之间是否存在差异,当共同静态线图形之间存在差异时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
11.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控控制信号以确定在单个数据使能周期内是否重复控制信号,当在单个数据使能周期内重复控制信号时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
12.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控控制信号以确定控制信号是否包括假信号,当控制信号包括假信号时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
13.如权利要求1所述的锁相环路电路,其特征在于,所述错误检测器监控信道解偏斜比特以确定信号解偏斜比特是否可变,当信道解偏斜比特可变时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
14.一种用于调节具有可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器的锁相环路电路的传递函数的方法,包括:
(a)监控和检测与锁相环路电路相关联的数据流中的错误;
(b)响应于检测到的错误,通过改变与锁相环路电路的可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器相关联的参数以改变锁相环路电路的传递函数,来改变锁相环路电路的传递函数。
15.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控数据使能信号的周期以确定数据使能信号是否无效,当数据使能信号无效时,错误检测器生成一信号,使得传递函数控制器改变与可编程电荷泵、可编程锁相环路滤波器或可编程增益电压控制振荡器相关联的参数,从而改变锁相环路电路的传递函数。
16.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控表示已知测试图形的数据以确定被监控的数据是否与所述已知测试图形不同,当所述被监控的数据与所述已知测试图形不同时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
17.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控数据流中的编码比特以确定是否正遵循数字视频接口算法,当数据流中被监控的编码比特指示未正遵循数字视频接口算法时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
18.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控时钟图形以确定时钟信号是否正改变,当被监控的时钟图形指示时钟信号正改变时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
19.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控数据抖动图形以确定数据抖动是否正改变,当被监控的数据抖动图形指示数据抖动正改变时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
20.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控每个帧的数据使能信号的长度以确定在数据使能数据转变附近是否出现错误,当在数据使能数据转变附近出现错误时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
21.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控每个线的数据使能信号的长度以确定在数据使能数据转变附近是否出现错误,当在数据使能数据转变附近出现错误时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
22.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控静态数据帧以确定静态数据帧之间是否存在差异,当静态数据帧之间存在差异时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
23.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控共同静态线图形以确定共同静态线图形之间是否存在差异,当共同静态线图形之间存在差异时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
24.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控控制信号以确定在单个数据使能周期内是否重复控制信号,当在单个数据使能周期内重复控制信号时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
25.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控控制信号以确定控制信号是否包括假信号,当控制信号包括假信号时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
26.如权利要求14所述的方法,其特征在于,监控和检测数据流中的错误监控信道解偏斜比特以确定信号解偏斜比特是否可变,当信道解偏斜比特可变时,所述错误检测器生成一信号,使得所述传递函数控制器改变与所述可编程电荷泵、所述可编程锁相环路滤波器或所述可编程增益电压控制振荡器相关联的参数,从而改变所述锁相环路电路的传递函数。
CN200610003743A 2005-02-09 2006-02-09 用于数字视频接口的可适应的锁相环路传递函数 Active CN100592632C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/053,814 2005-02-09
US11/053,814 US7702059B2 (en) 2005-02-09 2005-02-09 Adaptable phase lock loop transfer function for digital video interface

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN2010100029459A Division CN101902219B (zh) 2005-02-09 2006-02-09 用于数字视频接口的可适应的锁相环路传递函数

Publications (2)

Publication Number Publication Date
CN1819462A true CN1819462A (zh) 2006-08-16
CN100592632C CN100592632C (zh) 2010-02-24

Family

ID=36779915

Family Applications (2)

Application Number Title Priority Date Filing Date
CN200610003743A Active CN100592632C (zh) 2005-02-09 2006-02-09 用于数字视频接口的可适应的锁相环路传递函数
CN2010100029459A Active CN101902219B (zh) 2005-02-09 2006-02-09 用于数字视频接口的可适应的锁相环路传递函数

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2010100029459A Active CN101902219B (zh) 2005-02-09 2006-02-09 用于数字视频接口的可适应的锁相环路传递函数

Country Status (2)

Country Link
US (2) US7702059B2 (zh)
CN (2) CN100592632C (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102547196A (zh) * 2011-12-28 2012-07-04 成都国腾电子技术股份有限公司 数字视频接口数据恢复电路
CN103703508A (zh) * 2011-07-25 2014-04-02 高通股份有限公司 在没有高速位时钟情况下的高速数据测试

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100892637B1 (ko) * 2007-04-13 2009-04-09 주식회사 하이닉스반도체 클럭 분배 회로 및 이를 이용한 인터페이스 장치
JP5012663B2 (ja) * 2008-05-27 2012-08-29 富士通株式会社 回路シミュレーション装置、回路シミュレーションプログラム、回路シミュレーション方法
JP2011254122A (ja) * 2009-03-23 2011-12-15 Nec Corp 回路、制御システム、制御方法及びプログラム
US8370536B2 (en) 2009-04-24 2013-02-05 Analog Devices, Inc. Method and apparatus for providing robust display digital channel transmission
US20100274548A1 (en) * 2009-04-28 2010-10-28 Du Nguyen Clock Approximation for Hardware Simulation
US8130124B2 (en) * 2009-06-19 2012-03-06 Analog Devices, Inc. Method and apparatus for improving the reliability of a serial link using scramblers
US8108567B2 (en) * 2009-06-19 2012-01-31 Analog Devices, Inc. Method and apparatus for connecting HDMI devices using a serial format
CN102043138B (zh) * 2009-10-23 2014-03-26 鸿富锦精密工业(深圳)有限公司 示波器的通道校准系统及方法
US8509721B2 (en) * 2009-11-09 2013-08-13 Research In Motion Limited Hysteresis nonlinear state machine with overlapping thresholds for automatic frequency control
US9614434B2 (en) 2015-07-17 2017-04-04 Analog Devices, Inc. Charge pump circuit with enhanced output impedance
US10305495B2 (en) * 2016-10-06 2019-05-28 Analog Devices, Inc. Phase control of clock signal based on feedback
US11228380B2 (en) * 2019-10-29 2022-01-18 Keysight Technologies, Inc. Bit error ratio (BER) measurement including forward error correction (FEC) on back channel

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4389622A (en) * 1981-09-28 1983-06-21 Honeywell Inc. System for preventing transient induced errors in phase locked loop
US5142377A (en) * 1988-04-06 1992-08-25 Pioneer Electronic Corporation Time base correction apparatus
US5369376A (en) * 1991-11-29 1994-11-29 Standard Microsystems, Inc. Programmable phase locked loop circuit and method of programming same
MY113223A (en) * 1994-12-29 2001-12-31 Sony Corp Processing of redundant fields in a moving picture to achive synchronized system operation
US5745468A (en) * 1995-01-11 1998-04-28 Olympus Optical Co., Ltd. Mark edge recorded signal reproducing device for use in optical disk apparatus
US6078225A (en) * 1998-07-21 2000-06-20 Lucent Technologies Inc. Switching algorithm for clock distribution function
US6167101A (en) * 1998-07-28 2000-12-26 Industrial Technology Research Institute Apparatus and method for correcting a phase of a synchronizing signal
JP2001167523A (ja) * 1999-12-08 2001-06-22 Matsushita Electric Ind Co Ltd データ復調回路及びこの回路を組み込む半導体装置
AU2002218798A1 (en) * 2000-07-10 2002-01-21 Silicon Laboratories, Inc. Digital phase detector circuit and method therefor
US20020152436A1 (en) * 2001-02-05 2002-10-17 O'dea James Orrin Digital error mapping circuit and method
JP3756485B2 (ja) * 2001-02-14 2006-03-15 ザインエレクトロニクス株式会社 半導体集積回路
US6441691B1 (en) * 2001-03-09 2002-08-27 Ericsson Inc. PLL cycle slip compensation
EP1289212A1 (en) * 2001-08-28 2003-03-05 Lucent Technologies Inc. Electro-optic interface for parallel data transmission
US6531926B1 (en) * 2001-09-13 2003-03-11 Overture Networks, Inc. Dynamic control of phase-locked loop
US20030061528A1 (en) * 2001-09-27 2003-03-27 Seagate Technology Llc Method and system for controlling clock signals in a memory controller
DE10219857B4 (de) * 2002-05-03 2006-01-05 Infineon Technologies Ag PLL-Schaltung und Verfahren zur Eliminierung von Eigenjitter eines von einer Regelungsschaltung empfangenen Signals
GB2388978B (en) * 2002-05-14 2004-12-15 Synad Technologies Ltd A phase locking loop frequency synthesiser
US6834183B2 (en) * 2002-11-04 2004-12-21 Motorola, Inc. VCO gain tracking for modulation gain setting calibration
US6765435B2 (en) * 2002-12-23 2004-07-20 Agilent Technologies, Inc. Phase locked loop demodulator and demodulation method using feed-forward tracking error compensation
US7002417B2 (en) * 2003-03-21 2006-02-21 Nokia Corporation RC and SC filter compensation in a radio transceiver
US6954091B2 (en) * 2003-11-25 2005-10-11 Lsi Logic Corporation Programmable phase-locked loop
EP1560390A1 (en) * 2004-01-28 2005-08-03 Alcatel Adaptive control of the bandwidth of a carrier recovery loop in presence of local oscillator phase noise
GB2413043B (en) * 2004-04-06 2006-11-15 Wolfson Ltd Clock synchroniser and clock and data recovery apparatus and method
US7310021B2 (en) * 2005-12-29 2007-12-18 Intel Corporation Phase-locked loop with tunable-transfer function

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103703508A (zh) * 2011-07-25 2014-04-02 高通股份有限公司 在没有高速位时钟情况下的高速数据测试
US9037437B2 (en) 2011-07-25 2015-05-19 Qualcomm Incorporated High speed data testing without high speed bit clock
CN102547196A (zh) * 2011-12-28 2012-07-04 成都国腾电子技术股份有限公司 数字视频接口数据恢复电路
CN102547196B (zh) * 2011-12-28 2014-04-16 成都国腾电子技术股份有限公司 数字视频接口数据恢复电路

Also Published As

Publication number Publication date
CN101902219A (zh) 2010-12-01
CN100592632C (zh) 2010-02-24
CN101902219B (zh) 2012-12-05
US7702059B2 (en) 2010-04-20
US20100158184A1 (en) 2010-06-24
US8259891B2 (en) 2012-09-04
US20060176994A1 (en) 2006-08-10

Similar Documents

Publication Publication Date Title
CN1819462A (zh) 用于数字视频接口的可适应的锁相环路传递函数
US7954109B1 (en) Systems and methods for time based sorting and display of captured data events in a multi-protocol communications system
CN111713029B (zh) 眼图测量结果的判定反馈均衡校正
KR20080025654A (ko) 신호 오버샘플링용 파라미터 스캐닝
US9262419B2 (en) Syntax-aware manipulation of media files in a container format
CN107707258B (zh) 眼图产生器
US9197399B2 (en) Digital signal sampling method
CN101178620B (zh) 通信系统、转发器及通信方法
US7113560B1 (en) Serial link scheme based on delay lock loop
JP5021464B2 (ja) ビデオフォーマット検出器およびそのようなビデオフォーマット検出器を備える集積回路と、ビデオフォーマットの異なる規格および/またはタイプを識別する方法
CN104079859A (zh) 基于反馈机制的视频传输速率自适应系统
CN108574814B (zh) 数据处理方法及装置
EP0662271A1 (en) Apparatus and method for producing periodic synchronization references forming a synchronization signal
US9166847B2 (en) Signal receiving apparatus and two-stage adaptive equalization method thereof
US7332939B2 (en) Comparator system and method for comparing an input signal with a reference level using said system
KR100705835B1 (ko) 해상도 판단 장치 및 해상도 판단 방법
EP3041162A1 (en) Monitoring and control of reference clocks to reduce bit error ratio
US8306099B2 (en) Signal receiving device and frequency determining circuit
CN1210428A (zh) 双向场逆程码并能抑制非整场图象的电视监控系统
KR20050011760A (ko) 지터 성분에 둔감한 고속 직렬 링크용 데이터 복원장치 및그 복원방법
US20060012711A1 (en) System and method for encoding independent clock using communication system reference clock
CN1219394C (zh) 图像显示装置的水平混合式锁相环路速度控制装置及方法
JP4114630B2 (ja) 映像信号処理装置
CN117667815A (zh) 一种抗扭斜处理的电路、方法、计算机存储介质及终端
US8630815B2 (en) Digital network quality control system utilizing feedback controlled flexible waveform shape for the carrier signal

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: AMERICA ANALOG DEVICE INC.

Free format text: FORMER NAME: ANALOG DEVICES, INC.

CP01 Change in the name or title of a patent holder

Address after: Massachusetts, USA

Patentee after: ANALOG DEVICES, Inc.

Address before: Massachusetts, USA

Patentee before: Analog Devices, Inc.