CN1667545A - 具检测基本输入输出系统状态的工作时钟设定方法及装置 - Google Patents

具检测基本输入输出系统状态的工作时钟设定方法及装置 Download PDF

Info

Publication number
CN1667545A
CN1667545A CN 200410008481 CN200410008481A CN1667545A CN 1667545 A CN1667545 A CN 1667545A CN 200410008481 CN200410008481 CN 200410008481 CN 200410008481 A CN200410008481 A CN 200410008481A CN 1667545 A CN1667545 A CN 1667545A
Authority
CN
China
Prior art keywords
unit
clock
bios
work clock
setting value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200410008481
Other languages
English (en)
Other versions
CN100367147C (zh
Inventor
张安胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Giga Byte Technology Co Ltd
Original Assignee
Giga Byte Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Giga Byte Technology Co Ltd filed Critical Giga Byte Technology Co Ltd
Priority to CNB2004100084817A priority Critical patent/CN100367147C/zh
Publication of CN1667545A publication Critical patent/CN1667545A/zh
Application granted granted Critical
Publication of CN100367147C publication Critical patent/CN100367147C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electric Clocks (AREA)
  • Power Sources (AREA)

Abstract

本发明公开了一种具检测基本输入输出系统状态的工作时钟设定方法,应用于计算机主机板的时钟产生装置,通过一基本输入输出系统信号的状态加以设定时钟或者通过一触发信号加以设定时钟。本发明还提供一种具检测基本输入输出系统状态的工作时钟设定装置,该装置包括一石英振荡器单元,一频率控制单元,一锁相环扩频单元,系电连结于该石英振荡器单元及该频率控制单元,一存储单元,存有一时钟设定值,一检测控制单元,电连结于该存储单元,并检测信号况态及一控制逻辑单元,电连结于该锁相环扩频单元、该频率控制单元及该检测控制单元。本发明解决了现有技术需要维持某部分电力给工作时钟产生器的问题。

Description

具检测基本输入输出系统状态的工作时钟设定方法及装置
技术领域
本发明涉及一种具有检测基本输入输出系统状态的工作时钟设定方法及装置,尤其涉及一种防止因使用者不当的超频而造成整个系统无法开机的工作时钟设定方法及装置。
背景技术
基本输出入系统(BIOS)是个人计算机硬件和操作系统之间非常重要的接口。基本输出入系统负责开机时硬件的初始设定和测试,以确保硬件可正常工作,若硬件不正常则立即停止运作,并把不良的地方告知使用者。利用的方法有直接显示在屏幕上,例如:内存不良,硬盘机不良等。在显示卡还未设定之前则利用喇叭的哔声来告之是什么地方出问题,例如:没有找到任何内存,哔声的长短音各家有不同的意义,而且基本输出入系统的版本不同也可以有不同的意义。
在基本输出入系统的安装选项(SETUP Menu)里,即还未进到操作系统之前可按某一链即可进入到设定画面。在这里可设定目期、时间、硬件的一些微调值(例如:内存)、省电的层次、一些外围设备的设定值和硬盘机的设定并可设定密码。
另外基本输出入系统也提供操作系统和硬件之间的接口,当操作系统需要使用到一些硬件的设备时即会通过基本输出入系统来处理。因为每个系统厂商所设计的硬件并不完全一样,所以需要有自己的基本输出入系统来和操作系统沟通。
基本输出入系统是放在只读存储器(ROM)内部的一段程序代码,上面包含了许多计算机输出入接口的基本句柄,并负责在计算机电源开启之后,进行系统的自我测试工作,并且读取互补性氧化金属半导体(CMOS)当中的设定资料(硬盘大小、是否有光驱、系统时间、是否使用映像随机存取内存(Shadow RAM)等信息)。
不论是组件与组件之间、中央处理器内部、或是两部连接的设备之间,都需要一种协调两端同时运作的机制,使数字信号能正常的被处理;但是,要以多久的时间间隔来抓取或送出资料,是由系统运作的时钟来决定的。凡数字产品当中一定会有一个称为“时钟产生器(clock generator)”的电子组件,这个组件会不断产生稳定间隔的电压脉冲,产品中所有的组件将随着这个时钟来同步进行运算动作。换句话说,数字产品必须要有时钟的控制,才能精确地处理数字信号,就好比动物的心跳一样,若时钟不稳定,轻则造成数字信号传送上的失误,重则导致数字设备无法正常运作。
主机板上各个组件都有它固定的工作频率,而各个总线的工作频率和系统的频率大部分都维持固定的比例来运作。换句话说传统的时钟产生器的设计,通常是以中央处理器的外频作为基准频率,通过固定比例的除频,产生其余外围设备所使用的时钟。
“超频”意指让中央处理器在一个说明书上没有记载或没有支持的频率下工作,通常数值都比原来还高(例如:将Pentium 120超频到Pentium 133)。但是在今天,随着主机板上出现新的外频,你可以改变中央处理器的内频和外频到一个不正式存在的数值。这种新型态的超频方式也带给系统远比过去更高的效能。甚至在现在已经是最快的中央处理器也可以达到另一个更高的境界。
参阅图1为公知技术具检测基本输入输出系统状态的工作时钟系统方框图,包括一基本输入输出系统10,一工作时钟产生器IC12,一中央处理器14,一周边组件连结(PCI)16,一加速绘图端口(AGP)18,一超高效能内存(DDRMemory)20。
其运作方式为该基本输入输出系统(BIOS)将使用者所设定的系统频率设定值传送至该工作时钟产生器IC内,该时钟产生器IC产生周边组件所需要的频率并输出。
参阅图2为公知技术的工作时钟产生器IC内部方框图,图中包括一基本输入输出系统10,一工作时钟产生器IC12,一控制逻辑单元120,一锁相环扩频单元122,一石英振荡器单元124,一微处理器频率控制单元126,一周边组件连结频率控制单元128,一加速给图端口频率控制单元130,一超高效能内存频率控制单元132。
其运作方式为该基本输入输出系统(BIOS)10将使用者所设定的系统频率设定值传送至该工作时钟产生器IC的控制逻辑单元120内,该工作时钟产生器IC的该石英振荡器单元124产生固定周期的时钟信号并传送至该锁相环扩频单元122,该锁相环扩频单元122将该产生的时钟信号,分别传送到该控制逻辑单元120、该微处理器频率控制单元126、该周边组件连结频率控制单元128、该加速给图端口频率控制单元130及该超高效能内存频率控制单元132,该控制逻辑单元120以产生周边组件所需要的频率并输出至周边组件。
目前许多使用者为了效能的表现,往往会将CPU的工作频率拉高,以达到最好的效能表现,有时可能会把CPU工作频率调的过高,导致系统不稳定,或者死机(hang-up),或者无法开机,在上列情况之下,看门狗(WatchDog)也可能不动作,最差的情况下便需要清除CMOS,但清除CMOS便会造成设定被设成初始值,造成使用者的不方便,另一个则是当操作系统进入休眠模式(S3)后,主机还需要维持某部分电力给工作时钟产生器,以达到工作时钟产生器能在系统被唤醒时,能正常送出上一次的工作频率。
如果主机没有维持某部分电力给工作时钟产生器在唤醒时,BIOS会重新设定工作频率,这种方式会造成储存BIOS的电子式可抹只读存储器(EEPROM)相对空间会变大,同时也会造成软件工程师负担。
发明内容
本发明所要解决的技术问题是提供一种具检测基本输入输出系统状态的工作时钟设定方法及装置,解决现有技术需要维持某部分电力给工作时钟产生器以及使用者超频时造成系统意外停机的问题。
为达到上述目的,本发明提供了一种工作时钟设定方法,能够检测基本输入输出系统状态,应用于计算机主机板的时钟产生装置,其特点在于,通过一基本输入输出系统信号的状态加以设定时钟,包括:检测该基本输入输出系统的信号是否异常;该基本输入输出系统的信号异常时,将一预存于存储单元的时钟设定值传送至一控制逻辑单元内的一内存,并覆盖该内存原有的设定值;完成自动开机程序。
为了更好的达到上述目的,本发明又提供了一种工作时钟设定方法,应用于计算机主机板的时钟产生装置,其特点在于,通过一触发信号加以设定时钟,包括:检测是否有该触发信号输入;触发信号输入时,将一预存于存储单元的时钟设定值传送至一控制逻辑单元内的一内存,并覆盖原有的设定值;完成自动开机程序。
上述的工作时钟设定方法,其特点在于,该触发信号为一高电位触发信号或一低电位触发信号。
本发明还提供了一种工作时钟设定装置,应用于计算机主机板的时钟产生,其特点在于,包括:一石英振荡器单元;一频率控制单元;一锁相环扩频单元,电连结于该石英振荡器单元及该频率控制单元;一存储单元,存有一时钟设定值;一检测控制单元,电连结于该存储单元,并检测信号状态;一控制逻辑单元,电连结于该锁相环扩频单元、该频率控制单元及该检测控制单元。
上述的工作时钟设定装置,其特点在于,该存储单元为一电可擦可编辑只读存储器、一可擦可编程只读存储器或一高速缓存。
上述的工作时钟设定装置,其特点在于,该检测控制单元检测基本输入输出系统的信号状态。
上述的工作时钟设定装置,其特点在于,该检测控制单元检测触发信号的状态。
上述的工作时钟设定装置,其特点在于,该存储单元储存的时钟设定值由检测控制单元检测基本输出输入系统正常运作时,即将该控制逻辑内的工作时钟值储存于该存储单元。
上述的工作时钟设定装置,其特点在于,该存储单元储存的时钟设定值由基本输入输出系统加以设定。
上述的工作时钟设定装置,其特点在于,该存储单元储存的时钟设定值为一固定值。
本发明的技术效果在于:
本发明在工作时钟产生器内增加一存储单元,专门储存工作时钟产生器正确的设定值,本发明还提供一检测方法,来防止使用者超频时造成系统死机的方法。当使用者超频失败时,工作时钟产生器会自动将可正常开机的设定值从存储单元内加载,并且重新开机,如果是进入休眠模式(S3)后,工作时钟产生器不需供给任何电源,以达到最省电的优点,再唤醒系统时,工作时钟产生器也会自动加载上次可正常开机的设定值,而BIOS完全不必动作,且可节省开机时间。
本发明可节省开发时间,任意设定工作时钟产生器输出频率,设计者可依需要更改输出频率,且该输出频率可对应至任何输出的接口上,在设计上可多样化产生器,故达到设计时间缩短,且验证时间也相对缩短。
另外,本发明中的存储单元可为多次性写入及一次性写入,多次性写入存储单元可纪录多组设定值,并且自动选择最佳设定值或者依使用者任意设定多组设定值,一次性写入之存储单元则可为出厂最佳设定值,达到最好效能表现,另外也可当保护主机板被仿冒的功能。
如上所述,本发明的优点总结如下:
(1)系统在任何情况下,本发明皆可将工作时钟产生器根据系统需求作出适当的程序化。
(2)可节省开机时间。
(3)BIOS码可减少。
(4)储存BIOS码之存储单元可减少。
(5)减少软件工程师的负担。
(6)使主机板设计更简化。
(7)验证时间也相对缩短。
(8)保护主机板被仿冒之功能。
下面结合附图进一步详细说明本发明的具体实施例。
附图说明
图1为公知技术的具检测基本输入输出系统状态的工作时钟系统方框图;
图2为公知技术的工作时钟产生器IC内部方框图;
图3为本发明的工作时钟产生器IC内部方框图;
图4为本发明的工作时钟设定方法流程图;及
图5为本发明最佳实施例的工作时钟设定方法流程图。
其中,附图标记说明如下:
10基本输出入系统
12工作时钟产生器IC
120控制逻辑单元
122锁相环扩频单元
124石英振荡器单元
126微处理器频率控制单元
128周边组件连结频率控制单元
130加速给图端口频率控制单元
132超高效能内存频率控制单元
14中央处理器
16周边组件连结
18加速绘图端口
20超高效能内存
22工作时钟产生器IC
220控制逻辑单元
222锁相环扩频单元
224石英振荡器单元
226频率控制单元
228存储单元
230检测控制单元
具体实施方式
参阅图3为本发明的工作时钟产生器IC内部方框图,包括一基本输入输出系统(BIOS)10、一工作时钟产生器IC22,该工作时钟产生器IC进一步包括一控制逻辑单元220,一锁相环扩频单元222,一石英振荡器单元224,一频率控制单元226,一存储单元228及一检测控制单元230。
该锁相环扩频单元222,电连结于该石英振荡器单元224、该频率控制单元226及该控制逻辑单元220,其中该检测控制单元230电连结于该存储单元228及该控制逻辑单元220,该控制逻辑单元220电连结于该基本输入输出系统10。
其中该存储单元228可为一电可擦可编辑只读存储器(EEPROM)、一可擦可编程只读存储器(EPROM)或一高速缓存(Flash Memory),该检测控制单元230可为检测该基本输入输出系统的信号状态及检测该触发信号的状态,其中该存储单元228储存的时钟设定值可为一固定值、由基本输入输出系统加以设定或由检测控制单元检测该基本输出输入系统正常运作时,即将该控制逻辑内的工作时钟值储存于该存储单元。
参阅图4为本发明的工作时钟设定方法流程图,其检测步骤包括:S100将可正常开机的频率设定值储存在存储单元内,S102检测是否无法接收到基本输入输出系统的信号或是否有外部触发信号的产生,若所判断结果为是则执行S104将储存在存储单元内的频率设定值传送并覆盖控制逻辑单元内的内存原有设定值,最后S106完成自动开机程序,若该检测步骤结果为否则直接结束本流程。
其中该外部触发信号为一高电位触发信号或一低电位触发信号。该高电位触发信号或该低电位触发信号由外部电路所提供,该外部电路可为重置开关(Reset)或电源开关。
参阅图5为本发明最佳实施例的工作时钟设定方法流程图,S200将可正常开机的频率设定值储存在存储单元内;S202更改基本输入输出系统内存储器所储存的频率设定值;S204检测是否无法接收到基本输出入系统的信号或是否有外部触发信号的产生,若所判断结果为是执行S206将储存在存储单元内的频率设定值传送并覆盖控制逻辑单元内的内存原有设定值,之后S208完成自动开机程序。
若该检测步骤判断的结果为否则执行S210完成自动开机的程序,S212将更改后的频率设定值覆盖存储单元内原有设定值。
由上述实施例可知,本发明有以下优点:
(1)系统在任何情况下,本发明皆可将工作时钟产生器根据系统需求作出适当的程序化。
(2)可节省开机时间。
(3)BIOS码可减少。
(4)储存BIOS码的存储单元可减少。
(5)减少软件工程师的负担。
(6)使主机板设计更简化。
(7)验证时间也相对缩短。
(8)保护主机板被仿冒的功能。
以上所述为本发明的较佳实施例,并不能以此限定本发明的实施范围。依本发明内容所做的等效变化与修改,都属于本发明的保护范围内。

Claims (10)

1、一种工作时钟设定方法,应用于计算机主机板的时钟产生装置,其特征在于,通过一基本输入输出系统信号的状态加以设定时钟,包括:
检测该基本输入输出系统的信号是否异常;
该基本输入输出系统的信号异常时,将一预存于存储单元的时钟设定值传送至一控制逻辑单元内的一内存,并覆盖该内存原有的设定值;及
完成自动开机程序。
2、一种工作时钟设定方法,应用于计算机主机板的时钟产生装置,其特征在于,通过一触发信号加以设定时钟,包括:
检测是否有该触发信号输入;
触发信号输入时,将一预存于存储单元的时钟设定值传送至一控制逻辑单元内的一内存,并覆盖原有的设定值;及
完成自动开机程序。
3、根据权利要求2所述的工作时钟设定方法,其特征在于,该触发信号为一高电位触发信号或一低电位触发信号。
4、一种工作时钟设定装置,应用于计算机主机板的时钟产生,其特征在于,包括:
一石英振荡器单元;
一频率控制单元;
一锁相环扩频单元,电连结于该石英振荡器单元及该频率控制单元;
一存储单元,存有一时钟设定值;
一检测控制单元,电连结于该存储单元,并检测信号状态;及
一控制逻辑单元,电连结于该锁相环扩频单元、该频率控制单元及该检测控制单元。
5、根据权利要求4所述的工作时钟设定装置,其特征在于,该存储单元为一电可擦可编辑只读存储器、一可擦可编程只读存储器或一高速缓存。
6、根据权利要求4所述的工作时钟设定装置,其特征在于,该检测控制单元检测基本输入输出系统的信号状态。
7、根据权利要求4所述的工作时钟设定装置,其特征在于,该检测控制单元检测触发信号的状态。
8、根据权利要求4或6所述的工作时钟设定装置,其特征在于,该存储单元储存的时钟设定值由检测控制单元检测基本输出输入系统正常运作时,即将该控制逻辑内的工作时钟值储存于该存储单元。
9、根据权利要求4所述的工作时钟设定装置,其特征在于,该存储单元储存的时钟设定值由基本输入输出系统加以设定。
10、根据权利要求4所述的工作时钟设定装置,其特征在于,该存储单元储存的时钟设定值为一固定值。
CNB2004100084817A 2004-03-12 2004-03-12 具检测基本输入输出系统状态的工作时钟设定方法及装置 Expired - Fee Related CN100367147C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100084817A CN100367147C (zh) 2004-03-12 2004-03-12 具检测基本输入输出系统状态的工作时钟设定方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100084817A CN100367147C (zh) 2004-03-12 2004-03-12 具检测基本输入输出系统状态的工作时钟设定方法及装置

Publications (2)

Publication Number Publication Date
CN1667545A true CN1667545A (zh) 2005-09-14
CN100367147C CN100367147C (zh) 2008-02-06

Family

ID=35038664

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100084817A Expired - Fee Related CN100367147C (zh) 2004-03-12 2004-03-12 具检测基本输入输出系统状态的工作时钟设定方法及装置

Country Status (1)

Country Link
CN (1) CN100367147C (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101458649B (zh) * 2007-12-12 2012-03-28 鸿富锦精密工业(深圳)有限公司 主机板定时开机电路
CN101630277B (zh) * 2008-07-17 2012-08-08 华硕电脑股份有限公司 超频模块及电脑系统及其超频方法
CN103455382A (zh) * 2013-09-03 2013-12-18 北京安兔兔科技有限公司 处理器运行频率控制方法及系统
CN103631316A (zh) * 2012-08-21 2014-03-12 安捷伦科技有限公司 用于输出复杂触发信号的多级触发系统
CN104243888A (zh) * 2014-09-28 2014-12-24 联想(北京)有限公司 一种数据处理方法及显示终端
CN109062322A (zh) * 2018-08-03 2018-12-21 合肥联宝信息技术有限公司 一种时钟信号发生系统及电子设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6415387B1 (en) * 1998-12-14 2002-07-02 International Business Machines Corporation Low power mode computer with simplified power supply
CN1368684A (zh) * 2001-01-31 2002-09-11 伟格科技股份有限公司 Cpu超频方法以及系统
CN1182463C (zh) * 2001-06-18 2004-12-29 威盛电子股份有限公司 可程序延迟动态随机存取内存的读取时钟的装置及方法

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101458649B (zh) * 2007-12-12 2012-03-28 鸿富锦精密工业(深圳)有限公司 主机板定时开机电路
CN101630277B (zh) * 2008-07-17 2012-08-08 华硕电脑股份有限公司 超频模块及电脑系统及其超频方法
CN103631316A (zh) * 2012-08-21 2014-03-12 安捷伦科技有限公司 用于输出复杂触发信号的多级触发系统
CN103631316B (zh) * 2012-08-21 2020-06-26 是德科技股份有限公司 用于输出复杂触发信号的多级触发系统
US10739380B2 (en) 2012-08-21 2020-08-11 Keysight Technologies, Inc. Multilevel triggering system for outputting complex trigger signal
US11112428B2 (en) 2012-08-21 2021-09-07 Keysight Technologies, Inc. Multilevel triggering system for outputting complex trigger signal
CN103455382A (zh) * 2013-09-03 2013-12-18 北京安兔兔科技有限公司 处理器运行频率控制方法及系统
CN103455382B (zh) * 2013-09-03 2016-04-20 北京安兔兔科技有限公司 处理器运行频率控制方法及系统
CN104243888A (zh) * 2014-09-28 2014-12-24 联想(北京)有限公司 一种数据处理方法及显示终端
CN104243888B (zh) * 2014-09-28 2018-03-23 联想(北京)有限公司 一种数据处理方法及显示终端
CN109062322A (zh) * 2018-08-03 2018-12-21 合肥联宝信息技术有限公司 一种时钟信号发生系统及电子设备

Also Published As

Publication number Publication date
CN100367147C (zh) 2008-02-06

Similar Documents

Publication Publication Date Title
CN1261868C (zh) 计算机快速启动方法
CN1746813A (zh) 微型计算机
CN1804799A (zh) 单片机在线加载升级方法及系统
CN1740949A (zh) 信息处理设备及其启动方法
CN1554069A (zh) 存储卡及其初始化设置方法
CN100340983C (zh) 对非易失可编程逻辑器件在线升级的方法及装置
CN1152431C (zh) 搭载有dram的半导体集成电路
CN1292360C (zh) 一种实现自动读写内部集成电路设备的装置和方法
CN1949169A (zh) 电视机软件升级方法
CN101339529A (zh) 应用于电子装置的完整性检查方法及相应电路
CN1667545A (zh) 具检测基本输入输出系统状态的工作时钟设定方法及装置
CN1645354A (zh) 用于嵌入式可配置逻辑数组的内电路配置结构
CN101047380A (zh) 共用输入/输出端子控制电路
CN1501621A (zh) 一种系统安全启动方法
CN1374592A (zh) 使时钟/日历信息和高信息读出速度能保持的终端设备及其实时时钟控制方法
CN101436097B (zh) 电子装置及其唤醒方法
CN1249548C (zh) 主备电路倒换设备及其方法
CN1245685C (zh) 基于构件的操作系统动态设备驱动的方法
CN1442862A (zh) 半导体存储装置及使用该器件的电子信息装置
CN1834925A (zh) 信息处理设备与操作系统转换方法
CN1239974C (zh) 具有开始和停止供应时钟信号功能的半导体集成电路
CN1700662A (zh) 数字通信信号处理单板的测试系统及其方法
CN1945542A (zh) 一种嵌入式软件开发的方法及系统
CN1206658C (zh) 半导体装置
CN1276350C (zh) 经由缓冲区更新基本输入输出系统的系统及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080206

Termination date: 20190312