CN1639668A - 信息处理设备和方法 - Google Patents

信息处理设备和方法 Download PDF

Info

Publication number
CN1639668A
CN1639668A CNA038051702A CN03805170A CN1639668A CN 1639668 A CN1639668 A CN 1639668A CN A038051702 A CNA038051702 A CN A038051702A CN 03805170 A CN03805170 A CN 03805170A CN 1639668 A CN1639668 A CN 1639668A
Authority
CN
China
Prior art keywords
information
change
frequency
clock frequency
updating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA038051702A
Other languages
English (en)
Inventor
儿岛环
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN1639668A publication Critical patent/CN1639668A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3209Monitoring remote activity, e.g. over telephone lines or network connections
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本发明涉及一种信息处理设备和方法,其能在通信过程中避免通信中断。在具有动态改变CPU(51)的频率的功能的装置中,当切换提供电源电压的来源时,判断调制解调器(62)所执行的通信是否正在进行中。如果通信正在进行中,写入寄存器(211)中的信息就是指示不允许转变CPU(51)频率的信息。此信息更新为频率转变允许状态。接着,CPU(51)的频率转变为适于当前情形的频率。在已经转变频率之后,寄存器(211)的信息再次更新为指示不允许频率转变的信息。本发明可应用于具有转变CPU频率的功能的个人计算机中。

Description

信息处理设备和方法
技术领域
本发明涉及一种信息处理设备和方法,并更具体地涉及一种适于动态改变个人计算机内CPU频率的信息处理设备和方法。
背景技术
近年来,具有高频率和相对较高功耗的CPU(中央处理单元)已变得普遍。称作便携式移动计算机和笔记本个人计算机(以下称作笔记本PC)的个人计算机也已变得普遍。为了携带方便,笔记本PC不仅可用AC电源供电也可用电池供电。
然而,如果具有高频率和高功耗的此种CPU用于笔记本PC中,就必需减少功耗,以延长电池驱动时间。例如,在一种用于减小功耗的已知方法中,确定电源电压是从AC电源提供还是仅从电池提供,并且,如果确定电源电压仅由电池提供,就降低CPU时钟频率,以减少功耗。
降低CPU时钟频率包括:减小时钟频率本身;以及进行所谓的节流或驱动和不驱动CPU(即,间歇地驱动CPU以降低平均频率),由此等效地降低频率。
在启动上述动态改变CPU频率的功能(以下称作频率转变(控制))时,可中断由调制解调器执行的通信,这是令人讨厌的。此通信中断例如是因为频率转变控制的几百毫秒累积作为延迟时间而引起的。因而,在由调制解调器执行的通信过程中,频率转变控制设定为不活动的。
在本文描述中假设:当从AC电源提供电源电压时,CPU频率设定为高频,而当从电池提供电源电压时,CPU频率设定为低频。
在由调制解调器执行的通信过程中,如果从AC电源提供电源电压,CPU频率就设定为高频,并且频率转变控制设定为不活动的。在此状态下,即使在电源电压的提供从AC电源切换到电池时,频率转变控制也仍然是不活动的,从而,CPU频率仍然维持在高频。
由于尽管从电池提供电源电压但CPU频率仍然较高,因此,发生个人计算机操作时间缩短的问题。
相反,在由调制解调器执行的通信过程中,如果从电池提供电源电压,CPU频率就设定为低频,并且频率转变控制设定为不活动的。在此状态下,即使在电源电压的提供从电池切换到AC电源时,频率转变控制也仍然是不活动的,从而,CPU频率仍然维持在低频。
由于尽管从AC电源提供电源电压但CPU频率仍然较低,因此,发生个人计算机处理速度变慢的问题。
也就是说,发生以下问题:即使在由调制解调器执行的通信过程中改变电源电压的来源时,CPU频率对于当前状态也不设定(转变)为适当的频率。不仅在调制解调器执行的通信过程中,而且在执行频率转变控制的过程中,都会出现此问题。
发明内容
考虑到此背景,本发明的目的是在调制解调器等执行的通信过程中适当地设定CPU频率。
根据本发明的信息处理设备包括:用于改变时钟频率的改变部件;存储部件,该存储部件用于储存指示是否允许由改变部件改变时钟频率的信息;更新部件,当储存在存储部件中的信息是指示不允许改变时钟频率的信息时,更新部件把储存在存储部件中的信息更新为指示在改变部件改变时钟频率时允许改变时钟频率的信息;以及重置部件,在储存在存储部件中的信息已被更新部件更新之后并且在改变部件已经改变时钟频率之后,重置部件用于把该信息重置为指示不允许改变时钟频率的信息。
当改变提供电源电压的来源时,改变部件可改变时钟频率。
更新部件和重置部件根据BIOS而执行处理。
根据本发明的信息处理方法包括:用于改变时钟频率的改变步骤;存储控制步骤,该步骤控制储存用于指示是否允许在改变步骤中改变时钟频率的信息;更新步骤,当在存储控制步骤中储存的信息是指示不允许改变时钟频率的信息时,更新步骤把在存储控制步骤中储存的信息更新为指示在改变步骤中改变时钟频率时允许改变时钟频率的信息;以及重置步骤,在存储控制步骤中储存的信息已在更新步骤中更新之后并且在改变步骤中已经改变时钟频率之后,重置步骤把该信息重置为指示不允许改变时钟频率的信息。
根据本发明的程序使计算机控制信息处理设备,以执行:用于改变时钟频率的改变步骤;存储控制步骤,该步骤控制储存用于指示是否允许在改变步骤中改变时钟频率的信息;更新步骤,当在存储控制步骤中储存的信息是指示不允许改变时钟频率的信息时,更新步骤把在存储控制步骤中储存的信息更新为指示在改变步骤中改变时钟频率时允许改变时钟频率的信息;以及重置步骤,在存储控制步骤中储存的信息已在更新步骤中更新之后并且在改变步骤中已经改变时钟频率之后,重置步骤把该信息重置为指示不允许改变时钟频率的信息。
在根据本发明的信息处理设备、方法和程序中,假设信息指示不允许改变时钟频率,当改变时钟频率时,储存的当前信息更新为指示允许改变时钟频率的信息,从而,可改变时钟频率,并且,时钟频率改变为所希望的频率。接着,储存的信息重置为指示不允许改变时钟频率的初始信息。
附图说明
图1为个人计算机的外部透视图。
图2为图1所示个人计算机主体的平面视图。
图3为图1所示个人计算机主体中滚轮附近的放大视图。
图4为示出图1所示个人计算机右侧部分的结构的视图。
图5为示出图1所示个人计算机内部结构的实例的框图。
图6为示出控制器73的内部结构的实例的框图。
图7为示出频率转变控制的流程图。
图8为在图7所示流程图之后的流程图。
具体实施方式
现在结合附图描述本发明的实施例。图1-4示出个人计算机1的外观。
基本上,个人计算机1由主体21、以及可相对主体21打开和关闭的显示单元22形成。图1为个人计算机1的外部透视图,示出显示单元22相对主体21打开。图2为主体21的平面图,图3是位于主体21中的滚轮23的放大视图,滚轮23在以下描述。图4为位于主体21中的滚轮23的侧视图。
在主体21的上表面上布置:用于输入各种字符或符号的键盘24;触摸板26,用作移动LCD 25上所显示指示器(鼠标光标)的定位设备;以及电源开关27。在主体21的侧面上布置滚轮23、IEEE(电气和电子工程师协会)1394端口28等。可布置操纵杆类型定位设备来取代触摸板26。
在显示单元22的前表面上布置用于显示图象的LCD(液晶显示器)25。在显示单元22的右上部分上布置电源灯PL、电池灯BL、消息灯ML(未示出),如果需要,可布置其它LED灯。在显示单元22的上部中央位置上布置具有CCD视频照相机29的成象单元30以及麦克风31,其中,CCD视频照相机29包括CCD(电荷耦合装置)。在图1中主体21的右上侧部分上布置用于操作CCD视频照相机29的快门按钮32。
成象单元30可旋转地固定到显示单元22上。例如,成象单元30由用户从CCD视频照相机29可拍摄操作个人计算机1的用户的位置旋转到CCD视频照相机29可拍摄操作个人计算机1的用户的视线方向上的景物的位置。
如图2的右侧所示,滚轮23例如安装在主体21上键盘24的键A和B之间,从而,滚轮23的顶面基本与键A和B共平面。当滚轮23如图3中箭头“a”所示地旋转时,滚轮23执行预定的操作(如卷屏),并且,滚轮23执行与图3中箭头“b”所示运动相应的操作(如设置图标的选择)。
IEEE 1394端口28具有遵守IEEE 1394中所规定标准的结构,并且,遵守IEEE 1394中所规定标准的电缆连接到IEEE 1394端口28。
现在结合图5描述个人计算机1的内部结构的实例。
中央处理单元(CPU)51例如用英特尔公司(Intel Corporation)制造的Pentium(注册商标)处理器等来实现,并且连接到前侧总线(FSB)52。北桥53也连接到FSB 52。北桥53具有AGP(加速图形接口)50,并连接到集线器接口56。
北桥53例如用Intel 440BX实现并且控制CPU 51、RAM(随机存取存储器)54(即所谓的主存储器)等,其中,Intel 440BX是英特尔公司制造的AGP主桥控制器。北桥53还通过AGP 50控制视频控制器57。视频控制器57控制LCD 25或VGA(视频图形阵列)显示器(以下称作VGA 101)。
视频控制器57接收从CPU 51提供的数据(图象数据、文本数据等),并且产生与所接收数据相应的图象数据或实际上在内部视频存储器(未示出)中储存接收到的数据。视频控制器57使LCD 25或VGA 101显示与储存在视频存储器中的图象数据相应的图象。LCD 25或VGA 101基于从视频控制器57提供的数据而显示图象、文本等。
北桥53还连接到高速缓冲存储器55。高速缓冲存储器55由能以比RAM 54更高速度写或读的存储器实现,如SRAM(静态RAM),并且对CPU 51使用的程序或数据进行高速缓存(临时储存)。
CPU 51包含能以比高速缓冲存储器55更高的速度操作并可由CPU 51本身控制的一级高速缓冲存储器。
RAM 54例如由DRAM(动态RAM)形成,并且储存由CPU 51执行的程序或CPU 51操作所需的数据。具体地,例如,在完成启动过程时,RAM 54储存从HDD 67装入的操作系统,并且储存因特网程序等。
操作系统(Operating System(0S))是控制计算机基本操作的程序,如:微软公司(Microsoft Corporation)制造的Windows(注册商标)XP或苹果计算机公司(Apple Computer,Inc.)制造的Mac OS(注册商标)。
北桥53还通过集线器接口56连接到南桥58。南桥58例如用IntelPIIX4E实现,并且包含AC97链接接口58A、USB(通用串行总线)接口58B、IDE(集成驱动电子技术)接口58C、PCI(外围部件互连)接口58D、LPC(低管脚计数)接口58E、以太网接口58F等。
南桥58执行各种I/O(输入/输出)控制,从而控制通过AC97链接总线59、USB总线60和IDE总线61连接的装置。
调制解调器62和声音控制器63连接到AC97链接总线59。调制解调器62连接到公用电话线,并且通过公用电话线或因特网(未示出)执行通信。声音控制器63从麦克风31捕捉音频,以产生与音频相应的数据,并且向RAM 54输出数据。声音控制器63进一步地驱动扬声器102,以输出音频。
USB控制器64连接到南桥58的USB总线60,从而,可连接各种USB装置。还通过USB总线60连接记忆棒插槽65和蓝牙通信单元66。记忆棒(商标)103连接到记忆棒插槽65。
记忆棒103是由本申请人,索尼公司(Sony Corporation),开发的一种闪存卡。记忆棒103在21.5mm×50mm×2.8mm的紧凑薄塑料壳内存放闪存装置,该装置是一种电可写或可擦除非易失性存储器或EEPROM(电可擦可编程只读存储器),并且,通过10管脚端口可在记忆棒103上记录和读取各种类型的数据,如图象、音频和音乐数据。
蓝牙通信单元66执行蓝牙通信。USB接口58B向和从通过USB总线60连接的外部装置发送和接收数据。
IDE接口58C包括:两个IDE控制器,即主IDE控制器和辅IDE控制器;以及配置寄存器等(未示出)。
HDD 67通过IDE总线62连接到主IDE控制器。当IDE装置如CD-ROM驱动器68或HDD(未示出)连接到另一IDE总线时,连接的IDE装置与辅IDE控制器电连接。
以太网连接器69连接到网络如LAN(局域网)。以太网接口58F向连接到以太网连接器69的网络发送数据和从其接收数据。
BIOS(基本输入输出系统)71、I/O(输入/输出)接口72和控制器73连接到LPC总线70。BIOS 71是具有个人计算机1的基本操作命令集合的程序组,并且例如储存在ROM(只读存储器)中。BIOS71控制OS或应用程序与外围装置之间的数据交换(输入和输出)。
串行端口74和并行端口75连接到I/O接口72,以向连接到所述端口的装置发送数据和从其接收数据。滚轮23、键盘24、鼠标104、AC电源76等连接到控制器73。控制器73的细节在以下结合图6进行描述。
PC卡接口78和IEEE 1394接口79连接到PCI总线77。PC卡接口78用于把从连接到插槽33的装置(卡)提供的数据提供给CPU51或RAM 54,并且把从CPU 51提供的数据输出给连接到PC卡插槽的卡。驱动器105通过插槽33和PC卡接口78连接到PCI总线77。
驱动器105读取记录在磁盘111、光盘112、磁光盘113、或半导体存储器114中的数据,并把读取的数据提供给RAM 54,其中,磁盘111、光盘112、磁光盘113、或半导体存储器114连接到驱动器105。驱动器105还能在连接到驱动器105的磁盘111、光盘112、磁光盘113、或半导体存储器114中储存由CPU 51的处理所产生的数据。
IEEE 1394接口79通过IEEE 1394端口81发送和接收IEEE1394数据(分组数据)。
图6为示出控制器73的内部结构的实例的视图。控制器73监视主要来自键盘24或鼠标104的数据。控制器73包括CPU 201。CPU 201根据控制程序202而执行处理。
键输入监视程序203是用于监视键盘24或鼠标104的输入的程序。特殊键输入监视程序204是用于监视特殊键如滚轮23的输入的程序。除了滚轮23以外,特殊键例如为热键或PPK(可编程功率键),并且是与需要通过预定程序确定的处理相应的键。
电源管理程序205是用于管理电池或AC电源76的程序,并且,例如,控制向个人计算机1的组件提供必需的电源电压。
CPU 201根据控制器程序202而确定输入数据将传递到哪个程序。当传递数据时,每个程序检查传递数据的内容,并且执行相应的处理。
控制器73进一步包括寄存器206。尽管图6只示出一个寄存器,但如果需要,可提供多个寄存器206。图6中所示寄存器206储存指示是否从AC电源76提供电源电压的标记。南桥58还包括寄存器211,用于储存指示是否允许动态改变CPU 51的频率的标记。
控制程序202、键输入监视程序203、特殊键输入监视程序204和电源管理程序205通过中断线连接到南桥58。当每个程序接收一定的键输入并且执行处理从而输出数据时,数据通过中断线传送到南桥58。
具体地,把控制程序202连接到南桥58的中断线称作SMI线221-1,而且,把电源管理程序205连接到南桥58的中断线称作SCI线222-1。在南桥58与CPU 51之间还连接专门从控制程序202传送中断的SMI线221-2和专门从电源管理程序205传送中断的SCI线222-2。
SCI线222-1可使用LPC总线70中的线。
近来,具有高频率和相对较高功耗的CPU 51已变得普遍。图1所示个人计算机1,如便携式移动计算机或笔记本PC(个人计算机),也已变得普遍。为了便于携带,不仅通过AC电源76而且通过电池对笔记本PC供电。
然而,如果在笔记本PC中使用具有高频率和相对较高功耗的CPU 51,就必需减小功耗,以延长电池驱动时间。例如,在一种用于减小功耗的已知方法中,确定电源电压是从AC电源76提供还是仅从电池提供,并且,如果确定电源电压仅从电池提供,就降低CPU 51的时钟频率,以减少功耗。
在以下描述中,CPU 51的频率变化称作频率转变。在以下描述中,当从AC电源76提供电源电压时,CPU 51的频率设定为高频,而当从电池提供电源电压时,CPU 51的频率设定为低频。从而,频率在两个频率即低频和高频之间转变。
降低CPU时钟频率(低频)包括:减小时钟频率本身;以及进行所谓的节流或驱动和不驱动CPU(即,间歇地驱动CPU以降低平均频率),由此等效地降低频率。
以下结合图7和8所示的流程图描述此频率转变控制。在步骤S11中,发生以下事件,如拔出AC电源76的插头(即电源电压的提供切换到电池)或插入AC电源76的插头(电源电压的提供切换到AC电源)。
通过控制器73管理AC电源76的插入或拔出。当AC电源76的插入或拔出事件输入到控制器73中时,在步骤S12中,CPU 201根据控制程序202确定此事件与AC电源76有关,并且把事件输入传递到电源管理程序205。
在步骤S13中,如果电源管理程序205确定发生AC电源76的插入或拔出事件,它就更新寄存器206。例如,在寄存器206中设定标记,从而,在从AC电源76提供电源电压的过程中此标记为开启,并且在从电池提供电源电压的过程中此标记为关闭。
当在步骤S13中更新储存在寄存器206中的信息时,接着在步骤S14中,从控制程序产生SMI信号。SMI信号通过SMI线221-1发送给南桥58,并进而通过SMI线221-2发送给CPU 51。
当CPU 51接收SMI信号时,执行在步骤S15之后用于中断的处理。在步骤S15中,确定CPU 51是否为支持频率转变的CPU。执行步骤S15中的确定是因为CPU 51不必支持频率转变,并且频率转变控制只通过支持频率转变的CPU来进行(而进行)。
如果在步骤S15中确定CPU 51不支持频率转变,就不可能(不必)进行频率转变,并且结束频率转变控制过程。
如果在步骤S15中确定CPU 51支持频率转变,就在步骤S16中确定此事件是否为AC电源76的插入事件(即,此事件是否为指示电源切换到AC电源76的事件)。
如果在步骤S16中确定此事件指示插入AC电源76,那么就在步骤S17中,对设定CPU 51的频率为高频进行缓冲。如果在步骤S16中确定此事件不指示插入AC电源76,换句话说,如果确定此事件指示拔出AC电源76的插头,那么就在步骤S18中,对设定CPU 51的频率为低频进行缓冲。
术语缓冲仅意味着CPU 51的频率设定为高频或低频的设定,并不意味着进行实际频率转变。
在步骤S17或S18的处理之后,接着在步骤S19(图8)中,确定BIOS 71是否具有控制权。控制权表示个人计算机1根据哪个程序进行操作。控制权可赋予BIOS 71或除BIOS 71以外的任何程序。除BIOS 71以外的程序包括操作系统和应用程序。
如果在步骤S19中确定BIOS 71具有控制权,过程就前进到步骤S20。在步骤S20中,CPU 51的频率设定(转变)为在步骤S17或S18中缓冲的频率。
如果在步骤S19中确定BIOS 71没有控制权,就在步骤S21中确定是否允许频率转变。尽管BIOS 71没有控制权,但根据BIOS 71执行在步骤S21之后的处理。通过查询储存在南桥58的寄存器211中的信息而执行步骤S21中的确定。
寄存器211具有指示是否允许频率转变的标记。不允许频率转变的状态是通过频率转变会导致相反效果的状态。例如,在调制解调器62执行的通信过程中不允许频率转变。
如果在调制解调器62执行的通信过程中进行频率转变控制,频率转变控制所需的时间就累积为延迟,因而,发生通信中断。而且,当调制解调器62是软件调制解调器时,CPU 51必须在通信过程中恒定地执行处理。因而,如果动态地转变CPU 51的频率,就会中断通信。从而,在寄存器211中写入:在调制解调器62执行的通信过程中不允许频率转变。
虽然已经借助实例描述调制解调器62执行的通信,但是,在除调制解调器62执行通信以外的通信过程中,如通过无线LAN(遵守IEEE 802.11a或IEEE 802.11b标准)执行的通信或通过蓝牙通信单元66执行的通信,频率转变可设定为不允许。本发明可应用于这些情形中。除了在通信过程中之外,在不允许频率转变的情形中,本发明可应用于此情形。
如果在步骤S21中通过查询储存在寄存器211中的信息而确定允许频率转变,就在步骤S20中进行频率转变。如果在步骤S21中确定不允许频率转变,过程就前进到步骤S22。
在步骤S22中,CPU 51根据BIOS 71而把储存在南桥58的寄存器211中的信息重置为允许频率转变的状态。以此方式,改变频率转变允许状态的设定,以允许频率转变。
在步骤S23中,进行频率转变。步骤S23中的频率转变处理与上述步骤S20中的频率转变处理相似,并因而省略其描述。
当步骤S23中的频率转变处理使CPU 51的频率设定为高频或低频时,接着在步骤S24中更新在南桥58的寄存器211中的信息,并且再次重置为不允许频率转变的状态。由于最初必须在步骤S24中设定不允许频率转变的状态,因此,如果设定允许频率转变的状态,该状态就必须重置为初始状态。
从而,即使不允许频率转变,也释放此状态,以进行频率转变处理。这可避免以下情形:当电源电压的提供从AC电源76切换到电池由此延长电池驱动时间时,CPU 51的频率仍然维持在高频。
这还可避免以下情形:当电源电压的提供从电池切换到AC电源76由此使CPU 51的能力最大化时,CPU 51的频率仍然维持在低频,其中,当从AC电源76提供电源电压时,CPU 51的能力最大。
虽然已经结合图7和8的流程图描述BIOS 71所执行的控制,但可由操作系统执行频率转变过程。当发生AC电源76的插入或拔出事件时,此事件通过SMI线221-1和221-2传送到CPU 51,随后,此事件还从电源管理程序205通过SCI线222-1和222-2传送到CPU 51。
在BIOS 71已经执行上述过程之后,操作系统执行频率转变过程。因而,进行频率转变,以把频率设定为所需的频率。即使执行所述过程,实质上也不进行频率转变。由于在调制解调器62执行通信的过程中频率转变设定为不允许,因此,操作系统实质不执行频率转变过程。
上述操作系列可用硬件或软件执行。当用软件执行所述操作系列时,从记录介质把构成软件的程序安装到包括在专用硬件中的计算机内或通用个人计算机中,在通用个人计算机中安装各种程序以执行各种功能。
记录介质可由封装介质形成,如图5中所示的磁盘111(包括软盘)、光盘112(包括CD-ROM(紧凑盘-只读存储器)和DVD(数字多用途盘))、磁光盘113(包括MD(小型盘)(注册商标))或半导体存储器114,在这些介质中记录程序,封装介质从个人计算机单独分发,用于向用户提供程序,或者,记录介质可由包含其中储存程序的ROM或HDD 67的硬盘形成,硬盘提供给用户,以便事先安装到计算机中。
在此文件中,定义由此介质提供程序的步骤包括按所述次序顺序执行的过程,而且还包括并行或单独执行的过程,所述过程不必顺序执行。
如在此所使用的,术语系统代表由多个装置组件的整个设备。
工业应用
根据本发明,可转变(改变)控制装置如CPU的时钟频率。
进而,根据本发明,可避免在控制装置如CPU的时钟频率转变时中断调制解调器所执行的通信而带来的不便,并且,根据情形,频率可设定为所希望的频率。
权利要求书
(按照条约第19条的修改)
1.一种用具有预定频率的时钟进行操作的信息处理设备,所述信息处理设备包括:
用于改变时钟频率的改变部件;
存储部件,该存储部件用于储存指示是否允许由改变部件改变时钟频率的信息;
更新部件,当储存在存储部件中的信息是指示不允许改变时钟频率的信息时,更新部件把储存在存储部件中的信息更新为指示在改变部件改变时钟频率时允许改变时钟频率的信息;以及
重置部件,在储存在存储部件中的信息已被更新部件更新之后并且在改变部件已经改变时钟频率之后,重置部件用于把该信息重置为指示不允许改变时钟频率的信息。
2.如权利要求1所述的信息处理设备,其中,当改变提供电源电压的来源时,改变部件改变时钟频率。
3.如权利要求1所述的信息处理设备,其中,更新部件和重置部件根据BIOS而执行处理。
4.(修改)如权利要求1所述的信息处理设备,进一步包括:
产生部件,该部件用于在AC电源插入或拔出时产生一个事件;以及
缓冲部件,当产生部件产生的事件指示插入AC电源时,缓冲部件用于缓冲指示时钟频率设定为高频的信息,并且,当所述事件指示拔出AC电源时,缓冲部件用于缓冲指示时钟频率设定为低频的信息,
其中,改变部件基于缓冲部件缓冲的信息而改变时钟频率。
5.(修改)如权利要求1所述的信息处理设备,其中,存储部件储存指示在通信部件执行通信的过程中不允许改变时钟频率的信息。
6.(新)一种用于信息处理设备的信息处理方法,该信息处理设备用具有预定频率的时钟进行操作,所述信息处理方法包括:
用于改变时钟频率的改变步骤;
存储控制步骤,该步骤控制储存用于指示是否允许在改变步骤中改变时钟频率的信息;
更新步骤,当在存储控制步骤中储存的信息是指示不允许改变时钟频率的信息时,更新步骤把在存储控制步骤中储存的信息更新为指示在改变步骤中改变时钟频率时允许改变时钟频率的信息;以及
重置步骤,在存储控制步骤中储存的信息已在更新步骤中更新之后并且在改变步骤中已经改变时钟频率之后,重置步骤把该信息重置为指示不允许改变时钟频率的信息。
7.(新)一种使计算机控制信息处理设备的程序,该信息处理设备用具有预定频率的时钟进行操作,所述程序执行:
用于改变时钟频率的改变步骤;
存储控制步骤,该步骤控制储存用于指示是否允许在改变步骤中改变时钟频率的信息;
更新步骤,当在存储控制步骤中储存的信息是指示不允许改变时钟频率的信息时,更新步骤把在存储控制步骤中储存的信息更新为指示在改变步骤中改变时钟频率时允许改变时钟频率的信息;以及
重置步骤,在存储控制步骤中储存的信息已在更新步骤中更新之后并且在改变步骤中已经改变时钟频率之后,重置步骤把该信息重置为指示不允许改变时钟频率的信息。

Claims (5)

1.一种用具有预定频率的时钟进行操作的信息处理设备,所述信息处理设备包括:
用于改变时钟频率的改变部件;
存储部件,该存储部件用于储存指示是否允许由改变部件改变时钟频率的信息;
更新部件,当储存在存储部件中的信息是指示不允许改变时钟频率的信息时,更新部件把储存在存储部件中的信息更新为指示在改变部件改变时钟频率时允许改变时钟频率的信息;以及
重置部件,在储存在存储部件中的信息已被更新部件更新之后并且在改变部件已经改变时钟频率之后,重置部件用于把该信息重置为指示不允许改变时钟频率的信息。
2.如权利要求1所述的信息处理设备,其中,当改变提供电源电压的来源时,改变部件改变时钟频率。
3.如权利要求1所述的信息处理设备,其中,更新部件和重置部件根据BIOS而执行处理。
4.一种用于信息处理设备的信息处理方法,该信息处理设备用具有预定频率的时钟进行操作,所述信息处理方法包括:
用于改变时钟频率的改变步骤;
存储控制步骤,该步骤控制储存用于指示是否允许在改变步骤中改变时钟频率的信息;
更新步骤,当在存储控制步骤中储存的信息是指示不允许改变时钟频率的信息时,更新步骤把在存储控制步骤中储存的信息更新为指示在改变步骤中改变时钟频率时允许改变时钟频率的信息;以及
重置步骤,在存储控制步骤中储存的信息已在更新步骤中更新之后并且在改变步骤中已经改变时钟频率之后,重置步骤把该信息重置为指示不允许改变时钟频率的信息。
5.一种使计算机控制信息处理设备的程序,该信息处理设备用具有预定频率的时钟进行操作,所述程序执行:
用于改变时钟频率的改变步骤;
存储控制步骤,该步骤控制储存用于指示是否允许在改变步骤中改变时钟频率的信息;
更新步骤,当在存储控制步骤中储存的信息是指示不允许改变时钟频率的信息时,更新步骤把在存储控制步骤中储存的信息更新为指示在改变步骤中改变时钟频率时允许改变时钟频率的信息;以及
重置步骤,在存储控制步骤中储存的信息已在更新步骤中更新之后并且在改变步骤中已经改变时钟频率之后,重置步骤把该信息重置为指示不允许改变时钟频率的信息。
CNA038051702A 2002-03-04 2003-02-12 信息处理设备和方法 Pending CN1639668A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP57929/2002 2002-03-04
JP2002057929A JP2003256073A (ja) 2002-03-04 2002-03-04 情報処理装置および方法、並びにプログラム

Publications (1)

Publication Number Publication Date
CN1639668A true CN1639668A (zh) 2005-07-13

Family

ID=27784678

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA038051702A Pending CN1639668A (zh) 2002-03-04 2003-02-12 信息处理设备和方法

Country Status (6)

Country Link
US (1) US7321977B2 (zh)
EP (1) EP1486856A1 (zh)
JP (1) JP2003256073A (zh)
CN (1) CN1639668A (zh)
TW (1) TW200307883A (zh)
WO (1) WO2003075137A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100419639C (zh) * 2006-10-27 2008-09-17 北京中星微电子有限公司 切换内存时钟频率的方法和装置以及切换时钟频率的系统
CN100476694C (zh) * 2007-09-28 2009-04-08 中国科学院计算技术研究所 一种多核处理器及其变频装置和核间通信方法
CN101923375A (zh) * 2010-03-20 2010-12-22 孔繁忠 军用服务器
CN101584098B (zh) * 2006-11-30 2012-06-27 明日香电子株式会社 无接点传送装置
CN102866973A (zh) * 2011-07-07 2013-01-09 精拓科技股份有限公司 工业标准构造接口总线的桥接系统、装置与其方法
CN101923375B (zh) * 2010-03-20 2016-11-30 孔繁忠 军用服务器

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4669803B2 (ja) * 2006-03-23 2011-04-13 三洋電機株式会社 集積回路及びそれを用いた信号処理装置
US20090040842A1 (en) * 2007-08-06 2009-02-12 Sandisk Corporation, A Delaware Corporation Enhanced write abort mechanism for non-volatile memory
US7599241B2 (en) * 2007-08-06 2009-10-06 Sandisk Corporation Enhanced write abort mechanism for non-volatile memory
CN101770385B (zh) * 2010-02-04 2013-05-22 青岛海信移动通信技术股份有限公司 一种基于Linux系统的设备及其应用启动的方法
JP2014048972A (ja) * 2012-08-31 2014-03-17 Fujitsu Ltd 処理装置、情報処理装置、及び消費電力管理方法
JP2014239401A (ja) * 2013-06-10 2014-12-18 富士通株式会社 携帯端末装置および周波数制御方法
KR20210040706A (ko) * 2019-10-04 2021-04-14 삼성전자주식회사 전자 장치에서 네트워크 데이터 속도 가속 방법 및 장치

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5446904A (en) * 1991-05-17 1995-08-29 Zenith Data Systems Corporation Suspend/resume capability for a protected mode microprocessor
US5319772A (en) * 1991-11-14 1994-06-07 Acer Incorporated Method and apparatus for changing the operating clock speed of a computer system
JP3202497B2 (ja) * 1994-09-09 2001-08-27 日本電気株式会社 情報処理装置
JPH11296251A (ja) * 1998-04-06 1999-10-29 Mitsubishi Electric Corp 情報処理装置
US6457135B1 (en) * 1999-08-10 2002-09-24 Intel Corporation System and method for managing a plurality of processor performance states
US6704879B1 (en) * 1999-08-26 2004-03-09 Micron Technology, Inc. Dynamically controlling a power state of a graphics adapter
JP2001154763A (ja) * 1999-11-30 2001-06-08 Nec Shizuoka Ltd ローカルエリアネットワークボードの省電力装置
JP2002041495A (ja) * 2000-07-21 2002-02-08 Denso Corp マイクロコンピュータ
US6988214B1 (en) * 2000-11-06 2006-01-17 Dell Products L.P. Processor power state transistions using separate logic control
US6845415B2 (en) * 2003-05-22 2005-01-18 Micro-Star Int'l Co., Ltd. Computing system capable of controlling disk loading and disk unloading operations of an optical disk drive

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100419639C (zh) * 2006-10-27 2008-09-17 北京中星微电子有限公司 切换内存时钟频率的方法和装置以及切换时钟频率的系统
CN101584098B (zh) * 2006-11-30 2012-06-27 明日香电子株式会社 无接点传送装置
CN100476694C (zh) * 2007-09-28 2009-04-08 中国科学院计算技术研究所 一种多核处理器及其变频装置和核间通信方法
CN101923375A (zh) * 2010-03-20 2010-12-22 孔繁忠 军用服务器
CN101923375B (zh) * 2010-03-20 2016-11-30 孔繁忠 军用服务器
CN102866973A (zh) * 2011-07-07 2013-01-09 精拓科技股份有限公司 工业标准构造接口总线的桥接系统、装置与其方法

Also Published As

Publication number Publication date
TW200307883A (en) 2003-12-16
US20050182982A1 (en) 2005-08-18
US7321977B2 (en) 2008-01-22
JP2003256073A (ja) 2003-09-10
EP1486856A1 (en) 2004-12-15
WO2003075137A1 (fr) 2003-09-12

Similar Documents

Publication Publication Date Title
US7340621B2 (en) Power conservation techniques for a digital computer
US7010634B2 (en) Notebook computer with independently functional, dockable core computer
CN1639668A (zh) 信息处理设备和方法
TWI442219B (zh) 具有低電力裝置的序列匯流排集線器及其方法
JP5095682B2 (ja) 情報処理装置、情報処理装置の電力制御方法、およびコンピュータが実行可能なプログラム
CN1922596A (zh) 分立的图形系统与方法
CN1794138A (zh) 可携式计算机及其耗电控制方法
KR20100023966A (ko) Ulpi phy 인터페이스 표준을 사용하는 usb 2.0 링크 전력 관리 부록의 물리적 장치(phy) 지원
CN1737733A (zh) 信息处理装置和在信息处理装置中的处理程序
CN1595332A (zh) 计算机系统及其控制方法
CN1105136A (zh) 信息处理系统
US7039742B1 (en) Handheld option pack identification scheme
US8650425B2 (en) Computer system for processing data in non-operational state and processing method thereof
CN1866165A (zh) 具有节电功能的电脑系统及电脑系统节电模式的实现方法
US20100250799A1 (en) Information processing apparatus and power supply controlling method
JP6982649B2 (ja) 情報処理装置、及び制御方法
WO2007114960A2 (en) Communication between secondary processor and auxiliary display subsystem
CN1622074A (zh) 一种基于计算机与usb设备进行数据交换的装置和方法
CN100517208C (zh) 一种能离线进行数据交换的装置和方法
US7269746B1 (en) Method of transmitting identification data from an option pack to a main unit before the option pack is fully powered
JP6235211B2 (ja) 方法及び装置
JP7260571B2 (ja) 情報処理装置、及び制御方法
JP4482798B2 (ja) 情報処理装置及び情報処理装置における電力制御機構
CN217880140U (zh) 卡片电脑
Thakkar Second-Generation Intel® Centrino™ Mobile Technology Platform.

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication