CN1414489A - 与对接系统总线连接的基本系统及其控制方法 - Google Patents

与对接系统总线连接的基本系统及其控制方法 Download PDF

Info

Publication number
CN1414489A
CN1414489A CN02146916A CN02146916A CN1414489A CN 1414489 A CN1414489 A CN 1414489A CN 02146916 A CN02146916 A CN 02146916A CN 02146916 A CN02146916 A CN 02146916A CN 1414489 A CN1414489 A CN 1414489A
Authority
CN
China
Prior art keywords
bus
butt joint
ultimate
docking
docking system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02146916A
Other languages
English (en)
Other versions
CN100447767C (zh
Inventor
姜声哲
罗道光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of CN1414489A publication Critical patent/CN1414489A/zh
Application granted granted Critical
Publication of CN100447767C publication Critical patent/CN100447767C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)
  • Bus Control (AREA)

Abstract

一种与对接系统总线连接的基本系统及其控制方法。基本系统可以包括对接连接处理电路与对接开关。对接连接处理电路检测至少一个对接系统与基本系统的连接,在基本系统中产生类型不同于对接系统使用的总线周期类型的总线周期,并在产生不同类型总线周期的一段时间内,输出对接总线连接使能信号。对接开关响应于来自对接连接处理电路的该对接总线连接使能信号,将对接系统总线耦合至基本系统总线。基本系统容易与外部系统耦合以扩展功能。

Description

与对接系统总线连接的基本系统及其控制方法
技术领域
本发明涉及与对接系统总线连接的基本系统及其控制方法。
背景技术
本领域技术人员众所周知,诸如个人数字助理(PDA)、国际移动电信(IMT)-2000终端、个人通信业务(PCS)终端、个人计算机等采用电池作系统电源的便携终端,包括多个装置,例如可包括中央处理单元(CPU)、随机存取存储器(RAM)、音频模块、液晶显示(LCD)模块、通信模块等。
便携终端(下称“基本系统”)还包括至少一个用于作功能扩展的扩展单元,需要时可通过它将外部系统(下称“对接系统”)对接至基本系统。对接系统一般可通过硬件逻辑预定的总线接口,例如通过工业标准体系结构(ISA)总线接口或外设部件互连(PCI)总线接口,对接至基本系统。
然而,在为基本系统功能扩展而设立接口时,对接系统与基本系统之间的冲突会阻碍该接口而造成基本系统中断,因而必须反复建立接口,由此减弱了基本系统有效性,给操作者带来不便。
图1的框图示出改进与对接系统总线连接的现有技术基本系统的结构。如图1所示,基本系统100经对接PCI总线接口与对接系统150连接。基本系统100包括PCI总线控制器110、PCI总线空闲态检测器120和对接开关130。
PCI总线控制器110识别因对接系统150与基本系统100连接而产生的对接检测信号,并向PCI总线空闲态检测器120提供PCI总线准备信号。响应于来自PCI总线控制器110的PCI总线准备信号,PCI总线空闲态检测器120检查PCI总线当前是否处于空闲态,若PCI总线处于空闲态,就向对接开关130提供对接PCI总线连接使能信号。
响应于来自PCI总线空闲态检测器120的PCI总线连接使能信号,对接开关130执行切换操作,在对接系统150与基本系统100中的PCI总线控制器110之间实现基于总线连接的对接。
然而,为了精密地检查PCI总线的空闲态,而PCI总线是相关技术基本系统与对接系统之间对接的关键部件,基本系统必须具有以高于PCI总线工作的钟频(即33KHz)的速度操作基本系统的硬件模块,即检查PCI总线空闲态的逻辑电路。该硬件模块导致安装成本增高。另外,由于PCI总线按不规则时间原则瞬时进入空闲态,实际上难以在PCI总线进入空闲态的时间点检测并产生PCI总线连接使能信号。由于PCI总线空闲态检测器120对极短的“空闲态”周期难以利用软件查询法产生“对接PCI总线连接使能信号”,所以要对系统空闲态增加硬件逻辑检查以将对接系统150与基本系统100连接起来。此外,PCI总线空闲态检查逻辑还必须包括独立的硬件单元,以便对事件信息和状态信息进行输入与输出,通知基本系统实际上已成功地建立了对接总线连接。
如果基本系统在没有对事件信息和状态信息进行输入与输出的独立单元的条件下接收来自对接系统因对接连接处理而造成的对接连接事件消息,则基本系统在未完成与对接系统的对接总线连接时,将在其对接再处理操作出现失效的条件下利用操作系统在内部执行基于对接配置的处理。
如上所述,相关技术的基本系统有多种缺点,它必须附带包括PCI总线空闲态检测逻辑电路,增加了设施费用。再者,相关技术的基本系统仍不能建立接口并造成基本系统中断,因为基本系统总线(如PCI总线)状态在检查后和接口建立前会改变。此外,相关技术的硬件模块并不检查所有的系统总线。因此,鉴于PCI总线的特性,难以作总线连接。
上述内容通过引用包括在这里,适于教授附加的或替代的细节、特征和/或技术背景。
发明内容
本发明的一个目的是至少克服上述诸问题和/或缺点,并且至少提供下述的诸优点。
本发明的另一目的是提供与对接系统总线连接的基本系统及其控制方法,以及对该基本系统存贮程序以通过总线连接稳定地将对接系统对接至基本系统的计算机可读存贮媒体。
本发明的另一目的是提供与对接系统总线连接的基本系统及其控制方法,以及对该基本系统存贮程序以在基本系统中执行与对接系统总线周期不同的总线周期的计算机可读存贮媒体。
本发明的另一目的是提供与对接系统总线连接的基本系统及其控制方法和对基本系统存贮程序的计算机可读存贮媒体,后者控制基本系统的总线操作,在对接系统通过总线连接与基本系统对接时,可防止对接系统的总线操作相互冲突。
本发明的另一目的是提供与对接系统总线连接的基本系统及其控制方法,所述方法在预定时间内迫使基本系统的总线周期固定于一特定总线周期,使对接系统在该预定时间内能与所需的连接总线稳定对接。
本发明的另一目的是提供与对接系统总线连接的基本系统及其控制方法,所述方法能在基本系统使用时,可在任何时候通过总线将对接系统装到基本系统,因而能比连接时间有限的热对接或冷对接系统更稳定地实行对接。
为了全部或部分地实现至少上述诸目的,根据本发明,提供一种包括配置成与对接系统连接的基本系统所述的系统,其中包括:对接连接控制器,该控制器检测至少一个对接系统与基本系统的连接,并在基本系统中强制产生至少一种不同于对接系统里所使用的总线操作达一段规定时间;接口控制器,该控制器启动对基本系统总线的接口,用于在规定时间内连接对接系统总线。
为了全部或部分地进一步实现至少上述诸目的,根据本发明,提供一种操作基本系统的方法,包括检测对接系统与基本系统的连接,使基本系统的至少一条总线工作于规定的状态达一段时间,使基本系统的接口在该段时间内能接至对接系统,其中在所述使接口能与对接系统连接期间,基本系统中总线周期的规定状态不发生冲突。
为了全部或部分地进一步实现至少上述诸目的,根据本发明,提供一种与对接系统总线连接的基本系统,包括多个对接连接处理单元,检测至少一个对接系统与基本系统的连接,在基本系统中产生不同于对接系统中使用的总线周期,并在产生不同类型总线周期的一段时间内输出对接总线连接使能信号;多个对接切换单元,用于根据来自对接连接处理单元的对接总线连接使能信号,把基本系统的一条总线连接到对接系统的一条总线。
为了全部或部分地进一步实现至少上述诸目的,提供一种使基本系统与对接系统耦合的方法,包括响应于对接系统与所述基本系统对接连接得出的对接事件信号产生有关对接总线连接命令的信息,执行该对接总线连接命令以产生对接总线连接使能信号,且在基本系统中同时产生并保持类型不同于对接系统中使用的类型的总线周期,在产生并保持不同类型总线周期的同时,通过按对接总线连接使能信号执行切换操作而与对接系统建立对接连接,根据来自对接系统的对接完成确认信息识别该对接系统中的至少一个装置,并且配置基本系统以指示对接系统中至少一个装置的可接入性。
为了全部或部分地进一步实现至少上述诸目的,根据本发明,提供一种载有计算机可执行指令的计算机可读媒体,计算机可读指令包括检测对接系统与基本系统连接的单元、使基本系统至少一条总线在一段时间工作于规定状态的单元和使基本系统中一接口在一段时间内能与对接系统连接的单元,其中在使该接口能与对接系统连接期间,基本系统中总线周期的规定状态不产生冲突。
本发明的附加优点、目的和特征将在以下描述中部分提出,而本领域的技术人员通过参阅下述内容或实施本发明将会明白。正如在所附权利要求书中具体指出的那样,可以实现和达到本发明的诸目的和优点。
附图说明
将参照以下附图详述本发明,图中用相同的标号表示相同的元件,其中:
图1是表示现有技术与对接系统总线连接的基本系统的框图;
图2是表示本发明一较佳实施例的与对接系统总线连接的基本系统的框图;
图3是表示本发明另一较佳实施例的与对接系统总线连接的基本系统的框图;
图4是表示本发明一较佳实施例中控制与对接系统总线连接的基本系统的方法之流程图;
图5是表示本发明另一较佳实施例中控制与对接系统总线连接的基本系统的方法之流程图。
具体实施方式
图2以框图示出本发明第一较佳实施例中与对接系统总线连接的基本系统。如图2所示,与对接系统总线连接的基本系统200包括PCI总线控制器210、对接开关220、对接连接处理单元230和ISA/PCI内部总线控制器240。
对接连接处理单元230包括对接信号检测器250、对接连接控制器260和对接连接处理器270。对接信号检测器250用于检测对接系统280与基本系统200的物理连接,产生事件信号SMI/SCI,并向对接连接控制器260提供所产生的事件信号SMI/SCI。
对接连接控制器260自适应识别对接信号检测器250的事件信号,执行基于总线连接的对接处理例行程序,对接连接控制器260向对接信号检测器250发送有关对接总线连接命令的信息,把对接系统280的总线与基本系统200的总线相接,然后一直等到对接信号检测器250识别出对接总线连接命令信息。即对接连接控制器260与对接信号检测器250作基于命令接口的通信,判断对接信号检测器250是否识别出对接总线连接命令信息。
之后,对接连接控制器260控制ISA/PCI内部总线控制器240,迫使其连续产生与对接系统280不同的总线周期,防止基本系统200中每个装置与对接系统280的总线发生冲突,然后一直等到对接信号检测器250处理该对接总线连接命令。此时,对接信号检测器250需用1毫秒处理该对接总线连接命令。然而,由于所需的强制总线周期时间可按各种标准改变,本发明不打算如此受限制。
对接连接控制器260最好迫使可能有冲突的每条基本系统总线(如CPU主机总线、内部PCI总线、外部PCI总线)进入非冲突状态,该状态最好把总线控制器(如处于空闲态的PCI总线控制器210)置于减少或防止冲突以增强或确保成功地建立对接接口的状态。对接连接控制器260对一段预定时间形成非操作周期,迫使有关总线控制器防止冲突较佳。这样,例如CPU最好操作非操作命令,并且该CPU可在它与ISA装置之间和它与诸PCI装置之间操作命令,分别为CPU主机总线、ISA总线与PCI内部总线产生空闲周期。不然的话,基本系统200中的总线会切换成非空闲周期,如有效或工作态,与对接系统280中的非空闲总线周期发生冲突。若PCI外部总线状态为非空闲,则基本系统就中断并且/或者不能与对接系统280连接。
当在对接连接控制器260控制下对基本系统200设置与对接系统280所使用的不同的总线周期时,对接信号检测器250就产生对接总线连接使能信号并送给对接开关220。对接开关220响应于对接信号检测器250发来的该对接总线连接使能信号,最好用硬件执行切换操作,在对接系统280上与基本系统200的PCI总线控制器210之间建立总线连接。
此时,基本系统200最好将与对接系统280所使用的不同的总线周期保持一段对接开关220基于切换操作建立总线连接所需的时间。
之后,对接连接控制器260读取对接系统280中PCI对PCI桥接控制器等的装置ID,判断对接系统280的对接总线与基本系统200是否已正常连接。若读出的桥接控制器的装置ID正常,因为对接系统280的总线已正常连接,对接连接控制器260就向对接连接处理器270提供对接完成确认信息或对接配置变化信息。
对接连接处理器270最好根据来自对接连接控制器260的对接配置变化信息,识别对接系统280中的诸装置,然后与对接系统280一起用变化的信息配置新扩展的系统。
图3的框图示出本发明第二较佳实施例中与对接系统总线连接的基本系统。如图3所示,与对接系统总线连接的基本系统200’包括PCI总线控制器210、对接开关220、对接连接处理单元235和ISA/PCI内部总线控制器240。
对接连接处理单元235包括对接信号检测器255、对接连接控制器265和对接连接处理器270。对接信号检测器255最好自适应检测对接系统280与基本系统200’的物理连接,产生事件信号SMI/SCI并送给对接连接控制器265。
对接连接控制器265最好自适应识别对接信号检测器255提供的事件信号SMI/SCI并执行总线对接处理例行程序,还向对接信号检测器255发出有关对接总线连接命令的信息,以把对接系统280的总线与基本系统200’的总线相接。
就是说,在对接信号检测器255应用通用输入/输出引脚时,对接连接控制器265产生对接总线连接使能信号,并通过该输入/输出引脚把它直接供给对接信号检测器255,不必等到对接信号检测器255处理该对接总线连接命令。
之后,对接连接控制器265控制ISA/PCI内部总线控制器240,迫使它连续产生与对接系统280不同的总线周期,以防止基本系统200’中各装置与对接系统280的总线冲突,同时对接信号检测器255执行对应于对接总线连接使能信号的操作。
当在对接连接控制器265控制下向基本系统200’提供不同于对接系统280使用的总线周期时,对接信号检测器255产生对接总线连接使能信号并送给对接开关220,后者根据来自对接信号检测器255的该对接总线连接使能信号,最好执行硬件切换操作,在对接系统280与基本系统200’的PCI总线控制器210之间建立总线连接。
此时,基本系统200’最好在对接开关220建立基于切换操作的总线连接所需的一段时间内,保持该不同于对接系统280所使用的总线周期。
接下来,对接连接控制器265访问对接系统280中PCI对PCI桥接控制器的装置ID,判断对接系统280对接总线是否正常地接至基本系统200’。当桥接控制器被访问的装置ID因对接系统280的总线已正常连接而正常时,对接连接控制器265就向对接连接处理器270提供对接完成确认信息或对接配置改变信息。
对接连接处理器270根据来自对接连接控制器265的对接配置变化信息,识别对接系统280的诸装置,然后最好与对接系统280交换信息而配置新扩展系统。
图4的流程图示出本发明第一较佳实施例中控制与对接系统总线连接的基本系统的方法。该方法例如可用基本系统200执行,而且现在用基本系统200作描述。然而,本发明不作如此限制。
如图4所示,过程开始后,收到对接系统280与基本系统200相接而产生的对接连接信号时,对接信号检测器250就产生对接事件信号SMI/SCI并送给对接连接控制器260(步骤S401)。
于是,对接连接控制器260识别来自对接信号检测器250的对接事件信号并转到总线对接处理例行程序(步骤S400)。该程序较佳地控制基本系统操作以减少或防止对接系统连接失败。对接连接控制器260把有关对接总线连接命令的信息传给对接信号检测器250(步骤S403),然后等待对接信号检测器250识别该总线连接命令(S404)。
在对接信号检测器250识别和执行总线连接命令时,对接连接控制器260强制对基本系统200连续产生ISA总线周期或内部PCI总线周期(步骤S405)。此时,产生的总线周期的类型不同于对接系统280使用的PCI总线周期的类型,结果在基本系统200中不产生对接系统280所使用的PCI总线周期。
在对接连接控制器260产生与对接系统280使用的PCI总线周期类型不同的总线周期时,对接信号检测器250产生对接总线连接使能信号并送给对接开关220(步骤S406)。
响应于来自对接信号检测器250的对接总线连接使能信号,对接开关220作切换操作,在基本系统200与基本系统280之间建立对接连接。之后,对接连接控制器260读取对接系统中PCI对PCI桥接控制器的装置ID(步骤407),再判断读出的桥接控制器的装置ID是否正常(步骤S408)。
若在步骤S408判定读出的PCI对PCI桥接控制器的装置ID不正常,控制最好返回步骤S403,使对接连接控制器260把对接总线连接指令信息传给对接信号检测器250,重复总线对接处理例行程序。在读出的装置ID不正常时返回步骤S403重复预定次数,如10次较佳。若读出的装置ID即使重复返回步骤S403十次后仍不正常,最好结束该例行程序,把它处理为出错。
反之,若在步骤S408判定读出的PCI对PCI桥接控制器的装置ID E常,则对接连接控制器260通知对接连接处理器270该对接系统280已正常对接(步骤S409)。相应地,对接连接处理器270识别对接系统280中的诸装置,把基本系统重新配置一新系统(步骤S410)后,过程结束。
图5的流程图表示本发明第二较佳实施例中控制与对接系统总线连接的基本系统的方法。该方法可通过例如基本系统200’执行,并用基本系统200’描述,但本发明不作如此限制。
如图5所示,过程开始后,由于对接系统280接至基本系统200’,收到对接连接信号,对接信号检测器255较佳地接收该对接连接信号,而且产生对接事件信号SMI/SCI并送给对接连接控制器265(步骤S501)。
然后,对接连接控制器265识别来自对接信号检测器255的对接事件信号,并转到对接处理例行程序(步骤S502)。该程序较佳地控制基本系统操作,以减少或防止对接系统连接失败。之后,对接连接控制器265产生对接总线连接使能信号,通过输入/输出引脚把它直接传给对接信号检测器255(步骤S503)。
在对接信号检测器255执行对接总线连接命令时,对接连接控制器265强制对基本系统200’连续产生ISA总线周期或内部PCI总线周期。此时,产生的总线周期的类型与对接系统280使用的PCI总线周期的类型不同,结果在基本系统200中不产生对接系统280所使用的PCI总线周期(步骤S504)。
在对接连接控器265产生类型不同于对接系统280使用的PCI总线周期类型的总线周期时,对接信号检测器255产生对接总线连接使能信号并送给对接开关220(步骤S505)。
响应于来自对接信号检测器255的对接总线连接使能信号,对接开关220作切换操作,在基本系统200’与对接系统280之间建立总线连接。之后,对接连接控制器265读取对接系统中PCI对PCI桥接控制器的装置ID,再判断读出的桥接控制器的装置ID是否正常(步骤S507)。
若在步骤S507判定读出的PCI对PCI桥接控制器的装置ID不正常,控制最好返回S503,对接连接控制器265将对接总线连接指令信息传给对接信号检测器255,并重复总线对接程序。
在读出的装置ID不正常时返回步骤S503重复预定次数,如十次较佳。若读出的装置ID即使在重复十次返回步骤S503后仍不正常,最好结束过程并把它处理为出错。
反之,若在步骤S507判定读出的PCI对PCI桥接控制器的装置ID正常,对接连接控制器265就通知对接处理器270该对接系统280已正常连接(步骤S508)。结果,对接连接处理器270识别对接系统280中的诸装置,把基本系统再配置成新系统(步骤S509),并且最好结束该过程。
如上所述,根据本发明的较佳实施例,通过强行产生类型不同于要连接的对接系统中总线周期类型的总线周期,可避免基本系统与对接系统间的总线周期冲突。虽然出于示例目的把要连接的总线在诸较佳实施例中揭示为PCI总线,但是本发明的总线连接很容易适合所有类型的总线。
如上所述,本发明诸较佳实施例中总线对接设备与对接系统和基本系统的连接方法以及存贮指令的计算机可读存贮媒体,具有各种优点。本发明诸较佳实施例提供了与对接系统总线连接的基本系统及对其进行控制的计算机可读指令和控制方法,在对接操作期间(包括把对接系统的总线接至基本系统的总线时),将基本系统的内部总线周期固定于其类型不同于对接系统中使用的总线周期类型的特定总线周期一段预定时间较佳,因此对接系统的总线能稳定地接至基本系统的总线,减少或防止了对接失败。再者,与连接时间点不受控且含限制性规定的相关技术系统相比较,该对接系统与基本系统对接时不会损害任一系统。
此外,即使对接系统不是PCI总线,只要始终处于规定状态的基本系统软件(诸如BIOS)仍与对接系统总线相接,本发明诸较佳实施例也可确保或提高总线连接的安全性。诸实施例通过取消附加的ASIC或硬件,还能减少应用普通或传统系统的基本系统的成本。
上述诸实施例和优点仅为示例,并不用来限制本发明。本揭示内容能容易地应用于其它类型的设备。本发明的描述用来示例,并不限制权利要求书的范围。本领域的技术人员将明白众多的替代、修正与变化。在权利要求书中,试图用方法加功能的条款包罗这里描述为执行所述功能的诸结构,而且不仅是结构上的等效方案,还是等效的结构。

Claims (19)

1.一种系统,其特征在于,包括:
配置成与对接系统连接的基本系统,其中该基本系统包括:
对接连接控制器,该控制器检测至少一个对接系统与该基本系统的连接,并在该基本系统中强行产生至少一种与对接系统中所应用的总线操作不同的总线操作达一段规定时间;
接口控制器,该控制器启动对所述基本系统的总线的连接,用于在该规定时间段内连接所述对接系统的总线。
2.如权利要求1所述的系统,其特征在于,还包括对接系统,其中所述基本系统的总线是PCI总线或ISA总线,而且在该时间段内建立接口。
3.如权利要求2所述的系统,其特征在于,所述对接系统的总线是PCI总线或ISA总线。
4.如权利要求2所述的系统,其特征在于,对接系统中的总线操作出现在PCI外部总线或ISA总线中,而且应用于对接系统的总线操作处于非空闲周期。
5.如权利要求1所述的系统,其特征在于,基本系统中产生的总线操作出现在基本系统的CPU内部总、PCI内部总线或ISA总线中,而且产生的总线操作处于对接连接控制器控制的空闲周期。
6.如权利要求1所述的系统,其特征在于,对接连接控制器不用硬件实现。
7.一种操作基本系统的方法,其特征在于,包括:
检测对接系统与基本系统的连接;使基本系统的至少一条总线工作于规定的状态达一段时间;
使基本系统中的接口在一段时间内能与对接系统连接,其中在所述使接口能与对接系统连接期间,基本系统中该总线周期的规定状态不产生冲突。
8.如权利要求7所述的方法,其特征在于,包括:
在基本系统中建立接口,以在一段时间内与对接系统连接;
根据基本系统通过该接口收到的信息,识别对接系统中至少一个装置;
重新配置该基本系统,指明该基本系统对识别的至少一个装置的可接入性。
9.如权利要求7所述的方法,其特征在于,所述接通步骤包括产生受控的空闲周期指令以延长一段时间而使PCI外部总线为空闲态,从而迫使基本系统的PCI内总总线、CPU主机总线和ISA总线之一工作于空闲态。
10.一种与对接系统总线连接的基本系统,其特征在于,包括:
对接连接处理装置,用于检测至少一个对接系统与所述基本系统的连接,在所述基本系统中产生与所述对接系统中使用的总线周期不同的总线周期,并在产生所述不同类型的所述总线周期的一段时间内,输出对接总线连接使能信号;
对接切换装置,用于响应于来自所述对接连接处理装置的所述对接总线连接使能信号,将所述基本系统的总线连接至所述对接系统的总线。
11.如权利要求10所述的基本系统,其特征在于,所述对接连接处理装置包括:
对接信号检测装置,用于检测所述对接系统与所述基本系统的物理连接,产生对接事件信号并对所述对接切换装置提供所述对接总线连接使能信号;
对接连接控制装置,用于响应于对接事件信号产生不同于所述对接系统使用的所述总线周期的所述总线周期,并把有关对接总线连接命令的信息传给所述对接信号检测装置,使所述对接信号检测装置响应于所述信息产生所述对接总线连接使能信号。
12.如权利要求11所述的基本系统,其特征在于,所述对接连接处理装置还包括总线控制器装置,用于根据来自所述对接连接控制装置的周期产生命令,产生所述类型不同于所述对接系统使用的所述总线周期类型的所述总线周期。
13.如权利要求11所述的基本系统,其特征在于包括对接连接处理器,用于根据来自所述对接连接处理装置的对接完成确认信息,识别所述对接系统中至少一个装置。
14.如权利要求11所述的基本系统,其特征在于,所述对接信号检测装置是埋置式控制器或通用输入/输出逻辑电路。
15.如权利要求11所述的基本系统,其特征在于,所述对接连接控制装置自适应产生所述类型不同于所述对接系统使用的所述总线周期类型的所述总线周期,并保持所述对接系统总线连接所需的至少一段时间。
16.如权利要求10所述的基本系统,其特征在于,所述基本系统至少包括个人数字助理、移动通信模块和便携计算机之一。
17.一种对接系统与基本系统耦合的方法,其特征在于,包括:
响应所述对接系统与所述基本系统对接连接造成的对接事件信号,产生有关对接总线连接命令的信息;
执行所述对接总线连接命令,产生对接总线连接使能信号,同时在所述基本系统中产生并保持类型不同于所述对接系统使用的总线周期类型的总线周期;
在产生并保持所述不同类型的所述总线周期的同时,响应所述对接总线连接使能信号执行切换作,与所述对接系统建立所述对接连接;
响应来自所述对接系统的对接完成确认信息,识别所述对接系统中至少一个装置;
配置该基本系统,指明所述对接系统中至少一个装置的可接入性。
18.如权利要求17所述的方法,其特征在于,所述产生作用包括:
识别出所述对接系统与所述基本系统的物理对接连接后,立即产生所述对接事件信号;
根据所述对接事件信号转换到总线连接处理例行程序;
传递来自总线连接处理例行程序的对接总线连接命令信息,判断所述对接总线连接命令信息是否被确认。
19.一种载有计算机可执行指令的计算机可读媒体,其特征在于,该计算机可读指令包括:
检测对接系统与基本系统连接的方法;
在一段时间内使基本系统中至少一条总线工作于规定状态的方法;
在一段时间内使基本系统中一接口能与对接系统连接的方法;其中在所述接口能与对接系统连接期间,基本系统中总线周期规定的状态不产生冲突。
CNB021469164A 2001-10-22 2002-10-22 与对接系统总线连接的基本系统及其控制方法 Expired - Fee Related CN100447767C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020010065072A KR100685095B1 (ko) 2001-10-22 2001-10-22 도킹 시스템과의 버스 연결을 위한 본체 시스템 및 그제어 방법
KR200165072 2001-10-22
KR0165072 2001-10-22

Publications (2)

Publication Number Publication Date
CN1414489A true CN1414489A (zh) 2003-04-30
CN100447767C CN100447767C (zh) 2008-12-31

Family

ID=19715298

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021469164A Expired - Fee Related CN100447767C (zh) 2001-10-22 2002-10-22 与对接系统总线连接的基本系统及其控制方法

Country Status (4)

Country Link
US (1) US6970965B2 (zh)
JP (1) JP3958669B2 (zh)
KR (1) KR100685095B1 (zh)
CN (1) CN100447767C (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040150944A1 (en) * 2003-02-03 2004-08-05 Byrne Daniel J. Docking station adapted to accept multiple different electronic devices
US7653771B2 (en) * 2005-09-22 2010-01-26 Sony Computer Entertainment America Inc. Control docking unit
US7565472B2 (en) * 2007-04-26 2009-07-21 Creative Technology Ltd Host based automatic detection unit
US8645599B2 (en) * 2009-01-07 2014-02-04 Renesas Electronics America, Inc. Consumer media player
US9885757B2 (en) * 2011-04-01 2018-02-06 Atieva, Inc. Method and apparatus for determining the state-of-charge of a battery
CN103869897A (zh) * 2012-12-11 2014-06-18 鸿富锦精密工业(深圳)有限公司 转接卡及使用该转接卡的电子装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5187645A (en) * 1991-06-07 1993-02-16 Ergo Computing, Inc. Portable computer with docking connector for peripheral devices
US5310358A (en) * 1992-12-22 1994-05-10 The Whitaker Corporation Computer docking system
US5586332A (en) * 1993-03-24 1996-12-17 Intel Corporation Power management for low power processors through the use of auto clock-throttling
US5632020A (en) * 1994-03-25 1997-05-20 Advanced Micro Devices, Inc. System for docking a portable computer to a host computer without suspending processor operation by a docking agent driving the bus inactive during docking
JPH08292927A (ja) * 1995-04-21 1996-11-05 Canon Inc 情報処理装置
JPH09114773A (ja) * 1995-10-20 1997-05-02 Toshiba Corp コンピュータシステム
US5862349A (en) * 1996-11-21 1999-01-19 Intel Corporation Method and apparatus for docking and undocking a notebook computer
JPH10187304A (ja) * 1996-12-25 1998-07-14 Toshiba Corp コンピュータシステムおよびそのシステムにおける周辺デバイスの挿抜制御方法
KR100271465B1 (ko) * 1997-07-16 2000-11-15 윤종용 휴대형컴퓨터를위한확장시스템및그전원공급제어방법
JPH11312139A (ja) 1998-04-28 1999-11-09 Nec Corp シリアルバス拡張回路
JP3026796B1 (ja) * 1998-10-16 2000-03-27 インターナショナル・ビジネス・マシーンズ・コーポレイション コンピュータと周辺デバイスの接続装置および接続方法
US6161157A (en) * 1998-10-27 2000-12-12 Intel Corporation Docking system
JP2000298629A (ja) * 1999-04-15 2000-10-24 Nec Corp 電子メールメッセージ転送方法及びその装置並びにプログラムを記録した機械読み取り可能な記録媒体
JP2001014269A (ja) 1999-06-29 2001-01-19 Toshiba Corp コンピュータシステム
US6701417B2 (en) * 2001-04-11 2004-03-02 Sun Microsystems, Inc. Method and apparatus for supporting multiple cache line invalidations per cycle

Also Published As

Publication number Publication date
CN100447767C (zh) 2008-12-31
JP2003162349A (ja) 2003-06-06
JP3958669B2 (ja) 2007-08-15
KR100685095B1 (ko) 2007-02-22
US20030101305A1 (en) 2003-05-29
US6970965B2 (en) 2005-11-29
KR20030033340A (ko) 2003-05-01

Similar Documents

Publication Publication Date Title
CN1276362C (zh) 用于多处理器系统中的片上数据传输的方法和系统
CN1221106C (zh) 车辆用多工通信装置
WO2007118741A1 (en) Computer hardware fault diagnosis
CN1808406A (zh) 监控控制器和PCI Express设备间信道数量的方法和装置
KR20000006576A (ko) 디지탈데이터처리시스템내의다수의호스트컴퓨터사이에서자원의공유를용이하게하기위한시스템
JP2006191338A (ja) バス内のデバイスの故障診断を行うゲートウエイ装置
CN1303545C (zh) 多节点系统及其硬件事件的聚集方法
US7685473B2 (en) Computer system, method of detecting a stall in a computer system, and signal-bearing medium embodying a program causing a computer system to perform a method of detecting a stall in a computer system
CN1414489A (zh) 与对接系统总线连接的基本系统及其控制方法
JP2007034910A (ja) マルチcpuシステム及びスケジューラ
CN114817115A (zh) 串口通信方法及相关装置
US20050256998A1 (en) Bus bridge device
CN111475368A (zh) 一种串口级联调控方法及串口设备
CN101256519A (zh) 异构多核系统及基于该系统的串口控制自动切换方法
US6049840A (en) System for providing an interrogating host with information including start-up processing status of a peripheral device stored in storing means
KR100312592B1 (ko) 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법
JPH11345102A (ja) 自動プリント制御方式およびプリント制御方法
CN1202482C (zh) 基于紧凑型外围部件互连总线系统的热插拔中断设计方法
JP2948380B2 (ja) データ通信装置
KR950012507B1 (ko) 고속중형 컴퓨터의 인터럽트 처리방법
JPH04301945A (ja) 高効率マルチキャスト方式
JP2008071141A (ja) 制御装置
JPH09190388A (ja) データ転送装置、インターフェース装置及びデータ転送方法
JPH0784970A (ja) 割込み制御方法
JPH09282058A (ja) インタフェース装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081231

Termination date: 20181022