CN1392531A - 图象显示装置及其驱动方法 - Google Patents

图象显示装置及其驱动方法 Download PDF

Info

Publication number
CN1392531A
CN1392531A CN01125157A CN01125157A CN1392531A CN 1392531 A CN1392531 A CN 1392531A CN 01125157 A CN01125157 A CN 01125157A CN 01125157 A CN01125157 A CN 01125157A CN 1392531 A CN1392531 A CN 1392531A
Authority
CN
China
Prior art keywords
mentioned
line
image display
display apparatus
grayscale voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01125157A
Other languages
English (en)
Other versions
CN1222919C (zh
Inventor
景山宽
秋元肇
三上佳朗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Liquid Crystal Display Co Ltd
Japan Display Inc
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of CN1392531A publication Critical patent/CN1392531A/zh
Application granted granted Critical
Publication of CN1222919C publication Critical patent/CN1222919C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2352/00Parallel handling of streams of display data
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • H03M1/765Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

使输出线X1~X6与信号线S1~S6连接,在与各条输出线X1~X6交叉的方向上配置灰度等级电压线LV1~LVn。对于1条灰度等级电压线,配置2条开关驱动线D1-1,D1-2。与输出线X1~X6并行地配置触发线Q1~Q3。在各条接线交叉的交叉点近旁设置开关电路SW。从输入多灰度等级的图象数据的解码器3只向1条开关驱动线输出“1”的数据,而向其他的开关驱动线输出“0”的数据。顺次地输出触发脉冲到触发线Q1~Q3。在开关电路SW中,将“1”的数据存储在与“1”的开关驱动线连接的开关电路中。通过输出线将来自与存储“1”的数据的开关电路连接的灰度等级电压线的灰度等级电压顺次地输出到输出线S1~S6。

Description

图象显示装置及其驱动方法
背景技术
本发明涉及图象显示装置及其驱动方法,特别是涉及适用于根据多灰度等级的数字信号显示图象的图象显示装置及其驱动方法。
以前,作为图象显示装置,在用于图象显示的显示区域中,矩阵状地配置多条信号线和多条扫描线,同时在各条信号线和各条扫描线相互交叉的交叉点近旁的各区域中,配置通过开关元件与各条信号线和各条扫描线连接的象素,在非显示区域中,配置用于驱动扫描线的扫描电路和用于驱动信号线的驱动电路,这是众所周知的。作为驱动电路,例如,在Extended Abstracts of the 1997 International Conference on SolidState Devices and Materials pp.348-349中,如在它的图2n上记载的那样,具有输入6比特64灰度等级的数字信号,根据这个数字信号产生64灰度等级的电压那样的构成。
具体地,这个驱动电路是由备有移位寄存器,数据总线,2个锁存器和DA变换电路那样地构成的,在移位寄存器和一个锁存器之间配置用于传输6比特的二进制数据的数据总线,另一个锁存器与各条数据总线连接。这时,将用于驱动1条信号线的锁存器分成6个系统,各系统的输入侧分别与数据总线连接。即数据总线和一个锁存器通过6条线连接起来。通过从移位寄存器输出的锁存器脉冲将在6条线数据总线上输入的6比特的二进制数据存储在一个锁存器中,将数据存储在全部锁存器中后,通过锁存器脉冲将存储在一个锁存器中的数据传输到另一个锁存器并存储起来。存储在另一个锁存器中的数据一直保持到再次进行锁存为止,存储在另一个锁存器中的数据通过DA变换电路变换成64种灰度等级电压中的1个灰度等级电压,将经变换后的1个灰度等级电压输出到信号线。
在图象显示装置中内置驱动电路的情形中,当图象显示装置的显示灰度等级数(即数据的比特数)增多时,伴随着数据线的增加,驱动电路的制作范围增大。但是,因为随着显示灰度等级数的增加,驱动电路的制作范围增大,所以非显示区域增大,从而需要对驱动电路的制作范围进行限制。例如为了用彩色纵带的象素实现200象素/英寸的精细度的图象显示装置,信号线的间隔为2.54mm÷200÷3色≌约42μm,在该间隔中,必须配置用于驱动1条信号线的电路。
然而,为了实现200象素/英寸的精细度的图象显示装置,采用已有的构成时,因为接线数很多,所以不能将信号线间隔做到要求的尺度。
即,在已有技术中,形成用6条线连接数据总线和一个锁存器,用6条线连接该锁存器和另一个锁存器,用6条线连接另一个锁存器和DA变换电路,将6比特的二进制数据传输到DA变换电路的构成。而且,用2种金属作为将用于薄膜晶体管(以下称为TFT)栅极的栅极金属,TFT的源极,漏极连接起来的接线,使用3种以上的金属时使工序数增加,成本提高,一般是不适合的。因此,将连接在2个锁存器之间的数据总线和DA变换电路的6条接线(纵向接线),和配置在DA变换电路上与这个纵向接线交叉的方向上的横向的多灰度电压线组分别用一层的接线层,并且纵向的6条接线不能重叠,不得不并列地进行接线。所以,作为布局规则当空隙4μm,接线4μm时,为了有6条接线,需要(4+4)×6条=48μm的宽度,超过了要求的42μm的线宽度。
又,灰度等级数的增大对TFT的个数也有很大的影响,当数据的比特数为k比特时,仅在DA变换电路中,就需要配置k×2k个(6比特时为384个)TFT。进一步,因为2个电路一组地配置k比特的锁存电路,所以只要不能以1μm以下的布局规则形成,上述情况在现实中是不可能的。
又,内置在图象显示装置中的驱动电路必须尽可能地抑制电力消耗。即,图象显示装置的电力消耗与适用的制成品的由电池决定的工作时间等有很大的关系。驱动电路消耗的电力中的一部分是数据总线消耗的电力。数据总线起着将来自外部的输入数据传输到锁存器的功能。数据总线的数据传输速度很高,是一种电力消耗最大的接线。因为这个数据总线消耗的电力与接线电容,数据变化次数和信号电压的二次方成正比,所以为了减少数据总线的电力,削减接线电容,数据变化次数和信号电压是有效的。在数据总线的接线电容中,接线交叉电容显示出大的电容量。
这里,数据总线的接线数为k时,如已有技术那样,在从数据总线取出数据到一个锁存器的地方,对每一条信号线,需要由于数据总线之间的交叉成为接线交叉部分的k-1个地方(6比特中有5个地方)的交叉。又,数据变化次数(“0”的数据变化到“1”的数据或“1”的数据变化到“0”的数据的次数),当数据总线的接线条数为k时,每一个数据的平均的数据变化为k/2(在6比特时为3),最大的数据变化次数为k(在6比特时为6)。
本发明的目的是提供相对于用于高精细地显示多灰度等级的图象的显示区域,能够将非显示区域的占有面积减到更小的图象显示装置及其驱动方法。
为了达到上述目的,本发明构成备有
将多条信号线和多条扫描线配置成矩阵状,同时有在各条信号线和各条扫描线相互交叉的交叉点近旁的各区域中通过开关元件与上述各条信号线和上述各条扫描线连接的象素的图象显示装置,
与显示灰度等级对应地加上由模拟值表示的灰度等级电压的灰度等级电压线组,
输出用于根据由数字值表示的高灰度等级的图象数据选择上述任何一条灰度等级电压线的开关驱动信号的解码器,
根据上述图象数据顺次地输出触发信号的触发信号输出装置,和
以上述触发信号的输入为条件,响应上述开关驱动信号,选择指定的灰度等级电压线,将来自上述指定的灰度等级电压线的灰度等级电压输出到指定的信号线的多个开关装置的图象显示装置。
当构成上述图象显示装置时,能够附加下列要素。
(1)将上述解码器分割成多个,使各分割后的解码器向对地配置。
(2)传输上述开关驱动信号的多条开关驱动线与上述解码器连接,传输上述触发信号的多条触发线与上述多个触发信号输出装置连接,将各指定的灰度等级电压传输给指定的信号线的输出线与上述多个开关装置连接。
(3)与上述多条触发线和上述各条输出线分别交叉地配置上述多条开关驱动线和上述灰度等级电压线组。
(4)上述灰度等级电压线组分别沿上述多条开关驱动线并列地配置。
(5)对于上述灰度等级电压线组中的1条灰度等级电压线,并列地配置1条开关驱动线。
(6)对于上述灰度等级电压线组中的1条灰度等级电压线,将上述1条灰度等级电压线作为空隙并列地配置2条开关驱动线。
(7)使上述灰度等级电压线组与上述多条开关驱动线形成在同一个接线层上。
(8)使上述多条触发线与上述各条输出线形成在同一个接线层上。
(9)在上述各条输出线和上述多条信号线之间,配置将来自上述各条输出线的输出电压分配给多条信号线的分配装置。
(10)上述灰度等级电压线组与上述多条开关驱动线是由Al或铜制成的接线材料形成的。
(11)当显示灰度等级数为n时,上述灰度等级电压线组的接线条数在n以上2n以下。
(12)使上述图象显示装置,上述灰度等级电压线组,上述多个开关装置和上述触发信号输出装置形成在同一块基片上。
(13)使上述解码器与上述基片的表面接合或配置在上述基片的周围。
(14)使上述图象显示装置,上述灰度等级电压线组,上述多个开关装置,上述解码器和上述触发信号输出装置形成在同一块基片上。
(15)上述触发信号输出装置是用移位寄存器电路形成的。
(16)上述多个开关装置分别备有由于输入上述触发信号而导通,传输上述开关驱动信号的第1薄膜晶体管和由上述第1薄膜晶体管的输出产生的开关驱动信号而导通,将灰度等级电压传输给上述输出线的第2薄膜晶体管。
(17)上述多个开关装置分别备有保持由上述第1薄膜晶体管的输出产生的开关驱动信号的电容器。
(18)上述电容器是使上述灰度等级电压线组中的任何一条灰度等级电压线和形成在与上述灰度等级电压线组不同的接线层上的电极重叠起来形成的静电电容。
(19)上述多个开关装置分别备有将由上述第1薄膜晶体管的输出产生的开关驱动信号作为至少1比特的信息存储起来的存储装置。
(20)将上述多个开关装置分别配置在各条开关驱动线和各条触发线相互交叉的交叉点近旁的每个区域中。
(21)当上述灰度等级电压线的灰度等级电压对于上述开关驱动线的信号电压相对地低时,用n型沟道薄膜晶体管形成上述第1薄膜晶体管和上述第2薄膜晶体管,当上述灰度等级电压线的灰度等级电压对于上述开关驱动线的信号电压相对地高时,用p型沟道薄膜晶体管形成上述第1薄膜晶体管和上述第2薄膜晶体管。
(22)上述多个开关装置分别备有放大上述开关驱动信号的电压电平变换装置。
(23)与各上述灰度等级电压线组并列地配置向上述电压电平变换装置供给特定的电压和共通的信号的接线。
(24)备有分别在上述灰度等级电压线组上加上不同电压的电压发生装置。
(25)上述电压发生装置是由与电压源串联连接的多个阶梯电阻构成的。
(26)使上述电压发生装置与上述图象显示装置,上述灰度等级电压线组,上述多个开关装置,和上述触发信号输出装置一起形成在同一块基片上。
(27)上述象素备有夹持在包含透明的绝缘基片的一对基片之间的液晶,对应于来自与上述象素连接的开关元件的电压,上述液晶的光透过率发生变化。
(28)上述象素备有形成在绝缘基片上的发光膜,对应于来自与上述象素连接的开关元件的电压,上述发光膜的发光强度发生变化。
(29)备有向上述多条扫描线顺次地输出扫描脉冲信号的扫描装置。
(30)将上述解码器向上述多条开关驱动线输出开关驱动信号时的驱动频率设定在上述触发信号输出装置输出上述触发信号时的驱动频率的2倍以上。
(31)与输入上述解码器的灰度等级数据有关同时进行的数据切换在2个以下,上述解码器根据上述灰度等级数据顺次地输出用于选择单条开关驱动线的开关驱动信号。
如果用上述装置,则使解码器具有用于将灰度等级数据变换成模拟信号的数字/模拟变换功能和用于选择信号线的功能,根据由解码器输出的开关驱动信号和由触发信号输出装置输出的触发信号选择指定的灰度等级电压线,因为将来自选出的灰度等级电压线的灰度等级电压输出到指定的信号线,所以与用于高精细地显示多灰度等级图象的显示区域比较,能够使用于驱动信号线的配置在非显示区域的驱动电路的占有面积更小。
又,因为我们用解码器选择单条灰度等级电压线,所以开关驱动线中数据变化的开关驱动线最多为2条,数据的变化次数减少,即便每次数据变化时接线间的电容发生充放电,由于变化次数减少也能够减少电力消耗。
进一步,当显示多灰度等级的图象时,因为能够减少交叉接线,即交叉接线电容,所以能够减少传输高速信号的开关驱动线中的电力消耗。
附图说明
图1是表示本发明的第1实施形态的图象显示装置的主要部件构成图。
图2是用于说明由多个电压源产生灰度等级电压的方法的图。
图3是用于说明用阶梯电阻产生灰度等级电压的方法的图。
图4是表示用于本发明有关的图象显示装置的开关电路的其它实施形态的电路图。
图5是用与本发明有关的图象显示装置的解码器的方框构成图。
图6是用于说明图5所示的解码器的逻辑值的图。
图7是将图1所示的解码器用作外部IC时的方框构成图。
图8是与本发明有关的图象显示装置的移位寄存器的电路构成图。
图9A~9C是用于说明图8所示的移位寄存器的构成要素的图。
图10是用于说明图8所示的移位寄存器的工作的定时图。
图11是表示用于本发明有关的图象显示装置的开关电路的其它实施形态的电路构成图。
图12是将与本发明有关的图象显示装置用作液晶显示装置时的象素构成图。
图13是将与本发明有关的图象显示装置用作自发光显示装置时的象素构成图。
图14是用于说明与本发明有关的图象显示装置的工作的定时图。
图15是用于说明将与本发明有关的图象显示装置用作液晶显示装置时的交流化方法的图。
图16是用于说明将与本发明有关的图象显示装置用作液晶显示装置时的解码器的逻辑值的图。
图17是用于说明将与本发明有关的图象显示装置用作液晶显示装置时的其它交流化方法的图。
图18是用于说明将与本发明有关的图象显示装置用作液晶显示装置时的灰度等级与电压之间关系的图。
图19是用于说明将与本发明有关的图象显示装置用作液晶显示装置时的解码器的逻辑值的图。
图20是表示与本发明有关的图象显示装置的DA变换装置的电路布局的图。
图21是表示与本发明有关的图象显示装置的第2实施形态的主要部件构成图。
图22是用于说明用于图21所示装置的开关电路的电平变换工作的图。
图23是用于说明图21所示装置的工作的定时图。
图24是用于说明图21所示装置的DA变换装置的电路布局的图。
图25是表示与本发明有关的图象显示装置的第3实施形态的主要部件构成图。
图26是用于说明图25所示装置的工作的定时图。
图27是表示与本发明有关的图象显示装置的分配电路的电路构成图。
发明内容
下面,我们根据诸图说明本发明的第1实施形态。图1是表示本发明的第1实施形态的图象显示装置的主要部件构成图。在图1中,在绝缘基片1上,形成移位寄存器2,解码器3,DA变换装置4,扫描电路5和显示区域6。显示区域6形成用于高精细地显示多灰度等级图象的区域。在这个显示区域6上,矩阵状地配置多条信号线S1~S6,多条扫描线G1~G2,在各条信号线和各条扫描线相互交叉的交叉点近旁的各区域中形成作为开关元件的象素TFT7和象素8。分别地,象素TFT7的栅极与扫描线G1~G2连接,源极与各条信号线S1~S6连接,漏极与象素8连接。
此外,在本实施形态中,为了使说明简单起见,表示了信号线6条,扫描线2条,象素TFT7和象素8有6×2个的情形,但是这些数目实际上是由象素8的数目决定的。例如,图象显示装置的显示信息量为彩色VGA时,因为象素8和象素TFT7的个数为640×480×3(红,绿,蓝),所以信号线为640×3条(红,绿,蓝),扫描线为480条。
相对于显示区域6,在非显示区域上,设置顺次地向各条扫描线G1,G2输出扫描脉冲的扫描电路5,同时形成作为用于驱动信号线S1~S6的驱动电路的移位寄存器2,解码器3,DA变换装置4。
DA变换装置4有,为了将多灰度等级的灰度等级数据变换成由模拟值表示的灰度等级电压,备有作为灰度等级电压线组的n条灰度等级电压线LV1~LVn,2×n条开关驱动线D1-1~Dn-1,D1-2~Dn-2,触发线Q1~Q3,和输出线X1~X6的构成。分别地,开关驱动线D1-1~Dn-1,D1-2~Dn-2与解码器3的输出装置连接,触发线Q1~Q3与移位寄存器2的输出装置连接,输出线X1~X6与信号线S1~S6连接。
开关驱动线和灰度等级电压线的配置关系,对于任意自然数i≤n,将开关驱动线Di-1和Di-2并行地配置在第i条灰度等级电压线Lvi的两侧。即,对于1条灰度等级电压线在它的两侧配置2条开关驱动线,从而能够有效地活用各开关驱动线之间的区域。
进一步将各开关驱动线配置在与触发线Q1~Qn交叉的方向上,同时对于1条触发线并行地配置2条输出线,在触发线Q1~Q3,输出线X1~X6和各开关驱动线或灰度等级电压线交叉的交叉点近旁的区域上分别设置开关电路SW。
在灰度等级电压线LV1~LVn上加上作为与显示灰度等级对应的灰度等级电压的不同的电压V1~Vn。各灰度等级电压线,例如,是用Al或铜的低电阻率的接线材料构成的,各灰度等级电压线的终端与电压发生装置连接。
作为这个电压发生装置,例如,如图2所示,能够用由与灰度等级数相等的n个电压源产生电压的装置。又,如图3所示,能够在产生电压V1,Vn的电压源之间串联地连接多个阶梯电阻21,由多个阶梯电阻21对电压进行分压,将电压V1,Vn和经过分压的电压分别作为各灰度等级电压V1~Vn,顺次地加到灰度等级电压线LV1~LVn上。此外,对并列灰度等级电压线LV1~LVn的顺序和供给电压V1~Vn的顺序没有特别的限定。
开关电路SW有备有n型构道的TFT tr1,n型构道的TFT tr2和电容(静电电容)Cm的构成。TFT tr1作为第1薄膜晶体管有,栅极与触发线Q1连接,源极与灰度等级电压线VL1连接,漏极与电容Cm的一端连接,与触发线Q1传输的触发信号同步地导通,在电容Cm上对开关驱动线D1-1的数据(开关驱动信号)进行取样的构成。电容Cm作为存储1比特数据的存储装置,它的另一个端子与灰度等级电压线VL1连接,形成与交流接地接近的状态。
此外,当不能得到与交流接地接近的条件时,如图4所示,能够采用电容Cm一个端子除了与灰度等级电压线VL1连接外,还与接地接线22连接的构成。
TFT tr1的漏极与作为第2薄膜晶体管的TFT tr2的栅极连接。TFT tr2的源极和漏极分别与灰度等级电压线VL1和输出线X1连接,根据在电容Cm上进行取样得到的数据构成ON/OFF(接通/断开)控制开关。即,TFT tr2,当在电容Cm上加上高电压时接通(导通),加上低电压时断开(非导通)。
开关电路SW由以触发信号的输入为条件对来自开关驱动线的数据(开关驱动信号)作出响应来选择指定的灰度等级电压线VL1作为通过输出线X1将来自指定的灰度等级电压线VL1的灰度等级电压V1输出到信号线S1的开关装置构成。此外,矩阵状地配置在输出线X1~X6,开关驱动线D1-1~Dn-1,D1-2~Dn-2的所有交点上的开关电路也有相同的构成。
解码器3有,作为按照由数字值表示的多灰度等级的图象数据(n比特的图象数据,例如,6比特64灰度等级的图象数据)输出用于选择任意灰度等级电压线的开关驱动信号的解码器装置的构成。在本实施形态中的解码器3,为了按照多灰度等级的图象数据,将“1”的数据(开关驱动信号)输出到2条开关驱动线,输入来自2个系统的数据线Data-1,Data-2的图象数据。
即,如图5所示,解码器3备有2个解码器11,12。各解码器11,12,在输入端子A-1,A-2上分别输入来自数据线Data-1,Data-2的高灰度等级的图象数据时,按照图6所示的逻辑值,在2个系统的输出端子Y1-1~Yn-1,Y1-2~Yn-2中,只在每个系统的单个输出端子上输出“1”信号(开关驱动信号),在其它的输出端子上输出“0”信号。
此外,“1”意味着高电压,“0”意味着低电压。又,输入in是二进制数据。又为了容易说明输入到in的数据起见,表示出从1到n,但是如果有n类符号则无论哪个符号,例如也能够用0到(n-1)的数字。又,关于解码器3的输入是作为输入端子的A-1和A-2的2个系统,但是在解码器11,12的输入端子前设置隔离器也能够成为1个系统。
又,使解码器3集中地配置在1个地方,但是也可以将DA变换装置4作为间隙使解码器11,12配置在它的两侧。又,作为解码器3,如图7所示,也可以采用作为外部IC23,配置在绝缘基片1的外部,通过柔韧的电缆(FPC)24将绝缘基片1和外部IC23连接起来的构成。
移位寄存器2,作为与图象数据同步顺次地输出触发信号的触发信号输出装置,例如,如图8所示,用倒相器,时钟倒相器,AND门电路构成。倒相器,时钟倒相器,AND门电路,如图9A~9C所示,能够由用TFT的电路构成。这个移位寄存器2,如图10所示,对时钟CK,反相时钟CKN和开始脉冲ST作出响应,从AND门电路顺次地产生触发信号(触发脉冲)q1,q2,q3。此外,在移位寄存器2的电路中,顺次地输出触发脉冲q1~q3,但是这个顺序是由输入数据和信号线之间的关系决定的,对这个顺序没有特别的限定。
扫描电路5,例如,由与移位寄存器2相同的电路构成,有作为将扫描脉冲信号顺次地输出到扫描线G1~G2的扫描装置的构成。
我们描述用n型沟道TFT作为用于DA变换装置4的开关电路SW的TFT的情形,但是,如图11所示,能够采用将n型沟道TFT用于DA变换装置4的开关电路SW和用p型沟道TFT的开关电路SWp混合在一起的构成。即,灰度等级电压线LVi的灰度等级电压比开关驱动线Di的信号电压低时,用n型沟道TFT tr2,灰度等级电压线LVj的灰度等级电压比开关驱动线Dj的信号电压高时,用p型沟道TFT tr2p,能够降低开关驱动线的信号电源的电压。这时,当用p型沟道TFT的开关电路SWp与解码器3连接时,为了反转解码器3的输出逻辑值,能够采用在解码器3和开关电路SWp之间设置倒相器25,或在解码器3内部反转逻辑值的构成。
其次,将图象显示装置用作液晶图象显示装置时,配置在显示区域6上的象素8,如图12所示,能够由在保持在象素TFT7上取样得到的电压的电容27,和向对绝缘基片1配置的基片(透明基片)之间夹持的液晶层29构成。电容27,一端与接地线28连接,能够在1个帧期间稳定地保持在象素TFT7上取样得到的电压。液晶层29的一端与公用电极30连接,通过将在电容27上保持的电压和加在公用电极30上的电压Vc之间的电压差加到液晶层29,使液晶层(液晶)29的光透过率变化,能够显示出图象。
另一方面,将图象显示装置用作自发光图象显示装置时,象素8,如图13所示,能够由保持在象素TFT7上取样得到的电压的电容31,将在象素TFT7上取样得到的电压变换成电流的电压电流变换电路32,和发光层32构成。电容31和发光层32的一端分别与接地线34连接,将来自电源线35的电压加到电压电流变换电路32。在电源线35和接地线34之间从外部加上电压时,将取样得到的电压保持在电容31上,与保持的电压相对应,发光层33的发光强度发生变化,能够显示出图象。
在显示区域6上显示图象时,图象显示装置的各电路如图14所示地进行工作。首先,在解码器3上将奇数号码的图象数据输入到数据线Data-1和将偶数号码的图象数据输入到数据线Data-2,作为多灰度等级的图象数据。例如,要在显示区域6上显示的横1行的图象数据#1~#6从左到右的顺序为[2,3,4,2,1,n]时,将图象数据以[2,4,1]的顺序输入到数据线Data-1上,以[3,2,n]的顺序输入到数据线Data-2。在解码器3上对图象数据进行解码时,作为根据图象数据选出的开关驱动线,开关驱动线D1-1~Dn-1中的1条开关驱动线成为“1”,同时开关驱动线D1-2~Dn-2中的1条开关驱动线成为“1”。与这个图象数据的输入同步,从移位寄存器2,顺次地输出触发脉冲到触发线Q1~Q3。顺次地输出触发脉冲时,与触发线Q1~Q3连接的n型沟道TFT tr1处于接通状态,顺次地对开关驱动线的数据进行取样,在与触发线Q1~Q3连接的开关电路SW中,将与图象数据对应的“1”的数据存储在将“1”的数据输出到开关驱动线的开关电路SW中,将与图象数据对应的“0”的数据存储在将“0”的数据输出到开关驱动线的开关电路SW中,并直到对这些数据再次进行取样前都保持着这些数据。这期间,存储“1”的数据的开关电路SW的TFT tr2处于接通状态,将在灰度等级电压线LV1~LVn中,与存储“1”的数据的开关电路SW连接的灰度等级电压线的灰度等级电压输出到输出线。
即,根据从时间t0开始的触发脉冲,顺次地将灰度等级电压输出到输出线X1~X6,将各灰度等级电压供给信号线S1~S6。在最初的触发脉冲从触发线Q3产生的时间t1,将分别与图象数据[2,3,4,2,1,n]对应的灰度等级电压[V2,V3,V4,V2,V1,Vn]供给所有信号线S1~S6。
在各条信号线S1~S6上加上灰度等级电压的过程中,在每1条线期间从扫描电路5向各扫描线G1,G2顺次输出扫描脉冲。1条线期间是时间t0~t1和t2~t4的各期间,时间t0~t1的1条线期间中,扫描线G1成为“1”,时间t2~t4的1条线期间中,扫描线G2成为“1”,
扫描线G1为“1”时,在与扫描线G1连接的第1行的象素TFT7上源极-漏极之间处于导通状态,最迟在时间t1~t2之间将来自信号线S1~S6的灰度等级电压写入第1行的象素8。
同样地,在时间t2~t4之间,直到时间t3将分别与图象数据[2,1,n,4,3,1]对应的灰度等级电压[V2,V1,Vn,V4,V3,V1]供给所有信号线S1~S6,至迟在时间t3~t4之间将来自信号线S1~S6的灰度等级电压写入第2行的象素8。重复进行上述的工作,在所有的显示区域6的象素8上加上所定的电压,能够在整个显示区域6上显示出图象。
当驱动图象显示装置时,解码器3的驱动频率与从数据线Data-1和Data-2输入的图象数据的频率相同。另一方面,开关电路SW在1条线期间1次地受到触发线的触发脉冲的驱动。这时,在1条线期间,因为至少输入2个数据,所以解码器3的驱动频率为开关电路SW的驱动频率的2倍以上。
这里,将图象显示装置用作液晶显示装置时,供给象素8的电压对每一半帧都需要用极性反转的交流电压,需要将这个交流电压加到液晶上用它的有效值电压使光透过率变化。当在每个帧期间将极性反转的交流电压加到象素上时,能够采用下列2种方法中的任何一种。
交流化的第1方法是,如图15所示,固定加在公用电极30(图12的公用电极30)上的电压Vc,在每个半帧期间反转象素8的电压的方法。V1是最高电压,Vn是最低电压。当象素8上加上高的交流电压值Vmax时,如(1)线那样,在每个半帧期间分别输出电压V1和电压Vn。另一方面,当象素8上加上低的交流电压值Vmin时,如(2)线那样,在每个半帧期间分别输出电压V(n/2)和电压V[(n/2)+1]。
这时,解码器11,12按照图16的逻辑值进行工作。即,在奇数号码的半帧期间和偶数号码的半帧期间的输出交替地为out-1~out-(n/2)和out-((n/2)+1)~out-n的输出。又,这时,n是图象显示装置可以显示的灰度等级数的2倍。例如,当灰度等级比特数为6比特时,因为灰度等级数为64,所以n=128。又这是在每个帧期间向灰度等级电压线交互地供给2个值的电压实现交流化的方法。这时,n与图象显示装置可以显示的灰度等级数相同。例如,当灰度等级比特数为6比特时,因为灰度等级数为64,所以n=64。
交流化的第2方法是,如图17所示,使公用电压(加在图12的公用电极30上的电压)Vc交流化的方法。这时,灰度等级电压线的电压范围变窄,适合于电路的低电压化和低电力消耗化。V1表示最高电压,Vn表示最低电压。当象素8上加上高的交流电压值Vmax时,如(1)线那样,分别在公用电压Vc是低电压的每个帧期间输出电压V1,和在公用电压Vc是高低电压的每个帧期间输出电压Vn。当象素8上加上接近交流电压值Vmax的电压时,如(2)线那样,输出与(1)线相反地组合的电压。
当灰度等级数为8对于输入数据灰度等级电压不作为对象时,能够用有如图18所示特性的灰度等级电压。在图18中,因为在偶数号码的半帧期间有8个左右的输出电压,在奇数号码的半帧期间有8个左右的输出电压,其中取得4个相同的电压,所以在奇数号码的半帧期间和在偶数号码的半帧期间共用4个电压。即,与当在各半帧期间不共用电压时需要18个左右的电压相比较,通过在各半帧期间共用电压V1,V5,V8,V12,用12个左右的灰度等级电压,就能够产生灰度等级电压,灰度等级电压数成为n=12。这时,解码器11,12按照图19所示的逻辑值进行工作。例如,在奇数号码的半帧期间对于灰度等级1输出用于选择电压V1的信号,对于灰度等级2输出用于输出电压V5的信号,同样地,对于灰度等级3,5,6,7,8,输出用于顺次地选择电压V7,V8,V9,V10,V11,V12的信号。
此外,灰度等级数也可以是任意的数,由在奇数号码和偶数号码的半帧期间能够共用的电压数,决定需要的电压数(即灰度等级电压线数n),最大为灰度等级数的2倍,最小为灰度等级数的1倍。
其次,DA变换装置4的电路布局例如图20所示。这个电路布局例只记述了包含在纸面横方向有2个开关电路SW,在纸面纵方向有4个开关电路SW的区域。用由在同一层上形成的金属接线沿纸面横方向配置灰度等级电压线LV1,LV2和开关驱动线D1-1,D1-2,D2-1,D2-2。开关驱动线传输高速信号,灰度等级电压线交流地接地,但是因为需要使接线长度在纸面横方向较长那样地进行接线,所以作为纸面横方向的接线的开关驱动线和灰度等级电压线最好用Al或铜形成有低的电组。触发线Q1,Q2和输出线X1~X4用与形成TFT的栅极部分的金属接线在同一层的金属接线,配置在灰度等级电压线和开关驱动线交叉的纸面纵方向。又,开关驱动线D1-1和灰度等级电压线LV1之间,灰度等级电压线LV1和开关驱动线D1-2之间,灰度等级电压线D2-1和灰度等级电压线LV2之间,灰度等级电压线LV2和开关驱动线D2-2之间分别形成开关电路SW。在各开关电路SW上,形成2个n型沟道TFT tr1和tr2,用金属接线,栅极金属膜,按照图4所示的电路图进行接线。TFT tr1和tr2形成在多晶硅膜和栅极金属膜的交叉部分。在多晶硅膜和栅极金属膜的交叉部分近旁以外的区域进行磷掺杂,形成n型沟道TFT。电容Cm是在灰度等级电压线的金属接线和栅极金属膜(在与灰度等级电压线不同的接线层上形成的电极)重叠的区域上形成的。
金属接线的布局规则是空隙4μm,线宽4μm。在纸面横方向的开关电路SW的间距为84μm。因为开关电路SW的1个间距有2个象素大小,所以象素间距成为它的一半42μm,图象显示装置的间距可以达到超过200象素/英寸的高精细度。即,当增加灰度等级数时,开关电路SW和灰度等级电压线,开关驱动线增加,但是如果根据本实施例,即便由于灰度等级数增加,因为输出线,触发线不增加,所以这个间距不受灰度等级比特数增加的影响。
又在本实施形态中,即便是多灰度等级显示的图象显示装置,因为与灰度等级数无关,在纸面纵方向的接线对每条信号线是1.5条线(对于2条信号线S1,S2,纸面纵方向的接线为输出线X1,X2,触发线Q1这样3条线,纸面纵方向的接线对每条信号线是1.5条线)是不变的,所以接线所需要的空隙,例如,布局规则是空隙4μm,线宽4μm时,有(4+4)×1.5条=12μm的宽度就行,从而即便在200象素/英寸的图象显示装置中,也能够具有每条线30μm的电路制作空隙。所以,图象显示装置能够充分地实现在彩色纵带象素中有超过200象素/英寸的高精细化。
又,即便当多灰度等级比特数为6比特时,每列信号线的DA变换装置4的晶体管数为2×64=125个,也能够减少。DA变换装置4的纸面纵方向的宽度为52μm×64=3.584mm,能够使图象显示装置的非显示区域的面积减到更小。
又,开关驱动线的交叉接线数,每2条信号线,如图20的交叉部分41~43所示,有三个地方,换算到每条信号线为1.5条。即,交叉的接线只有2条输出接线和1条触发线。进一步因为在各灰度等级电压线的两侧并行地配置2条开关驱动线,所以开关驱动线相互之间不交叉。所以即便增加灰度等级数n这个交叉接线数也不改变。所以,即便在多灰度等级显示的图象显示装置中,也能够减少交叉接线,即交叉接线电容,能够减少传输高速信号的开关驱动线中的电力消耗。
又,在本实施形态中,在分别与解码器11,12连接的n条开关驱动线上的状态变化数最大为2,平均值为2×(1-(1/n))。此外,1/n表示同一个数据发生的概率。
这样,在本实施形态中,将变化数减少到最大值在灰度等级比特数为2比特以上,平均值在灰度等级比特数为4比特以上。即,因为通过解码器11,12分别只输出单条开关驱动线上的“1”的信号,所以能够减少数据的变化次数。
所以,与通过数据总线输入多灰度等级数据作为二进制数据的已有方法比较,如果根据本实施形态,则电力消耗最大值在2比特以上,平均值在4比特以上,即便显示多灰度等级的图象时,也能够减少电力消耗。
又如果根据本实施形态,则如图7所示,作为外部IC23构成解码器3时,同样地也能够减少驱动连接在外部IC23和图象显示装置之间的柔韧电缆的寄生电容的电力消耗,也能够减少在柔韧电缆24等的外部接线中的高速信号的电力消耗。
其次,我们按照图21说明本发明的第2实施形态。本实施形态是在绝缘基片51的非显示区域中,代替DA变换装置4,设置DA变换装置54,代替解码器3,设置解码器53,而其它构成与图1相同。此外,在图21中,只画出与信号线S1~S3有关的部分。
解码器53是当将多灰度等级的图象数据输入到数据线Data时,向n条开关驱动线D1~Dn中的1条开关驱动线输出“1”的数据(开关驱动信号),向其它的开关驱动线输出“0”的数据那样地构成的。
DA变换装置54备有n条灰度等级电压线VL1~VLn,n条开关驱动线D1~Dn,触发线Q1~Q3,输出线X1~X3,接地线GND,和脉冲线LP,与各条开关驱动线并行地配置接地线GND,脉冲线LP,和灰度等级电压线VL1~VLn,在与这些接线交叉的方向上分别并行地配置触发线Q1~Q3和输出线X1~X3,分别在各条线相互交叉的交叉点近旁的区域中形成开关电路SL。
分别地,开关驱动线D1~Dn与解码器53的输出装置连接,触发线Q1~Q3与移位寄存器2的输出装置连接,输出线X1~X3与信号线S1~S3连接。
各条开关驱动线与各条灰度等级电压线的配置关系,对于任意的自然数i≤n,与第i条灰度等级电压线LVi并行地配置开关驱动线Di。在各条灰度等级电压线VL1~VLn上,与上述实施形态相同,加上不同的电压V1~Vn作为与显示灰度等级对应的灰度等级电压。在接地线GND上加上与数据“0”对应的低电压,将在开关电路SL进行电平移动工作所需的脉冲供给脉冲线LP。
开关电路SL由n型构道的TFT tr3~tr6和电容(静电电容)C1构成。这个开关电路SL具有备有作为响应触发信号和来自开关驱动线的数据(开关驱动信号),选择指定的灰度等级电压线的开关装置的功能,同时备有作为放大开关驱动线电压的电平移动器(电压电平变换装置)的功能的构成。具有TFT tr3和TFT tr5的栅极与触发线Q1连接,输入来自触发线Q1的触发脉冲(触发信号)时,与这个触发脉冲同步地,在电容C1的一端a上对开关驱动线D1的电压进行取样,在电容C1的另一端b上对接地线GND的电压进行取样的构成。具有电容C1的两端分别与TFT tr4的栅极和漏极连接,由于脉冲线LP的脉冲使b点电压发生电平移动的构成。
另一方面,构成TFT tr6的源极和漏极分别与灰度等级电压线VL1和输出线X1连接,由b点的电压对灰度等级电压线VL1和输出线X1之间的接通/断开进行控制的开关。即,TFT tr6,当在b点加上高电压时接通(导通),当在b点加上低电压时断开(不导通)。此外,矩阵状地配置在各条输出线X1~X3,开关驱动线D1~Dn的所有交点上的开关电路SL也有相同的构成。
其次,我们按照图22说明在开关电路SL上的电平移动工作。首先,将电路电压VDD的脉冲输入到与开关电路SL连接的触发线Q1时,如前所述,在a点发生对开关驱动线D1进行取样的电压,而在b点发生的对接地线GND进行取样的电压为0V。开关驱动线的逻辑值为“1”或“0”,“1”的电压是比VDD小,比最低的TFT tr3的阈值电压大的电压Vsig,通常是比3V小的电压。因此,当开关驱动线的电压为“1”时,对这个开关驱动线的电压进行取样时,a点的电压成为Vsig,当开关驱动线的电压为“0”时,对这个开关驱动线的电压进行取样时,a点的电压成为0V。取样结束后将电压VDD的脉冲输入到脉冲线LP。这时,当a点的电压为Vsig时,因为TFT tr4接通,b点的电压上升,由于电容C1,a点的电压也上升,b点的电压进一步加速上升。而且,最终,稳定在b点的电压为VDD,a点的电压为Vsig+VDD上。当a点的电压为0V时,因为TFT tr4断开,所以b点的电压仍然为0V。
通过上述工作,开关电路SL能够将振幅为Vsig的开关驱动线电压变换成振幅VDD的信号。因此,当VDD的电压高时,在TFT tr6上,能够对更广大范围的灰度等级电压进行接通/断开的控制。
其次,当显示图象时,图象显示装置的各电路如图23那样地进行工作。首先,当在解码器53的输入端子上将多灰度等级的图象数据输入到数据线Data时,例如,要显示的横1行的图象数据#1~#3从左到右的顺序为[2,4,1]时,用解码器53对从数据线Data输入的图象数据进行解码,按照解码时的逻辑值,向开关驱动线D1~Dn中的1条开关驱动线输出“1”的信号,向其它开关驱动线输出“0”的信号。与这个图象数据的输入同步,从移位寄存器2向触发线Q1~Q3顺次地输出触发脉冲时,与触发线Q1~Q4连接的TFT tr3,TFT tr5接通,在开关电路SL中,将“1”的数据存储在与输出“1”的数据的开关驱动线连接的开关电路SL中,将“0”的数据存储在其它的开关电路SL中,并直到对这些数据再次进行取样前都保持着这些数据。这期间,存储“1”的数据的开关电路SL的TFT tr6处于接通状态,将在灰度等级电压线LV1~LVn中,来自与存储“1”的数据的开关电路SL连接的1条灰度等级电压线的灰度等级电压输出到输出线。
在结束产生输出到各条触发线Q1~Q3的触发脉冲的t1后,在脉冲线LP上输入脉冲时,在存储“1”的数据的开关电路SL中,如上所述,进行电平移动工作,在所有的输出线X1~X3上都产生灰度等级电压。所以,分别将与图象数据[2,4,1]对应的灰度等级电压[V2,V4,V1]供给所有信号线S1~S3。
在将灰度等级电压供给各条信号线S1~S3的过程中,在每1条线期间从扫描电路5向各条扫描线G1,G2顺次地输出扫描脉冲。1条线期间是t0~t2和t2~t4的各期间,在时间t0~t2的1条线期间中,扫描线G1成为“1”,在时间t2~t4的1条线期间中,扫描线G2成为“1”。而且,扫描线G1为“1”时,在与扫描线G1连接的象素TFT7上源极-漏极之间处于导通状态,至迟在时间t2前将来自信号线S1~S3的灰度等级电压写入第1行的象素8。
同样地,在时间t2~t4的1条线期间,在t3~t4之间将分别与图象数据[2,n,3]对应的灰度等级电压[V2,Vn,V3]供给所有信号线S1~S3,至迟在时间t4前将来自信号线S1~S3的灰度等级电压写入第2行的象素8。重复进行上述工作,在整个显示区域6的象素8全体上加上所定的电压,能够显示出图象。
当驱动本实施形态的图象显示装置时,解码器53的驱动频率与从数据线Data输入的图象数据的频率相同。另一方面,开关电路SL,1条线期间1次地受到触发线的触发脉冲的驱动。又在1条线期间,因为至少输入2个数据,所以解码器53的驱动频率为开关电路SL的驱动频率的2倍以上。
又将本实施形态的图象显示装置用作液晶显示装置时,在每个半帧期间都需要用极性反转的交流电压作为供给各象素8的电压,通过将来自这个交流电压的有效值电压加到液晶上,能够使液晶的光透过率变化。而且当进行交流化时,能够采用与上述实施形态相同的方法。
其次,本实施形态的DA变换装置54的电路布局例如图24所示。这个电路布局例只记述了包含在纸面横方向有2个开关电路SL,在纸面纵方向有2个开关电路SL的区域。灰度等级电压线LV1,LV2,开关驱动线D1,D2,接地线GND,脉冲线LP用在同一层上形成的金属接线沿纸面横方向配置。开关驱动线传输高速信号,灰度等级电压线交流地接地,但是因为在纸面横方向需要配置接线长度较长的接线,纸面横方向的接线最好用Al或铜形成,有低的电阻。触发线Q1,Q2和输出线X1,X2用与形成TFT栅极部分的金属接线在同一层的金属接线,使灰度等级电压线和开关驱动线分别交叉那样地配置在纸面纵方向。分别在开关驱动线D1和灰度等级电压线LV1之间,开关驱动线D2和灰度等级电压线LV2之间,形成开关电路SL。
在开关电路SL上,形成4个n型沟道TFT tr3~tr6,用金属接线,栅极金属膜,按照图21所示的电路图进行接线。TFT tr1和tr2形成在多晶硅膜和栅极金属膜的交叉部分。在多晶硅膜和栅极金属膜的交叉点近旁的区域外进行磷掺杂,形成n型沟道TFT。电容C1是在金属接线和栅极金属膜重叠的区域上形成的。
金属接线的布局规则是设定空隙4μm,线宽4μm。在纸面横方向的开关电路SL的间距为64μm。所以,在电路布局例中,可以使图象显示装置可以在彩色纵带象素中达到130象素/英寸的高精细度。这时,随着增加灰度等级数,开关电路SL和灰度等级电压线,开关驱动线增加,但是因为输出接线,触发线不增加,所以这个间距不受灰度等级比特数增加的影响。
即,即便是多灰度等级显示的图象显示,与灰度等级数无关,在纸面纵方向的接线对每条信号线为2条是固定不变的。因此接线所需要的空隙,例如,布局规则是空隙4μm,线宽4μm时,有(4+4)×2条=16μm的宽度就行,比42μm减少了。所以在图24的布局例中,约有130象素/英寸的精细度,但是也可以实现超过200象素/英寸的高精细度。
又在本实施形态中的开关驱动线的交叉接线数,对每1条信号线,如图24的交叉部分41,45所示,有2个地方。交叉的接线为2条输出接线和1条触发线。进一步因为在各灰度等级电压线的两侧并行地设置2条开关驱动线,所以开关驱动线相互之间不交叉。
进一步,当增加接地线GND,脉冲线LP等的电源接线和共通的信号线时,因为可以与开关驱动线并行地配置,所以不会增加开关驱动线的交叉接线数。因此,即便增加灰度等级数n,交叉接线数也不改变。所以,即便在多灰度等级显示的图象显示装置中,也能够减少交叉接线,即交叉接线电容,能够减少传输高速信号的开关驱动线中的电力消耗。
又,在本实施形态中,在与一个解码器53连接的n条开关驱动线上的数据变化次数最大为2,平均值为2×(1-(1/n))。即,在本实施形态中,变化次数减少,最大值在灰度等级比特数为2比特以上,平均值在灰度等级比特数为4比特以上。
所以,与通过数据总线输入多灰度等级的图象数据作为二进制数据的已有方式比较,如果根据本实施形态,则电力消耗最大值在2比特以上,平均值在4比特以上,即便显示多灰度等级的图象时,也能够减少电力消耗。
进一步,作为外部IC23构成解码器53时,也能够减少驱动连接外部IC23和图象显示装置的柔韧电缆中的寄生电容的电力消耗,也能够减少在柔韧电缆等的外部接线中的高速信号的电力消耗。
又,如果根据本实施形态,则因为能够将开关驱动线的“1”的逻辑电压降低到TFT tr3的阈值电压,所以能够减小开关驱动线的信号电压振幅,将开关驱动线的电力消耗减到更小。
其次,我们按照图25说明本发明的第3实施形态。本实施形态是在绝缘基片61的非显示区域中,代替移位寄存器2形成移位寄存器62,63,代替解码器3形成解码器64,65,代替DA变换装置4,形成DA变换装置66,而其它构成与图1相同。此外,在本实施形态中,只画出与信号线S1~S4有关的部分。
移位寄存器62,63,与第1实施形态相同,是用倒相器,时钟倒相器,AND门电路构成的,具有与图象数据的输入同步地顺次地将触发脉冲输出到触发线Q1,Q2,Q3,Q4那样的构成。
解码器64是用与图5所示的解码器11相同的部件构成的,解码器65是用与图5所示的解码器12相同的部件构成的,对多灰度等级的图象数据作出响应,将“1”的数据输出到开关驱动线D1-1~Dn-1或D1-2~Dn-2中的1条开关驱动线,并向其它的开关驱动线输出“0”的数据。而且将DA变换装置66作为间隔,向对地配置各解码器64,65。又如图7所示,能够构成各解码器64,65,作为外部IC 23。
DA变换装置66具有备有n条灰度等级电压线LV1~LVn,2×n条开关驱动线D1-1~Dn-1,D1-2~Dn-2,触发线Q1~Q4,和输出线X1~X4的构成。分别地,开关驱动线D1-1~Dn-1与解码器64的输出装置连接,开关驱动线D1-2~Dn-2与解码器65的输出装置连接,触发线Q1~Q4与移位寄存器62,63的输出装置连接,输出线X1~X4与信号线S1~S4连接。
开关驱动线D1-1~Dn-1或D1-2~Dn-2与各条灰度等级电压线LV1~LVn并行地配置,在与这些接线交叉的方向上配置触发线Q1~Q4和输出线X1~X4。而且分别在各条接线相互交叉的交叉点近旁的区域中形成开关电路SW。在灰度等级电压线LV1~LVn上加上不同的电压V1~Vn作为与显示灰度等级对应的灰度等级电压。
开关电路SW,与第1实施形态相同,由n型构道的TFT tr1,TFT tr2,和电容Cm构成。但是,与输出线X1,X2连接的开关电路SW与开关驱动线D1-1~Dn-1连接,与输出线X3,X4连接的开关电路SW与开关驱动线D1-2~Dn-2连接。
在本实施形态中,将开关驱动线分成2个区域,但是灰度等级电压线是共通的。因此能够防止由于灰度等级电压的微小差异引起的图象模糊。此外,也能够将开关驱动线分成2个以上的区域。
其次,在显示区域6上显示图象时,图象显示装置的各电路如图26所示地进行工作。首先,在解码器64,65的输入端子上输入来自数据线Data-1的图象左半部分的图象数据,输入来自数据线Data-2的图象右半部分的图象数据作为多灰度等级的图象数据时,例如,要显示的横1行的图象数据#1~#4从左到右的顺序为[2,4,3,2]时,以[2,4]的顺序从数据线Data-1,以[3,2]的顺序从数据线Data-2输入图象数据。分别在解码器65,66上对这些图象数据进行解码,按照解码时的逻辑值,开关驱动线D1-1~Dn-1中的1条开关驱动线成为“1”,开关驱动线D1-2~Dn-2中的1条开关驱动线成为“1”,而其它的开关驱动线成为“0”。
这时,与图象数据的输入同步,从移位寄存器62,63顺次地输出触发脉冲到触发线Q1,Q2和触发线Q3,Q4。顺次地输出触发脉冲到各触发线时,在输入触发脉冲的开关电路SW中,将“1”的数据存储在与“1”的开关驱动线连接的开关电路SW中,将“0”的数据存储在与“0”的开关驱动线连接的其它的所有开关电路SW中,并直到对这些数据再次进行取样前都保持着这些数据。这期间,存储“1”的数据的开关电路SW的TFT tr2处于接通状态,分别将在灰度等级电压线LV1~LVn中,与存储“1”的数据的开关电路SW连接的1条灰度等级电压线对应的灰度等级电压输出到输出线。
即,按照从时间t0开始的触发脉冲,顺次地将灰度等级电压输出到输出线X1~X4,将这个灰度等级电压供给信号线S1~S4。而且在将最终的触发脉冲输出到触发线Q2,结束产生触发脉冲的时间t1,将与各图象数据[2,4,3,2]对应的灰度等级电压[V2,V4,V3,V2]供给所有信号线S1~S4。
将灰度等级电压供给各条信号线的过程中,在每1条线期间从扫描电路5向各扫描线G1,G2顺次地输出扫描脉冲。1条线期间是时间t0~t2和时间t2~t4的各期间,在时间t0~t2的1条线期间中,扫描线G1成为“1”,在时间t2~t4的1条线期间中,扫描线G2成为“1”。扫描线G1为“1”时,在与扫描线G1连接的第1行的象素TFT7上源极-漏极之间处于导通状态,至迟在时间t1~t2之间将来自信号线S1~S4的灰度等级电压写入第1行的象素8。
同样地,在时间t2~t4之间,直到时间t3将与各图象数据[2,n,1,4]对应的灰度等级电压[V2,Vn,V1,V4]供给所有信号线S1~S6,至迟在时间t3~t4之间将来自信号线S1~S4的灰度等级电压写入第2行的象素8。重复进行上述工作,在整个显示区域6的象素8上加上所定的电压,能够显示出图象。
当驱动本实施形态的图象显示装置时,解码器64,65的频率与从数据线Data-1和Data-2输入的图象数据的频率相同。另一方面,开关电路SW在1条线期间1次地受到触发线的触发脉冲的驱动。因此,因为在1条线期间至少输入2个数据,所以解码器64,65的驱动频率为开关电路SW的驱动频率的2倍以上。
又将本实施形态的图象显示装置用作液晶显示装置时,在每一半帧期间都需要加上极性反转的交流电压作为供给各象素8的电压,通过用交流电压的有效值电压驱动液晶,使液晶的光透过率变化。这时的交流化方法能够用与上述第1实施形态相同的方法。
又,在本实施形态中,输出接线X1与信号线S1相互直接耦合,但是,如图27所示,能够配置作为将来自1条输出线的电压分配给2条信号线S1-1,S1-2的分配装置的分配电路36。此外,对于输出线X2也是一样的。通过采用这样的电路构成,能够削减DA变换装置66的电路元件。但是,在1条线期间,因为需要在图26的1条线期间进行2次工作,所以电路以2倍速度进行工作。又也可以分配给2条以上的信号线。
如果根据本实施形态,则即便是多灰度等级显示的图象显示装置,与灰度等级数无关,在纸面纵方向的接线对每条信号线为2条也是固定不变的。因此,接线所需要的间隙,例如,布局规则是间隙4μm,线宽4μm时,有(4+4)×2条=16μm的宽度就行,比42μm减少了。从而,即便在本实施形态中,也能够实现超过200象素/英寸的高精细度的图象。
又,本实施形态的开关驱动线的交叉接线数,与第2实施形态相同,对于每1条信号线有2个地方。交叉的接线只有2条输出接线和1条触发线。又因为在灰度等级电压线的两侧并行地配置2条开关驱动线,所以开关驱动线相互之间不交叉。所以,即便增加灰度等级数n,交叉接线数也不改变。因此,即便在多灰度等级显示的图象显示装置中,也能够减少交叉接线,即交叉接线电容,能够减少传输高速信号的开关驱动线中的电力消耗。
又,在本实施形态中,在分别与1个解码器64,65连接的n条开关驱动线中的数据变化数(状态变化数)最大为2,平均值为2×(1-(1/n))。即,在本实施形态中,能够减少变化数,最大值在灰度等级比特数为2比特以上,平均值在灰度等级比特数为4比特以上。
所以,与通过数据总线输入多灰度等级的数据作为二进制数据的已有方式比较,如果根据本实施形态,则电力消耗最大值在2比特以上,平均值在4比特以上,即便在显示多灰度等级的图象的图象显示装置中,也能够减少电力消耗。
进一步,作为外部IC23构成解码器64,65时,也同样能够减少驱动连接外部IC23和图象显示装置的柔韧电缆的寄生电容的电力消耗,也能够减少在柔韧电缆等的外部接线中的高速信号的电力消耗。

Claims (32)

1.图象显示装置,它备有
将多条信号线和多条扫描线配置成矩阵状,同时有在各条信号线和各条扫描线相互交叉的交叉点近旁的各区域中通过开关元件与上述各条信号线和上述各条扫描线连接的象素的图象显示装置,
与显示灰度等级对应地加上由模拟值表示的灰度等级电压的灰度等级电压线组,
输出用于根据由数字值表示的高灰度等级的图象数据选择上述任何一条灰度等级电压线的开关驱动信号的解码器,
根据上述图象数据顺次地输出触发信号的触发信号输出装置,和
以上述触发信号的输入为条件,响应上述开关驱动信号,选择指定的灰度等级电压线,将来自上述指定的灰度等级电压线的灰度等级电压输出到指定的信号线的多个开关装置。
2.权利要求项1记载的图象显示装置,其中
将上述解码器分割成多个,和
使各分割后的解码器向对地配置。
3.权利要求项1记载的图象显示装置,其中
传输上述开关驱动信号的多条开关驱动线与上述解码器连接,
传输上述触发信号的多条触发线与上述多个触发信号输出装置连接,和
将各指定的灰度等级电压传输给指定的信号线的输出线与上述多个开关装置连接。
4.权利要求项3记载的图象显示装置,其中
与上述多条触发线和上述各条输出线分别交叉地配置上述多条开关驱动线和上述灰度等级电压线组。
5.权利要求项4记载的图象显示装置,其中
上述灰度等级电压线组分别沿上述多条开关驱动线并列地配置。
6.权利要求项4记载的图象显示装置,其中
对于上述灰度等级电压线组中的1条灰度等级电压线并列地配置1条开关驱动线。
7.权利要求项4记载的图象显示装置,其中
对于上述灰度等级电压线组中的1条灰度等级电压线,将上述1条灰度等级电压线作为间隙并列地配置2条开关驱动线。
8.权利要求项3记载的图象显示装置,其中
使上述灰度等级电压线组与上述多条开关驱动线形成在同一个接线层上。
9.权利要求项3记载的图象显示装置,其中
使上述多条触发线与上述各条输出线形成在同一个接线层上。
10.权利要求项3记载的图象显示装置,其中
在上述各条输出线和上述多条信号线之间,配置将来自上述各条输出线的输出电压分配给多条信号线的分配装置。
11.权利要求项8记载的图象显示装置,其中
上述灰度等级电压线组与上述多条开关驱动线是由Al或铜制成的接线材料形成的。
12.权利要求项1记载的图象显示装置,其中
当显示灰度等级数为n时,上述灰度等级电压线组的接线条数在n以上2n以下。
13.权利要求项1记载的图象显示装置,其中
使上述图象显示装置,上述灰度等级电压线组,上述多个开关装置和上述触发信号输出装置形成在同一块基片上。
14.权利要求项13记载的图象显示装置,其中
使上述解码器与上述基片的表面接合或配置在上述基片的周围。
15.权利要求项1记载的图象显示装置,其中
使上述图象显示装置,上述灰度等级电压线组,上述多个开关装置,上述解码器和上述触发信号输出装置形成在同一块基片上。
16.权利要求项1记载的图象显示装置,其中
上述触发信号输出装置是用移位寄存器电路形成的。
17.权利要求项1记载的图象显示装置,其中
上述多个开关装置分别备有
由于输入上述触发信号而导通,传输上述开关驱动信号的第1薄膜晶体管和
由于上述第1薄膜晶体管的输出产生的开关驱动信号而导通,将灰度等级电压传输给上述输出线的第2薄膜晶体管。
18.权利要求项17记载的图象显示装置,其中
上述多个开关装置分别备有保持由上述第1薄膜晶体管的输出产生的开关驱动信号的电容器。
19.权利要求项18记载的图象显示装置,其中
上述电容器是使上述灰度等级电压线组中的任何一条灰度等级电压线和形成在与上述灰度等级电压线组不同的接线层上的电极重叠起来形成的静电电容。
20.权利要求项17记载的图象显示装置,其中
上述多个开关装置分别备有将由上述第1薄膜晶体管的输出产生的开关驱动信号作为至少1比特的信息存储起来的存储装置。
21.权利要求项17记载的图象显示装置,其中
将上述多个开关装置分别配置在各条开关驱动线和各条触发线相互交叉的交叉点近旁的每个区域中。
22.权利要求项17记载的图象显示装置,其中
当上述灰度等级电压线的灰度等级电压对于上述开关驱动线的信号电压相对地低时,用n型沟道薄膜晶体管形成上述第1薄膜晶体管和上述第2薄膜晶体管,当上述灰度等级电压线的灰度等级电压对于上述开关驱动线的信号电压相对地高时,用p型沟道薄膜晶体管形成上述第1薄膜晶体管和上述第2薄膜晶体管。
23.权利要求项17记载的图象显示装置,其中
上述多个开关装置分别备有放大上述开关驱动信号的电压电平变换装置。
24.权利要求项23记载的图象显示装置,其中
与各上述灰度等级电压线组并列地配置向上述电压电平变换装置供给特定的电压和共通的信号的接线。
25.权利要求项1记载的图象显示装置,其中
备有分别在上述灰度等级电压线组上加上不同电压的电压发生装置。
26.权利要求项1记载的图象显示装置,其中
上述电压发生装置是由与电压源串联连接的多个阶梯电阻构成的。
27.权利要求项25记载的图象显示装置,其中
使上述电压发生装置与上述图象显示装置,上述灰度等级电压线组,上述多个开关装置,和上述触发信号输出装置一起形成在同一块基片上。
28.权利要求项1记载的图象显示装置,其中
上述象素备有夹持在包含透明的绝缘基片的一对基片之间的液晶,对应于来自与上述象素连接的开关元件的电压,上述液晶的光透过率发生变化。
29.权利要求项1记载的图象显示装置,其中
上述象素备有形成在绝缘基片上的发光膜,对应于来自与上述象素连接的开关元件的电压,上述发光膜的发光强度发生变化。
30.权利要求项1记载的图象显示装置,其中
备有向上述多条扫描线顺次地输出扫描脉冲信号的扫描装置。
31.图象显示装置的驱动方法,其中
当驱动权利要求项1记载的图象显示装置时,
将上述解码器向上述多条开关驱动线输出开关驱动信号时的驱动频率设定在上述触发信号输出装置输出上述触发信号时的驱动频率的2倍以上。
32.权利要求项31记载的图象显示装置的驱动方法,其中
与由输入上述解码器的灰度等级数据有关同时进行的数据切换在2个以下,
上述解码器根据上述灰度等级数据顺次地输出用于选择单条开关驱动线的开关驱动信号。
CNB011251573A 2001-06-18 2001-08-30 图象显示装置及其驱动方法 Expired - Fee Related CN1222919C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP183615/2001 2001-06-18
JP2001183615A JP3800401B2 (ja) 2001-06-18 2001-06-18 画像表示装置及びその駆動方法

Publications (2)

Publication Number Publication Date
CN1392531A true CN1392531A (zh) 2003-01-22
CN1222919C CN1222919C (zh) 2005-10-12

Family

ID=19023543

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB011251573A Expired - Fee Related CN1222919C (zh) 2001-06-18 2001-08-30 图象显示装置及其驱动方法

Country Status (5)

Country Link
US (1) US7084847B2 (zh)
JP (1) JP3800401B2 (zh)
KR (1) KR100832666B1 (zh)
CN (1) CN1222919C (zh)
TW (1) TW594137B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100407285C (zh) * 2004-11-22 2008-07-30 株式会社日立显示器 图像显示装置及其驱动电路
CN100423070C (zh) * 2004-05-28 2008-10-01 卡西欧计算机株式会社 具有往复转换工作电流驱动电路和同步行扫描的oled显示器
CN106932981A (zh) * 2012-01-12 2017-07-07 精工爱普生株式会社 液晶装置以及电子设备

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004085806A (ja) * 2002-08-26 2004-03-18 Nec Yamagata Ltd 表示パネルの駆動装置
KR100885019B1 (ko) * 2002-10-29 2009-02-20 삼성전자주식회사 액정 표시 장치
US6979242B2 (en) * 2003-05-29 2005-12-27 Chungwha Picture Tubes, Ltd. Manufacturing method and structure of copper lines for a liquid crystal panel
EP1544842B1 (en) * 2003-12-18 2018-08-22 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7944414B2 (en) * 2004-05-28 2011-05-17 Casio Computer Co., Ltd. Display drive apparatus in which display pixels in a plurality of specific rows are set in a selected state with periods at least overlapping each other, and gradation current is supplied to the display pixels during the selected state, and display apparatus
JP4850452B2 (ja) 2005-08-08 2012-01-11 株式会社 日立ディスプレイズ 画像表示装置
TWI449009B (zh) * 2005-12-02 2014-08-11 Semiconductor Energy Lab 顯示裝置和使用該顯示裝置的電子裝置
JP4712668B2 (ja) * 2005-12-08 2011-06-29 シャープ株式会社 表示駆動用集積回路及び表示駆動用集積回路の配線配置決定方法
EP2139953B1 (en) 2007-04-24 2014-04-16 Cabot Corporation Low structure carbon black and method of making same
JP2022006867A (ja) * 2020-06-25 2022-01-13 セイコーエプソン株式会社 回路装置、電気光学装置及び電子機器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2806718B2 (ja) 1992-11-25 1998-09-30 シャープ株式会社 表示装置の駆動方法及び駆動回路
US5574475A (en) * 1993-10-18 1996-11-12 Crystal Semiconductor Corporation Signal driver circuit for liquid crystal displays
US5604510A (en) * 1995-01-10 1997-02-18 Palomar Technologies Corporation Liquid crystal display drive with voltage translation
JP3256110B2 (ja) * 1995-09-28 2002-02-12 シャープ株式会社 液晶表示装置
JP3501939B2 (ja) * 1997-06-04 2004-03-02 シャープ株式会社 アクティブマトリクス型画像表示装置
JP3977498B2 (ja) * 1997-11-19 2007-09-19 沖電気工業株式会社 液晶セルの駆動回路
JPH11338439A (ja) * 1998-03-27 1999-12-10 Semiconductor Energy Lab Co Ltd 半導体表示装置の駆動回路および半導体表示装置
JP3718607B2 (ja) 1999-07-21 2005-11-24 株式会社日立製作所 液晶表示装置及び映像信号線駆動装置
US6307322B1 (en) * 1999-12-28 2001-10-23 Sarnoff Corporation Thin-film transistor circuitry with reduced sensitivity to variance in transistor threshold voltage
US7301520B2 (en) * 2000-02-22 2007-11-27 Semiconductor Energy Laboratory Co., Ltd. Image display device and driver circuit therefor

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100423070C (zh) * 2004-05-28 2008-10-01 卡西欧计算机株式会社 具有往复转换工作电流驱动电路和同步行扫描的oled显示器
CN100407285C (zh) * 2004-11-22 2008-07-30 株式会社日立显示器 图像显示装置及其驱动电路
CN106932981A (zh) * 2012-01-12 2017-07-07 精工爱普生株式会社 液晶装置以及电子设备

Also Published As

Publication number Publication date
JP3800401B2 (ja) 2006-07-26
CN1222919C (zh) 2005-10-12
TW594137B (en) 2004-06-21
US7084847B2 (en) 2006-08-01
KR20020096810A (ko) 2002-12-31
KR100832666B1 (ko) 2008-05-27
JP2003005716A (ja) 2003-01-08
US20030001870A1 (en) 2003-01-02

Similar Documents

Publication Publication Date Title
CN1222919C (zh) 图象显示装置及其驱动方法
CN1310202C (zh) 显示器及其驱动方法
CN1244899C (zh) 显示装置及其驱动方法和便携式终端装置
KR100743308B1 (ko) 감마 보정 방법, 표시 드라이버, 전기 광학 장치, 및 전자기기
CN100505012C (zh) 电源供给方法及电源电路
CN1191561C (zh) 显示装置
CN1365093A (zh) 显示装置
CN1758318A (zh) 源极驱动器、光电装置及电子设备
CN1284131C (zh) 驱动电路、光电装置及其驱动方法
CN1641728A (zh) 显示驱动装置及具备该显示驱动装置的显示装置
CN1503211A (zh) 电光学装置、电光学装置的方法和电子设备
CN1490655A (zh) 液晶显示装置和驱动液晶显示装置的方法
CN1870119A (zh) 用于显示设备的驱动电路及驱动方法
CN1740858A (zh) 包含栅极驱动器的液晶显示器面板
CN1490654A (zh) 液晶显示装置和驱动液晶显示装置的方法
CN1614677A (zh) 液晶显示装置及其驱动电路以及驱动方法
CN1782837A (zh) 触摸感应显示装置
CN1231463A (zh) 图像显示装置及其驱动方法
CN1145678A (zh) 液晶显示装置、液晶显示装置的驱动方法及液晶显示装置的检查方法
CN1811882A (zh) 有机电致发光显示装置及其驱动方法
CN1694143A (zh) 列驱动器及具有该列驱动器的平板显示器
CN1453757A (zh) 发光装置
CN1517967A (zh) 设有漏电流小的像素的液晶显示装置
CN1445744A (zh) 液晶显示装置
CN1801311A (zh) 驱动显示设备的方法以及用于执行该方法的显示设备

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: HITACHI DISPLAY CO., LTD.

Free format text: FORMER OWNER: HITACHI,LTD.

Effective date: 20101012

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: TOKYO, JAPAN TO: CHIBA PREFECTURE, JAPAN

TR01 Transfer of patent right

Effective date of registration: 20101012

Address after: Chiba County, Japan

Patentee after: Hitachi Displays, Ltd.

Address before: Tokyo, Japan

Patentee before: Hitachi, Ltd.

ASS Succession or assignment of patent right

Owner name: IPS ALPHA SUPPORT CO., LTD.

Effective date: 20111201

C41 Transfer of patent application or patent right or utility model
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: Chiba County, Japan

Co-patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Patentee after: Hitachi Displays, Ltd.

Address before: Chiba County, Japan

Co-patentee before: IPS pioneer support society

Patentee before: Hitachi Displays, Ltd.

TR01 Transfer of patent right

Effective date of registration: 20111201

Address after: Chiba County, Japan

Co-patentee after: IPS Pioneer Support Society

Patentee after: Hitachi Displays, Ltd.

Address before: Chiba County, Japan

Patentee before: Hitachi Displays, Ltd.

C56 Change in the name or address of the patentee

Owner name: APAN DISPLAY EAST, INC.

Free format text: FORMER NAME: HITACHI DISPLAY CO., LTD.

Owner name: JAPAN DISPLAY, INC.

Free format text: FORMER NAME: APAN DISPLAY EAST, INC.

CP01 Change in the name or title of a patent holder

Address after: Chiba County, Japan

Patentee after: JAPAN DISPLAY Inc.

Patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Patentee before: Japan Display East Inc.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

Address after: Chiba County, Japan

Patentee after: Japan Display East Inc.

Patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Patentee before: Hitachi Displays, Ltd.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

CP02 Change in the address of a patent holder

Address after: Tokyo, Japan

Patentee after: JAPAN DISPLAY Inc.

Patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Patentee before: JAPAN DISPLAY Inc.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20030122

Assignee: BOE TECHNOLOGY GROUP Co.,Ltd.

Assignor: JAPAN DISPLAY Inc.|Panasonic Liquid Crystal Display Co.,Ltd.

Contract record no.: 2013990000688

Denomination of invention: Image display device and driving method thereof

Granted publication date: 20051012

License type: Common License

Record date: 20131016

LICC Enforcement, change and cancellation of record of contracts on the licence for exploitation of a patent or utility model
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20051012

Termination date: 20190830