CN1340961A - 同步信号产生电路 - Google Patents

同步信号产生电路 Download PDF

Info

Publication number
CN1340961A
CN1340961A CN01125489.0A CN01125489A CN1340961A CN 1340961 A CN1340961 A CN 1340961A CN 01125489 A CN01125489 A CN 01125489A CN 1340961 A CN1340961 A CN 1340961A
Authority
CN
China
Prior art keywords
signal
field sync
sync signal
circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01125489.0A
Other languages
English (en)
Other versions
CN1210945C (zh
Inventor
中野敏刚
井上明彦
佐藤裕治
石原朋幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN1340961A publication Critical patent/CN1340961A/zh
Application granted granted Critical
Publication of CN1210945C publication Critical patent/CN1210945C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)

Abstract

一种同步信号产生电路,包括:用于根据外施第二场同步信号产生第一场同步信号和第一行同步信号的同步信号产生部分;和用于检测第二场同步信号的检测部分,其中当第二场同步信号由检测部分第一次检测出时,同步信号产生部分不输出第一场同步信号,当第二场同步信号以一个预定周期再次由检测部分检测出时,同步信号产生部分输出第一场同步信号。

Description

同步信号产生电路
本发明涉及一种用于在内部产生的同步信号和与外施场同步信号相同步的同步信号之间进行转换的同步信号产生电路,以及一种使用此同步信号产生电路的图像显示设备。
在使用液晶屏或类似设备的图像显示设备中,当图像,字符,图形等只是根据加于显示屏上的全电视信号以层叠方式显示时,则此图像显示设备的同步模式在内同步模式和外同步模式之间转换。在内同步模式下,由内部场同步信号产生电路产生的场同步信号和与内部产生的同步信号相同步的行同步信号被输出至显示部分。在外同步模式下,外施场同步信号和与外施场同步信号相同步的行同步信号被输出至显示部分。当同步模式被转换时,被输出到显示部分的全电视信号的电平在其波形的一些点上会有突变,从而,使输出至显示部分的场同步信号和行同步信号具有不固定的频率。结果,使显示于显示屏上的图像被暂时干扰。
作为记录此问题的方法,维持具有固定频率并被输出至显示部分的场同步信号和行同步信号的同步方法公开在日本的特开平出版物No.6-178206和No.7-177469中。
图6为一个方框图,示出了使用了公开在日本特开平出版物No.6-178206中的图像显示转换方法的一个电路6000。
在电路6000中,层叠电路1根据外界提供的外部全电视信号生成层叠信号,并把产生的外部全电视信号送输出模拟转换器(转换部分)5。层叠信号是用来根据外部全电视信号在显示屏上以层叠的方式显示图像,字符,图形等等的合成信号。
另外,电路6000具有一个用来反转内部同步信号极性的反相器7,并且反相器7的一个输出被提供至或非门8的一个反相输入端。或非门8的另一个反相输入端接输出屏蔽信号SOFF1。或非门8将反相器7的输出信号和输出屏蔽信号进行逻辑运算,并将同步化信号输出送至内部全电视信号产生电路2中。
内部全电视信号产生电路2根据来自或非门8的信号产生蓝色背景信号,该信号用来在显示屏上以层叠方式显示图像,字符,图形等等的复合信号。该蓝色背景信号被输入到模拟转换器(转换部分)6。
此外,电路6000具有一个用来反转外施同步转换信号S极性的反相器3。一个从反相器3输出的信号被送至模拟转换器5和6以及反相器4中。反相器4进一步反转来自反相器3的输出信号的极性,并输出结果信号至模拟转换器5和6。根据反相器3和4输出的信号控制模拟转换器5和6,从而使转换器5和6的状态互不相同。也就是说,当转换器5和6中的一个状态为开时,另一个就为关。
在外同步模式下,在从反相器3和4输出的信号的控制下,模拟转换器5选择从层叠电路1提供的层叠信号,并作为全电视信号输出选择的层叠信号至显示部分。根据反相器3和4输出的信号控制模拟转换器5和6,这样,就使模拟转换器6的状态不同于模拟转换器5。
在内同步模式下,模拟转换器6选择从内部全电视信号产生电路2提供的蓝色背景信号,并作为全电视信号输出该选择的蓝色背景信号至显示部分。当模拟转换器5选择层叠信号时,模拟转换器6不选择蓝色背景信号。
图7为一个时序图,示出了参考图6描述的信号,例如,包括在内同步信号中的场同步信号,包括在外部全电视信号中的场同步信号,输出屏蔽信号SOFF1,同步转换信号S,以及一个包括在从电路6000输出的全电视信号中的场同步信号。
当同步模式由内同步模式转换至外同步模式时,在同步转换信号S升至高电平之前输出屏蔽信号SOFF1升至高电平。由于这样的设计,使得极性已被反相器7反转的内同步信号从或非门8提供到内部全电视信号产生电路2。从而,在输出屏蔽信号处于高电平期间,没有从内部全电视信号产生电路2中输出的蓝色背景信号。
在从内部全电视信号产生电路2提供的的蓝色背景信号被连续挂起(即,蓝色背景信号为“OFF”)至少一个或多个场时间后,同步转换信号S由低电平升至高电平,由此,同步模式被从内同步模式转换到外同步模式。结果使模拟转换器6被关闭而模拟转换器5被打开,因此由层叠信号电路1产生的层叠信号被作为全电视信号输出至显示部分。这样,从内同步模式向外同步模式的转换就通过在内部全电视信号和外部全电视信号之间提供一个具有一个或多个场时间的关断期而得以实现。由于这样的设计,就防止了包括在输出到显示部分的全电视信号内的场同步信号具有不固定的频率。
图8为一个方框图,示出了一个公开在日本特开平出版物No.7-177469中的记录和重现设备中的帧脉冲产生电路8000。帧脉冲根据场场同步信号产生,场同步信号根据帧脉冲产生。所以,帧脉冲与场同步信号是相互同步的。在帧脉冲产生电路8000中的同步方法是作为一种用于同步场同步信号和行同步信号的方法来描述的。
由图8示出的帧脉冲产生电路包括一个帧长决定部分11,一个内部场同步信号产生部分17,一个窗口脉冲产生部分22一个输出控制部分23,以及计时控制部分24。帧长决定部分11又包括:一个帧长检测电路12,用来根据外施场同步信号检测输入到帧长决定部分的帧脉冲的频率(即,用来检测一个帧长的长度);和三个比较器13,14和15,用来确定由帧长检测电路12检测的帧脉冲一帧的长度。
当由帧长检测电路12检测出的帧脉冲的一帧比具有标准频率的帧脉冲的一帧长标准频率帧脉冲一帧的1%或更多时,比较器13输出一个高电平信号。当由帧长检测电路12检测出的帧脉冲的一帧比具有标准频率的帧脉冲的一帧短标准频率帧脉冲一帧的1%或更多时,比较器14输出一个高电平信号。当由帧长检测电路12检测出的帧脉冲的一帧与具有标准频率的帧脉冲的一帧的长度差处于±1%的范围内时,比较器15输出一个高电平信号。
比较器13的输出被提供到内部场同步信号产生部分17的递加计数器18并提供到前帧状态检测部分16。一个从递加计数器18输出的信号被送至帧脉冲产生部分20,其产生一个频率比标准频率帧脉冲高1%或更多的帧脉冲。
比较器14的输出被提供到内部场同步信号产生部分17的递减计数器19并提供到前帧状态检测部分16。一个从递减计数器19输出的信号被送至帧脉冲产生部分21,其产生频率比标准频率帧脉冲低1%或更多的帧脉冲。
转换器27选择来自帧脉冲产生部分20的输出信号和来自帧脉冲产生部分21的输出信号之一,转换器27通过受前帧状态检测部分16控制的输出控制部分23进行转换。帧脉冲产生部分20或21的输出信号被提供到计时控制部分24和由计时控制部分24控制的转换器28的一个转换端28a。计时控制部分24接收来自窗口脉冲产生部分22的输出和比较器15的输出。
比较器15的输出被提供到处于输入端10与计数器18和19之间的转换器25,以及处于输入端10与转换器28的一个转换端28b之间的转换器26,还被提供到计时控制部分24。
具有上述结构的帧脉冲产生电路8000的一次操作被在下面描述。
输入端10接收根据外施场同步信号产生的帧脉冲,且此产生的帧脉冲被送至帧长检测电路12。帧长检测电路12检测帧脉冲的上升沿,由此检测帧脉冲的一帧的长度。当检测到的一帧与具有标准频率的帧脉冲的一帧在长度上的差值处于±1%的范围内时,比较器15输出一个高电平信号,由此转换器25和26都被开启。结果,内部场同步信号产生部分17的计数器18和19在与帧脉冲的上升沿同步时被复位。在另一方面,通过输入端10输入的帧脉冲被送至转换器28的转换端28b。计时控制器24根据比较器15的输出信号来控制转换器28,从而使转换器28的共同端28c连接到转换端28b。结果,使得通过输入端10输入的帧脉冲就好象是直接加于输出端30之上。这种状态是在外同步模式下。
可选择地,当由帧长检测电路12检测出的那一帧比具有标准频率的帧脉冲的一帧长或者短标准频率帧脉冲一帧的1%或更多时,计数器18或19根据来自比较器13或者14的输出信号进行操作,这样,来自计数器18的输出信号被送至帧脉冲产生电路20,或者来自计数器19的输出信号被送至帧脉冲产生电路21,结果产生一个帧脉冲。同时,根据来自比较器13或14的输出信号,前帧状态检测部分16的输出信号被送至输出控制部分23,其进而控制转换器27,使得共同端27c连接到转换端27a和27b中的一个。除了转换器27的转换以外,计时控制部分24控制转换器28,使得共同端28c被连接到转换端28a,由此转换端27a或27b被连接到转换器28的共同端28c。
于是,当检测出的一帧与具有标准频率帧脉冲的一帧之间在长度上的差超过±1%的范围时,由帧脉冲产生部分20或21产生的帧脉冲被从输出端30输出。这种状态是在内同步模式下。
当同步模式由内同步模式转换至外同步模式时,窗口脉冲产生部分被用来基于帧脉冲产生的窗口脉冲,其中,帧脉冲根据外施场同步信号产生。此外,即使当检测出的外施帧脉冲的一帧与具有标准频率帧脉冲的一帧之间的长度差在±1%的范围之内,同步模式也并不由内同步模式转换到外同步模式,直到在窗口脉冲的一个有效区域内,由内部场同步信号产生部分17产生了一个帧脉冲。
图9为当同步模式由内同步模式转换至外同步模式时,从图8的帧脉冲产生电路8000中的输出端30输出的信号的时序图。在窗口脉冲由窗口脉冲产生部分22根据帧脉冲产生,且帧脉冲为根据外施场同步信号产生的情况下,同步模式不从内同步模式转换到外同步模式,直到内部同步信号的一个脉冲在窗口脉冲的一个有效区域内被产生。这样,输出的帧脉冲(从输出端30输出的信号)就能保持在一个固定的频率上。因此,就算当外施场同步信号的一帧与具有标准频率的帧脉冲的一帧之间的长度差处于±1%的范围内时,同步模式也不是立即由内同步模式转换至外同步模式。结果,就使从输出端30输出的场同步信号能保持在一个固定的频率之上。
在使用图6所示电路6000的图像转换方法中,当包括在外部全电视信号中的场同步信号以不固定的周期加至电路6000中时,电路6000输出一个与包括在以不固定周期输入的外部全电视信号中的,场同步信号相同步的场同步信号。另外,当输出的场同步信号被送至的显示部分为液晶显示设备时,如果由内部全电视信号产生电路2输出的蓝色背景信号的关断期等于或长于用来释在液晶显示设备中放加于的液晶之上的电势所需的时间,导致屏幕上的显示的不正常状态。
在由图8所示的记录重现设备的帧脉冲产生电路8000中,从外部持续提供一个场同步信号是必要的。另外,从外部提供的象视频数据的信息或类似的信息,在同步模式被从内同步模式转换至外同步模式之前,不能被使用。因而,在这期间,视频图像无法显示。此外,在同步信号是由外部以不固定的形式提供的系统中(例如,一个包括一个图像显示设备的系统,该系统在正常运行时,一个被调整至适合于由外设(主机设备)提供的同步信号周期的视频图像被显示,同时,它被存储(写入及读出)在图像显示设备内的帧存储器中,并且当同步信号停止时,停止对帧存储器的写入,在内同步模式下存储在帧存储器中的视频信号被持续地读出),当显示于显示屏上的图像的全部或一部分被刷新时,外部设备仅提供与显示屏刷新次数对应的同步信号。所以,来自外界对同步信号的提供可能会停止,直到一个内部同步信号的脉冲在窗口脉冲的一个有效区域内被产生。在这种情况下,同步模式不能从内同步模式转换至外同步模式。
根据本发明的一个方面,一个同步信号产生电路包括:一个同步信号产生部分,用来根据外施第二场同步信号产生第一场同步信号和第一行同步信号;和一个检测部分,用来检测第二场同步信号,其中当由检测部分第一次检测到第二场同步信号时,同步信号产生部分不输出第一场同步信号,并且当第二场同步信号以一个预定周期被检测部分再次检测到时,同步信号产生部分输出第一场同步信号。
由于本发明具有的特性,当外施场同步信号第一次被识别出来时,在同步信号产生电路的场同步信号不被输出,并且当外施场同步信号再次被识别出时,一个与外施场同步信号相同步的场同步信号就被产生并输出。由于这样的设计,由同步信号产生电路输出的场同步信号的频率就不会有突变。因此,即使当外施场同步信号被间断地输入到同步信号产生电路中时,也能在显示屏上持续地观察到显示的视频数据。
在本发明的一个实施例中,当第二场同步信号被检测部分第一次检测出时,同步信号产生部分输出第二行同步信号,并且当第二场同步信号以一个预定周期被检测部分再次检测出时,由同步信号产生部分输出与第二场同步信号相同步的第一行同步信号。
在本发明的另一个实施例中,第二行同步信号不与第二场同步信号相同步。
由于本发明的这种特性,当外施场同步信号第一次被识别出时,输出一个与外施场同步信号不同步的行同步信号,并且当外施场同步信号以一个预定周期再次被输入时,一个与外施场同步信号相同步的行同步信号被产生并输出。由于这样的设计,由同步信号产生电路输出的场同步信号的频率不会突变。因此,即使当外施场同步信号被间断地输入到同步信号产生电路时,也能在显示屏上持续地观察到显示的视频数据。
在本发明的另一个实施例中,与第二场同步信号相同步的第一场同步信号和第一行同步信号在消隐间隔期间被输出。
由于本发明的这种特性,当由同步信号产生电路输出的场同步信号被调整,从而使其与外施场同步信号相同步时,场同步信号被调整以便当没有视频数据输出时消隐时间被最佳化。由于这样的设计,即使当由同步信号产生电路输出的行同步信号和场同步信号的频率产生突变时,在突变产生的时候也没有数据要显示。由于这样的原因,视频数据将永远不会被干扰。此外,场同步信号的频率变化范围被最小化。因此,即使当外施场同步信号被间断地输入到同步信号产生电路中时,也能在显示屏上持续地观察到所要显示的视频数据。
根据本发明的另一方面,一个图像显示设备包括:上面提到的同步信号产生电路;和至少一个存储设备,其用来存储外施视频数据,并可从中读取视频数据。
由于本发明的这种特性,只要包含在外施视频数据内的场同步信号的频率处于设置在同步信号产生电路内的一个预定范围内,那么,所有的外施信息都可以被保留下来。因此,所有的外施信息都可以被持续地显示出来,而不会被删除。
根据本发明的又一方面,一种同步信号产生方法,用于根据外施第二场同步信号产生第一场同步信号和第一行同步信号,包括以下步骤:在第二场同步信号被第一次检测出时,不输出第一场同步信号,但当第二场同步信号以一个预定周期被再次检测出时,输出第一场同步信号;在第二场同步信号被第一次检测出时,输出第二行同步信号,并且在第二场同步信号以一个预定周期被再次检测出时,输出与第二场同步信号相同步的第一行同步信号。
在本发明的一个实施例中,第二行同步信号与第二场同步信号不同步。
由于本发明的这种特性,当外施场同步信号第一次被识别出来时,在同步信号产生电路内没有场同步信号输出,当外施场同步信号再次被识别出时,一个与外施场同步信号相同步的场同步信号就被产生并输出。另外,当外施场同步信号第一次被识别出来时,一个与外施场同步信号不同步的行同步信号被产生并输出,并且,当外施场同步信号以一个预定周期被再次输入时,一个与外施场同步信号相同步的行同步信号就被产生并输出。由于这样的设计,由同步信号产生电路输出的场同步信号的频率不会突变。因此,即使当外施场同步信号被间断地输入到同步信号产生电路中时,也能在显示屏上持续地观察到显示的视频数据。
在本发明的另一实施例中,与第二场同步信号相同步的第一场同步信号和第一行同步信号在消隐间隔期间被输出。
由于本发明的这种特性,当由同步信号产生电路输出的场同步信号被调整,从而使其与外施场同步信号相同步时,场同步信号被调整以便没有视频数据输出的消隐时间被优化。由于这样的设计,即使由同步信号产生电路输出的行同步信号和场同步信号的频率产生了突变,在突变产生的时候也没有数据要显示,由于这样的原因,视频数据将永远不会被干扰。此外,场同步信号的频率变化范围也被最小化了。因此,即使当外施场同步信号被间断地输入到同步信号产生电路中时,也能在显示屏上持续地观察到显示的视频数据。
因此,本文所描述的发明使以下好处成为可能:(1)提供一种同步信号产生电路,在该电路为了与由外部以一个标准周期间断地提供的同步信号相同步而产生一个同步信号的时候,能够防止视频数据受到干扰;(2)提供一种图像显示设备,该设备通过使用上述同步信号产生电路,能够显示出所有的外部提供的信息。
对于本领域普通技术人员在阅读并理解下面参考附图的详细描述上,本发明的这些以及其它优点会变得很清楚。
图1为一个方框图,其示出了根据本发明的同步信号产生电路。
图2为一个流程图,用于举例说明当场同步信号被输入到一个输出决定/复位脉冲产生电路时,该电路的一次操作。
图3为一个时序图,其示出了根据本发明的同步信号产生电路中的各个信号脉冲。
图4为一个方框图,其示出了根据本发明的图像显示设备。
图5为一个时序图,其示出了根据本发明的图像显示设备中的各个信号脉冲。
图6为一个方框图,其示出了一个使用传统图像显示转换方法的电路。
图7为一个时序图,其示出了图6所示电路中的各个信号脉冲。
图8为一个方框图,其示出了用在传统记录及重现设备中的帧脉冲产生电路。
图9为一个时序图,其示出了图8所示传统的帧脉冲产生电路中的各信号脉冲。
在下文,将参考通过附图对根据本发明的一个实施例进行描述。
图4为一个方框图,其示出了一个根据本发明的图像显示设备4000。该图像显示设备4000包括:同步信号产生电路401;帧存储器402和403;一个写控制电路404,用于决定将数据写入帧存储器402和403中的哪一个的;一个读控制电路405,用于决定从帧存储器402和403中的哪一个读出数据的;以及显示部分406(如,液晶显示屏)用于显示视频数据的。
同步信号产生电路401检测由外施场同步信号,并向写控制电路404输出检测信号。作为对检测信号的响应,写控制电路404选择帧存储器402和403中的一个将视频数据写入。
同时,同步产生电路401产生以一定间隔脉冲的场同步信号以及脉冲间隔由外施场同步信号决定的行同步信号,并把这些同步信号输出至显示部分406和读控制电路405中。
同步信号产生电路401将模式信号与场、行同步信号一起输出至读控制电路405。模式信号表示:由同步信号产生电路401向读控制电路405提供的场同步信号是与由同步信号产生电路401产生的场同步信号相同步(内同步模式),还是与外施场同步信号相同步(外同步模式)。
当场同步信号在内同步模式下提供时,读控制电路405不转换读取数据的帧存储器,并继续从当前选择的帧存储器(帧存储器402或403)中读取数据。可选择地,当场同步信号在外同步模式下提供时,读控制电路405转换帧存储器,从帧存储器402和403中的另外一个读取数据。显示部分406根据由同步信号产生电路401提供的场、行同步信号显示视频数据。
图1为一个方框图,其示出了根据本发明的同步信号产生电路401。同步信号产生电路401包括:一个检测电路101,用于检测是否有场同步信号由外部输入,和一个同步信号产生部分110,用于根据外施场同步信号产生场同步信号和行同步信号。同步信号产生部分110包括:用于接收由检测电路101作为对外施场同步信号的响应而输出的检测信号的输出决定/复位脉冲产生电路102;用于产生适合显示部分406(图4)特性的时钟信号的振荡电路103;行计数器104;解码器105和107;以及场计数器106。
振荡电路103将其产生的时钟信号输出至行计数器104。行计数器104对从振荡电路103来的时钟信号进行抽样,对时钟信号的行频计数。当时钟信号行频的计数值达到一个预定的计数值时,行计数器104就向解码器105输出此计数值。解码器105将由行计数器104来的计数值进行解码,来生成行同步信号,并将此行同步信号输出至场计数器106和读控制电路405,以及显示部分406(图4)中。另外,生成的行同步信号作为复位信号被输出至行计数器104。行计数器104被解码器105来的行同步信号复位。行计数器104可以被由输出决定/复位脉冲产生电路102来的复位信号复位。
场计数器106通过对由解码器105来的行同步信号进行抽样,对场同步信号的频率计数。当计数值达到一个预定的计数值时,场计数器106就将此计数值输出至解码器107。场计数器106被输出决定/复位脉冲产生电路102来的复位信号复位。上述计数值必须被设置的使产生的场同步信号的频率比外施行同步信号的频率大。
解码器107将场计数器106记录的数值进行解码,来产生场同步信号。解码器107向输出决定/复位脉冲产生电路102输出所产生的场同步信号和窗口脉冲。在这里,窗口脉冲通过利用以外施场同步信号为参照来与行同步信号相同步的在一个预定频率上被解码器107输出以便确定外施场同步信号的频率。另外,窗口脉冲在没有视频数据输入/输出的消隐间隔期间输出。外施场同步信号频率的限定值可以通过改变消隐间隔内的窗口脉冲的宽度来进行调节。
此外,解码器107接收由输出决定/复位脉冲产生电路102来的,表示同步模式(内同步模式还是外同步模式)的模式信号。模式信号示出同步信号产生电路401是输出外施场同步信号(外同步模式)还是输出由解码器107产生的场同步信号(内同步模式)。
输出决定/复位脉冲产生电路102根据由检测电路101来的检测信号和由解码器107来的窗口脉冲,以及检测信号被输入至电路102时的同步模式,来决定电路102是否向行计数器104和场计数器106输出一个复位信号。另外,输出决定/复位脉冲产生电路102决定是否输出由解码器107来的场同步信号,并根据决定的结果,向读控制电路405和显示部分406(图4)输出场同步信号。应当注意的是,为了简化叙述,在本实施例中的行同步信号和场同步信号都为脉冲信号。
图2为一个流程图,用于举例说明当来自检测电路101的检测信号被输入至输出决定/复位脉冲产生电路102时,电路102的一次操作。图3为一个时序图,其示出了在包括根据本发明的输出决定/复位脉冲产生电路102的同步信号产生电路401中的各个信号。
在描述在来自检测电路101的检测信号被输入至输出决定/复位脉冲产生电路102中的情况下,输出决定/复位脉冲产生电路102的一次操作之前,首先,将结合图1,对输出决定/复位脉冲产生电路102在没有外施场同步信号被输入至检测电路101中的情况下的一次操作进行描述。
在没有外施场同步信号被输入至检测电路101中,即,没有检测信号自检测电路101输出的情况下,由输出决定复位脉冲产生电路102输出的模式信号表示为内同步模式。由此,解码器105输出具有一个预定频率的行同步信号。行计数器104被来自解码器105的行同步信号复位。
当来自解码器105的行同步信号被场计数器106计数至一个预定的计数值时,解码器107输出具有一个预定频率,且与行同步信号相同步的场同步信号。场计数器106被输出决定/复位脉冲产生电路102根据来自解码器107的场同步信号产生的复位信号复位。
来自解码器105的行同步信号被输出至读控制电路405和显示部分406(图4)。来自解码器107且与行同步信号相同步的场同步信号被输出决定/复位脉冲产生电路102作为同步信号产生电路401的输出被输出至读控制电路405和显示部分406。
参照图2和图3,当场同步信号由外部输入到检测电路101中,并且,检测信号由检测电路101输入至输出决定/复位脉冲产生电路102中时(步骤S201和S202),如果此时的同步模式为内同步模式,则输出决定/复位脉冲产生电路102只向场计数器106输出复位信号而不向行计数器104输出(步骤S203)。为了防止行同步信号与外施场同步信号的第一个脉冲相同步,并且使场计数器106在外施场同步信号被输入后进行计数操作,来决定场同步信号的频率的目的,这样操作被执行。
在此操作中,由解码器107输出的场同步信号要服从于在输出决定/复位脉冲产生电路102中的屏蔽处理,因此,此时同步信号产生电路401不输出场同步信号(步骤S204)。只有来自行计数器104的行同步信号被同步信号产生电路401输出。不管有没有检测信号输入到输出决定/复位脉冲产生电路102中,该行同步信号都不与外施场同步信号相同步。
在内同步模式下,输入至同步信号产生电路401的外施场同步信号的第一个脉冲不与场同步信号,即内部产生的场同步信号相同步。因而,在视频数据显示期间,当场同步信号的第一个脉冲是由外部输入的时候,只有场计数器106被复位,而行计数器不复位。由此,避免了行同步信号频率的改变,进而使视频数据的显示不受干扰。
根据本发明,消隐间隔被延长了,使得来自同步信号产生电路401的场同步信号的下一个脉冲处于消隐间隔之内,这样,可以使视频数据的显示免受干扰。
在输出决定/复位脉冲产生电路102中,当前指示为内同步模式的模式信号,在来自检测电路101的检测信号的第一个下降沿时被改变,使其指示为外同步模式(步骤S205)。在内同步模式被改变的时候,即步骤205,场同步信号和行同步信号并不转换至外同步模式。
当输出决定/复位脉冲产生电路102工作于外同步模式下时,解码器107输出窗口脉冲。当具有某一预定频率的外施场同步信号被输入到检测电路101时,外施场同步信号的下一个脉冲将以一预定的周期在外施场同步信号的第一个脉冲之后,被输至检测电路101。如果,在窗口脉冲输出期间,外施场同步信号的下一个信号被输入至检测电路101,并且检测信号被输入至输出决定/复位脉冲产生电路102(步骤S206的“是”),则输出决定/复位脉冲产生电路102向行计数器104和场计数器106输出复位信号(步骤S207)。
行计数器104被此复位信号复位,使得解码器105输出复位(也可以说,刷新)行同步信号。同时,场计数器106被复位,使得从解码器107输出一个场同步信号(步骤S208)。这些意味着,在窗口脉冲的脉冲宽度范围内,同步信号产生电路401输出的场同步信号和行同步信号将在检测信号的下降沿与对应于外施场同步信号的检测信号保持同步。由于这样的设计,使得显示的视频数据免于干扰。这是因为,在表示没有视频数据输出的消隐间隔(场消隐间隔)的窗口脉冲被输出期间,内部产生的行同步信号和场同步信号与对应于外施场同步信号的检测信号是同步的。另外,由于消隐间隔被延长,使得外施场同步信号的下一个脉冲也处在消隐间隔之内,这样,就使场同步信号能与对应于外施场同步信号的、由检测电路101输至电路102的检测信号相同步地被解码器107输出至输出决定/复位脉冲产生电路102。结果,消隐间隔能够被限制在一个最优化的,所要求最小的时间内。在这种情况下,模式信号不产生改变,同步模式仍然是外同步模式,并且,与对应于外施场同步信号的检测信号相同步的行同步信号和场同步信号被从同步信号产生电路401输出。
另外,当若在窗口脉冲输出期间,且没有对应于外施场同步信号的检测信号输入到输出决定/复位脉冲产生电路102中时,则输出决定/脉冲产生电路102不向行计数器104及场计数器106输出复位信号(步骤S209)。在没有窗口脉冲输出的时候,输出决定/复位脉冲产生电路102仅向场计数器106输出复位信号。
在这种情况下,由解码器107产生的窗口脉冲是以已被场计数器106记录的行同步信号的计数值为基础的。在窗口脉冲的输出被停止的时刻,行计数器104被行同步信号复位,该行同步信号由解码器105输出,且与在场计数器106被复位的时间在同一时间。然后,模式信号被改变,从而使同步模式由外同步模式转换到内同步模式。在同步模式被转换后,由同步信号产生电路401产生的场同步信号以及与该场同步信号相同步的行同步信号被同步信号产生电路401输出。
可替换地,在检测电路101没有接收到外施场同步信号因而不向输出决定/复位脉冲产生电路102输出检测信号的情况下,在窗口脉冲停止输出的时刻,输出决定/复位脉冲产生电路102仅向场计数器106输出复位信号。这与前述的在窗口脉冲由解码器107输出期间,没有检测信号输出的情况下是一样的。然后,当前指示为外同步模式的模式信号被改变为指示内同步模式。
在以上描述中,行同步信号和场同步信号都被描述为脉冲信号,但不仅限于脉冲信号。根据本发明,当同步信号不是脉冲信号时,上述结构要作一些修改,使同步信号产生电路401附带一个具有将同步信号转换成脉冲信号,以及将脉冲信号转换成同步信号功能的电路。
图5为一个时序图,其举例说明了图4中图象显示设备4000在帧存储器402和帧存储器403之间的一次转换操作。在没有外施场同步信号输入到同步信号产生电路401中,并由此没有检测信号从同步信号产生电路401输入至写控制电路404的情况下,被读取的存储在帧存储器402中的数据将一直被使用下去。这是因为没有数据被写入。被读出的视频数据为以前已被写入并存储在帧存储器402中的数据(D1)。
在内同步模式下,当检测信号被同步信号产生电路401输入到写控制电路404时,写入数据的帧存储器由帧存储器402转换到帧存储器403(即,写控制电路404选择了帧存储器403),并且,外施视频数据(D11)被写入帧存储器403中。与此同时,数据从帧存储器402中持续读出。另外,当与外施场同步信号第一个脉冲相对应的检测信号被由同步信号产生电路401输出时,场同步信号被同步信号产生电路401输出,但不被屏蔽。这样,与检测信号的第一个脉冲不同步(即,在内同步模式下)的行同步信号被由同步信号产生电路401输出,并且,存储在帧存储器402中的视频数据(D1)被持续读出,而不被删除。因此,行同步信号和场同步信号保持同步,并由此使得显示于显示部分上的视频图像或类似物免于干扰。
可替换地,在外同步模式下,当检测信号的脉冲被输入写控制电路404时,写入数据和读出数据的帧存储器都将被转换。具体地说,例如,如果帧存储器403为写控制电路404当前选择的存储器,则写入数据的存储器就由帧存储器403转换至帧存储器402,并且,外施视频数据(D12)被写入到帧存储器402中。然后,写入数据的帧存储器被由帧存储器402转换至帧存储器403,并且,外施视频数据(D13)被写入到帧存储器403中。如果帧存储器402为读控制电路405当前所选的存储器,则读出数据的帧存储器就由帧存储器402转换至帧存储器403,并且,视频数据(D11)从帧存储器403中读出。然后,当读出数据的帧存储器由帧存储器403转换至帧存储器402时,视频数据(D12)从帧存储器402中读出。
在外施场同步信号的波形相对于标准频率的场同步信号产生变化的情况下,或当没有检测信号时,同步信号产生电路401就转换到内同步模式。在这种情况下,读出数据的帧存储器被转换,使得读出数据与写入数据的帧存储器为同一存储器。在该切化产生的情况下,如果在窗口脉冲输出期间,没有检测信号输入至输出决定/复位脉冲产生电路102,则窗口脉冲的输出被停止,并在消隐间隔后,行计数器104和场计数器106将同时被复位。结果,使得同步模式由外同步模式转换到内同步模式。这样,当同步模式由外同步模式转换至内同步模式时,行同步信号和场同步信号就避免了具有不固定的频率,并由此,使得显示于显示部分之上的视频图像或类似物能够免于干扰。注意,在图5举例说明的例子中,帧存储器403被选为数据读出存储器和数据写入存储器,且视频数据(D13)由帧存储器403中读出。
由此,在图4所示的图像显示设备4000中,外施视频数据(D11,D12,D13,见图5),和当前显示的视频数据(D1),都能无干扰地以一个预定频率持续显示。
在根据本发明的同步信号产生电路中,在外施场同步信号通过与之相对应的检测信号第一次被识别时,在同步信号产生电路内产生的场同步信号并不被输出。当下一外施场同步信号以一个预定周期被输入时,同步信号产生电路产生并输出场同步信号,及与外施场同步信号相同步的行同步信号。由于这样的设计,即使外施场同步信号是被间断地输入至同步信号产生电路,视频数据也能免于干扰。另外,如果包含于外施视频信号内的场同步信号处在设置在同步信号产生电路中的一个预定范围之内时,所有的外施视频信号都能被持续地转换成显示图像,而不会被删除。
在不超出本发明范围及精神的前提下对本发明进行的各种改进,对于本领域普通技术人员来说是容易掌握的。因此,所附的权利要求书的范围并不局限于上述这些实施例的描述,而可有广泛的解释。

Claims (8)

1.一种同步信号产生电路,包括:
一个同步信号产生部分,用于根据外施第二场同步信号产生第一场同步信号和第一行同步信号;
一个检测部分,用于检测第二场同步信号,
其中当第二场同步信号由检测部分第一次检测出时,同步信号产生部分不输出第一场同步信号,当第二场同步信号以一个预定周期再次由检测部分检测出时,同步信号产生部分输出第一场同步信号。
2.如权利要求1所述的同步信号产生电路,其中当第二场同步信号由检测部分第一次检测出时,同步信号产生电路输出第二行同步信号,当第二场同步信号以一个预定周期再次由检测部分检测出时,同步信号产生部分输出与第二场同步信号相同步的第一行同步信号。
3.如权利要求2所述的同步信号产生电路,其中第二行同步信号与第二场同步信号不同步。
4.如权利要求2所述的同步信号产生电路,其中与第二场同步信号相同步的第一场同步信号和第一行同步信号在消隐间隔期间被输出。
5.一种图像显示设备,包括:
如权利要求1所述的同步信号产生电路;以及
至少一个存储外施视频数据及从中读取视频数据的存储设备。
6.一种同步信号产生方法,用于根据外施第二场同步信号产生第一场同步信号和第一行同步信号,包括以下步骤:
当第二场同步信号被第一次检测出时,不输出第一场同步信号,但当第二场同步信号以一个预定周期被再次检测出时,输出第一场同步信号;
当第二场同步信号被第一次检测出时,输出第二行同步信号,当第二场同步信号以一个预定周期被再次检测出时,输出与第二场同步信号相同步的第一行同步信号。
7.如权利要求6所述的同步信号产生方法,其中第二行同步信号不与第二场同步信号相同步。
8.如权利要求7所述的同步信号产生方法,其中与第二场同步信号相同步的第一场同步信号和第一行同步信号在消隐间隔期间被输出。
CN01125489.0A 2000-07-19 2001-07-19 同步信号产生电路 Expired - Fee Related CN1210945C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP219897/2000 2000-07-19
JP2000219897 2000-07-19
JP214444/2001 2001-07-13
JP2001214444A JP2002099270A (ja) 2000-07-19 2001-07-13 同期信号発生回路及びそれを用いた画像表示装置及び同期信号生成方法

Publications (2)

Publication Number Publication Date
CN1340961A true CN1340961A (zh) 2002-03-20
CN1210945C CN1210945C (zh) 2005-07-13

Family

ID=26596367

Family Applications (1)

Application Number Title Priority Date Filing Date
CN01125489.0A Expired - Fee Related CN1210945C (zh) 2000-07-19 2001-07-19 同步信号产生电路

Country Status (4)

Country Link
US (1) US6864884B2 (zh)
JP (1) JP2002099270A (zh)
CN (1) CN1210945C (zh)
TW (1) TW518551B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112073651A (zh) * 2020-09-17 2020-12-11 中航华东光电有限公司 防止信号切换显示异常的控制方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
MY122426A (en) * 1998-10-29 2006-04-29 Matsushita Electric Ind Co Ltd Memory controller for controlling an integrated memory undergoing logical state transitions
JP3554729B2 (ja) * 2002-07-30 2004-08-18 沖電気工業株式会社 画像処理装置
US7972206B2 (en) * 2002-11-20 2011-07-05 Wms Gaming Inc. Gaming machine and display device therefor
JP4885461B2 (ja) * 2005-02-24 2012-02-29 日立プラズマディスプレイ株式会社 表示パネルの表示制御装置及びそれを有する表示装置
KR101112559B1 (ko) * 2005-12-05 2012-02-15 삼성전자주식회사 액정 표시 장치 및 구동 방법
KR100782306B1 (ko) * 2006-01-10 2007-12-06 삼성전자주식회사 프레임 인식신호 발생장치, 발생방법, 및 이를 구비하는장치
US20070268839A1 (en) * 2006-05-16 2007-11-22 Shane Keating Method and apparatus for autoconfiguring a high speed serial port
JP2009122311A (ja) * 2007-11-14 2009-06-04 Seiko Epson Corp 画像処理システム、表示装置および画像処理方法
JP5625266B2 (ja) * 2009-06-18 2014-11-19 パナソニック株式会社 映像処理装置および映像表示装置
JP5375492B2 (ja) * 2009-09-29 2013-12-25 セイコーエプソン株式会社 表示コントローラ及び電子機器
JP5893572B2 (ja) * 2012-03-01 2016-03-23 キヤノン株式会社 撮像装置、撮像システム、撮像装置の駆動方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0220007B1 (en) * 1985-10-07 1993-12-22 Yamaha Corporation Synchronizing circuit for a video disc playback device
JPH05103345A (ja) * 1991-10-04 1993-04-23 Pioneer Electron Corp ビデオデイスクプレーヤ
JPH06178206A (ja) 1992-12-09 1994-06-24 Mitsubishi Electric Corp 画面表示切替方法
JP3287103B2 (ja) 1993-11-08 2002-05-27 ソニー株式会社 記録再生装置
JP3464924B2 (ja) * 1998-03-13 2003-11-10 株式会社東芝 同期制御回路
KR100315011B1 (ko) * 1998-03-27 2002-02-28 주식회사 현대 디스플레이 테크놀로지 액정표시장치의모드검출회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112073651A (zh) * 2020-09-17 2020-12-11 中航华东光电有限公司 防止信号切换显示异常的控制方法

Also Published As

Publication number Publication date
US6864884B2 (en) 2005-03-08
CN1210945C (zh) 2005-07-13
JP2002099270A (ja) 2002-04-05
US20020011985A1 (en) 2002-01-31
TW518551B (en) 2003-01-21

Similar Documents

Publication Publication Date Title
CN1210945C (zh) 同步信号产生电路
JP4286928B2 (ja) フォーマット変換用マルチスキャンビデオタイミング発生器
CN100504525C (zh) 有源矩阵显示装置及其定时控制用半导体装置
CN101046941B (zh) 用于驱动液晶显示器件的装置和方法
CN102779496B (zh) 时序控制器、转换器及三维显示器的控制系统
CN107799086A (zh) 液晶显示面板的过驱动方法及装置
CN100336378C (zh) 液晶显示控制装置
US20120026367A1 (en) System and method for maintaining maximum input rate while up-scaling an image vertically
CN100538454C (zh) 液晶显示器及其驱动方法
CN102222474A (zh) 液晶显示装置及其关机残影现象的改善方法
US5815208A (en) VGA to NTSC converter and a method for converting VGA image to NTSC images
CN101533597B (zh) 平面显示器的扫描线的驱动方法
JPH11259046A (ja) 液晶表示制御装置、それを用いた液晶表示装置および情報処理装置
CN106098011A (zh) 双向扫描goa单元、驱动方法和goa电路
CN102708280A (zh) 一种图像显示方法及设备
CN1577462A (zh) 液晶显示器的驱动装置
CN1632849A (zh) 通用型平板显示控制器及其控制方法
CN105096892B (zh) 一种图像显示方法及液晶显示装置
US20040183945A1 (en) Image processor with frame-rate conversion
CN1152362C (zh) 图像显示装置和方法
CN105185329B (zh) 一种图像显示方法及液晶显示装置
US20080174601A1 (en) Video Control for Providing Multiple Screen Resolutions Using Modified Timing Signal
Zhang et al. The CCD sensor video acquisition system based on FPGA&MCU
CN201004686Y (zh) 视频信号合成控制器
CN101777313B (zh) 液晶面板的驱动方法与装置以及液晶面板的时间控制器

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050713

Termination date: 20140719

EXPY Termination of patent right or utility model