CN1204460C - 具有小剖面斜角的金属薄膜电极的制造方法及其产品 - Google Patents
具有小剖面斜角的金属薄膜电极的制造方法及其产品 Download PDFInfo
- Publication number
- CN1204460C CN1204460C CN 01110431 CN01110431A CN1204460C CN 1204460 C CN1204460 C CN 1204460C CN 01110431 CN01110431 CN 01110431 CN 01110431 A CN01110431 A CN 01110431A CN 1204460 C CN1204460 C CN 1204460C
- Authority
- CN
- China
- Prior art keywords
- metal
- oblique angle
- thickness
- small section
- section oblique
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Thin Film Transistor (AREA)
- Weting (AREA)
- Liquid Crystal (AREA)
Abstract
一种具有小剖面斜角的金属薄膜电极的制造方法及其产品,包括在基板上形成作为金属电极的双层金属结构,利用湿蚀刻溶液对于双层金属结构的上层金属的蚀刻率大于下层金属,形成具有小剖面斜角的金属薄膜,达到降低制造成本及提高产能,并使得沉积其上的绝缘层具有良好的阶梯覆盖性,进而提升优良率的目的。
Description
技术领域
本发明是关于一种薄膜晶体管液晶显示器(Thin Film TransistorLiquid Crystal Display;TFT-LCD)的制造方法,特别是关于一种具有小剖面斜角(Low taper angle)的金属薄膜电极的制造方法及其产品。
背景技术
由于液晶显示器具有体积小、重量轻、低驱动电压及低消耗功率等优点,因而大量地被应用在笔记型电脑、个人数位化处理系统及彩色电视上,并朝着取代传统显示器的影像管的趋势发展。主动矩阵型(active matrix)液晶显示器装置,典型地包括在液晶面板上制作薄膜晶体管阵列,作为像素的开关元件,通过控制薄膜晶体管而影响像素液晶的光学特性,以显示影像。
制作薄膜晶体管的过程是在透明的基板(substrate)上沉积及蚀刻各种不同材料的膜层,以形成晶体管的结构,图1显示一个薄膜晶体管的部份结构,在一透明的基板10上形成金属膜栅电极12,其上覆盖一层栅极绝缘层16,后续再完成晶体管的其他构造。在一薄膜晶体管装置的结构中,金属膜栅电极12的轮廓(profile)对于栅极绝缘层16沉积其上的阶梯覆盖性(step coverage)有决定性的影响,因此,为使栅极绝缘层16获得良好的阶梯覆盖性,要求金属膜栅电极12的剖面斜角是必要的。在薄膜晶体管的制造过程中,金属湿蚀刻制程很难控制金属膜栅电极12的剖面斜角θ,而金属干蚀刻制程,尤其是反应性离子蚀刻(Reactive Ion Etching;RIE)制程却可以达成。通常,在利用金属干蚀刻制程时,由于光致抗蚀剂(photoresist)原本的轮廓,使得金属膜栅电极12的剖面斜角θ可以控制在45至60度之间。然而,在产能、制造成本及对下层的蚀刻选择性的考虑上,选择金属湿蚀刻制程优于金属干蚀刻制程。因此,如何利用湿蚀刻制程使金属膜栅电极12获得良好的剖面斜角是十分重要的课题。
在传统技术中,使用湿蚀刻制程制作金属膜电极,从未获得良好剖面斜角的方法,因此,一种能够利用湿蚀刻制程控制形成金属膜电极小剖面斜角,使得沉积其上的绝缘层获得良好的阶梯覆盖性的方法,成为必须要解决的问题。
发明内容
本发明的主要目的在于提供一种具有小剖面斜角的金属薄膜电极的制造方法及其产品,利用湿蚀刻制程形成具有小剖面斜角的金属薄膜,达到降低制造成本及提高产能,并使得沉积其上的绝缘层具有良好的阶梯覆盖性,进而提升优良率的目的。
本发明的目的是这样实现的:一种具有小剖面斜角的金属薄膜电极的制造方法,其特征在于:它包括下列步骤:
(1)形成第一厚度的第一金属层;
(2)形成第二厚度的第二金属层于该第一金属层上;
(3)湿蚀刻该二金属层,其中,蚀刻溶液对该第二金属层的蚀刻率大于对该第一金属层的蚀刻率。
该第一厚度大于该第二厚度。该第二金属层对该第一金属层的蚀刻率比在2至5之间。该第一金属层是钼铬合金,该第二金属层是铝基材料。该第一厚度为200nm,该第二厚度为50nm。该蚀刻溶液是磷酸、硝酸或醋酸。包括沉积一绝缘层覆盖该二金属层。
本发明还提供一种具有小剖面斜角的金属薄膜电极,其特征在于:它包括第一厚度的第一金属层、第二厚度的第二金属层于该第一金属层上及以湿蚀刻制程蚀刻该二金属层而形成的小剖面斜角。
该第一厚度大于该第二厚度。该小剖面斜角小于10度。该第一金属层是钼铬合金,该第二金属层是铝基材料。该第一厚度为200nm,该第二厚度为50nm。该小剖面斜角为7.5度。
本发明的主要优点是,由于蚀刻溶液对上层金属的蚀刻率大于下层金属。由于上层金属的蚀刻速度较下层金属的蚀刻速度快,且上层金属很薄,使得所形成的金属电极的剖面斜角很小,因而随后覆盖其上的绝缘层具有良好的阶梯覆盖性,可以轻易达成小于10度的小剖面斜角,优于传统的干蚀刻制程。
在较佳实施例中,可以完成具有7.5度剖面斜角的金属电极;本发明是利用湿蚀刻制程制作金属电极,由于湿蚀刻制程的产能高、成本低且对下层的蚀刻选择性较高,而且所形成的金属电极的剖面斜角小,后续沉积的绝缘层可以得到良好的阶梯覆盖性,因此提高整个薄膜晶体管装置的优良率及产能,并降低制造成本。
下面结合较佳实施例和附图详细说明。
附图说明
图1是传统薄膜晶体管的栅电极的结构示意图;
图2是本发明的的结构示意图;
图3是图2的制造双层金属结构的示意图;
图4是图2的进行图案化定义栅电极的步骤示意图;
图5是图2完成栅电极的步骤示意图。
具体实施方式
参阅图2-图5,本发明的方法是在透明的基板10上形成作为栅电极12的双层金属结构,其包括下层金属12a及上层金属12b上覆盖一层栅极绝缘层16。上层金属12b的厚度较下层金属12a的厚度薄,且湿蚀刻溶液对上层金属12b的蚀刻速度较下层金属12a快。本实施例中下层金属12a为钼铬合金,厚度约为200nm,而上层金属12b为铝基材料,厚度约为50nm,剖面斜角θ约为7.5度。
制作图2所示的栅电极12的双层金属结构的方法如图3中所示,首先提供一透明的基板10,其是由玻璃、石英、塑胶或类似材质所制成,于其上依序形成下层金属12a及上层金属12b,上层金属12b的厚度较下层金属12a的厚度薄,使用例如溅镀法,选取铬(Cr)、铝(Al)、铜(Cu)、钼(Mo)、钽(Ta)、钛(Ti)或其他低电阻值的金属或金属合金作为电极材料,典型地,下层金属12a的厚度约为100-500nm,上层金属12b的厚度约为20-200nm。
接着使用光学光刻制程对双层栅电极金属12a及12b进行图案化,将掩模的图案转移到光致抗蚀剂14,如图4所示。然后,以湿蚀刻制程蚀刻栅电极金属层12a及12b,在蚀刻溶液中快速浸泡,蚀刻溶液的选取根据其对二金属层12a及12b的蚀刻率,二者的蚀刻率比约在2-5之间,蚀刻后清洗并移除光致抗蚀剂14,形成栅电极12,如图5所示。再继续沉积绝缘层,即形成图2所示的结构,一般可以使用氧化物、氮化物或其他类似的氧化材料作为绝缘层16,可以利用例如化学气相沉积法(CVD)或等离子体强化化学气相沉积法(CVD;PECVD),氮化硅或氧化硅一般可以于反应室中以SiH4、NH3、N2、N2O或SiH2Cl2、NH3、N2或N2O形成。后续形成晶体管结构的其他部分,由于与传统的制程相同,故不再重述。
由于蚀刻溶液对上层金属12b的蚀刻率高于下层金属12a的蚀刻率,且上层金属12b的厚度非常薄,使得形成的栅电极12的剖面斜角非常小,其角度可以轻易地达到10度以下,优于传统的干蚀刻制程。在较佳实施例中,下层金属12a采用钼铬合金,厚度约为200nm,上层金属12b使用铝基材料,厚度约为50nm,蚀刻溶液使用磷酸、硝酸或醋酸,可以获得剖面斜角约为7.5度的栅电极12。由于栅电极12的剖面斜角非常小,因此随后沉积的栅极绝缘层16可以得到良好的阶梯覆盖性。
本发明具有湿蚀刻制程的产能高、成本低及对下层的蚀刻选择性高等优点,因此除了可以使栅电极的剖面斜角变小,而得到良好的栅极绝缘层的阶梯覆盖性外,还可提高整个薄膜晶体管装置的产能及降低制造成本,对于优良率的提升亦有帮助。
以上为本发明的较佳实施例所作的叙述,凡利用本发明的技术思想的等效变化,都应包含于本申请的保护范围之内。
Claims (13)
1、一种具有小剖面斜角的金属薄膜电极的制造方法,其特征在于:它包括下列步骤:
(1)形成第一厚度的第一金属层;
(2)形成第二厚度的第二金属层于该第一金属层上;
(3)湿蚀刻该二金属层,其中,蚀刻溶液对该第二金属层的蚀刻率大于对该第一金属层的蚀刻率。
2、如权利要求1所述的制造方法,其特征在于:该第一厚度大于该第二厚度。
3、如权利要求1所述的制造方法,其特征在于:该第二金属层对该第一金属层的蚀刻率比在2至5之间。
4、如权利要求1所述的制造方法,其特征在于:该第一金属层是钼铬合金,该第二金属层是铝基材料。
5、如权利要求1所述的制造方法,其特征在于:该第一厚度为200nm,该第二厚度为50nm。
6、如权利要求1所述的制造方法,其特征在于:该蚀刻溶液是磷酸、硝酸或醋酸。
7、如权利要求1所述的制造方法,其特征在于:还包括沉积一绝缘层覆盖该二金属层。
8、一种具有小剖面斜角的金属薄膜电极,其特征在于:它包括第一厚度的第一金属层、第二厚度的第二金属层于该第一金属层上及以湿蚀刻制程蚀刻该二金属层而形成的小剖面斜角。
9、如权利要求8所述的具有小剖面斜角的金属薄膜电极,其特征在于:该第一厚度大于该第二厚度。
10、如权利要求8所述的具有小剖面斜角的金属薄膜电极,其特征在于:该小剖面斜角小于10度。
11、如权利要求8所述的具有小剖面斜角的金属薄膜电极,其特征在于:该第一金属层是钼铬合金,该第二金属层是铝基材料。
12、如权利要求8所述的具有小剖面斜角的金属薄膜电极,其特征在于:该第一厚度为200nm,该第二厚度为50nm。
13、如权利要求8所述的具有小剖面斜角的金属薄膜电极,其特征在于:该小剖面斜角为7.5度。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 01110431 CN1204460C (zh) | 2001-04-05 | 2001-04-05 | 具有小剖面斜角的金属薄膜电极的制造方法及其产品 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 01110431 CN1204460C (zh) | 2001-04-05 | 2001-04-05 | 具有小剖面斜角的金属薄膜电极的制造方法及其产品 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1378101A CN1378101A (zh) | 2002-11-06 |
CN1204460C true CN1204460C (zh) | 2005-06-01 |
Family
ID=4658595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 01110431 Expired - Lifetime CN1204460C (zh) | 2001-04-05 | 2001-04-05 | 具有小剖面斜角的金属薄膜电极的制造方法及其产品 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1204460C (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4993068B2 (ja) * | 2006-08-21 | 2012-08-08 | 富士電機株式会社 | 絶縁膜形成方法 |
CN102315279A (zh) * | 2011-09-29 | 2012-01-11 | 深圳市华星光电技术有限公司 | 一种薄膜晶体管及其制造方法、阵列基板、液晶显示装置 |
-
2001
- 2001-04-05 CN CN 01110431 patent/CN1204460C/zh not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
CN1378101A (zh) | 2002-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5874745A (en) | Thin film transistor with carbonaceous gate dielectric | |
US8241936B2 (en) | Display substrate, method of manufacturing the same and display panel having the same | |
CN1075201C (zh) | 液晶显示器件及其制造方法 | |
EP0745886B1 (en) | Contact Hole Etching Process in an Active Matrix Liquid Crystal Display | |
US7061565B2 (en) | Array substrate having double-layered metal patterns and method of fabricating the same | |
US20060050190A1 (en) | Liquid crystal display and fabrication method thereof | |
JP2002341367A (ja) | 液晶表示装置及びその製造方法 | |
GB2185622A (en) | Thin film transistor array | |
EP1865371A2 (en) | Liquid crystal display panel and method of manufacturing the same | |
WO2017124686A1 (zh) | Tft阵列基板结构及其制作方法 | |
US8743333B2 (en) | Liquid crystal display device and manufacturing method for same | |
US20220069108A1 (en) | Manufacturing Method for Array Substrate and Array Substrate | |
JP3239504B2 (ja) | 薄膜トランジスタマトリクスの製造方法 | |
CN1272664C (zh) | 薄膜晶体管液晶显示器制造方法 | |
JP4251945B2 (ja) | 液晶表示装置用アレイ基板の製造方法 | |
CN1204460C (zh) | 具有小剖面斜角的金属薄膜电极的制造方法及其产品 | |
US20070231974A1 (en) | Thin film transistor having copper line and fabricating method thereof | |
JPH06138487A (ja) | 半導体装置と液晶表示装置 | |
US5068699A (en) | Thin film transistor for a plate display | |
US20020197875A1 (en) | Method for controlling profile formation of low taper angle in metal thin film electorde | |
KR20050001780A (ko) | 액정표시장치 제조 방법 및 배선 구조 | |
JP2000305104A (ja) | 液晶表示装置及びその製造方法 | |
US11460744B2 (en) | Display device and method of manufacturing the same | |
JPH01120068A (ja) | 薄膜トランジスタ | |
JPH0926598A (ja) | アクティブマトリクス型液晶ディスプレイ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20050601 |