CN1199965A - 光同步数字传输设备的分插复用器 - Google Patents

光同步数字传输设备的分插复用器 Download PDF

Info

Publication number
CN1199965A
CN1199965A CN 97108914 CN97108914A CN1199965A CN 1199965 A CN1199965 A CN 1199965A CN 97108914 CN97108914 CN 97108914 CN 97108914 A CN97108914 A CN 97108914A CN 1199965 A CN1199965 A CN 1199965A
Authority
CN
China
Prior art keywords
unit
stm
add
drop multiplexer
cross
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 97108914
Other languages
English (en)
Other versions
CN1076914C (zh
Inventor
黄耀旭
段勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN97108914A priority Critical patent/CN1076914C/zh
Publication of CN1199965A publication Critical patent/CN1199965A/zh
Application granted granted Critical
Publication of CN1076914C publication Critical patent/CN1076914C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/08Intermediate station arrangements, e.g. for branching, for tapping-off
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0028Local loop
    • H04J2203/0039Topology
    • H04J2203/0041Star, e.g. cross-connect, concentrator, subscriber group equipment, remote electronics

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

一种STM-1分插复用器。包括对输入信号进行交叉连接的第一交叉单元,与第一交叉单元相连的将来自第一交叉单元的数据流延迟一段时间的延迟单元及作为本地业务上下路接口的支路单元,完成来自支路单元和延迟单元的数据流复接过程的插入单元,对插入单元复接后的信号进行交叉连接的第二交叉单元,以及对各单元起协调、控制作用的主控单元。本发明很简明地实现了带交叉连接功能的分插复用,电路简单,并具有很强的组网灵活性。

Description

光同步数字传输设备的分插复用器
本发明涉及155Mbit/s光同步数字传输系统SDH中的分插复用器。
SDH是新一代的光纤传输系统,用SDH节点可形成自愈环网等多种拓扑结构,具有优越的组网性能。但现有的155Mb/s(即STM-1)传输节点实现方案中在实现分插复用时通常存在如下不足:弱交叉或无交叉功能,从而影响了SDH传输节点充分发挥其组网的优越性。附图1示出一种采用PMC公司芯片以实现带有交叉功能的分插复用内核的方案,由于该方案需要采用两片型号为PMC5361的支路净荷处理芯片101以使来自支路的信号TU-入、TD-入与群路信号GU、GD实现对齐,并需要四片型号为PMC5371的交叉单元102以实现交叉功能,电路冗余且价格昂贵。
本发明的目的在于提供一种克服了上述缺点,实现方式简明、成本较低的具有交叉功能的STM-1分插复用器。
为实现上述目的,本发明STM-1分插复用器包括第一交叉单元,与所述第一交叉单元相连的支路单元、延迟单元,与所述支路单元以及所述延迟单元相连的插入单元,与所述插入单元相连的第二交叉单元,以及对各所述单元起协调、控制作用的主控单元。来自群路的输入信号经所述第一交叉单元交叉连接后同时送给所述延迟单元和所述支路单元,作为本地业务上下路接口的所述支路单元完成PDH信号和SDH内虚容器(VC)的映射和解映射,所述支路单元形成的上行数据流在所述插入单元中完成与经所述延迟单元延迟后的信号的复接过程,经过数据复接的数据流经所述第二交叉单元交叉连接后输出。
所述支路单元包括至少一个支路盘,所述STM-1分插复用器还包括接在所述支路单元和所述插入单元之间、对各个所述支路盘形成的上行信号进行复接的选择单元。
本发明在STM-1分插复用器中很简明地实现了带交叉连接功能的分插复用,与附图1所示方案相比其电路简单,节约了两片PMC5361及PMC5371,成本大大降低;输入信号经第一交叉单元交叉连接后再送往支路单元,给支路单元带来了很大的灵活性,支路单元可以安装1.5M、2M、34M、140M和150M支路盘;信号输出时经第二交叉单元再次交叉,便于实现业务调配,而且在本方案用于双纤环网时,给合并保护通道和业务带来很大的灵活性;此外,因为本发明STM-1分插复用器具有交叉功能,从而提高了本节点的组网灵活性,并可应用于树形、HUB形等复杂拓扑结构。
现结合附图详细说明本发明STM-1分插复用器的实施例。附图说明如下:
图1为现有技术中利用PMC公司芯片实现带交叉功能的STM-1分插复用器的一个实施例的示意图;
图2为定义双纤环网中信号方向的示意图;
图3为本发明STM-1分插复用器第一实施例的结构框图;
图4为图3中所示选择单元的电路示意图;
图5为本发明第二实施例的结构框图。
图2示出SDH系统中常见的利用分插复用器组成的双纤环网,对于每个节点,都有两根光纤入、两根光纤出,定义沿顺时针方向传输的数据流为u-向,沿逆时针方向传输的数据流为d-向(下同)。
图3为本发明第一实施例的结构框图。如图3所示,本发明STM-1分插复用器包括第一交叉单元301、第二交叉单元302、延迟单元303、插入单元304、支路单元306、选择单元307以及CPU305。CPU305对各单元起协调、控制作用。第一交叉单元301和第二交叉单元302均采用芯片PMC5371,该芯片采用时分交换技术,提供基于时隙的交叉功能,来自群路的STM-1数据流在第一交叉单元301中完成交叉,交叉后的数据一路送给延迟单元303,另一路直接下往支路单元306;支路单元306作为本地业务上下路的接口单元,接收下行STM-1数据流,完成PDH信号和SDH内VC的映射和解映射,本实施例中,支路单元有8个支路盘Bi(I=0~7),在最大容量制约下可以混装1个~8个1.5M、2M、34M、140M或155M支路盘,每个支路盘Bi(I=0~7)形成一路充满/未充满的155Mbit/s上行数据流送给选择单元307;选择单元307完成信号的复接,将8路来自各个支路盘Bi(I=0~7)的上行信号复接为一路送给插入单元304;因为在支路单元的处理过程中,STM-1数据流中STM识别符C1字节被延迟,所以第一交叉单元输出的数据流需经延迟单元303延迟X比特后(X取值范围为3~12)送给插入单元304;插入单元304是基于时隙选择功能的二选一选择器,在选择单元307产生的控制信号CTRL控制下完成延迟后的信号GU与支路上行信号的复接过程;经插入单元304复接后的STM-1数据流送给第二交叉单元302,再次交叉连接后输出到群路。
图4示出图3中所示选择单元307的电路图。如图所示,选择单元307包括双口RAM401、8个三态门402、计数器403和与门404,计数器403从0到269循环计数,作为双口RAM的读地址A0~A8;双口RAM401内配置内容由CPU305写入;在选择单元307复接来自各个支路盘的信号时,读信号RD接地,双口RAM工作于只读态,依次读出CPU305写入的配置内容Dj(j=0~7),Dj(j=0~7)作为各个三态门402的控制信号,控制任一时刻只有一个三态门处于“通”状态,即8路来自各个支路盘Bi(I=0~7)的信号Uk(k=0~7)中只有一路可以通过三态门402输出到插入单元304,例如,D0为“0”时,D0控制的三态门导通,信号U0送给插入单元304,从而完成对各支路盘上行信号的复接及支路信号的正确选择插入;同时,Dj(j=0~7)送给与门404,得到插入单元304中二选一选择器的控制信号CTRL送给插入单元304,当信号CTRL为低电平时,插入单元304输出来自选择单元307的上行数据流,反之则输出来自延迟单元303的数据流GU。
参见图5,该图示出本发明第二实施例的结构框图。由图可见,本发明用于双纤环网时,两路分别为U-向入、D-向入的输入信号经第一交叉单元交叉连接后分别送给延迟单元303A、303B,同时送给支路单元306,支路单元306处理后,每个支路盘Bi(I=0~7)输出两路充满/未充满的分别为U-向、D-向的STM-1上行数据流,由选择单元307复接成两路STM-1上行数据流送给插入单元,延迟单元303A、303B将输入其的信号延迟X比特后得到数据流U-GU和D-GU送给插入单元304,插入单元304完成来自支路单元的上行数据流和来自延迟单元的数据流的复接过程,得到两路分别为U-向、D-向的STM-1数据流由第二交叉单元302交叉连接后输出。需要说明一下,此时插入单元304包括两个相同的二选一选择器304A、304B分别处理两个方向U-向、D-向的群路与支路复接过程,选择单元307中的双口RAM、三态门402、与门404数目相应加倍并分为两组(图中未示出)以处理来自各个支路盘的U-向和D-向信号的复接过程。
以上虽已结合实施例描述了本发明,但显然本发明的保护范围并不局限于此,本领域的技术人员还可能作出种种显而易见的变动,例如:可以用FIFO寄存器代替选择单元307中的双口RAM401,此时省去计数器403,对双口RAM的地址操作改为对FIFO寄存器的时钟操作,时钟信号由本地节点提供;三态门402的控制信号D0、D1···D7可设为高电平有效,此时产生插入单元304控制信号CTRL的与门改为或门;改变支路单元中的支路盘数目,等等。因此,本发明的保护范围由权利要求书确定。

Claims (10)

1、一种STM-1分插复用器,包括:对输入信号进行交叉连接的第一交叉单元(301),与所述第一交叉单元(301)相连的将来自所述第一交叉单元(301)的数据流延迟一段时间的延迟单元(303)及作为本地业务上下路接口、完成PDH信号和SDH内虚容器(VC)的映射和解映射的支路单元(306),与所述支路单元(306)以及所述延迟单元(303)相连、完成来自所述支路单元(306)和来自所述延迟单元(303)的数据流的复接过程的插入单元(304),与所述插入单元(304)相连、对所述插入单元(304)复接后的信号进行交叉连接的第二交叉单元(302),以及对各所述单元起协调、控制作用的主控单元(305)。
2、如权利要求1所述STM-1分插复用器,其特征在于:所述支路单元(306)包括至少一个支路盘,所述STM-1分插复用器还包括选择单元(307)将每个所述支路盘形成的上行信号复接后再送往所述插入单元(304)。
3、如权利要求2所述STM-1分插复用器,其特征在于:所述选择单元(307)包括存储控制信息的存储器(401),与所述存储器(401)及所述支路单元(306)中各个所述支路盘相连的选择电路(402),以及与所述存储器(401)各输出端相连、产生所述插入单元(304)所需控制信号的逻辑门电路(404)。
4、如权利要求3所述STM-1分插复用器,其特征在于:所述存储器(401)为一FIFO寄存器。
5、如权利要求3所述STM-1分插复用器,其特征在于:所述选择单元(307)还包括产生所述存储器读地址的计数器(403)。
6、如权利要求5所述STM-1分插复用器,其特征在于:所述存储器(401)为一双口RAM。
7、如权利要求4或6所述STM-1分插复用器,其特征在于:所述选择电路(402)为一个三态门。
8、如权利要求7所述STM-1分插复用器,其特征在于:所述逻辑门电路(404)为一与门。
9、如权利要求1或2所述STM-1分插复用器,其特征在于:所述插入单元(304)为基于时隙选择功能的二选一电路。
10、如权利要求1或2所述STM-1分插复用器,其特征在于:所述延迟单元(303)的延迟时间为3~12比特。
CN97108914A 1997-05-17 1997-05-17 光同步数字传输设备的分插复用器 Expired - Lifetime CN1076914C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN97108914A CN1076914C (zh) 1997-05-17 1997-05-17 光同步数字传输设备的分插复用器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN97108914A CN1076914C (zh) 1997-05-17 1997-05-17 光同步数字传输设备的分插复用器

Publications (2)

Publication Number Publication Date
CN1199965A true CN1199965A (zh) 1998-11-25
CN1076914C CN1076914C (zh) 2001-12-26

Family

ID=5170749

Family Applications (1)

Application Number Title Priority Date Filing Date
CN97108914A Expired - Lifetime CN1076914C (zh) 1997-05-17 1997-05-17 光同步数字传输设备的分插复用器

Country Status (1)

Country Link
CN (1) CN1076914C (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005062508A1 (fr) * 2003-12-24 2005-07-07 Huawei Technologies Co., Ltd. Unite integree d'echanges croises et procede de distribution de services
CN1295895C (zh) * 2003-05-19 2007-01-17 华为技术有限公司 光同步数字传送网中高阶资源调整的方法
CN1302630C (zh) * 2003-11-15 2007-02-28 华为技术有限公司 一种在同步光网络中实现不同速率pdh业务互通的方法及装置
CN100375416C (zh) * 2000-05-18 2008-03-12 爱立信股份有限公司 波分复用光通信系统的插入/分出多路复用器和均衡方法
CN100414899C (zh) * 2002-08-05 2008-08-27 华为技术有限公司 大传输延时的虚级联虚容器帧的处理方法
CN100433672C (zh) * 2002-11-11 2008-11-12 华为技术有限公司 一种多速率同步数字网汇聚解汇聚方法及其设备
CN100455034C (zh) * 2002-02-09 2009-01-21 中兴通讯股份有限公司 基于光同步数字传送体系分插复用设备的交叉级联系统
CN1770670B (zh) * 2004-11-02 2010-05-12 日本电气株式会社 由相同设备实现光网络和无线电网络的sdh分插复用器
CN1781288B (zh) * 2003-06-19 2010-05-26 思科技术公司 用于多业务交换平台的多速率、多协议、多端口线路接口

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
LU87713A1 (de) * 1989-08-31 1990-07-24 Siemens Ag Kreuzschaltungsverfahren(cross-connect)fuer stm-1-signale der synchron-digital-multiplexhierarchie
US5311501A (en) * 1991-03-15 1994-05-10 Fujitsu Limited Routing system for linear add-drop multiplexer
JP3264803B2 (ja) * 1995-09-25 2002-03-11 富士通株式会社 固定長セルをサポートしたアド・ドロップ多重化装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100375416C (zh) * 2000-05-18 2008-03-12 爱立信股份有限公司 波分复用光通信系统的插入/分出多路复用器和均衡方法
CN100455034C (zh) * 2002-02-09 2009-01-21 中兴通讯股份有限公司 基于光同步数字传送体系分插复用设备的交叉级联系统
CN100414899C (zh) * 2002-08-05 2008-08-27 华为技术有限公司 大传输延时的虚级联虚容器帧的处理方法
CN100433672C (zh) * 2002-11-11 2008-11-12 华为技术有限公司 一种多速率同步数字网汇聚解汇聚方法及其设备
CN1295895C (zh) * 2003-05-19 2007-01-17 华为技术有限公司 光同步数字传送网中高阶资源调整的方法
CN1781288B (zh) * 2003-06-19 2010-05-26 思科技术公司 用于多业务交换平台的多速率、多协议、多端口线路接口
CN1302630C (zh) * 2003-11-15 2007-02-28 华为技术有限公司 一种在同步光网络中实现不同速率pdh业务互通的方法及装置
WO2005062508A1 (fr) * 2003-12-24 2005-07-07 Huawei Technologies Co., Ltd. Unite integree d'echanges croises et procede de distribution de services
CN100428732C (zh) * 2003-12-24 2008-10-22 华为技术有限公司 集成交叉交换单元及其业务调度方法
US7978692B2 (en) 2003-12-24 2011-07-12 Huawei Technologies Co., Ltd. Integrated cross-switching unit and service scheduling method thereof
CN1770670B (zh) * 2004-11-02 2010-05-12 日本电气株式会社 由相同设备实现光网络和无线电网络的sdh分插复用器

Also Published As

Publication number Publication date
CN1076914C (zh) 2001-12-26

Similar Documents

Publication Publication Date Title
US5425022A (en) Data switching nodes
US6667973B1 (en) Flexible SONET access and transmission systems
US5757793A (en) Integrated multi-rate cross-connect system
CN1076914C (zh) 光同步数字传输设备的分插复用器
CN1010539B (zh) 混合式分组交换的方法和设备
US7050428B1 (en) Stackplane architecture
JP2001523069A (ja) 時分割多重ネットワークにおけるビットストリーム間でのデータ切替方法および装置
CA2158796A1 (en) Expansion shelf for access system and switch block therefor
US5537405A (en) Cross-connecting module
JP2000152355A (ja) スイッチモジュ―ル
US7042913B2 (en) Method and system for writing data to memory elements
US5471468A (en) Square switching architecture
US6208648B1 (en) Network element and input/output device for a synchronous transmission system
JPH077509A (ja) 光加入者線を非同期伝送モード通信網に接続するための光−電子混合技術型従局
AU659743B2 (en) Switching element
US6330237B1 (en) Time slot assignment circuit
EP1535167B1 (en) Switching arrangement including time-slot buses and several buffers
CN100440772C (zh) 一种实现同步数字序列低阶时分全交叉的方法
CN1140072C (zh) 一种基于64Kbps数据交换的SDH开销处理装置
US6377586B1 (en) Time switching circuit of synchronous super high speed transmission apparatus and controlling method thereof
CN101009528B (zh) 实现同步数字序列tu3/tu12/tu11混合低阶交叉的方法和系统
CN100518024C (zh) 一种sdh支路交叉时分电路结构和交换方法
JP3408740B2 (ja) タイムスロット・アサインメント回路
CN100583704C (zh) 实现带收敛的低阶交叉的方法
KR100211024B1 (ko) 비동기전달모드 스위치에서의 다중화 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent for invention or patent application
CB02 Change of applicant information

Applicant after: Huawei Technologies Co., Ltd.

Applicant before: Huawei Technology Co., Ltd., Shenzhen City

COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: SHENZHEN HUAWEI TECHNOLOGY CO., LTD TO: HUAWEI TECHNOLOGY CO., LTD.

C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20011226

CX01 Expiry of patent term
DD01 Delivery of document by public notice
DD01 Delivery of document by public notice

Addressee: Huawei Technologies Co., Ltd.

Document name: Notification of Expiration of Patent Right Duration