CN118135948A - 像素电路和显示装置、以及包括该显示装置的移动终端 - Google Patents
像素电路和显示装置、以及包括该显示装置的移动终端 Download PDFInfo
- Publication number
- CN118135948A CN118135948A CN202311455565.4A CN202311455565A CN118135948A CN 118135948 A CN118135948 A CN 118135948A CN 202311455565 A CN202311455565 A CN 202311455565A CN 118135948 A CN118135948 A CN 118135948A
- Authority
- CN
- China
- Prior art keywords
- gate
- electrode
- signal
- node
- gate signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 14
- 150000002894 organic compounds Chemical class 0.000 claims description 6
- 230000004044 response Effects 0.000 abstract description 21
- 208000035405 autosomal recessive with axonal neuropathy spinocerebellar ataxia Diseases 0.000 description 95
- 239000010410 layer Substances 0.000 description 47
- 238000010586 diagram Methods 0.000 description 29
- 208000033361 autosomal recessive with axonal neuropathy 2 spinocerebellar ataxia Diseases 0.000 description 20
- 239000010408 film Substances 0.000 description 11
- 230000008901 benefit Effects 0.000 description 7
- 241000750042 Vini Species 0.000 description 6
- 239000000969 carrier Substances 0.000 description 6
- 230000001276 controlling effect Effects 0.000 description 6
- 201000005569 Gout Diseases 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 238000005538 encapsulation Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000009877 rendering Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 208000032005 Spinocerebellar ataxia with axonal neuropathy type 2 Diseases 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 239000006059 cover glass Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000012044 organic layer Substances 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 239000011241 protective layer Substances 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/03—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
- G09G3/035—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0871—Several active elements per pixel in active matrix panels with level shifting
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/067—Special waveforms for scanning, where no circuit details of the gate driver are given
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2380/00—Specific applications
- G09G2380/02—Flexible displays
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
公开了像素电路、显示装置和包括该显示装置的移动终端。像素电路包括:被配置成响应于第一栅极信号而导通的一个或更多个第一开关元件;被配置成响应于第二栅极信号而导通的一个或更多个第二开关元件;被配置成响应于第三栅极信号而导通的一个或更多个第三开关元件;被配置成接收第一栅极信号和第二栅极信号以输出第三栅极信号的内部栅极信号发生器;以及被配置成驱动发光元件的驱动元件。
Description
相关申请的交叉引用
本申请要求2022年12月2日提交的韩国专利申请第10-2022-0166344号的优先权和权益,该韩国专利申请的公开内容通过引用以其整体并入本文中。
技术领域
本公开内容涉及能够实现窄边框的像素电路、显示装置和移动终端。
背景技术
有机发光显示装置包括有机发光二极管(在下文中被称为“OLED”),所述有机发光二极管通过自身发光并且具有响应速度快、发光效率大、亮度大和视角大的优点。有机发光显示装置具有快速的响应速度、优异的发光效率、亮度和视角,并且由于其可以以全黑色表现黑色渐变(black grayscale)而具有优异的对比度和颜色再现性。
有机发光显示装置不需要背光单元,并且可以在为柔性材料的塑料基板、薄玻璃基板、或金属基板上实现。因此,可以利用有机发光显示装置实现柔性显示器。
发明内容
在现有技术中,由于由显示面板的制造工艺导致的工艺偏差与装置特性偏差,因此在像素之间的驱动元件的电特性方面可能存在差异。在像素的电特性方面的这些差异可能随着像素的驱动时间的流逝而增加。为了补偿像素之间的驱动元件的电特性方面的变化,有机发光显示装置的像素电路可以利用内部补偿电路来实现。内部补偿电路可以对驱动元件的阈值电压进行采样,并补偿驱动元件的栅极电压达驱动元件的阈值电压的量。然而,内部补偿电路需要许多栅极信号,这使显示面板上的栅极驱动电路的尺寸增加。这限制了有机发光显示装置的窄边框设计。
本公开内容的各种实施方式解决了包括以上提及的必要性和/或缺点的现有技术中的一个或更多个技术问题。
本公开内容提供了能够实现显示装置的窄边框的像素电路和显示装置,以及包括该显示装置的移动终端。
应当注意,本公开内容的技术益处不限于上述益处,并且根据以下描述,本公开内容的其它益处对于本领域技术人员而言将是明显的。
根据本公开内容的一个实施方式的一种像素电路包括:一个或更多个第一开关元件,所述一个或更多个第一开关元件被配置成响应于第一栅极信号而导通;一个或更多个第二开关元件,所述一个或更多个第二开关元件被配置成响应于第二栅极信号而导通;一个或更多个第三开关元件,所述一个或更多个第三开关元件被配置成响应于第三栅极信号而导通;内部栅极信号发生器,所述内部栅极信号发生器被配置成接收第一栅极信号和第二栅极信号以输出第三栅极信号;以及驱动元件,所述驱动元件被配置成驱动发光元件。所述一个或更多个第一开关元件、所述一个或更多个第二开关元件、以及所述一个或更多个第三开关元件电连接至驱动元件。
根据本公开内容的另一实施方式的一种像素电路包括:一个或更多个第一开关元件,所述一个或更多个第一开关元件被配置成响应于第一栅极信号而导通;一个或更多个第二开关元件,所述一个或更多个第二开关元件被配置成响应于第二栅极信号而导通;内部栅极信号发生器,所述内部栅极信号发生器被配置成接收使能信号和第一栅极信号以输出第二栅极信号;以及驱动元件,所述驱动元件被配置成驱动发光元件。所述一个或更多个第一开关元件和所述一个或更多个第二开关元件电连接至驱动元件。
根据本公开内容的一个实施方式的一种显示装置包括:显示面板,在所述显示面板中设置有多个数据线、多个栅极线和多个像素电路;数据驱动器,所述数据驱动器被配置成输出像素数据的数据电压;以及栅极驱动器,所述栅极驱动器被配置成输出栅极信号。像素电路中的至少一个包括被配置成输出内部栅极信号的内部栅极信号发生器。
根据本公开内容的一个实施方式的一种移动终端包括:显示面板,在所述显示面板中设置有多个数据线、多个栅极线和多个像素电路,所述显示面板具有显示区域和与所述显示区域相邻的边框区域;驱动IC,所述驱动IC被配置成输出像素数据的数据电压;栅极驱动器,所述栅极驱动器被配置成输出栅极信号;以及主机系统,所述主机系统被配置成将像素数据提供至驱动IC。栅极驱动器的至少一部分设置在显示面板的边框区域中。像素电路中的至少一个包括被配置成输出内部栅极信号的内部栅极信号发生器。
根据本公开内容的一个实施方式的一种显示面板包括:多个数据线;多个栅极线,所述多个栅极线包括第一栅极线和第二栅极线;以及多个像素电路,所述多个像素电路中的至少一个像素电路包括:内部栅极信号发生器,内部栅极信号发生器包括:第一输入,所述第一输入被配置成经由所述第一栅极线(GL01)接收第一栅极信号(SCAN2);第二输入,所述第二输入被配置成经由所述第二栅极线(GL02)接收第二栅极信号(EM);以及输出,所述输出被配置成基于所述第一栅极信号和所述第二栅极信号生成第三栅极信号(SCAN1);至少一个第一开关元件,所述至少一个第一开关元件被配置成基于所述第一栅极信号导通;至少一个第二开关元件,所述至少一个第二开关元件被配置成基于所述第二栅极信号导通;至少一个第三开关元件(T05),所述至少一个第三开关元件(T05)被配置成基于所述第三栅极信号导通;发光元件;以及驱动元件,所述驱动元件电连接至所述发光元件,其中,在操作中,所述驱动元件接收所述第一栅极信号、所述第二栅极信号以及所述第三栅极信号中的至少一个,并且其中,所述第三栅极信号包括与所述第一栅极信号和所述第二栅极信号的脉冲相比在相位和脉冲宽度方面不同的脉冲。
根据本公开内容的另一实施方式的一种显示面板包括:多个数据线;多个栅极线,所述多个栅极线包括第一栅极线和使能信号线;以及多个像素电路,所述多个像素电路中的至少一个像素电路包括:内部栅极信号发生器,内部栅极信号发生器包括:第一输入,所述第一输入被配置成经由所述第一栅极线接收第一栅极信号(Gout11/EM);第二输入,所述第二输入被配置成经由所述使能信号线(ENL)接收使能信号(EN);以及输出,所述输出被配置成基于所述第一栅极信号和所述使能信号生成第二栅极信号(Gout12);至少一个第一开关元件,所述至少一个第一开关元件被配置成基于所述第一栅极信号导通;至少一个第二开关元件,所述至少一个第二开关元件被配置成基于所述第二栅极信号导通;发光元件;以及驱动元件,所述驱动元件电连接至所述发光元件,其中,在操作中,所述驱动元件接收从所述至少一个第一开关元件输出的信号和从所述至少一个第二开关元件输出的信号。
根据本公开内容,可以通过在像素电路内输出栅极信号来使栅极驱动器的电路尺寸减小并且可以使显示装置和移动终端中的作为非显示区域的边框区域减小。
根据本公开内容,由于可以减少用于驱动栅极驱动器的功耗,因此可以降低显示装置的功率。
根据本公开内容,可以使连接至像素电路的栅极线的数目减少。
根据本公开内容,在需要减少布线数目的显示装置例如可拉伸显示器中,可以使通过其将栅极信号施加至像素电路的栅极线的数目减少,从而提高可拉伸显示器的可靠性和寿命。
本公开内容可以实现的效果不限于以上提及的效果。也就是说,根据以下描述,本公开内容所属领域的技术人员可以清楚地理解未提及的其他目的。
附图说明
通过参照附图详细描述本公开内容的示例性实施方式,本公开内容的以上和其他目的、特征和优点对于本领域普通技术人员将变得更加明显,在附图中:
图1是示出根据本公开内容的一个实施方式的显示装置的框图;
图2是示出图1所示的显示面板的截面结构的截面图;
图3是示意性地示出移动终端的图;
图4是示意性地示出根据本公开内容的一个实施方式的像素电路的图;
图5是示意性地示出根据本公开内容的另一实施方式的像素电路的图;
图6是详细示出根据本公开内容的一个实施方式的像素电路的电路图;
图7是示出被输入至图6所示的像素电路的栅极信号的波形图;
图8是示意性地示出输出图6和图7所示的栅极信号的栅极驱动器和内部栅极信号发生器的框图;
图9是示意性地示出图8所示的内部栅极信号发生器的逻辑门和真值表的电路图;
图10至图12是详细示出图9所示的内部栅极信号发生器的电路图;
图13是详细示出根据本公开内容的另一实施方式的像素电路的电路图;
图14是示出被输入至图13所示的像素电路PXL的栅极信号的波形图;
图15是示出用于输出要被施加至图13所示的像素电路的栅极信号的电路的图;
图16是示意性地示出图13和图15所示的内部栅极信号发生器的逻辑门和真值表的电路图;以及
图17至图19是详细示出图16所示的内部栅极信号发生器的电路图。
具体实施方式
从下面参照附图描述的实施方式中,将更加清楚地理解本公开内容的优点和特征以及用于完成本公开内容的方法。然而,本公开内容不限于以下实施方式,而是可以以各种不同的形式来实现。相反,本实施方式将使本公开内容的公开完整,并使本领域技术人员能够完全理解本公开内容的范围。
用于描述本公开内容的实施方式的附图中示出的形状、尺寸、比率、角度、数目等仅是示例,并且本公开内容不限于此。在整个本说明书中,相似的附图标记通常表示相似的元件。此外,在描述本公开内容时,可以省略已知相关技术的详细描述,以避免不必要地使本公开内容的主题不清楚。
本文所使用的诸如“包括”、“包含”、“具有”和“由...组成”的术语通常旨在允许添加其他部件,除非该术语与术语“仅”一起使用。对单数的任何引用可以包括复数,除非另有明确说明。
部件被解释为包括普通误差范围,即使没有明确说明也是如此。
当描述两个部件之间的位置或互连关系时,例如“在……的上面”、“在……以上”、“在……下面”、“在……旁边”、“与……连接或耦接”、“交叉”、“相交”等,除非使用“立即”或“直接”,否则一个或更多个其他部件可以插入它们之间。
当描述时间先行关系时,例如,“在……之后”、“在……后面”、“紧接着”、“在……之前”等,除非使用“立即”或“直接”,否则它在时间基础上可能不是连续的。
术语“第一”、“第二”等可用于将部件彼此区分,但部件的功能或结构不受部件前面的序号或部件名称的限制。
以下实施方式可以部分或全部彼此结合或组合,并且可以以各种技术方式连接和操作。实施方式可以彼此独立地或相互关联地进行。
在本公开内容的显示装置中,像素电路和栅极驱动电路可以包括多个晶体管。晶体管可以实现为包括氧化物半导体的氧化物薄膜晶体管(氧化物TFT)、包括低温多晶硅的低温多晶硅(LTPS)TFT等。此外,晶体管中的每个晶体管可以被实现为p沟道TFT或n沟道TFT。
晶体管是包括栅极、源极和漏极的三电极元件。源极是向晶体管提供载流子的电极。在晶体管中,载流子开始从源极流动。漏极是载流子通过其离开晶体管的电极。在晶体管中,载流子从源极流向漏极。在n沟道晶体管的情况下,由于载流子是电子,所以源极电压是低于漏极电压的电压,使得电子可以从源极流至漏极。n沟道晶体管具有从漏极流向源极的电流方向。在p沟道晶体管(p沟道金属氧化物半导体(PMOS))的情况下,由于载流子是空穴,所以源极电压高于漏极电压,使得空穴可以从源极流向漏极。在p沟道晶体管中,由于空穴从源极流向漏极,因此电流从源极流向漏极。应当注意,晶体管的源极和漏极不是固定的。例如,源极和漏极可以根据施加的电压而改变。因此,本公开内容不限于晶体管的源极和漏极。在以下描述中,晶体管的源极和漏极将被称为第一电极和第二电极。
栅极信号在栅极导通电压与栅极截止电压之间摆动。晶体管响应于栅极导通电压而导通,并且响应于栅极截止电压而截止。在n沟道晶体管的情况下,栅极导通电压可以是栅极高电压VGH,以及栅极截止电压可以是栅极低电压VGL。在p沟道晶体管的情况下,栅极导通电压可以是栅极低电压VGL,以及栅极截止电压可以是栅极高电压VGH。
在下文中,将参照附图详细描述本公开内容的各种实施方式。
图1是示出根据本公开内容的一个实施方式的显示装置的框图。图2是示出图1所示的显示面板的截面结构的截面图。图3是示意性地示出移动终端的图。
参照图1至图3,根据本公开内容的实施方式的显示装置包括显示面板100、用于将像素数据写入显示面板100的像素的显示面板驱动电路、以及用于生成驱动像素和显示面板驱动电路所需的电力的电力电路140。
显示面板100可以是具有矩形结构的面板,该矩形结构具有X轴方向上的长度、Y轴方向上的宽度以及Z轴方向上的厚度。显示面板100上的显示区域AA包括用于在其上显示输入图像的像素阵列。像素阵列包括多个数据线102、与数据线102相交的多个栅极线103以及以矩阵形式布置的像素101。显示面板100还可以包括共同连接至像素101的电力线。电力线连接至像素电路的恒定电压节点,并且将驱动像素101所需的恒定电压提供至像素101。
像素101中的每一个可以被划分成红色子像素、绿色子像素和蓝色子像素,以用于颜色实现。像素中的每一个还可以包括白色子像素。子像素中的每一个包括用于驱动发光元件的像素电路。像素电路中的每一个连接至数据线、栅极线和电力线。
像素可以被设置为真实颜色像素和pentile像素。通过经由使用预设的像素渲染算法驱动具有不同颜色的两个子像素作为一个像素101,pentile像素可以实现比真实颜色像素更高的分辨率。像素渲染算法可以使用从相邻像素发射的光的颜色来补偿每个像素中的不充分的颜色表示。
像素阵列包括多个像素行L1至Ln。像素行L1至Ln中的每一个包括在显示面板100的像素阵列中沿着行方向(X轴方向)布置的一行像素。布置在一个像素行中的子像素共享栅极线103。沿着数据线方向在列方向Y上布置的子像素共享同一数据线102。一个水平时段是通过将一个帧周期除以像素行L1至Ln的总数而获得的时间。
显示面板100可以实现为非透射式显示面板或透射式显示面板。透射式显示面板可以应用于其中在屏幕上显示图像并且可以看到实际背景的透明显示装置。显示面板100可以被制造为柔性显示面板。显示面板可以被实现为可以被柔性地拉伸的可拉伸显示面板。
显示面板100的截面结构可以包括堆叠在基板SUBS上的电路层CIR、发光元件层EMIL和封装层ENC,如图2所示。
电路层CIR可以包括薄膜晶体管(TFT)阵列、解复用器阵列112和栅极驱动器120,所述薄膜晶体管阵列包括连接至诸如数据线、栅极线、电力线等的布线的像素电路。电路层CIR包括:利用介于其间的绝缘层绝缘的多个金属层,以及半导体材料层。
发光元件层EMIL可以包括由像素电路驱动的发光元件。发光元件可以包括红色子像素的发光元件、绿色子像素的发光元件和蓝色子像素的发光元件。发光元件层EMIL还可以包括白色子像素的发光元件。与子像素中的每一个相对应的发光元件层EMIL可以具有其中堆叠发光元件和滤色器的结构。发光元件层EMIL中的发光元件EL可以由包括有机膜和无机膜的多个保护层覆盖。
封装层ENC覆盖发光元件层EMIL以密封电路层CIR和发光元件层EMI。封装层ENC还可以具有有机膜和无机膜交替堆叠的多绝缘膜结构。无机膜阻挡湿气和氧气的渗透。有机膜使无机膜的表面平坦化。当有机层和无机层以多层堆叠时,湿气和氧气的移动路径变得比单层的移动路径更长,从而可以有效地阻挡湿气和氧气的渗透影响发光元件层EMIL。
在封装层ENC上可以形成触摸传感器层(未示出),并且其上可以设置有偏振板或滤色器层。触摸传感器层可以包括基于触摸输入之前的电容和触摸输入之后的电容变化来感测触摸输入的电容式触摸传感器。触摸传感器层可以具有形成触摸传感器的电容的金属布线图案和绝缘膜。绝缘膜可以使金属布线图案相交的区域绝缘,并且可以使触摸传感器层的表面平坦化。偏振板可以通过转换由触摸传感器层和电路层中的金属反射的外部光的偏振来改善可视性和对比度。偏振板可以实现为圆形偏振板或者其中将线性偏振板和相位延迟膜接合在一起的偏振板。可以将盖玻璃粘附至偏振板。滤色器层可以包括红色滤色器、绿色滤色器和蓝色滤色器。滤色器层还可以包括黑色矩阵图案。滤色器层可以通过吸收从电路层和触摸传感器层反射的光的一部分波长来替代偏振板,并且使在像素阵列中再现的图像的色纯度增加。
电力电路140使用DC-DC转换器生成驱动显示面板100的像素阵列和显示面板驱动电路所需的DC电压(或恒定电压)。DC-DC转换器可以包括电荷泵、调节器、降压转换器、升压转换器等。电力电路140可以调节从主机系统200施加的DC输入电压的电平,以生成恒定电压,例如伽马参考电压VGMA、栅极导通电压VGL、栅极截止电压VGH、像素驱动电压ELVDD、像素参考电压ELVSS、初始化电压Vini、参考电压Vref等。伽马参考电压VGMA被提供至数据驱动器110。从数据驱动器110输出的数据电压的动态范围由伽马参考电压的电压范围确定。数据电压的动态范围是最高灰度级电压与最低灰度级电压之间的电压范围,并且电压电平由像素数据的灰度级值选择。从电力电路140输出的电压电平可以在诸如主机系统200或定时控制器130的控制电路的控制下进行调节。在下文中,控制电路可以被解释为主机系统200和/或定时控制器130。
栅极高电压VGH和栅极低电压VGL被提供至电平移位器150和栅极驱动器120。经由共同连接至像素101的电力线将诸如像素驱动电压ELVDD、像素基础电压ELVSS、初始化电压Vini和参考电压Vref的恒定电压提供至像素101。
像素驱动电压EVDD可以从主机系统200的主电源输出并提供至显示面板100。在这种情况下,像素驱动电压ELVDD不需要从电力电路140输出。
显示面板驱动电路在定时控制器130的控制下将输入图像的像素数据写入显示面板100的像素。显示面板驱动电路包括数据驱动器110和栅极驱动器120。显示面板驱动电路还可以包括设置在数据驱动器110与数据线102之间的解复用器阵列112。
解复用器阵列112使用多个解复用器DEMUX将从数据驱动器110的通道输出的数据电压顺序地提供至数据线102。解复用器可以包括设置在显示面板100上的多个开关元件。当解复用器设置在数据驱动器110的输出端子与数据线102之间时,可以使数据驱动器110的通道的数目减少。解复用器阵列112可以省略。
显示面板驱动电路还可以包括用于驱动触摸传感器的触摸传感器驱动器。从图1中省略触摸传感器驱动器。数据驱动器110和触摸传感器驱动器可以集成至一个驱动IC(集成电路)中。在移动终端或可穿戴终端中,定时控制器130、电平移位器150、数据驱动器110、触摸传感器驱动器等可以集成至一个驱动IC(DIC)中,如图3所示。
数据驱动器110从定时控制器130接收作为数字信号接收的输入图像的像素数据,并输出数据电压。数据驱动器110使用数模转换器(DAC)在正常驱动模式下将输入图像的像素数据转换为伽马补偿电压,并在每个帧周期输出数据电压。伽马参考电压VGMA由分压器电路划分成每个灰度级的伽马补偿电压。每个灰度级的伽马补偿电压被提供至数据驱动器110中的DAC。数据电压经由输出缓冲器从数据驱动器110的通道中的每一个通道输出。
栅极驱动器120可以与像素阵列的TFT阵列和布线一起形成在显示面板100上的电路层CIR中。栅极驱动器120可以设置在作为显示面板100的非显示区域的边框BZ中,或者可以分布并设置在其中再现输入图像的像素阵列中。
栅极驱动器120可以设置在显示面板100的相对侧的其中显示面板的显示区域介于其间的边框BZ中,并且可以以双馈送方法从栅极线103的相对侧提供栅极脉冲。在另一实施方式中,栅极驱动器120可以设置在显示面板100的左边框或右边框上来以单馈送方法将栅极信号提供至栅极线GL。栅极驱动器120在定时控制器130的控制下将栅极信号的脉冲顺序地输出至栅极线103。栅极驱动器120可以通过使用移位寄存器对栅极信号的脉冲进行移位来将栅极信号顺序地提供至栅极线103。
栅极驱动器120可以包括输出栅极信号的脉冲的多个移位寄存器。在图5所示的像素电路的情况下,栅极驱动器120可以包括顺序地输出与像素数据的数据电压同步的扫描信号[SCAN(N-1)和SCAN(N)]的第一栅极驱动器121,以及顺序地输出发射控制信号[EM(N)](在下文中称为“EM信号”)的第二栅极驱动器122。扫描信号[SCAN(N-1)和SCAN(N)]被施加至栅极线103中的扫描线。EM信号被施加至栅极线103中的发射控制线。在图5中的像素电路的情况下,第一栅极线GL1和第二栅极线GL2是扫描线,以及第三栅极线GL3是发射控制线。第一栅极驱动器121和第二栅极驱动器122在定时控制器130的控制下在刷新帧或刷新时段期间输出扫描信号[SCAN(N-1)和SCAN(N)]和EM信号[EM(N)。在跳过帧的周期或跳过时段期间,第一栅极驱动器121可以不生成其输出而第二栅极驱动器122可以输出EM信号[EM(N)]。
定时控制器130从主机系统200接收输入图像的数字视频数据以及与该数据同步的定时信号。定时信号可以包括垂直同步信号Vsync、水平同步信号Hsync、时钟CLK和数据使能信号DE。由于可以通过对数据使能信号DE进行计数来知道垂直时段和水平时段,所以可以省略垂直同步信号Vsync和水平同步信号Hsync。数据使能信号DE具有一个水平时段(1H)的周期。
定时控制器130可以提供输入图像的像素数据,并控制栅极驱动器120和嵌入在像素电路中的内部栅极信号发生器。
定时控制器130基于从主机系统200接收的定时信号Vsync、Hsync和DE生成用于控制数据驱动器110的操作定时的数据定时控制信号,用于控制解复用器阵列112的操作定时的MUX控制信号,以及用于控制栅极驱动器120的操作定时的栅极定时控制信号。定时控制器130通过控制显示面板驱动电路的操作定时来同步数据驱动器110、解复用器阵列112、触摸传感器驱动器和栅极驱动器120。由定时控制器130生成的栅极定时控制信号和MUX控制信号可以通过电平移位器150输入至栅极驱动器120的移位寄存器。
电平移位器150可以接收栅极定时控制信号,并生成起始脉冲和移位时钟以将它们提供至栅极驱动器120。电平移位器150可以使来自定时控制器130的MUX控制信号的摆动宽度增加,并将其馈送至解复用器阵列112。电平移位器150可以接收栅极定时控制信号作为输入并使其摆动宽度增加以输出使能信号EN。
主机系统200可以包括电视(TV)系统、机顶盒、导航系统、个人计算机(PC)、车辆系统、移动终端和可穿戴终端中的任何一个的主板。主机系统可以缩放来自视频源的图像信号以匹配显示面板100的分辨率,并且可以将其与定时信号一起传送至定时控制器130。
在移动系统中,主机系统200可以由应用处理器(AP)实现。主机系统200可以通过移动工业处理器接口(MIPI)将输入图像的像素数据传送至驱动IC(DIC)。驱动IC(DIC)可以输出用于控制栅极驱动器120的移位时钟和用于控制内部栅极信号发生器的使能信号EN。主机系统200可以经由柔性印刷电路例如柔性印刷电路(FPC)连接至驱动IC(DIC),如图3所示。驱动IC可以在COG(玻璃上芯片)处理中附接在显示面板100上。
图4是示意性地示出根据本公开内容的一个实施方式的像素电路PIX的图。在图4中,省略了连接至像素电路PIX的诸如数据线、栅极线和电力线的布线。
参照图4,像素电路PIX包括响应于第一栅极信号Gout01而导通的一个或更多个开关元件SW01、响应于第二栅极信号Goute02而导通的一个或更多个开关元件SW02、以及响应于第三栅极信号Gout03而导通的一个或更多个开关元件SW03、接收第一栅极信号Gout01和第二栅极信号Gout02并输出第三栅极信号Gout03的内部栅极信号发生器GEN01、发光元件EL、以及驱动发光元件EL的驱动元件DT。开关元件SW01、SW02和SW03以及驱动元件DT中的每一个可以被实现为晶体管。
发光元件EL可以被实现为OLED。发光元件EL包括阳极电极、阴极电极和形成在阳极电极与阴极电极之间的有机化合物层。有机化合物层可以包括但不限于空穴注入层HIL、空穴传输层HTL、发光层EML、电子传输层ETL和电子注入层EIL。当电压被施加至发光元件EL的阳极电极和阴极电极时,穿过空穴传输层(HTL)的空穴和穿过电子传输层(ETL)的电子移动至发光层(EML)以形成激子。在这种情况下,可见光从发光层EML发射。发光元件EL可以实现为具有堆叠在彼此顶部上的多个发光层的串叠结构。具有串叠结构的发光元件EL可以提高像素的亮度和寿命。
图1所示的栅极驱动器120包括输出第一栅极信号Gout01的第一栅极驱动器GIP01和输出第二栅极信号Gout02的第二栅极驱动器GIP02。第一栅极驱动器GIP01可以使用第一移位寄存器来对第一栅极信号Gout01进行移位。第二栅极驱动器GIP02可以使用第二移位寄存器来对第二栅极信号Gout02进行移位。
开关元件SW01、SW02和SW03可以构成实时补偿驱动元件DT的电特性变化的内部补偿电路。开关元件SW01、SW02和SW03电连接至驱动元件DT。开关元件SW01、SW02和SW03以及驱动元件DT可以与介于其间的诸如电容器的其他电路元件连接。此外,开关元件SW01、SW02和SW03可以彼此电连接。
开关元件SW01、SW02和SW03可以将像素数据的数据电压施加至电容器(未示出)和/或驱动元件DT,并且可以在像素电路的驱动时段期间,响应于栅极信号Gout01、Gout02和Gout03,针对每个内部补偿阶段,将驱动元件DT和发光元件EL连接至适当的节点。
内部栅极信号发生器GEN01使用一个或更多个逻辑门接收第一栅极信号Gout01和第二栅极信号Gout02作为输入,并输出包括与第一栅极信号Gout01和第二栅极信号Gout02的相位和脉冲宽度不同的相位和脉冲宽度的脉冲的第三栅极信号Gout03。第三开关元件SW03响应于第三栅极信号Gout03而导通/截止。内部栅极信号发生器GEN01不需要被添加至每个子像素。例如,内部栅极信号发生器GEN01可以被添加至设置在像素行中的任何一个子像素,并且从内部栅极信号发生器GEN01输出的第三栅极信号Gout03可以经由布线被传送至相邻的子像素。例如,内部栅极信号发生器GEN01可以设置于在一个像素行中设置的子像素中的一个子像素或i个子像素中。此处,i是小于设置在一个像素行中的子像素的总数并且大于零的正整数。
图5是示意性地示出根据本公开内容的另一实施方式的像素电路PIX的图。在图5中,省略了连接至像素电路PIX的诸如数据线、栅极线和电力线的布线。
参照图5,像素电路PIX包括响应于第一栅极信号Gout11而导通的一个或更多个开关元件SW11、响应于第二栅极信号Gout12而导通的一个或更多个开关元件SW12、接收第一栅极信号Gout11和使能信号EN并输出第二栅极信号Gout12的内部栅极信号发生器GEN02、发光元件EL、和驱动发光元件EL的驱动元件DT。开关元件SW11和SW12以及驱动元件DT中的每一个也可以实现为晶体管。
图1所示的栅极驱动器120包括第一栅极驱动器GIP11,其使用移位寄存器输出并移位第一栅极信号Gout11。电平移位器150可以从定时控制器130接收栅极定时控制信号作为输入并输出使能信号EN。由定时控制器130生成的栅极定时控制信号可以包括使能信号的上升信息和脉冲宽度信息。
开关元件SW11和SW12可以构成实时补偿驱动元件DT的电特性变化的内部补偿电路。开关元件SW11和SW12可以电连接至驱动元件DT和发光元件EL。开关元件SW11和SW12以及驱动元件DT可以与介于其间的诸如电容器的其他电路元件连接。开关元件SW11和SW12可以彼此电连接。
开关元件SW11和SW12可以将像素数据的数据电压施加至电容器(未示出)和/或驱动元件DT,并且可以在像素电路的驱动时段期间,响应于栅极信号Gout11和Gout12,针对每个内部补偿阶段,将驱动元件DT和发光元件EL连接至适当的节点。
内部栅极信号发生器GEN02使用一个或更多个逻辑门接收第一栅极信号Gout11和使能信号EN作为输入,并输出包括与第一栅极信号Gout11具有不同相位和脉冲宽度的脉冲的第二栅极信号Gout12作为输入信号Gout11、EN的逻辑组合。由于使能信号EN独立于从栅极驱动部分120输出的栅极信号Gout11而生成,所以可以自由地生成相位、脉冲宽度、波形等。因此,可以根据使能信号EN以各种形式控制第二栅极信号Gout12的相位、脉冲宽度、波形等。第二开关元件SW12响应于第二栅极信号Gout12而导通/截止。内部栅极信号发生器GEN02不需要被添加至每个子像素。例如,内部栅极信号发生器GEN02可以设置于在一个像素行中设置的子像素中的一个子像素或i个子像素中。此处,i是小于设置在一个像素行中的子像素的总数并且大于零的正整数。
图6是详细示出根据本公开内容的一个实施方式的像素电路PXL的电路图。应当注意,该像素电路仅仅是应用了图4所示的实施方式的像素电路PXL的示例,但不限于此。图7是示出输入至图6所示的像素电路PXL的栅极信号的波形图。
参照图6和图7,像素电路PXL包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件T01至T05、电容器Cst和内部栅极信号发生器GEN01。驱动元件DT和开关元件T01至T05可以被实现为但不限于p沟道晶体管。
像素电路PXL连接至被施加数据电压Vdata的数据线DL,以及连接至被施加栅极信号SCAN2和EM的栅极线GL01和GL02。像素电路连接至被施加DC电压(或恒定电压)的电力节点,例如被施加像素驱动电压ELVDD的第一恒定电压节点PL01、被施加像素基础电压ELVSS的第二恒定电压节点PL02和被施加参考电压Vref的第三恒定电压节点PL03。在显示面板100上,与恒定电压节点连接的电力线可以共同连接至所有像素。
栅极信号SCAN1、SCAN2和EM包括在栅极低电压VGL与栅极高电压VGH之间摆动的脉冲。第一扫描信号SCAN1对应于图4所示的第三栅极信号Gout03。第二扫描信号SCAN2对应于图4所示的第一栅极信号Gout01。发射控制信号(在下文中称为“EM信号”)EM对应于图4所示的第二栅极信号Gout02。
开关元件T01至T05构成内部补偿电路。内部补偿电路在初始化时段t1期间初始化像素电路PXL,以及然后在感测时段t2和t3期间将补偿达驱动元件DT的阈值电压的量的数据电压Vdata存储在电容器Cst中。随后,在发光时段t4期间,根据驱动元件DT的栅极-源极电压Vgs从驱动元件DT生成的电流被提供至发光元件EL以驱动发光元件EL。
在初始化时段t1期间,第二扫描信号SCAN2和EM信号EM处于栅极低电压VGL,而第一扫描信号SCAN1处于栅极高电压VGH。在初始化时段t1期间,第一开关元件T01至第四开关元件T04导通,并且第五开关元件T05截止。
在感测时段t2和t3的时段t2期间,第一扫描信号SCAN1和第二扫描信号SCAN2处于栅极低电压VGL,以及EM信号EM处于栅极高电压VGH。在时段t2期间,第一开关元件T01、第二开关元件T02和第五开关元件T5导通,以及第三开关元件T03和第四开关元件T04截止。在时段t3期间,栅极信号SCAN1、SCAN2和EM为栅极高电压VGH。因此,在时段t3处,第一开关元件T01至第五开关元件T05截止,引起主节点n01至n04浮置。
在发光时段t4期间,EM信号EM处于栅极低电压VGL,以及第一扫描信号SCAN1和第二扫描信号SCAN2处于栅极高电压VGH。在发光时段t4期间,第三开关元件T03和第四开关元件T04导通,并且第一开关元件T01、第二开关元件T02和第五开关元件T05截止。
驱动元件DT通过根据栅极-源极电压Vgs向发光元件EL提供电流来驱动发光元件EL。驱动元件DT包括连接至第一恒定电压节点PL01的第一电极、连接至第一节点n01的栅极电极和连接至第二节点n02的第二电极。电容器Cst连接在第一节点n01与第三节点n03之间。
发光元件EL包括连接至第四节点n04的阳极电极、连接至被施加像素基础电压ELVSS的第二恒定电压节点PL02的阴极电极、以及介于阳极电极与阴极电极之间的有机化合物层。发光元件EL可以由来自驱动元件DT的电流驱动,以发射具有与像素数据的灰度级值相对应的亮度的光。
第一开关元件T01根据第二扫描信号SCAN2的栅极低电压VGL导通,以将第一节点n01连接至第二节点n02。第一开关元件T01包括连接至第一节点n01的第一电极、连接至被施加第二扫描信号SCAN2的第一栅极线GL01的栅极电极、以及连接至第二节点n02的第二电极。
第二开关元件T02根据第二扫描信号SCAN2导通,以将第四节点n04连接至被施加参考电压Vref的第三恒定电压节点PL03。第二开关元件T02包括连接至第三恒定电压节点PL03的第一电极、连接至第一栅极线GL01的栅极电极以及连接至第四节点n04的第二电极。
第三开关元件T03根据EM信号EM的栅极低电压VGL导通,以将第三节点n03连接至被施加参考电压Vref的第三恒定电压节点PL03。第三开关元件T03包括连接至第三节点n03的第一电极、连接至被施加EM信号EM的第二栅极线GL02的栅极电极、以及连接至第三恒定电压节点PL03的第二电极。
第四开关元件T04根据EM信号EM的栅极低电压VGL导通,以将第二节点n02连接至第四节点n04。第四开关元件T04包括连接至第二节点n02的第一电极、连接至第二栅极线GL02的栅极电极以及连接至第四节点n04的第二电极。
内部栅极信号发生器GEN01接收第二扫描信号SCAN2和EM信号EM作为输入,并输出第一扫描信号SCAN1。第五开关元件T05根据第一扫描信号SCAN1的栅极低电压VGL导通,以将数据电压Vdata施加至第三节点n03。第五开关元件T05包括连接至被施加像素数据的数据电压的数据线DL的第一电极、被施加来自内部栅极信号发生器GEN01的第一扫描信号SCAN1的栅极电极、以及连接至第三节点n03的第二电极。
图8是示意性地示出输出图6和图7所示的栅极信号的栅极驱动器和内部栅极信号发生器的框图。
参照图8,第一栅极驱动器GIP01输出第二扫描信号SCAN2。第二栅极驱动器GIP02输出EM信号EM。嵌入在像素电路中的内部栅极信号发生器GEN01可以接收第二扫描信号SCAN2和EM信号EM作为输入,并使用一个或更多个逻辑门输出第一扫描信号SCAN1。
图9是示意性地示出图8所示的内部栅极信号发生器GEN01的逻辑门和真值表的电路图。
参照图9,内部栅极信号发生器GEN01包括使第一扫描信号SCAN1反相的非门NOT,以及接收非门的输出信号和EM信号EM作为输入并输出第一扫描信号SCAN1的与非门NAND。
下面图9中的真值表示出了其中组合了非门NOT和与非门NAND的内部栅极信号发生器GEN01的输入和输出。在图7中,当栅极低电压VGL为“0”而栅极高电压VGH为“1”时,图7所示的波形图的每个部分的波形的逻辑值与图9所示的真值表一致。
图10至图12是详细示出图9所示的内部栅极信号发生器的电路图。
参照图9和图10,内部栅极信号发生器GEN01包括第一晶体管M01至第六晶体管M06。第一晶体管M01、第三晶体管M03和第四晶体管M04可以是p沟道晶体管,而其他晶体管M02、M05和M06可以是n沟道晶体管。
非门NOT包括第一晶体管M01和第二晶体管M02。第一晶体管M01根据第二扫描信号SCAN2的栅极低电压VGL导通,以将栅极高电压VGH施加至从其输出第二扫描信号SCAN2的反相信号的反相输出节点INV,而第二晶体管M02根据第二扫描信号SCAN的栅极高电压VGL导通以将栅极低电压VGL施加至反相输出节点INV。第一晶体管M01包括被施加栅极高电压VGH的第一电极、被施加第二扫描信号SCAN2的栅极电极以及连接至反相输出节点INV的第二电极。第二晶体管M02包括连接至反相输出节点INV的第一电极、被施加第二扫描信号SCAN2的栅极电极、以及连接至被施加栅极低电压VGL的VGL节点(恒定电压节点)的第二电极。
与非门NAND包括第三晶体管M03至第六晶体管M06。
当反相输出节点INV处的电压为栅极低电压VGL时,第三晶体管M03导通,以将栅极高电压VGH提供至NAND输出节点。NAND输出节点可以连接至图4所示的第三开关元件SW03的栅极电极,或者连接至图6所示的第五开关元件T05的栅极电极。当反相输出节点INV处的电压为栅极高电压VGH时,第三晶体管M03截止。第三晶体管M03包括被施加栅极高电压VGH的第一电极、连接至反相输出节点INV的栅极电极、以及连接至NAND输出节点的第二电极。
当EM信号EM处于栅极低电压VGL时,第四晶体管M04导通,以将栅极高电压VGH提供至NAND输出节点。当EM信号EM处于栅极高电压VGH时,第四晶体管M04截止。第四晶体管M04包括被施加栅极高电压VGH的第一电极、被施加EM信号EM的栅极电极以及连接至NAND输出节点的第二电极。
分别地,当反相输出节点INV处的电压为栅极高电压VGH而EM信号EM的电压为栅极高电压VGH时,第五晶体管M05和第六晶体管M06导通,以将NAND输出节点连接至被施加栅极低电压VGL的VGL节点。当反相输出节点INV处的电压为栅极低电压VGL时,第五晶体管M05截止,而当EM信号INV的电压为栅极低电压VGL时,第六晶体管M06截止。第五晶体管M05包括连接至NAND输出节点的第一电极、连接至反相输出节点INV的栅极电极、以及第二电极。第六晶体管M06包括连接至第五晶体管M05的第二电极的第一电极、被施加EM信号EM的栅极电极、以及连接至VGL节点的第二电极。
参照图9和图11,内部栅极信号发生器GEN01包括第一晶体管M11至第五晶体管M15。与图10所示的电路相比,该实施方式可以减少晶体管的数目。第一晶体管M11至第五晶体管M15可以被实现为n沟道晶体管。
非门NOT包括第一晶体管M11和第二晶体管M12。第一晶体管M11用作将栅极高电压VGH提供至反相输出节点INV的二极管。第二晶体管M12根据第二扫描信号SCAN的栅极高电压VGL导通,以将反相输出节点INV连接至VGL节点,从而将反相输出节点INV处的电压降低成栅极低电压VGL。第一晶体管M11包括与被施加栅极高电压VGH的第一电极连接的栅极电极和与反相输出节点INV连接的第二电极。第二晶体管M12包括与反相输出节点INV连接的第一电极、被施加第二扫描信号SCAN2的栅极电极、以及与被施加栅极低电压VGL的VGL节点连接的第二电极。
与非门NAND包括第三晶体管至第五晶体管M13、M14和M15。第三晶体管M13用作将栅极高电压VGH提供至NAND输出节点的二极管。NAND输出节点可以连接至图6中的第五开关元件T05的栅极电极。第三晶体管M13包括连接至被施加栅极高电压VGH的第一电极的栅极电极和连接至NAND输出节点的第二电极。
分别地,当反相输出节点INV处的电压为栅极高电压VGH而EM信号EM的电压为栅极高电压VGH时,第四晶体管M14和第五晶体管M15导通,以将NAND输出节点连接至VGL节点。当反相输出节点INV处的电压是栅极低电压VGL时,第四晶体管M14截止,而当EM信号INV的电压是栅极低电压VGL时,第五晶体管M15截止。第四晶体管M14包括连接至NAND输出节点的第一电极、连接至反相输出节点INV的栅极电极、以及第二电极。第五晶体管M15包括连接至第四晶体管M14的第二电极的第一电极、被施加EM信号EM的栅极电极、以及连接至VGL节点的第二电极。
参照图9和图12,内部栅极信号发生器GEN01包括第一晶体管M21至第五晶体管M25。第一晶体管M21至第五晶体管M25可以被实现为n沟道晶体管。
非门NOT包括第一晶体管M21和第二晶体管M22。第一晶体管M21包括被施加栅极高电压VGH的第一电极、连接至反相输出节点INV的栅极电极以及第二电极。第二晶体管M12包括连接至反相输出节点INV的第一电极、被施加第二扫描信号SCAN2的栅极电极、以及连接至VGL节点的第二电极。
与非门NAND包括第三晶体管至第五晶体管M23、M24和M25。
第三晶体管M23包括被施加栅极高电压VGH的第一电极、连接至NAND输出节点的栅极电极、以及第二电极。第四晶体管M24包括连接至NAND输出节点的第一电极、连接至反相输出节点INV的栅极电极、以及第二电极。第五晶体管M25包括连接至第四晶体管M24的第二电极的第一电极、被施加EM信号EM的栅极电极、以及连接至VGL节点的第二电极。
图13是详细示出根据本公开内容的另一实施方式的像素电路的电路图。应当注意,该像素电路是设置在第N个像素电路(其中,N是大于或等于2的正整数)中的子像素的像素电路PXL,其是但不限于图5所示的实施方式的像素电路PXL的示例。图14是示出输入至图13所示的像素电路PXL的栅极信号的波形图。在图14中,EM(N-1)和SCAN(N-1)是被施加至第(N-1)个和第N个像素行的子像素的栅极信号。第(N-1)个扫描信号SCAN(N-1)从嵌入在第(N-1)个像素行中的像素电路PXL的内部栅极信号发生器GEN02(N-1)输出,以及第N个扫描信号SCAN(N)从嵌入在第N个像素行的像素电路PXL的内部栅极信号发生器GEN02(N)输出。
参照图13和图14,像素电路PXL包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件T1至T16、电容器Cst和第N个内部栅极信号发生器GEN02(N)。驱动元件DT和开关元件T11至T15可以被实现为但不限于p沟道晶体管。
像素电路PXL连接至被施加数据电压Vdata的数据线DL和被施加EM信号EM(N)的栅极线GL1。像素电路连接至被施加DC电压(或恒定电压)的电力节点,例如被施加像素驱动电压ELVDD的第一恒定电压节点PL1、被施加像素接地电压ELVSS的第二恒定电压节点PL2和被施加初始化电压Vini的第三恒定电压节点PL3。在显示面板100上,与恒定电压节点连接的电力线可以共同连接至所有像素。
栅极信号SCAN(N-1)、SCAN(N)、EM(N-1)和EM(N)包括在栅极低电压VGL与栅极高电压VGH之间摆动的脉冲。扫描信号SCAN(N-1)和SCAN(N)对应于图5所示的第二栅极信号Gout12。EM信号EM(N-1)和EM(N)对应于图5所示的第一栅极信号Gout11。
开关元件T11至T16构成内部补偿电路。在图14中,内部补偿电路在初始化时段t11至t13期间初始化像素电路PXL,以及然后在感测时段t14期间将补偿达驱动元件DT的阈值电压的量的数据电压Vdata存储在电容器Cst中。随后,在发光时段t15期间,根据驱动元件DT的栅极-源极电压Vgs从驱动元件DT生成的电流被提供至发光元件EL以驱动发光元件EL。在下文中,将专注于设置在第N个像素行中的像素电路PXL来描述像素电路PXL的结构和操作。
第N个像素行的初始化时段可以被划分成t11、t12和t13。在时段t11期间,被施加至第N个像素行的第(N-1)个扫描信号SCAN(N-1)和第N个EM信号EM(N)处于栅极低电压VGL,而第N个扫描信号SCAN(N)处于栅极高电压VGH。在时段t11期间,第三开关元件T13至第五开关元件T15导通,而第一开关元件T11、第二开关元件T12和第六开关元件T16截止。在时段t12期间,施加至第N个像素行的第N个EM信号EM(N)处于栅极低电压VGL,而第(N-1)个扫描信号SCAN(N1)和第N个扫描信号SCAN(N)处于栅极高电压VGH。在时段t12期间,第三开关元件T13和第四开关元件T14导通,而其他开关元件T11、T12、T15和T16截止。
在时段t13期间,施加至第N个像素行的栅极信号SCAN(N-1)、SCAN(N)和EM(N)处于栅极高电压VGH。在时段t13期间,开关元件T11至T16截止以使主节点n1至n4浮置。
在感测时段t14期间,施加至第N个像素行的第N个扫描信号SCAN(N)处于栅极低电压VGL,而第(N-1)个扫描信号SCAN(N-1)和第N个EM信号EM处于栅极高电压VGH。在感测时段t14期间,第一开关元件T11、第二开关元件T12和第六开关元件T16导通,而其他开关元件T13、T14和T15截止。
在发射时段t15期间,施加至第N个像素行的第N个EM信号EM(N)处于栅极低电压VGL,而第(N-1)个和第N个扫描信号SCAN(N1)和SCAN(N)处于栅极高电压VGH。在发光时段t4期间,第三开关元件T13和第四开关元件T14导通,而其他开关元件T11、T12、T15和T16截止。
驱动元件DT通过根据栅极-源极电压Vgs向发光元件EL提供电流来驱动发光元件EL。驱动元件DT包括连接至第一节点n1的第一电极、连接至第二节点n2的栅极电极和连接至第三节点n3的第二电极。电容器Cst连接在被施加像素驱动电压ELVDD的第一恒定电压节点PL1与第二节点n2之间。
发光元件EL包括连接至第四节点n4的阳极电极、连接至被施加像素基础电压ELVSS的第二恒定电压节点PL02的阴极电极、以及介于阳极电极与阴极电极之间的有机化合物层。发光元件EL可以由来自驱动元件DT的电流驱动,以发射具有与像素数据的灰度级值相对应的亮度的光。
图5所示的开关元件SW12可以包括图13中的第一开关元件T11、第二开关元件T12、第五开关元件T15和第六开关元件T16。
第一开关元件T11根据第N个扫描信号SCAN(N)的栅极低电压VGL导通,以连接驱动元件DT的栅极电极和驱动元件DT的第二电极。第一开关元件T11包括连接至第二节点n2的第一电极、被施加来自第N个内部栅极信号发生器GEN02(N)的第N个扫描信号SCAN(N)的栅极电极、以及连接至第三节点n3的第二电极。
第二开关元件T12根据第N个扫描信号SCAN(N)的栅极低电压VGL导通,以将像素数据的数据电压Vdata施加至驱动元件DT的第一电极。第二开关元件T12包括连接至第一节点n1的第一电极、被施加来自第N个内部栅极信号发生器GEN02(N)的第N个扫描信号SCAN(N)的栅极电极、以及连接至被施加数据电压Vdata的数据线DL的第二电极。
第三开关元件T13根据第N个EM信号EM(N)的栅极低电压VGL导通,以将像素驱动电压ELVDD提供至驱动元件DT的第一电极。第三开关元件T13包括连接至第一恒定电压节点PL1的第一电极、连接至被施加第N个EM信号EM(N)的栅极线GL1的栅极电极、以及连接至第一节点n1的第二电极。
第四开关元件T14根据第N个EM信号EM(N)的栅极低电压VGL导通,以将驱动元件DT的第二电极连接至发光元件EL的阳极电极。第四开关元件T14包括连接至第三节点n3的第一电极、连接至被施加第N个EM信号EM(N)的栅极线GL1的栅极电极和连接至第四节点n4的第二电极。
第五开关元件T15根据第(N-1)个扫描信号SCAN(N-1)的栅极低电压VGL导通,以将初始化电压Vini施加至第二节点n2。设置在第(N-1)个像素行中的第(N-1)个内部栅极信号发生器GEN02(N-1)输出第(N-1)个扫描信号SCAN(N-1)。第五开关元件T15包括连接至第二节点n2的第一电极、被施加来自第(N-1)个内部栅极信号发生器GEN02(N-1)的第(N-1)个扫描信号SCAN(N-1)的栅极电极、以及连接至被施加初始化电压Vini的第三恒定电压节点PL3的第二电极。
第六开关元件T16根据第N个扫描信号SCAN(N)的栅极低电压VGL导通,以将初始化电压Vini施加至发光元件EL的阳极电极。第六开关元件T16包括连接至第三恒定电压节点PL3的第一电极、被施加来自第N个内部栅极信号发生器GEN02(N)的第N个扫描信号SCAN(N)的栅极电极、以及连接至第四节点n4的第二电极。
图15是示出用于输出要施加至图13所示的像素电路的栅极信号的电路的图。
参照图15,栅极驱动器120包括移位寄存器SR,该移位寄存器SR顺序地输出EM信号EM(N-1)、EM(N)和EM(N+1)。移位寄存器SR包括接收移位时钟CLK作为输入并且经由进位信号线CAR级联连接的第(N-1)个至第(N+1)个栅极驱动器GIP(N-1)、GIP(N)和GIP(N+1)。
设置在第(N-1)个像素行中的至少一个像素电路包括第(N-1)个内部栅极信号发生器GEN02(N-1)。设置在第N个像素行中的至少一个像素电路包括第N个内部栅极信号发生器GEN02(N)。设置在第(N+1)个像素行中的至少一个像素电路包括第(N+1)个内部栅极信号发生器GEN02(N+1)。
使能信号EN可以经由使能信号线ENL共同输入至内部栅极信号发生器GEN02(N-1)、GEN02(N)和GEN02(N+1)。
第(N-1)个内部栅极信号发生器GEN02(N-1)接收来自第(N-1)个栅极驱动器GIP(N-1)的第(N-1)个EM信号EM(N-1)和使能信号EN,并输出第(N-1)个扫描信号SCAN(N-1)。接下来,第N个内部栅极信号发生器GEN02(N)接收来自第N个栅极驱动器GIP(N)的第N个EM信号EM(N)和使能信号EN作为输入,并输出第N个扫描信号SCAN(N)。接下来,第(N+1)个内部栅极信号发生器GEN02(N+1)接收来自第(N+1)个栅极驱动器GIP(N+1)的第(N+1)个EM信号EM(N+1)和使能信号EN作为输入,并输出第(N+1)个扫描信号SCAN(N+1)。
图16是示出图13和图15所示的内部栅极信号发生器的逻辑门和真值表的图。
参照图16,内部栅极信号发生器GEN02包括接收EM信号EM和使能信号EN作为输入并输出扫描信号SCAN的与非门NAND。
图16所示的真值表示出了与非门NAND的输入和输出。在图14中,当栅极低电压VGL是“0”并且栅极高电压VGH是“1”时,图14所示的波形图的每个部分的波形的逻辑值与图16所示的真值表一致。
图17至图19是详细示出图16所示的内部栅极信号发生器的电路图。
参照图16和图17,内部栅极信号发生器GEN02包括第一晶体管M31至第四晶体管M36。第一晶体管M31和第二晶体管M32可以是p沟道晶体管,而第三晶体管M33和第四晶体管M34可以是n沟道晶体管。
当来自栅极驱动器GIP的EM信号EM处于栅极低电压VGL时,第一晶体管M31导通,以将栅极高电压VGH提供至NAND输出节点。NAND输出节点可以连接至图5所示的第二开关元件SW12的栅极电极,连接至图13所示的第一开关元件T11、第二开关元件T12和第六开关元件T16的栅极电极,或者连接至第五开关元件T15的栅极电极。当EM信号EM的电压为栅极高电压VGH时,第一晶体管M31截止。第一晶体管M31包括被施加栅极高电压VGH的第一电极、被施加EM信号EM的栅极电极以及连接至NAND输出节点的第二电极。
当使能信号EN处于栅极低电压VGL时,第二晶体管M32导通,以将栅极高电压VGH提供至NAND输出节点。当使能信号EN处于栅极高电压VGH时,第二晶体管M32截止。第二晶体管M32包括被施加栅极高电压VGH的第一电极、被施加使能信号EN的栅极电极以及连接至NAND输出节点的第二电极。
分别地,当EM信号EM的电压为栅极高电压VGH且使能信号EN的电压为栅极高电压VGH时,第三晶体管M33和第四晶体管M34导通,以将NAND输出节点连接至VGL节点。当EM信号EM的电压为栅极低电压VGL时,第三晶体管M33截止,而当使能信号EN的电压为栅极低电压VGL时,第四晶体管M34截止。第三晶体管M33包括连接至NAND输出节点的第一电极、被施加EM信号EM的栅极电极、以及和第二电极。第四晶体管M34包括连接至第三晶体管M33的第二电极的第一电极、被施加使能信号EN的栅极电极以及连接至VGL节点的第二电极。
参照图16和图18,内部栅极信号发生器GEN02包括第一晶体管至第三晶体管M41、M42和M43。与图17所示的电路相比,该实施方式可以使晶体管的数目减少。第一晶体管至第三晶体管M41、M42和M43可以被实现为n沟道晶体管。
第一晶体管M41作为将栅极高电压VGH提供至NAND输出节点的二极管进行操作。第一晶体管M41包括:连接至被施加栅极高电压VGH的第一电极的栅极电极和连接至NAND输出节点的第二电极。
分别地,当EM信号EM的电压为栅极高电压VGH而使能信号EN的电压为栅极高电压VGH时,第二晶体管M42和第三晶体管M43导通,以将NAND输出节点连接至VGL节点。当EM信号EM的电压为栅极低电压VGL时,第二晶体管M42截止,而当使能信号EN的电压为栅极低电压VGL时,第三晶体管M43截止。第二晶体管M42包括连接至NAND输出节点的第一电极、被施加EM信号EM的栅极电极、以及第二电极。第三晶体管M43包括连接至第二晶体管M42的第二电极的第一电极、被施加使能信号EN的栅极电极、以及连接至VGL节点的第二电极。
参照图16和图19,内部栅极信号发生器GEN02包括第一晶体管至第三晶体管M51、M52和M53。第一晶体管至第三晶体管M51、M52和M53可以被实现为n沟道晶体管。
第一晶体管M51包括被施加栅极高电压VGH的第一电极、连接至NAND输出节点的栅极电极、以及第二电极。第二晶体管M52包括连接至NAND输出节点的第一电极、被施加EM信号EM的栅极电极、以及第二电极。第三晶体管M53包括连接至第二晶体管M52的第二电极的第一电极、被施加使能信号EN的栅极电极、以及连接至VGL节点的第二电极。
本公开内容要实现的目的、用于实现该目的的手段和上述本公开内容的效果不指定权利要求的必要特征,并且因此,权利要求的范围不限于本公开内容的公开内容。
尽管已经参照附图更详细地描述了本公开内容的实施方式,但是本公开内容不限于此,并且在不脱离本公开内容的技术构思的情况下,可以以许多不同的形式体现。因此,提供本公开内容中公开的实施方式仅出于说明的目的,并且本公开内容中公开的实施方式不旨在限制本公开内容的技术构思。本公开内容的技术构思的范围不限于此。因此,应当理解,上述实施方式在所有方面都是说明性的,并且不限制本公开内容。本公开内容的保护范围应当基于所附权利要求来解释,并且其等同范围中的所有技术构思都应被解释为落入本公开内容的范围内。
上述各种实施方式可以被组合以提供进一步的实施方式。本说明书中引用的和/或在申请数据表中列出的所有美国专利、美国专利申请公开、美国专利申请、外国专利、外国专利申请和非专利公开的全部内容通过引用并入本文中。必要时可以修改实施方式的各方面以采用各个专利、申请和公开的构思来提供另外的实施方式。
可以根据以上详细描述对实施方式进行这些或者其他改变。通常,在所附权利要求中,所使用的术语不应被解释为将权利要求限于说明书和权利要求书中公开的具体实施方式,而应被解释为包括所有可能的实施方式以及这样的权利要求所享有的等同内容的全部范围。因此,权利要求不受本公开内容限制。
Claims (20)
1.一种像素电路,包括:
一个或更多个第一开关元件,所述一个或更多个第一开关元件被配置成基于第一栅极信号导通;
一个或更多个第二开关元件,所述一个或更多个第二开关元件被配置成基于第二栅极信号导通;
一个或更多个第三开关元件,所述一个或更多个第三开关元件被配置成基于第三栅极信号导通;
内部栅极信号发生器,所述内部栅极信号发生器被配置成接收所述第一栅极信号和所述第二栅极信号以输出所述第三栅极信号;以及
驱动元件,所述驱动元件被配置成驱动发光元件,
其中,所述一个或更多个第一开关元件、所述一个或更多个第二开关元件、以及所述一个或更多个第三开关元件电连接至所述驱动元件。
2.根据权利要求1所述的像素电路,其中,所述内部栅极信号发生器包括:
非门,所述非门被配置成接收所述第一栅极信号作为输入;以及
与非门,所述与非门被配置成接收所述非门的输出信号和所述第二栅极信号作为输入并输出所述第三栅极信号。
3.根据权利要求1所述的像素电路,其中,所述内部栅极信号发生器包括:
第一晶体管,所述第一晶体管包括被施加栅极高电压的第一电极、被施加所述第一栅极信号的栅极电极、以及电连接至反相输出节点的第二电极,从所述反相输出节点输出所述第一栅极信号的反相信号;
第二晶体管,所述第二晶体管包括电连接至所述反相输出节点的第一电极、被施加所述第一栅极信号的栅极电极、以及电连接至被施加栅极低电压的栅极低电压VGL节点的第二电极;
第三晶体管,所述第三晶体管包括被施加所述栅极高电压的第一电极、电连接至所述反相输出节点的栅极电极以及电连接至所述第三开关元件的栅极电极的第二电极;
第四晶体管,所述第四晶体管包括被施加所述栅极高电压的第一电极、被施加所述第二栅极信号的栅极电极以及电连接至所述第三开关元件的栅极电极的第二电极;
第五晶体管,所述第五晶体管包括电连接至所述第三开关元件的栅极电极的第一电极、电连接至所述反相输出节点的栅极电极、以及第二电极;以及
第六晶体管,所述第六晶体管包括电连接至所述第五晶体管的第二电极的第一电极、被施加所述第二栅极信号的栅极电极、以及电连接至所述VGL节点的第二电极,
其中,所述第一晶体管、所述第三晶体管和所述第四晶体管中的每一个是p沟道晶体管,以及所述第二晶体管、所述第五晶体管和所述第六晶体管中的每一个是n沟道晶体管。
4.根据权利要求1所述的像素电路,其中,所述内部栅极信号发生器包括:
第一晶体管,所述第一晶体管包括被施加栅极高电压的第一电极和电连接至反相输出节点的第二电极,从所述反相输出节点输出所述第一栅极信号的反相信号;
第二晶体管,所述第二晶体管包括电连接至所述反相输出节点的第一电极、被施加所述第一栅极信号的栅极电极、以及电连接至被施加栅极低电压的栅极低电压VGL节点的第二电极;
第三晶体管,所述第三晶体管包括电连接至被施加所述栅极高电压的第一电极的栅极电极和电连接至所述第三开关元件的栅极电极的第二电极;
第四晶体管,所述第四晶体管包括电连接至所述第三开关元件的栅极电极的第一电极、电连接至所述反相输出节点的栅极电极、以及第二电极;以及
第五晶体管,所述第五晶体管包括电连接至所述第四晶体管的第二电极的第一电极、被施加所述第二栅极信号的栅极电极、以及电连接至所述VGL节点的第二电极,
其中,所述第一晶体管至所述第五晶体管中的每一个是n沟道晶体管。
5.根据权利要求1所述的像素电路,其中,所述内部栅极信号发生器包括:
第一晶体管,所述第一晶体管包括被施加栅极高电压的第一电极、以及电连接至反相输出节点的栅极电极和第二电极,从所述反相输出节点输出所述第一栅极信号的反相信号;
第二晶体管,所述第二晶体管包括电连接至所述反相输出节点的第一电极、被施加所述第一栅极信号的栅极电极、以及电连接至被施加栅极低电压的栅极低电压VGL节点的第二电极;
第三晶体管,所述第三晶体管包括被施加所述栅极高电压的第一电极、以及电连接至所述第三开关元件的栅极电极的栅极电极和第二电极;
第四晶体管,所述第四晶体管包括电连接至所述第三开关元件的栅极电极的第一电极、电连接至所述反相输出节点的栅极电极、以及第二电极;以及
第五晶体管,所述第五晶体管包括电连接至所述第四晶体管的所述第二电极的第一电极、被施加所述第二栅极信号的栅极电极、以及电连接至所述VGL节点的第二电极,
其中,所述第一晶体管至第五晶体管中的每一个是n沟道晶体管。
6.根据权利要求1所述的像素电路,还包括电容器,
其中,所述驱动元件包括电连接至被施加像素驱动电压的第一恒定电压节点的第一电极、电连接至第一节点的栅极电极以及电连接至第二节点的第二电极;
所述发光元件包括电连接至第四节点的阳极电极、连接至被施加像素基础电压的第二恒定电压节点的阴极电极、以及介于所述阳极电极与所述阴极电极之间的有机化合物层;
所述电容器连接在所述第一节点与第三节点之间,并且
其中,所述第一开关元件包括:
第一像素开关元件,所述第一像素开关元件被配置成根据所述第一栅极信号的栅极低电压导通以将所述第一节点电连接至所述第二节点;以及
第二像素开关元件,所述第二像素开关元件被配置成根据所述第一栅极信号的所述栅极低电压导通以将所述第四节点电连接至被施加参考电压的第三恒定电压节点;
其中,所述第二开关元件包括:
第三像素开关元件,所述第三像素开关元件被配置成根据所述第二栅极信号的栅极低电压导通以将所述第三节点电连接至所述第三恒定电压节点;以及
第四像素开关元件,所述第四像素开关元件被配置成根据所述第二栅极信号的所述栅极低电压导通以将所述第二节点电连接至所述第四节点,以及
其中,所述第三开关元件包括:
第五像素开关元件,所述第五像素开关元件被配置成根据所述第三栅极信号的栅极低电压导通以将像素数据的数据电压施加至所述第三节点,
其中,所述第一像素开关元件至所述第五像素开关元件中的每一个是p沟道晶体管。
7.一种像素电路,包括:
一个或更多个第一开关元件,所述一个或更多个第一开关元件被配置成基于第一栅极信号导通;
一个或更多个第二开关元件,所述一个或更多个第二开关元件被配置成基于第二栅极信号导通;
内部栅极信号发生器,所述内部栅极信号发生器被配置成接收使能信号和所述第一栅极信号以输出所述第二栅极信号;以及
驱动元件,所述驱动元件被配置成驱动发光元件,以及
其中,所述一个或更多个第一开关元件和所述一个或更多个第二开关元件电连接至所述驱动元件。
8.根据权利要求7所述的像素电路,其中,所述内部栅极信号发生器包括:
与非门,所述与非门被配置成接收所述第一栅极信号和所述使能信号作为输入并输出所述第二栅极信号。
9.根据权利要求7所述的像素电路,其中,所述内部栅极信号发生器包括:
第一晶体管,所述第一晶体管包括被施加栅极高电压的第一电极、被施加所述第一栅极信号的栅极电极、以及电连接至所述第二开关元件的栅极电极的第二电极;
第二晶体管,所述第二晶体管包括被施加所述栅极高电压的第一电极、被施加所述使能信号的栅极电极以及电连接至所述第二开关元件的栅极电极的第二电极;
第三晶体管,所述第三晶体管包括电连接至所述第二开关元件的栅极电极的第一电极、被施加所述第一栅极信号的栅极电极、以及第二电极;以及
第四晶体管,所述第四晶体管包括电连接至所述第三晶体管的第二电极的第一电极、被施加所述使能信号的栅极电极以及电连接至被施加栅极低电压的栅极低电压VGL节点的第二电极,
其中,所述第一晶体管和第二晶体管中的每一个是p沟道晶体管,以及所述第三晶体管和第四晶体管中的每一个是n沟道晶体管。
10.根据权利要求7所述的像素电路,其中,所述内部栅极信号发生器包括:
第一晶体管,所述第一晶体管包括电连接至被施加栅极高电压的第一电极的栅极电极、以及电连接至所述第二开关元件的第二栅极电极的第二电极;
第二晶体管,所述第二晶体管包括电连接至所述第二开关元件的栅极电极的第一电极、被施加所述第一栅极信号的栅极电极、以及第二电极;以及
第三晶体管,所述第三晶体管包括电连接至所述第二晶体管的第二电极的第一电极、被施加所述使能信号的栅极电极、以及电连接至被施加栅极低电压的栅极低电压VGL节点的第二电极,
其中,所述第一晶体管至所述第三晶体管中的每一个是n沟道晶体管。
11.根据权利要求7所述的像素电路,其中,所述内部栅极信号发生器包括:
第一晶体管,所述第一晶体管包括被施加栅极高电压的第一电极、以及栅极电极和第二电极,所述栅极电极和第二电极电连接至所述第二开关元件的栅极电极;
第二晶体管,所述第二晶体管包括电连接至所述第二开关元件的栅极电极的第一电极、被施加所述第一栅极信号的栅极电极、以及第二电极;以及
第三晶体管,所述第三晶体管包括连接至所述第二晶体管的第二电极的第一电极、被施加所述使能信号的栅极电极、以及电连接至被施加栅极低电压的栅极低电压VGL节点的第二电极,
其中,所述第一晶体管至所述第三晶体管中的每一个是n沟道晶体管。
12.根据权利要求7所述的像素电路,还包括电容器,
其中,所述驱动元件包括电连接至第一节点的第一电极、电连接至第二节点的栅极电极和电连接至第三节点的第二电极;
所述电容器电连接在被施加像素驱动电压的第一恒定电压节点与所述第二节点之间;
所述发光元件包括电连接至第四节点的阳极电极、电连接至被施加像素基础电压的第二恒定电压节点的阴极电极、以及介于所述阳极电极与所述阴极电极之间的有机化合物层;
所述第一栅极信号包括发射控制信号;
所述第二栅极信号包括第(N-1)个扫描信号和第N个扫描信号;
其中,所述第二开关元件包括:
第一像素开关元件,所述第一像素开关元件被配置成根据所述第N个扫描信号的栅极低电压导通以将所述第二节点电连接至所述第三节点;
第二像素开关元件,所述第二像素开关元件被配置成根据所述第N个扫描信号的所述栅极低电压导通以将像素数据的数据电压施加至所述第一节点;
第五像素开关元件,所述第五像素开关元件被配置成根据所述第(N-1)个扫描信号的栅极低电压导通,以将被施加初始化电压的第三恒定电压节点电连接至所述第二节点;以及
第六像素开关元件,所述第六像素开关元件被配置成根据所述第N个扫描信号的所述栅极低电压导通以将所述第三恒定电压节点电连接至所述第四节点,
其中,所述第一开关元件包括:
第三像素开关元件,所述第三像素开关元件被配置成根据所述发射控制信号的栅极低电压导通以将所述第一恒定电压节点电连接至所述第一节点;以及
第四像素开关元件,所述第四像素开关元件被配置成根据所述发射控制信号的所述栅极低电压导通以将所述第三节点电连接至所述第四节点,以及
其中,N是大于或等于2的正整数,
其中,所述第一像素开关元件至所述第六像素开关元件中的每一个是p沟道晶体管。
13.一种显示装置,包括:
显示面板,在所述显示面板中设置有多个数据线、多个栅极线和多个像素电路;
数据驱动器,所述数据驱动器被配置成输出像素数据的数据电压;以及
栅极驱动器,所述栅极驱动器被配置成输出栅极信号,
其中,所述像素电路中的至少一个包括被配置成输出内部栅极信号的内部栅极信号发生器。
14.根据权利要求13所述的显示装置,其中,所述内部栅极信号发生器被配置成:
从所述栅极驱动器接收至少一个栅极信号作为输入以输出所述内部栅极信号,以及
其中,来自所述栅极驱动器的所述栅极信号和所述内部栅极信号具有不同的相位和不同的脉冲宽度;并且
其中,所述像素电路包括由所述内部栅极信号控制的至少一个开关元件。
15.根据权利要求13所述的显示装置,还包括:
定时控制器,所述定时控制器被配置成将输入图像的像素数据提供至所述数据驱动器并控制所述栅极驱动器和所述内部栅极信号发生器,
其中,来自所述定时控制器的使能信号通过电平移位器被提供至所述内部栅极信号发生器;并且
其中,所述内部栅极信号发生器被配置成接收来自所述栅极驱动器的所述栅极信号和所述使能信号以输出所述内部栅极信号。
16.一种移动终端,包括:
显示面板,在所述显示面板中设置有多个数据线、多个栅极线和多个像素电路,所述显示面板具有显示区域和与所述显示区域相邻的边框区域;
驱动IC,所述驱动IC被配置成输出像素数据的数据电压;
栅极驱动器,所述栅极驱动器被配置成输出栅极信号;以及
主机系统,所述主机系统被配置成将所述像素数据提供至所述驱动IC,
其中,所述栅极驱动器的至少一部分设置在所述显示面板的所述边框区域中,并且
所述像素电路中的至少一个包括被配置成输出内部栅极信号的内部栅极信号发生器。
17.根据权利要求16所述的移动终端,其中,所述内部栅极信号发生器被配置成接收来自所述栅极驱动器的至少一个栅极信号作为输入,以输出所述内部栅极信号。
18.根据权利要求16所述的移动终端,其中,所述驱动IC被配置成输出使能信号,并且
其中,所述内部栅极信号发生器被配置成接收来自所述栅极驱动器的所述栅极信号作为输入,以输出所述内部栅极信号。
19.根据权利要求16所述的移动终端,其中,所述内部栅极信号发生器包括:
第一输入,所述第一输入被配置成经由第一栅极线接收第一栅极信号;
第二输入,所述第二输入被配置成经由第二栅极线接收第二栅极信号;以及
输出,所述输出被配置成基于所述第一栅极信号和所述第二栅极信号生成第三栅极信号;
至少一个第一开关元件,所述至少一个第一开关元件被配置成基于所述第一栅极信号导通;
至少一个第二开关元件,所述至少一个第二开关元件被配置成基于所述第二栅极信号导通;
至少一个第三开关元件,所述至少一个第三开关元件被配置成基于第三栅极信号导通。
20.根据权利要求16所述的移动终端,其中,所述内部栅极信号发生器包括:
第一输入,所述第一输入被配置成经由第一栅极线接收第一栅极信号;
第二输入,所述第二输入被配置成经由使能信号线接收使能信号;以及
输出,所述输出被配置成基于所述第一栅极信号和所述使能信号生成第二栅极信号;
至少一个第一开关元件,所述至少一个第一开关元件被配置成基于所述第一栅极信号导通;
至少一个第二开关元件,所述至少一个第二开关元件被配置成基于所述第二栅极信号导通。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2022-0166344 | 2022-12-02 | ||
KR1020220166344A KR20240082581A (ko) | 2022-12-02 | 2022-12-02 | 픽셀 회로와 표시장치, 및 표시장치를 포함한 모바일 단말기 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118135948A true CN118135948A (zh) | 2024-06-04 |
Family
ID=91229072
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311455565.4A Pending CN118135948A (zh) | 2022-12-02 | 2023-11-03 | 像素电路和显示装置、以及包括该显示装置的移动终端 |
Country Status (3)
Country | Link |
---|---|
US (1) | US12112703B2 (zh) |
KR (1) | KR20240082581A (zh) |
CN (1) | CN118135948A (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100965022B1 (ko) | 2006-02-20 | 2010-06-21 | 도시바 모바일 디스플레이 가부시키가이샤 | El 표시 장치 및 el 표시 장치의 구동 방법 |
KR101985243B1 (ko) * | 2012-09-26 | 2019-06-05 | 엘지디스플레이 주식회사 | 유기전계발광표시장치, 이의 구동방법 및 이의 제조방법 |
KR101878189B1 (ko) | 2016-11-15 | 2018-07-16 | 엘지디스플레이 주식회사 | 표시패널과 이를 이용한 전계 발광 표시장치 |
KR20220067082A (ko) | 2020-11-17 | 2022-05-24 | 엘지디스플레이 주식회사 | 발광 표시 장치와 이를 이용한 멀티 스크린 표시 장치 |
US11996049B2 (en) * | 2022-05-16 | 2024-05-28 | Samsung Display Co., Ltd. | Pixel and display apparatus including the same |
-
2022
- 2022-12-02 KR KR1020220166344A patent/KR20240082581A/ko unknown
-
2023
- 2023-09-27 US US18/475,941 patent/US12112703B2/en active Active
- 2023-11-03 CN CN202311455565.4A patent/CN118135948A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US12112703B2 (en) | 2024-10-08 |
US20240185786A1 (en) | 2024-06-06 |
KR20240082581A (ko) | 2024-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20230178033A1 (en) | Data driving circuit and display device including the same | |
US12039935B2 (en) | Pixel circuit and display device including the same | |
US11862086B2 (en) | Pixel circuit and display device including the same | |
CN115909962A (zh) | 栅极驱动电路和包括该栅极驱动电路的显示装置 | |
US12112703B2 (en) | Pixel circuit and display device, and mobile terminal including the display device | |
US20240212612A1 (en) | Display panel and display device including the same | |
KR102678891B1 (ko) | 픽셀 회로와 이를 포함한 표시장치 | |
US11727878B2 (en) | Pixel circuit and display device including the same | |
US11670235B2 (en) | Pixel circuit and display device including the same | |
EP4207169A1 (en) | Gate driver and display device using the same | |
US20240203350A1 (en) | Pixel circuit and display device including the same | |
US20240257757A1 (en) | Pixel circuit and display device including the same | |
KR20240105769A (ko) | 표시장치 및 이를 포함한 모바일 단말기 | |
CN118248097A (zh) | 像素电路、显示面板和包括像素电路的显示装置 | |
KR20240107417A (ko) | 표시 패널 및 이를 포함하는 표시 장치 | |
KR20240076024A (ko) | 픽셀 회로와 이를 포함한 표시장치 | |
KR20240119396A (ko) | 픽셀 회로, 이를 포함한 표시패널 및 표시장치 | |
JP2024106953A (ja) | ゲート駆動回路とこれを含む表示装置 | |
KR20230034830A (ko) | 픽셀 회로 및 이를 포함하는 표시장치 | |
CN118197229A (zh) | 像素电路和包含该像素电路的显示装置 | |
CN118230683A (zh) | 像素电路和包括该像素电路的显示装置 | |
CN115602115A (zh) | 像素电路和包括该像素电路的显示装置 | |
CN118397969A (zh) | 像素电路和包括该像素电路的显示装置 | |
KR20230009251A (ko) | 픽셀 회로와 이를 포함한 표시장치 | |
CN118230678A (zh) | 像素电路和包括该像素电路的显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |