CN117751692A - 布线基板及制备方法、背板、显示装置 - Google Patents
布线基板及制备方法、背板、显示装置 Download PDFInfo
- Publication number
- CN117751692A CN117751692A CN202280001585.1A CN202280001585A CN117751692A CN 117751692 A CN117751692 A CN 117751692A CN 202280001585 A CN202280001585 A CN 202280001585A CN 117751692 A CN117751692 A CN 117751692A
- Authority
- CN
- China
- Prior art keywords
- pad
- conductive
- layer
- substrate
- equal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 276
- 238000002360 preparation method Methods 0.000 title description 2
- 239000010410 layer Substances 0.000 claims abstract description 325
- 239000011241 protective layer Substances 0.000 claims abstract description 45
- 230000003647 oxidation Effects 0.000 claims description 49
- 238000007254 oxidation reaction Methods 0.000 claims description 49
- 239000002346 layers by function Substances 0.000 claims description 36
- 229920002120 photoresistant polymer Polymers 0.000 claims description 36
- 238000000034 method Methods 0.000 claims description 24
- 238000004519 manufacturing process Methods 0.000 claims description 20
- 230000008569 process Effects 0.000 claims description 18
- 239000004973 liquid crystal related substance Substances 0.000 claims description 14
- 238000000151 deposition Methods 0.000 claims description 13
- 238000005229 chemical vapour deposition Methods 0.000 claims description 5
- 239000004020 conductor Substances 0.000 claims description 5
- 238000005530 etching Methods 0.000 claims description 3
- KDLHZDBZIXYQEI-UHFFFAOYSA-N palladium Substances [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 58
- 238000010586 diagram Methods 0.000 description 37
- 230000002159 abnormal effect Effects 0.000 description 35
- 230000002829 reductive effect Effects 0.000 description 35
- 238000006243 chemical reaction Methods 0.000 description 26
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 20
- 229910052763 palladium Inorganic materials 0.000 description 18
- 230000004913 activation Effects 0.000 description 16
- 238000009792 diffusion process Methods 0.000 description 13
- 239000010949 copper Substances 0.000 description 12
- 230000003197 catalytic effect Effects 0.000 description 10
- 239000010931 gold Substances 0.000 description 9
- 239000000463 material Substances 0.000 description 9
- 229910052759 nickel Inorganic materials 0.000 description 9
- 229910052737 gold Inorganic materials 0.000 description 8
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 7
- 238000005259 measurement Methods 0.000 description 6
- 230000036961 partial effect Effects 0.000 description 6
- 238000002161 passivation Methods 0.000 description 6
- 229910000679 solder Inorganic materials 0.000 description 6
- 239000010409 thin film Substances 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 5
- 229910000990 Ni alloy Inorganic materials 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- DTSBBUTWIOVIBV-UHFFFAOYSA-N molybdenum niobium Chemical compound [Nb].[Mo] DTSBBUTWIOVIBV-UHFFFAOYSA-N 0.000 description 5
- OFNHPGDEEMZPFG-UHFFFAOYSA-N phosphanylidynenickel Chemical compound [P].[Ni] OFNHPGDEEMZPFG-UHFFFAOYSA-N 0.000 description 5
- 239000011347 resin Substances 0.000 description 5
- 229920005989 resin Polymers 0.000 description 5
- 238000009825 accumulation Methods 0.000 description 4
- 238000004891 communication Methods 0.000 description 4
- 230000005611 electricity Effects 0.000 description 4
- 239000003292 glue Substances 0.000 description 4
- 238000005476 soldering Methods 0.000 description 4
- 230000003068 static effect Effects 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000010408 film Substances 0.000 description 3
- MSNOMDLPLDYDME-UHFFFAOYSA-N gold nickel Chemical compound [Ni].[Au] MSNOMDLPLDYDME-UHFFFAOYSA-N 0.000 description 3
- 238000005240 physical vapour deposition Methods 0.000 description 3
- 238000007747 plating Methods 0.000 description 3
- 229920003229 poly(methyl methacrylate) Polymers 0.000 description 3
- 239000004926 polymethyl methacrylate Substances 0.000 description 3
- 230000036632 reaction speed Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000007654 immersion Methods 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000003405 preventing effect Effects 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- KWSLGOVYXMQPPX-UHFFFAOYSA-N 5-[3-(trifluoromethyl)phenyl]-2h-tetrazole Chemical compound FC(F)(F)C1=CC=CC(C2=NNN=N2)=C1 KWSLGOVYXMQPPX-UHFFFAOYSA-N 0.000 description 1
- 229910017482 Cu 6 Sn 5 Inorganic materials 0.000 description 1
- 244000126211 Hericium coralloides Species 0.000 description 1
- VEQPNABPJHWNSG-UHFFFAOYSA-N Nickel(2+) Chemical compound [Ni+2] VEQPNABPJHWNSG-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 230000001154 acute effect Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000003054 catalyst Substances 0.000 description 1
- 239000003638 chemical reducing agent Substances 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 239000008139 complexing agent Substances 0.000 description 1
- KUNSUQLRTQLHQQ-UHFFFAOYSA-N copper tin Chemical class [Cu].[Sn] KUNSUQLRTQLHQQ-UHFFFAOYSA-N 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000779 depleting effect Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- -1 gold ions Chemical class 0.000 description 1
- 229910000765 intermetallic Inorganic materials 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 229910001453 nickel ion Inorganic materials 0.000 description 1
- LGQLOGILCSXPEA-UHFFFAOYSA-L nickel sulfate Chemical compound [Ni+2].[O-]S([O-])(=O)=O LGQLOGILCSXPEA-UHFFFAOYSA-L 0.000 description 1
- 229910000363 nickel(II) sulfate Inorganic materials 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910001379 sodium hypophosphite Inorganic materials 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000001502 supplementing effect Effects 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
- 230000003313 weakening effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Structure Of Printed Boards (AREA)
Abstract
一种布线基板(100)。布线基板(100)包括衬底(120)、导电层(130)和保护层(140)。导电层(130)位于衬底(120)的一侧,导电层(130)中包括多个焊盘组(1300),一个焊盘组(1300)包括多个导电焊盘(131)。保护层(140)位于导电层(130)远离衬底(120)的一侧,保护层(140)中包括多个开口(141);导电层(130)暴露于开口(141)的部分为导电焊盘(131)。其中,导电焊盘(131)在平行于衬底(120)的方向上的最大尺寸,小于或等于导电焊盘(131)的边缘到导电层(130)的边缘之间的最小距离的30倍。
Description
本公开涉及显示技术领域,尤其涉及一种布线基板及制备方法、背板、显示装置。
Mini LED(Mini Organic Light-Emitting Diode,迷你发光二极管)/Micro LED(Micro Organic Light-Emitting Diode,微型发光二极管)显示装置具有亮度高、显示画面清晰和功耗低等优点,应用前景较好。
发明内容
一方面,提供一种布线基板。所述布线基板包括衬底、导电层和保护层。所述导电层位于所述衬底的一侧,所述导电层中包括多个焊盘组,一个焊盘组包括多个导电焊盘。所述保护层位于所述导电层远离所述衬底的一侧,所述保护层中包括多个开口;所述导电层暴露于所述开口的部分为所述导电焊盘。其中,所述导电焊盘在平行于所述衬底的方向上的最大尺寸,大于或等于所述导电焊盘的边缘到所述导电层的边缘之间的最小距离的1.5倍,且小于或等于所述导电焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
在一些实施例中,所述导电焊盘在平行于所述衬底的方向上的最大尺寸,为该导电焊盘与相邻的导电焊盘之间的距离的0.5~5倍。
在一些实施例中,所述导电焊盘在平行于所述衬底的方向上的最大尺寸大于或等于105μm,且小于或等于350μm。
在一些实施例中,所述导电焊盘的面积大于或等于5000μm
2,且小于或等于55000μm
2。
在一些实施例中,在同一个所述焊盘组中,相邻的两个导电焊盘之间的距离,大于或等于70μm,且小于或等于214μm。
在一些实施例中,所述导电层中包括多条导电线,导电线暴露于所述开口的部分为所述导电焊盘;所述导电线包括主表面以及与所述主表面相连的侧表面,其中,所述主表面为所述导电线背离所述衬底的一个表面;所述主表面与所述侧表面之间的夹角大于或等于105°,且小于或等于145°。
在一些实施例中,所述导电层中包括多条导电线,导电线暴露于所述开口的部分为所述导电焊盘;所述导电线包括主表面以及与所述主表面相连的多个侧表面,其中,所述主表面为所述导电线背离所述衬底的一个表面;所述多个侧表面中与所述导电线的导电焊盘距离较短的至少两个侧表面为第一 侧表面;两个所述第一侧表面之间通过曲面连接。
在一些实施例中,所述曲面在所述衬底上的正投影为第一圆角,所述第一圆角的半径大于或等于20μm,且小于或等于30μm。
在一些实施例中,所述布线基板包括多个器件区。所述多个焊盘组包括位于任一个器件区中的多个第一焊盘组和一个第二焊盘组;其中,所述第一焊盘组包括间隔设置的第一极焊盘和第二极焊盘;所述第二焊盘组至少包括间隔设置的电源焊盘、接地焊盘、地址焊盘和输出焊盘;所述布线基板还包括源电压线和驱动电压线。在同一个所述器件区内:所述电源焊盘电连接于所述源电压线;所述地址焊盘与另一个所述器件区内的输出焊盘电连接;所述多个第一焊盘组中,第一个第一焊盘组中的第一极焊盘与所述驱动电压线电连接,上一个第一焊盘组中的第二极焊盘与下一个第一焊盘组中的第一极焊盘电连接,最后一个第一焊盘组的第二极焊盘与所述输出焊盘电连接。其中,至少第一个第一焊盘组中的第一极焊盘、所述电源焊盘和所述接地焊盘中的至少一个,在平行于所述衬底的方向上的最大尺寸,小于或等于该焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
在一些实施例中,所述布线基板包括多个器件区和一个控制区。所述多个焊盘组包括位于任一个器件区中的多个第一焊盘组,所述第一焊盘组包括间隔设置的第一极焊盘和第二极焊盘。所述多个焊盘组还包括位于所述控制区内的第二焊盘组;所述第二焊盘组包括电源焊盘、接地焊盘、地址焊盘和输出焊盘。所述布线基板还包括源电压线和驱动电压线;所述电源焊盘电连接于所述源电压线。在同一个所述器件区内:所述多个第一焊盘组中,第一个第一焊盘组中的第一极焊盘与所述驱动电压线电连接,上一个第一焊盘组中的第二极焊盘与下一个第一焊盘组中的第一极焊盘电连接,最后一个第一焊盘组的第二极焊盘与所述输出焊盘电连接。其中,至少第一个第一焊盘组中的第一极焊盘,在平行于所述衬底的方向上的最大尺寸,小于或等于该第一极焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
在一些实施例中,所述导电层的数量为两个。第一个所述导电层位于所述衬底的一侧,部分所述导电线位于所述第一个所述导电层中;第二个所述导电层位于所述第一所述导电层远离所述衬底的一侧,另一部分所述导电线位于第二个所述导电层中。其中,第一个所述导电层中的一条导电线与位于第二个所述导电层中的至少一条导电线通过过孔连接,位于第二个所述导电层中的导电线暴露于所述开口的部分为所述导电焊盘。
在一些实施例中,所述布线基板还包括:氧化防护层和导电功能层。其 中,所述氧化防护层覆盖于所述导电焊盘远离所述衬底的一侧。所述导电功能层覆盖于所述氧化防护部远离所述衬底的一侧。
另一方面,提供一种背板。所述背板包括:多个功能元件、至少一个驱动芯片和如上述任一实施例所述的布线基板。所述布线基板中的多个焊盘组包括第一焊盘组和第二焊盘组;所述第一焊盘组与所述功能元件连接,所述第二焊盘组与所述驱动芯片连接。
又一方面,提供一种显示装置。所述显示装置包括:背光模组和液晶显示面板。其中,所述背光模组为如上一些实施例所提供的背板,所述功能元件包括发光二极管。所述液晶显示面板位于所述背光模组的出光侧。
又一方面,提供一种显示装置。所述显示装置包括:显示面板,所述显示面板包括以上一些实施例所提供的背板。
又一方面,提供一种布线基板的制备方法。所述布线基板的制备方法包括:在衬底上形成导电层,其中,所述导电层中包括多个焊盘组,一个焊盘组包括多个导电焊盘。在所述导电层远离所述衬底的一侧形成保护层,并在所述保护层上形成开口,其中,所述导电层暴露于所述开口的部分为所述导电焊盘;所述导电焊盘在平行于所述衬底的方向上的最大尺寸,小于或等于所述导电焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
在一些实施例中,在所述在衬底上形成导电层的步骤,包括:在所述衬底上沉积导电材料,以形成初始导电层。在所述初始导电层远离所述衬底的一侧形成光刻胶层。在指定温度下,烘烤所述光刻胶层,其中,所述指定温度大于或等于125℃,且小于或等于135℃。对所述光刻胶层进行曝光显影,以使得所述光刻胶层图案化。基于图案化的光刻胶层对所述初始导电层进行刻蚀,以形成所述导电层。
在一些实施例中,所述在所述导电层远离所述衬底的一侧形成保护层的步骤中,通过化学气相淀积工艺形成所述保护层。
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1A为根据一些实施例的背板的结构图;
图1B为根据一些实施例的驱动芯片的结构图;
图1C为根据一些实施例的背板的结构图;
图1D为根据一些实施例的功能元件的结构图;
图2A为根据一些实施例的布线基板的截面图;
图2B为根据一些实施例的布线基板的截面图;
图2C为根据一些实施例的布线基板的截面图;
图2D为根据一些实施例的背板的结构图;
图3为根据一些实施例的布线基板的结构图;
图4A为根据一些实施例的布线基板的截面图;
图4B为根据一些实施例的布线基板的截面图;
图4C为根据一些实施例的活化反应的原理图;
图5为根据一些实施例的布线基板的结构图;
图6为根据一些实施例的布线基板的结构图;
图7为根据一些实施例的布线基板的结构图;
图8为根据一些实施例的布线基板的结构图;
图9A为图7中D处的局部放大图;
图9B为图7中E处的局部放大图;
图10为根据一些实施例的布线基板的结构图;
图11为根据一些实施例的布线基板的结构图;
图12为图11中F处的局部放大图;
图13为图2A中G处的局部放大图;
图14为根据一些实施例的显示装置的结构图;
图15为根据一些实施例的显示装置的结构图;
图16为根据一些实施例的布线基板的制备方法的流程图;
图17为根据一些实施例的布线基板的制备方法的流程图;
图18为根据一些实施例的布线基板的制备方法的步骤图;
图19为根据一些实施例的布线基板的制备方法的步骤图;
图20为根据一些实施例的布线基板的制备方法的步骤图;
图21为根据一些实施例的布线基板的制备方法的步骤图;
图22为根据一些实施例的布线基板的制备方法的步骤图。
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实 施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一些实施例(some embodiments)”、、“示例(example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。
“A、B和C中的至少一个”与“A、B或C中的至少一个”具有相同含义,均包括以下A、B和C的组合:仅A,仅B,仅C,A和B的组合,A和C的组合,B和C的组合,及A、B和C的组合。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
本文中“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如本文所使用的那样,“约”或“大致”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。
如本文所使用的那样,“平行”、“相等”包括所阐述的情况以及与所阐述的情况相近似的情况,该相近似的情况的范围处于可接受偏差范围内, 其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。例如,“平行”包括绝对平行和近似平行,其中近似平行的可接受偏差范围例如可以是5°以内偏差;“相等”包括绝对相等和近似相等,其中近似相等的可接受偏差范围内例如可以是相等的两者之间的差值小于或等于其中任一者的5%。
应当理解的是,当层或元件被称为在另一层或基板上时,可以是该层或元件直接在另一层或基板上,或者也可以是该层或元件与另一层或基板之间存在中间层。
本文参照作为理想化示例性附图的剖视图和/或平面图描述了示例性实施方式。在附图中,为了清楚,放大了层和区域的厚度。因此,可设想到由于例如制造技术和/或公差引起的相对于附图的形状的变动。因此,示例性实施方式不应解释为局限于本文示出的区域的形状,而是包括因例如制造而引起的形状偏差。例如,示为矩形的蚀刻区域通常将具有弯曲的特征。因此,附图中所示的区域本质上是示意性的,且它们的形状并非旨在示出设备的区域的实际形状,并且并非旨在限制示例性实施方式的范围。
图1A为根据一些实施例的背板1000的结构图。
请参阅图1A,本公开的一些实施例提供了一种背板1000,该背板1000包括布线基板100、多个功能元件200以及至少一个驱动芯片300。其中,多个功能元件200以及至少一个驱动芯片300均与布线基板100电连接,且布线基板100中设置有多条导电线110,多个功能元件200之间,以及功能元件200与驱动芯片300均可以通过导电线110电连接。
其中,需要说明的是,除了功能元件200和驱动芯片300,背板1000还可以包括其他的电子元件(图中未示出),例如传感器芯片、电容、电阻、电感等。
请参阅图1A,在一些示例中,布线基板100中的多条导电线110包括源地址线111、源电压线112、驱动电压线113和公共电压线114。
图1B为根据一些实施例的驱动芯片300的结构图。
请参阅图1B,在一些示例中,驱动芯片300包括电源引脚Pwr、接地引脚Gnd、地址引脚Di和输出引脚Ot。
请再次参阅图1A,源地址线111与驱动芯片300的地址引脚Di连接。源地址线111被配置为传输第一输入信号,第一输入信号包括地址信号,以选通相应地址的驱动芯片300。例如,不同的驱动芯片300的地址可以相同或不同。第一输入信号可以为位宽为8bit包括地址信息的数字信号,通过解析 该第一输入信号可以获知待传输的地址。
源电压线112与驱动芯片300的电源引脚Pwr连接。源电压线112被配为传输第二输入信号,第二输入信号包括电源信号和/或载波通信信号,以向驱动芯片300提供电能和/或传输通信数据。例如,第二输入信号为电源信号和载波通信信号,第二输入信号不仅为驱动芯片300提供电能,还向驱动芯片300传输通信数据,该通信数据可用于控制相应的功能元件200的工作状态。
驱动电压线113与驱动芯片300的输出引脚Ot连接。多个功能元件200设置于驱动电压线113与驱动芯片300的输出引脚Ot连接的电路上。其中,驱动电压线113被配置为传输驱动电压,为功能元件200提供工作电压。驱动芯片300的输出引脚Ot可以提供驱动信号和/或中继信号,例如,驱动信号用于控制功能元件200的工作状态,中继信号用于给其他驱动芯片300提供第一输入信号。
公共电压线114与驱动芯片300的接地引脚Gnd连接。公共电压线114被配置为接收并传输公共电压信号,公共电压信号包括接地信号。
请参阅图1A,在一些示例中,背板1000包括多个器件区AA,其中,器件区AA包括一个控制区A2和与该控制区A2连接的至少一个子器件区A1。功能元件设置在子器件区A1,驱动芯片300设置在控制区A2,一个器件区AA中设置有多个功能元件200和一个驱动芯片300,其中,一个驱动芯片300用于控制一个多个功能元件200的工作状态。
图1C为根据一些实施例的另一种背板1000的结构图。
请参阅图1C,在一些示例中,背板1000中的多个器件区AA呈多行多列设置。在列方向X上相邻的两个器件区AA中,其中,一个器件区AA中驱动芯片300的地址引脚Di与另一个器件区AA中驱动芯片300的输出引脚Ot电连接。请参阅图1C,箭头X所指的方向为列方向X。
在一些示例中,一个器件区AA中设置有多个功能支路,其中,每个功能支路中包括多个串联的功能元件200,而多个功能支路并联设置。在另一些示例中,一个器件区AA中设置有一个功能支路,即此时一个器件区AA中的所有功能元件200串联设置。示例性的,一个功能支路中功能元件200的数量可以为4个、6个或9个等,还可以更多,在此不进行具体的限定。其中,一个器件区AA中串联设置的多个功能元件200,或者一个功能支路中串联设置的多个功能元件200电连接于驱动电压线113和输出引脚Ot之间。
在其他的一些示例中,一个器件区AA中可以设置有多个相互并联的功 能支路,而每个功能支路中至少包括一个功能元件200,当功能支路中包括多个功能元件200时,属于同一功能支路中的功能元件200之间串联连接,对各个功能支路中功能元件的数量不做限制;每个功能支路的两端分别电连接于驱动电压线113和输出引脚Ot。
图1D为根据一些实施例的功能元件200的仰视平面结构图。
请参阅图1D,在一些示例中,功能元件200具有两个引脚,分别为第一引脚P和第二引脚N。
请再次参阅图1C,在一个功能支路中,第一个功能元件200A的第一引脚P与驱动电压线113电连接,上一个功能元件200中的第二引脚N与下一个功能元件200中的第一引脚P电连接,最后一个功能元件200的第二引脚N与输出引脚Ot电连接。其中,上一个功能元件200与下一个功能元件200为相邻的两个功能元件200,并且上一个功能元件200与驱动电压线113之间的导电线110的长度大于下一个功能元件200与驱动电压线113之间的导电线110的长度。
示例性的,请参阅图1C,在同一个器件区AA内包括9个功能元件200,9个功能元件200依次为第一个功能元件200A……第八个功能元件200H和第九个功能元件200I。
可以理解的是,在第八个功能元件200H和第九个功能元件200I中,第八个功能元件200H是上一个功能元件200,而第九个功能元件200I是下一个功能元件200。其中,第八个功能元件200H的第二引脚N与第九个功能元件200I的第一引脚P电连接,而九个功能元件200I的第二引脚N与驱动芯片300的输出引脚Ot电连接。
下面对布线基板100进行介绍。
图2A为根据一些实施例的布线基板100的截面图。
请参阅图2A,本公开的一些实施例提供了一种布线基板100,该布线基板100中包括衬底120、导电层130和保护层140。其中,导电层130位于衬底120的一侧,保护层140位于导电层130远离衬底120的一侧。其中,保护层140中包括多个开口141,而导电层130暴露于开口141的部分为导电焊盘131。
示例性的,衬底120为柔性衬底,即可使得布线基板100以及背板1000实现弯曲。当然,衬底120也可以为硬性衬底。示例性的,衬底120的材料可以包括塑料、FR-4等级材料、树脂、玻璃、石英、聚酰亚胺或者聚甲基丙烯酸甲酯(英文全称:Polymethyl Methacrylate,英文简称PMMA)中的任一 个。
示例性的,保护层140可以为绝缘材料,例如氧化硅、氮化硅、氮氧化硅等。其中,保护层140可以对导电层130进行保护。
示例性的,一个导电层130可以包括多层材料层。例如导电层130包括铜(Cu)层和两个钼铌(MoNb)层,其中,两个钼铌层分别设置于铜层相背的两个表面。可以理解的是,铜层的一个表面朝向衬底120,另一个表面背离衬底120。此外,导电层130也可以仅由铜制成。
其中,导电层130中包括多条导电线110,而导电线110暴露于开口141的部分为导电焊盘131。其中,需要说明的是,可以通过刻蚀保护层形成开口141;在一些情况下,需要对导电层130被开口141暴露出的区域的表层为钼铌层的情况下,需要进一步对钼铌层进行刻蚀,使得铜层暴露,确保后续导电焊盘131的可焊接性。
请参阅图2A,在一些实施例中,布线基板包括两个导电层130。第一个导电层130A位于衬底120的一侧,部分导电线110位于第一个导电层130A中。其中,为了方便叙述,可以将位于第一个导电层130A中的导电线110称为信号线。示例性的,位于第一个导电层130A中的信号线包括上述源地址线111、源电压线112、驱动电压线113和公共电压线114。
第二个导电层130B位于第一个导电层130A远离衬底120的一侧,另一部分导电线110位于第二个导电层130B中。其中,为了方便叙述,将位于第二个导电层130B中的另一部分导电线110定义为转接线115。
其中,第一个导电层130A中的一条导电线110与位于第二个导电层130B中的至少一条导电线110通过过孔连接。示例性的,源地址线111、源电压线112、驱动电压线113和公共电压线114中的每一条信号线与至少一条转接线115通过过孔连接。
位于第二个导电层130B中的导电线110暴露于开口141的部分为导电焊盘131,即转接线115暴露于开口141的部分为导电焊盘131。
除了上述的导电层130和保护层140外,布线基板100中还包括其他膜层。下面基于布线基板100中包括两个导电层130的实施例,对布线基板100中的其他膜层进行介绍。
请参阅图2A,在一些示例中,衬底120的一侧设置有缓冲层(英文名称:Buffer)150,缓冲层150位于衬底120和第一个导电层130A之间。
第一个导电层130A远离衬底120的一侧形成有绝缘层160,绝缘层160位于第二个导电层130B与第一个导电层130A之间。示例性的,绝缘层160 包括依次设置于第一个导电层130A上的第一钝化层PVX1、第一树脂层OC1和第二钝化层PVX2。
其中,绝缘层160中形成有过孔,第二个导电层130B可以通过绝缘层160中的过孔与第一个导电层130A连接。
示例性的,第一钝化层PVX1可以由无机绝缘材料形成,例如SiN。
示例性的,第一钝化层PVX1、第二钝化层PVX2和保护层140的材料相同。
示例性的,第一树脂层OC1可以由树脂材料形成。
在上述一些实施例中,对布线基板100中包括两个导电层130的实施例进行了介绍,而在其他的一些实施例中,布线基板100中可以包括一个导电层130。
图2B为根据其他的一些实施例的布线基板100的截面图。
请参阅图2B,布线基板100包括依次层叠设置于衬底120之上的缓冲层150、导电层130和保护层140。其中,保护层140包括第三钝化层PVX3和第二树脂层OC2。
请参阅图2B,在一些示例中,导电层130可以为双层结构,此时,导电层130可以包括两个子导电层130C,两个子导电层130C可以在两次工艺形成,以此避免一道工艺所形成的导电层130过厚。
图2C为根据其他的一些实施例的布线基板100的截面图。
请参阅图2C,在另一些示例中,在布线基板100中还包括一个导电层130的情况下,导电层130还可以为单层结构。
此外,还需要说明的是,请再次参阅图2A,在布线基板100中过包括两个导电层130的情况下,导电层130也可以为单层结构。或者第一个导电层130A和/或第二个导电层130B包括两个子导电层130C。
请参阅图2A和图2B,导电层130中包括多个焊盘组1300,一个焊盘组1300包括多个导电焊盘131。其中,多个导电焊盘131间隔设置。
其中,一个焊盘组1300可以与一个电子元件电连接,其中,多个焊盘组1300可以分为多种,每种焊盘组1300与一种电子元件电连接,不同种焊盘组1300与不同种电子元件电连接。其中,每种焊盘组1300的数量可以为一个或多个。
示例性的,电子元件可以包括上述的功能元件200和驱动芯片300。具体的,功能元件可以为无机发光二极管,无机发光二极管的发光面积不超过300000μm
2,具体的,可以不超过40000μm
2;驱动芯片300其在衬底120上 的正投影面积不大于300000μm
2。图2D为根据一些实施例的背板1000的结构图。
请参阅图2D,背板1000还可以包括其他种类元件,例如电路板400。电路板400位于布线基板100的一侧。
布线基板100包括功能区BB和绑定区CC,其中,需要说明的是,在图2D中,BB和CC所指示的虚线框仅是为了示意功能区BB和绑定区CC的位置,并不对功能区BB和绑定区CC做进一步的限定。
上述多个器件区AA(如图1C所示)位于功能区BB中,因此,多个焊盘组1300(如图2A和2B所示)位于功能区BB中。
如图2A和2B所示,多个导电焊盘131中还包括电路板焊盘1310,电路板焊盘1310位于绑定区CC,电路板焊盘1310可以与电路板400的引脚绑定。
示例性的,功能元件200、驱动芯片300以及电路板400等电子元件可以通过表面组装技术(或称表面贴装技术,英文全称:Surface Mounted Technology,英文简称SMT)与导电焊盘131之间固定连接。示例性的,功能元件200的引脚以及驱动芯片300的引脚与导电焊盘131之间通过焊接工艺连接。
示例性的,使用锡基焊料焊接对功能元件200的引脚以及驱动芯片300的引脚进行焊接。在经过回流焊工艺后,锡基焊料与焊盘处的Cu层容易形成Cu
6Sn
5等金属间化合物(IMC层)。IMC层是焊盘与器件形成良好连接的标志,但IMC是脆性物质,其厚度过大将严重降低焊接处的可靠性,为防止焊接处产生过厚的IMC层,通过引入化镍金工艺作为焊盘结构中的阻挡层以阻止Cu-Sn化合物的快速生成。
请参阅图2A,在一些实施例中,布线基板100中的阻挡层还包括氧化防护层170和导电功能层180,其中,氧化防护层170覆盖于导电焊盘131远离衬底120的一侧,而导电功能层180覆盖于氧化防护层170远离衬底120的一侧。
通过在导电焊盘131远离衬底120的一侧设置氧化防护层170,从而能够对导电焊盘131起到保护的作用,减小导电焊盘131的氧化程度。在氧化防护层170远离导电焊盘131的一侧设置导电功能层180,从而能够对氧化防护层170起到保护的作用,也即是能够对导电焊盘131起到进一步的保护作用,减小导电焊盘131以及氧化防护层170的氧化程度,从而降低功能元件200、驱动芯片300与布线基板100之间的焊接难度,进一步提高功能元件200、驱动芯片300与布线基板100之间的连接可靠性。
示例性的,氧化防护层170的材料包括镍(Ni)。其中,镍为导电材料。镍能够与焊料中的材料(例如锡)发生化学反应,提高焊料在焊接时的浸润性,从而提高功能元件200、驱动芯片300与导电焊盘131之间的焊接牢固性,进一步提高功能元件200、驱动芯片300与布线基板100之间的连接可靠性。
示例性的,导电功能层180包括导电材料,例如:金(Au)。
下面基于氧化防护层170的材料包括镍、导电功能层180的材料包括金,对本公开一些实施例中的氧化防护层170和导电功能层180的形成过程进行介绍。
在一些示例中,可以采用化学镍金工艺形成氧化防护层170和导电功能层180。
在化学镍金工艺中,首先对布线基板100进行酸洗,然后将布线基板100置于包含Pd
2+的活化溶液中,此时,导电焊盘131中的Cu与活化溶液中的Pd
2+发生置换反应,生成了Cu
2+和Pd(钯),其中Pd附着在Cu层背离衬底120的表面,形成钯层。而后将布线基板100置于主要成分是硫酸镍、次磷酸钠(还原剂,使镍离子还原为金属镍)、络合剂的溶液中,在焊盘的表面会生成一层磷镍合金层(也即是氧化防护层170),由于磷镍合金层仍然易氧化,焊料与发生氧化的磷镍合金层焊接困难且不可靠,因此最后还需要将布线基板100浸入含有金离子溶液中,在磷镍合金层表面形成浸金层(也即是导电功能层180),浸金层中的金颗粒可填塞化镍金层中的空隙,以降低磷镍合金层的氧化概率,从而以减弱导电焊盘131的氧化程度。之后,电子元件通过焊料经过回流焊工艺,焊接在表面具有化镍金层(包括上述氧化防护层170和导电功能层180)的导电焊盘131上。
图3为根据一些实施例的布线基板100的结构图。
请参阅图3,在化学镍金工艺后,不仅导电焊盘131处形成了氧化防护层170(如图2A所示)和导电功能层180(如图2A所示),在导电焊盘131附近的导电线110的边缘还形成了氧化防护层170和导电功能层180,在本公开中的实施例,为了便于叙述,将导电线110的边缘处的形成了氧化防护层170和导电功能层180的现象称为异常生长现象。而将氧化防护层170和/或导电功能层180形成于导电线110的边缘处的区域称为异常区。如图3所示,虚线框所框出来的即为异常区。
经本公开的发明人研究发现,异常生长现象的发生的原因如下:
图4A为根据一些实施例的布线基板100的截面图。图4B为根据一些实施例的布线基板100的截面图。
请参阅图4A,导电线110的边缘处具有段差结构1101,段差结构1101处需要被保护层140覆盖,而段差结构1101通常会使得覆盖在此处的保护层140出现屋顶结构(Tip),进而发生断裂,从而使得保护层140在段差结构1101处出现保护缺失,导致段差结构1101部分区域暴露。因此,在化学镍金工艺中,段差结构1101暴露的区域浸润在活化溶液中,导致在段差结构1101处出现氧化防护层170和/或导电功能层180的异常生长。
请参阅图4B,段差结构1101(可参阅图4A)处的氧化防护层170和导电功能层180在段差结构1101处扩展成球形;在一些情况下,氧化防护层170与段差结构1101并不是完全接触的,即二者之间具有间隙,而由于空隙的存在,为水氧侵蚀导电线110提供的路径。
请再次参阅图3,部分异常生长的氧化防护层170和/或导电功能层180沿着导电线110的边缘连接成条状。
其中,尤其是的氧化防护层170和/或导电功能层180沿着导电线110的边缘异常生长并连接成条状的部分容易脱落,脱落时会对导电线110的其他位置产生拉力,导致导电线110中位于异常区附近的部分在拉力的作用下一同脱落,使得导电线110发生断裂,从而使得连接于该导电线110的功能元件200失效。除此之外,脱落的异常生长若搭接导电焊盘131上,则会导电焊盘131所在区域发生短路,最终导致电连接该导电焊盘131的功能元件200无法正常工作。
请再次参阅图3,在一种实现方式中,导电焊盘131在平行于衬底120的方向上的最大尺寸L1,远远大于导电焊盘131的边缘到导电层130的边缘之间的最小距离L2。
首先需要说明的是,导电焊盘131在衬底120上的正投影可以为长方形、正方形、五边形等其他的多边形。在一些示例中,导电焊盘131在衬底120上的正投影还可以为圆形。在导电焊盘131为圆形的情况下,导电焊盘131在平行于衬底120的方向上的最大尺寸则为该圆形的直径。在导电焊盘131为凸多边形的情况下,请参阅图4B,导电焊盘131在平行于衬底120的方向上的最大尺寸则为该导电焊盘131的对角线的长度。
此外,还需要说明的是,请参阅图3,导电层130中包括导电线110,其中,导电焊盘131位于导电线110的端部区域,导电线110除了导电焊盘131所在位置的表面裸露以外,导电线110的其他区域的表面均被其他膜层(例如保护层)覆盖,导电层130的边缘指的是包括导电焊盘131的导电线110的边缘。导电焊盘131的边缘到导电层130的边缘之间的最小距离L2指的是, 该导电焊盘131的边缘与其所在的导电线110的边缘之间的最小距离。导电线110具有多个边缘,其中一个或多个边缘与导电焊盘131的边缘之间的距离最小。
图4C为根据一些实施例的活化反应的原理图。其中,需要说明的是,在图4C中箭头表示离子的运动方向。
请参阅图4C,在活化反应中,Pd
2+是起沉镍重要的催化剂,活化溶液中反应区域的Pd
2+快速消耗并沉积,而其余区域中的Pd
2+扩散汇集到反应区域,对反应区域中的Pd
2+进行补充。其中,需要说明的是,反应区域为导电焊盘131附近的区域。而导电焊盘131的面积越大且L1的取值越大,反应区域的Pd
2+消耗越快,Pd
2+扩散速度越大,越易在裸露的段差结构1101(如图4A所示)沉积钯层,进而后续越容易催化生长氧化防护层170和导电功能层180。
在上述的实现方式中,L1远大于L2,且导电焊盘131的面积过大。从而导致活化溶液中的反应区域的Pd
2+消耗过快,溶液中Pd
2+扩散速度过大,进而在裸露的段差结构1101会快速沉积钯层,后续催化生长氧化防护层170和导电功能层180,从而发生异常生长现象。
基于此,请参阅图5,图5为根据一些实施例的布线基板100的结构图。在本公开的一些实施例中所提供的布线基板100中,导电焊盘131在平行于衬底120的方向上的最大尺寸L1,大于或等于导电焊盘131的边缘到导电层130的边缘之间的最小距离L2的1.5倍,且小于或等于导电焊盘131的边缘到导电层130的边缘之间的最小距离L2的30倍,即1.5·L2≤L1≤30·L2。
示例性的,2·L2≤L1≤28·L2。
示例性的,1.5·L2≤L1≤7.5·L2。
示例性的,8·L2≤L1≤28·L2。
示例性的,2.5·L2≤L1≤11·L2。
示例性的,10·L2≤L1≤27·L2。其中,L1≤30·L2,因此,导电焊盘131在平行于衬底120的方向上的最大尺寸L1较小,从而可以使得活化溶液中的反应区域的Pd
2+消耗速度较小,溶液中Pd
2+扩散速度较小,进而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少甚至避免异常生长现象的发生。
除此之外,L1≥1.5·L2,因此,可以避免导电焊盘131在平行于衬底120的方向上的最大尺寸L1过小(例如小于1.5·L2),以此保证导电焊盘131与电子元件的引脚连接的可靠性。
图6为根据一些实施例的布线基板100的结构图。
请参阅图6,在一些实施例中,布线基板100包括多个器件区AA。多个焊盘组1300包括位于任一个器件区AA中的多个第一焊盘组1301和一个第二焊盘组1302。
其中,需要说明的是,背板1000包括布线基板100,布线基板100中的器件区AA与背板1000中的器件区AA为同一区域。
图7为根据一些实施例的布线基板100的结构图。在图7中示出了一个第一焊盘组1301和一个第二焊盘组1302。
请参阅图7,第一焊盘组1301包括间隔设置的第一极焊盘131P和第二极焊盘131N。其中,可以理解地,第一焊盘组1301中的导电焊盘131的数量不限于两个。也即,在一些示例中,第一焊盘组1301可以仅包括第一极焊盘131P和第二极焊盘131N;而在其他的一些示例中,第一焊盘组1301还可以包括其他的导电焊盘131。
在一些示例中,第一极焊盘131P和第二极焊盘131N在衬底120上的正投影可以为圆形或正方形、长方形以及五边形等多边形。
第一极焊盘131P可以与功能元件200的第一引脚P连接,第二极焊盘131N可以与功能元件200的第二引脚N连接。其中,图7中未示出功能元件200以及功能元件200的第一引脚P和第二引脚N,可参阅图1D。
其中,第一极焊盘131P的面积大于第一引脚P的面积,而第二极焊盘131N大于第二引脚N的面积,进而可以保证功能元件200与布线基板100连接的可靠性。
请参阅图7,第二焊盘组1302至少包括间隔设置的电源焊盘Pwr’、接地焊盘Gnd’、地址焊盘Di’和输出焊盘Ot’。其中,第二焊盘组1302与驱动芯片300连接。电源焊盘Pwr’与驱动芯片300的电源引脚Pwr连接,接地焊盘Gnd’与驱动芯片300的接地引脚Gnd连接,地址焊盘Di’与驱动芯片300的地址引脚Di连接,输出焊盘Ot’与驱动芯片300的输出引脚Ot连接。
在一些示例中,电源焊盘Pwr’、接地焊盘Gnd’、地址焊盘Di’和输出焊盘Ot’在衬底120上的正投影可以为圆形或正方形、长方形以及五边形等多边形。
在一些示例中,地址焊盘Di’和输出焊盘Ot’分别与电源焊盘Pwr’相邻的两个边缘相对设置,此外,地址焊盘Di’和输出焊盘Ot’还分别与接地焊盘Gnd’相邻的两个边缘相对设置。
请再次参阅图6,布线基板100还包括源地址线111、源电压线112、驱 动电压线113和公共电压线114。
在同一个器件区AA内:电源焊盘Pwr’电连接于源电压线112;地址焊盘Di’与另一个器件区AA内的输出焊盘Ot’电连接。其中,电源焊盘Pwr’与源电压线112电连接,接地焊盘Gnd’与公共电压线114电连接,地址焊盘Di’与源地址线111电连接,输出焊盘Ot’与驱动电压线113电连接。
在布线基板100包括两个导电层130的情况下,导电焊盘131位于第二个导电层130B中,此时,电源焊盘Pwr’通过转接线115(如图7所示)与源电压线112电连接,接地焊盘Gnd’通过转接线115与公共电压线114电连接,地址焊盘Di’通过转接线115与源地址线111电连接,输出焊盘Ot’通过转接线115与驱动电压线113电连接。
请参阅图6,在同一个器件区AA内:多个第一焊盘组1301中,第一个第一焊盘组1301A中的第一极焊盘131P与驱动电压线113电连接,而第一个第一焊盘组1301A中的第一极焊盘131P与第一个功能元件200A的第一引脚P(如图1C所示)连接,进而使得第一个功能元件200A的第一引脚P与驱动电压线113电连接。
在一些示例中,多个器件区AA呈多行多列排布,其中,一列器件区AA中的多个第一个第一焊盘组1301A中的第一极焊盘131P与同一条驱动电压线113连接,因此,多个第一个第一焊盘组1301A中的第一极焊盘131P并联设置。
请参阅图6,在同一个器件区AA内:上一个第一焊盘组1301中的第二极焊盘131N与下一个第一焊盘组1301中的第一极焊盘131P电连接,最后一个第一焊盘组1301的第二极焊盘131N与输出焊盘Ot’电连接。其中,需要说明的是,上一个第一焊盘组1301与下一个第一焊盘组1301指的是相邻的两个第一焊盘组1301。
其中,在同一个器件区AA内可以设置有一个或多个功能支路,其中,一个功能支路中具有一个第一个功能元件200A(如图1C所示),可以理解是,在同一个器件区AA内可以具有一个或多个第一个第一焊盘组1301A。
在布线基板100包括两个导电层130的情况下,上一个第一焊盘组1301中的第二极焊盘131N与下一个第一焊盘组1301中的第一极焊盘131P分别设置于一条转接线115的两端。
示例性的,请参阅图6,在同一个器件区AA内包括9个第一焊盘组1301,9个第一焊盘组1301依次为第一个第一焊盘组1301A……第八个第一焊盘组1301H和第九个第一焊盘组1301I。其中,第九个第一焊盘组1301I即为最后 一个第一焊盘组1301。
可以理解的是,在第八个第一焊盘组1301H和第九个第一焊盘组1301I中,第八个第一焊盘组1301H是上一个第一焊盘组1301,而第九个第一焊盘组1301I是下一个第一焊盘组1301。其中,第八个第一焊盘组1301H的第二极焊盘131N与第九个第一焊盘组1301I的第一极焊盘131P电连接。
其中,第一焊盘组1301中的第一极焊盘131P和第二极焊盘131N相邻设置,且第一极焊盘131P和第二极焊盘131N彼此绝缘,二者需要通过功能元件200电连接。
在一些实施例中,至少第一个第一焊盘组1301A中的第一极焊盘131P、电源焊盘Pwr’和接地焊盘Gnd’中的至少一个,在平行于衬底120的方向上的最大尺寸L1,小于或等于该焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。可以理解的是,此处的“该焊盘”指的是上述至少第一个第一焊盘组1301A中的第一极焊盘131P、电源焊盘Pwr’和接地焊盘Gnd’中的任意一个。
在活化反应中,活化溶液可以为阴极,导电层130可以为阳极。由于导电层130中的Cu失去电子形成了Cu
2+,Cu所失去的电子可以在导电线110中流动。此时连接于同一条驱动电压线113中的多个第一个第一焊盘组1301A中的第一极焊盘131P发生电化学并联反应,即多个第一个第一焊盘组1301A中的第一极焊盘131P并联设置。因此,多个第一个第一焊盘组1301A中的第一极焊盘131P所失去的电子在驱动电压线113中流动。可以理解的是,在布线基板100包括两个导电层130的情况下,多个第一个第一焊盘组1301A中的第一极焊盘131P所失去的电子还在与驱动电压线113连接的转接线115中流动。
根据并联电路原理可知,并联电路的总电路的电流等于各支路的电流之和,因此,与导电线110所电连接的导电焊盘131的数量越多,该导电线110中的电流越大。其中由于驱动电压线113所电连接的导电焊盘131的数量较多,大于其他一些导电线110所电连接的导电焊盘131的数量,因此,驱动电压线113中的电流较大,进而驱动电压线113所电连接的第一个第一焊盘组1301A中的第一极焊盘131P中的电流较大。而电流越大,置换反应速度越快,即形成钯层的速度越快,进而后续越容易形成氧化防护层170和导电功能层180。因此,第一个第一焊盘组1301A中的第一极焊盘131P周围的保护层缺失区域(即段差结构1101暴露的区域)更容易发生异常生长现象。
同理,多个第二焊盘组1302中的电源焊盘Pwr’均电连接于源电压线112, 因此,多个电源焊盘Pwr’并联设置,进而源电压线112中的电流较大,该源电压线112所电连接的多个电源焊盘Pwr’的置换反应速度较快,即形成钯层的速度越快,进而后续越容易形成氧化防护层170和导电功能层180。因此,电源焊盘Pwr’中周围的保护层缺失区域(即段差结构1101暴露的区域)更容易发生异常生长现象。
同理,多个第二焊盘组1302中的接地焊盘Gnd’均电连接于公共电压线114,因此,多个接地焊盘Gnd’并联设置,进而公共电压线114中的电流较大,该公共电压线114所电连接的多个接地焊盘Gnd’的置换反应速度较快,即形成钯层的速度较快,进而后续越容易形成氧化防护层170和导电功能层180。因此,接地焊盘Gnd’周围的保护层缺失区域(即段差结构1101暴露的区域)更容易发生异常生长现象。
因此,在本公开的一些实施例中,使得至少第一个第一焊盘组1301A中的第一极焊盘131P、电源焊盘Pwr’和接地焊盘Gnd’中的至少一个,在平行于衬底120的方向上的最大尺寸L1,小于或等于该焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。可以减少第一个第一焊盘组1301A中的第一极焊盘131P、电源焊盘Pwr’和接地焊盘Gnd’中的至少一个的附近的保护层缺失区域发生异常生长现象。
在一些示例中,可以仅使得第一个第一焊盘组1301A中的第一极焊盘131P、电源焊盘Pwr’和接地焊盘Gnd’,在平行于衬底120的方向上的最大尺寸L1,小于或等于该焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。
在其他的一些示例中,可以使得第一个第一焊盘组1301A中的第一极焊盘131P、电源焊盘Pwr’和接地焊盘Gnd’中的部分,在平行于衬底120的方向上的最大尺寸L1,小于或等于该焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。
在另一些示例中,还可以使得布线基板100中的所有导电焊盘131在平行于衬底120的方向上的最大尺寸L1,小于或等于该焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。
以上对布线基板100中包括器件区AA包括一个子器件区A1和一个控制区A2的实施例进行了介绍。下面,对器件区AA包括至少两个子器件区A1和一个控制区A2进行介绍。
图8为根据一些实施例的布线基板100的结构图。
请参阅图8,在其他的一些示例中,器件区AA包括至少两个子器件区 A1和一个控制区A2。
多个焊盘组1300包括位于任一个子器件区A1中的多个第一焊盘组1301,第一焊盘组1301包括间隔设置的第一极焊盘131P和第二极焊盘131N。第一焊盘组1301用于与功能元件200连接。
多个焊盘组1300还包括位于控制区A2内的第二焊盘组1302;第二焊盘组1302包括电源焊盘Pwr’、接地焊盘Gnd’、地址输入焊盘Din’、地址输出焊盘Dio’和至少两个输出焊盘(Ot1’和Ot2’等)。其中,电源焊盘Pwr’电连接于源电压线112。其中,属于两个不同器件区AA中的一个器件区AA内的控制区A2内的地址输出焊盘Dio’与另一个器件区AA内的控制区A2内的地址输入焊盘Din’连接。
在同一个子器件区A1内:多个第一焊盘组1301中,第一个第一焊盘组1301A中的第一极焊盘131P与驱动电压线113电连接,上一个第一焊盘组1301中的第二极焊盘131N与下一个第一焊盘组1301中的第一极焊盘131P电连接,最后一个第一焊盘组1301I的第二极焊盘131N与一个输出焊盘Otx’电连接,其中x可以为大于或等于2的正整数。其中,多个子器件区A1中每个子器件区A1的最后一个第一焊盘组1301I的第二极焊盘131N分别与控制区A2中的一个输出焊盘Otx’连接。示例性的,当器件区AA包括两个子器件区A1时,此时输出焊盘Ot2’即为输出焊盘Otx’,其中一个子器件区A1中的最后一个第一焊盘组1301I的第二极焊盘131N连接于输出焊盘Ot1’,另一个子器件区A1中的最后一个第一焊盘组1301I的第二极焊盘131N连接于输出焊盘Ot2’。
其中,至少第一个第一焊盘组1301A中的第一极焊盘131P,在平行于衬底120的方向上的最大尺寸,小于或等于该第一极焊盘131P的边缘到导电层130的边缘之间的最小距离的30倍。
属于同一器件区AA的多个子器件区A1中的每个子器件区A1的第一个第一焊盘组1301A中的第一极焊盘131P并联设置,经上文可知,一条导电线110中并联导电焊盘131的数量越多,该导电线110中的导电焊盘131的置换反应速度越快,即形成钯层的速度越快,进而后续越容易形成氧化防护层170和导电功能层180。因此,第一个第一焊盘组1301A中的第一极焊盘131P的附近的保护层缺失区域(即段差结构1101暴露的区域)更容易发生异常生长现象。
通过使得第一个第一焊盘组1301A中的第一极焊盘131P,在平行于衬底120的方向上的最大尺寸L1,小于或等于该第一极焊盘131P的边缘到导电层 130的边缘之间的最小距离的30倍,可以减少第一个第一焊盘组1301A中的第一极焊盘131P的附近的保护层缺失区域发生异常生长现象。
在另一些实施例中,布线基板100中可以包括一个器件区AA,该器件区AA中包括多个子器件区A1和一个控制区A2。
多个焊盘组1300包括位于任一个子器件区A1中的多个第一焊盘组1301。示例性的,一个子器件区A1中设置有一个发光支路。
多个焊盘组1300还包括位于控制区A2内的第二焊盘组1302;第二焊盘组1302包括电源焊盘Pwr’、接地焊盘Gnd’、地址焊盘Di’和多个输出焊盘Ot’,其中,输出焊Ot’的数量与发光支路的数量相同。
其中,在同一个子器件区A1内:多个第一焊盘组1301中,第一个第一焊盘组1301A中的第一极焊盘131P与驱动电压线113电连接,上一个第一焊盘组1301中的第二极焊盘131N与下一个第一焊盘组1301中的第一极焊盘131P电连接,最后一个第一焊盘组1301I的第二极焊盘131N与一个输出焊盘Ot’电连接。其中,需要说明的是,所有子器件区A1中的最后一个第一焊盘组1301I的第二极焊盘131N分别连接于不同的输出焊盘Ot’。
除了上述使得每个子器件区A1中的最后一个第一焊盘组1301I的第二极焊盘131N分别连接于不同的输出焊盘Ot’的实施例外,还可以使得控制区A2仅设置有一个输出焊Ot’。此时,每个子器件区A1中的最后一个第一焊盘组1301I的第二极焊盘131N连接于同一个输出焊盘Ot’。此时,多个子器件区A1中的最后一个第一焊盘组1301I的第二极焊盘131N并联设置,因此,最后一个第一焊盘组1301I的第二极焊盘131N附近的保护层缺失区域容易发生异常生长现象。
在一些示例中,可以使得最后一个第一焊盘组1301的第二极焊盘131N,在平行于衬底120的方向上的最大尺寸L1,小于或等于该导电焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。
在一些示例中,可以使得第一个第一焊盘组1301A中的第一极焊盘131P和/或最后一个第一焊盘组1301的第二极焊盘131N,在平行于衬底120的方向上的最大尺寸L1,小于或等于该焊盘的边缘到导电层130的边缘之间的最小距离L2的30倍。图9A为图7中D处的局部放大图,图9A示出了一个第一焊盘组1301。
在一些示例中,第一焊盘组1301中的导电焊盘131,在平行于衬底120的方向上的最大尺寸L11,大于或等于该导电焊盘131的边缘到导电层130的边缘之间的最小距离L21的1.5倍,且小于或等于该导电焊盘131的边缘到 导电层130的边缘之间的最小距离L21的28倍,即1.5·L21≤L11≤28·L21。其中,可以理解的是,在一些示例中,第一焊盘组1301中的导电焊盘131指的是第一极焊盘131P和第二极焊盘131N。
其中,L11≤28·L21,因此,第一焊盘组1301中的导电焊盘131在平行于衬底120的方向上的最大尺寸L11较小,从而可以使得活化溶液中对应于第一焊盘组1301中导电焊盘131的反应区域的Pd
2+消耗速度较小,Pd
2+扩散速度较小,进而可以减小第一焊盘组1301中导电焊盘131附近的裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
此外,L11≥1.5·L21,因此,可以避免第一焊盘组1301中的导电焊盘131在平行于衬底120的方向上的最大尺寸L11过小(例如小于1.5·L21),以此保证导电焊盘131与功能元件200的引脚连接的可靠性。
示例性的,2.3·L21≤L11≤28·L21。
示例性的,3·L21≤L11≤10·L21。
示例性的,2.3·L21≤L11≤7·L21。
示例性的,9·L21≤L11≤28·L21。
示例性的,2·L21≤L11≤15·L21。
示例性的,12μm≤L21≤50μm。
图9B为图7中E处的局部放大图。
请参阅图9B,在一些示例中,第二焊盘组1302中的导电焊盘131,在平行于衬底120的方向上的最大尺寸L12,大于或等于该导电焊盘131的边缘到导电层130的边缘之间的最小距离L22的1.5倍,且小于或等于该导电焊盘131的边缘到导电层130的边缘之间的最小距离L22的26倍,即1.5·L22≤L12≤26·L22。其中,可以理解的是,在一些示例中,第二焊盘组1302的导电焊盘131指的是电源焊盘Pwr’、接地焊盘Gnd’、地址焊盘Di’和输出焊盘Ot’。
其中,L12≤26·L22,因此,第二焊盘组1302中的导电焊盘131在平行于衬底120的方向上的最大尺寸L12较小,从而可以使得活化溶液中对应于第二焊盘组1302中导电焊盘131的反应区域的Pd
2+消耗速度较小,进而Pd
2+扩散速度较小,进而可以减小第二焊盘组1302中导电焊盘131附近的裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
此外,L12≥1.5·L22,因此,可以避免第二焊盘组1302中的导电焊盘131在平行于衬底120的方向上的最大尺寸L12过小(例如小于1.5·L22),以此保证导电焊盘131与驱动芯片300的引脚连接的可靠性。
示例性的,1.5·L22≤L12≤5·L22。
示例性的,5·L22≤L12≤11·L22。
示例性的,2.5·L22≤L12≤5.5·L22。
示例性的,2.5·L22≤L12≤7·L22。
示例性的,2.5·L22≤L12≤15·L22。
示例性的,15·L22≤L12≤25·L22。
示例性的,7μm≤L22≤50μm。
请再次参阅图9A和图9B,在一些实施例中,在同一个焊盘组1300中,导电焊盘131在平行于衬底120的方向上的最大尺寸L1,为该导电焊盘131与相邻的导电焊盘131之间的距离L3的0.5~5倍,即0.5·L3≤L1≤5·L3。其中,相邻的两个导电焊盘131位于同一个焊盘组1300中。一个导电焊盘131与相邻的导电焊盘131之间的距离L3,为二者之间的最小距离。
在一些示例中,同一个焊盘组1300中相邻的两个导电焊盘131可以分别设置于两条导电线110上。此时,相邻的两个导电焊盘131之间的间距会受到与上述相邻的两个导电焊盘131所在的两根导电线110之间的间距的影响,此时,相邻的两个导电焊盘131所在的导电线110之间的距离越大,相邻的两个导电焊盘131之间的距离可以设置的越大。
在另一些示例中,同一个焊盘组1300中相邻的两个导电焊盘131可以位于同一条导电线110上,例如驱动芯片300包括两个接地引脚Gnd,对应的,与该驱动芯片300所连接的第二焊盘组1302中包括两个接地焊盘Gnd’。其中,驱动芯片300中的接地引脚Gnd彼此分离,因此,两个接地焊盘Gnd’彼此之间设置有间隔。此时,两个接地焊盘Gnd’可以设置于同一条导电线110上。此时,两个接地焊盘Gnd’相邻设置,并且两个接地焊盘Gnd’的形状以及二者之间的间距可能受限于两个接地焊盘Gnd’所在导电线110的线宽和/或线长。此时,两个接地焊盘Gnd’所在导电线110的线宽和/或线长越小,两个接地焊盘Gnd’之间的距离相对越小。
可以理解的是,任一个第一焊盘组中各个导电焊盘的相对位置关系,和待与该第一焊盘组连接的一个电子元件的各个引脚的相对位置关系基本相同;任一个第二焊盘组中各个导电焊盘的相对位置关系,和待与该第二焊盘组连接的一个电子元件的各个引脚的相对位置关系基本相同。
其中,0.5·L3≤L1≤5·L3,进而可以避免L1过大(例如大于5·L3),从而可以使得活化溶液中的反应区域的Pd
2+消耗速度较小,溶液中Pd
2+扩散速度较小,进而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。此外,还可以避免L1过小(例如小于0.5·L3),以此保证导电焊盘131与电子元件的引脚连接的可靠性。
请参阅图9A和图9B,在一些实施例中,导电焊盘131在平行于衬底120的方向上的最大尺寸L1大于或等于105μm,且小于或等于350μm。
其中,105μm≤L1≤350μm,因此,可以避免L1的取值过大,例如(大于350μm)。经上文可知,L1越大,活化溶液中的反应区域的Pd
2+消耗速度越快,因此,在本公开的一些实施例中,通过使得L1≤105μm,可以使得活化溶液中的反应区域的Pd
2+消耗速度较小,Pd
2+扩散速度较小,进而可以减慢裸露的段差结构1101沉积钯层的速度,从而减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
此外,还可以避免L1过小(例如小于105μm),导致导电焊盘131与电子元件的引脚连接的可靠性较低,可以理解的是,此处的“电子元件”包括上述的功能元件200和驱动芯片300。在本公开的一些实施例中,通过使得L1大于或等于105μm,可以保证导电焊盘131与电子元件的引脚连接的可靠性。
请参阅图9A,在一些示例中,第一焊盘组1301中导电焊盘131在平行于衬底120的方向上的最大尺寸L11,大于或等于105μm,且小于或等于350μm。
在一些示例中,导电焊盘131的边缘到导电层130的边缘之间的最小距离L2大于等于7μm,小于或等于50μm。
示例性的,第一焊盘组1301中的导电焊盘131为长方形。
在一些示例中,第一焊盘组1301中的导电焊盘131的长L4大于或等于2·L21,且小于或等于25·L21。
在一些示例中,第一焊盘组1301中的导电焊盘131的长L4大于或等于80μm,且小于或等于280μm。
示例性的,L4的取值可以为102μm、162μm以及264μm等。
在一些示例中,第一焊盘组1301中的导电焊盘131的宽L5大于或等于L21,且小于或等于20·L21。
在一些示例中,第一焊盘组1301中的导电焊盘131的宽L5大于或等于45μm,且小于或等于220μm。
示例性的,L5的取值可以为62μm、122μm以及205μm等。
示例性的,12μm≤L21≤50μm。
请参阅图9B,在一些示例中,第二焊盘组1302中导电焊盘131在平行于衬底120的方向上的最大尺寸L12,大于或等于105μm,且小于或等于190μm。
在一些示例中,第二焊盘组1302的导电焊盘131为正方形,此时,第二焊盘组1302中导电焊盘131的边长L6大于或等于1.5·L22,且小于或等于20·L22。
在一些示例中,L6大于或等于70μm,且小于或等于140μm。
示例性的,L6的取值可以为82μm、92μm以及122μm等。
示例性的,7μm≤L22≤50μm。
在一些实施例中,至少两个焊盘组1300中导电焊盘131的面积的大小,与相邻的两个导电焊盘131之间的距离L3,呈正相关关系。
其可以理解为:导电焊盘131的面积越大,该导电焊盘131与相邻的导电焊盘131之间的距离L3越大。
其中,相邻的两个导电焊盘131之间的距离L3越大,相邻的两个导电焊盘131所在的焊盘组1300所对应的反应区域的越大,此时,焊盘组1300所对应的反应区域内的Pd
2+消耗速度越慢。而导电焊盘131的面积越大,该导电焊盘131所对应的反应区域内的Pd
2+消耗越快,进而该导电焊盘131所在的焊盘组1300所对应的反应区域内的Pd
2+消耗速度越快。
因此,在本公开的一些实施例中,通过在导电焊盘131的面积较大的情况下,使得该导电焊盘131与相邻的导电焊盘131之间的距离L3较大,可以降低导电焊盘131所在的焊盘组1300所对应的反应区域内的Pd
2+消耗速度,进而可以降低溶液中Pd
2+扩散速度,从而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
在一些示例中,在指定的两个焊盘组1300中,其中一个焊盘组1300中导电焊盘131的面积大于另一个焊盘组1300中导电焊盘131的面积,而面积较大的导电焊盘131与相邻的导电焊盘131之间的距离L3,大于另一个焊盘组1300中相邻的两个导电焊盘131之间的距离L3。
而在另一些示例中,在其他指定的两个焊盘组1300中,其中一个焊盘组 1300中导电焊盘131的面积大于另一个焊盘组1300中导电焊盘131的面积,而面积较大的导电焊盘131与相邻的导电焊盘131之间的距离L3,小于另一个焊盘组1300中相邻的两个导电焊盘131之间的距离L3。
在一些实施例中,导电焊盘131的面积大于或等于5000μm
2,且小于或等于55000μm
2。
其中,通过使得导电焊盘131的面积小于或等于55000μm
2,可以避免导电焊盘131的面积过大。从而可以使得活化溶液中的反应区域的Pd
2+消耗速度较慢,溶液中Pd
2+扩散速度较慢,进而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
此外,通过使得导电焊盘131的面积大于或等于5000μm
2,可以避免导电焊盘131的面积过小,进而可以保证导电焊盘131与电子元件的引脚连接的可靠性。
在一些示例中,第一焊盘组1301中导电焊盘131的面积大于或等于5000μm
2,且小于或等于55000μm
2。示例性的,第一焊盘组1301中导电焊盘131的面积大于或等于6200μm
2,且小于或等于54700μm
2。
在一些示例中,第二焊盘组1302中导电焊盘131的面积大于或等于5500μm
2,且小于或等于15500μm
2。
示例性的,第二焊盘组1302中导电焊盘131的面积大于或等于6600μm
2,且小于或等于15000μm
2。
在一些实施例中,在同一个焊盘组1300中,相邻的两个导电焊盘131之间的距离L3,大于或等于70μm,且小于或等于214μm,即70μm≤L3≤214μm。
由上文可知,L3的取值越大,活化溶液中的反应区域的Pd
2+消耗速度越慢。而本公开的一些实施例中,通过使得L3≥70μm,从而可以避免L3过小(例如小于70μm),从而可以使得活化溶液中的反应区域的Pd
2+消耗速度较慢,溶液中Pd
2+扩散速度较慢,从而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
此外,通过使得L3≤214μm,从而可以避免L3过大(例如大于214μm),导致相邻的两个导电焊盘131之间的距离过大,所述两个导电焊盘131所在的焊盘组1300所占用的面积过大,进而导致布线基板100的面积过大。
在上面的一些实施例中,介绍了可以通过减小导电焊盘131的面积和/或增大相邻的两个导电焊盘131之间的距离,减少长金不良的现象发生,除此 之外,还可以通过其他的方案来减少长金不良的现象发生。
下面,对导电焊盘131的面积与该导电焊盘131所连接的电子元件的引脚的尺寸的之间的关系进行介绍。
图10为根据一些实施例的布线基板100的结构图。其中,P所指示的虚线框为功能元件200的第一引脚P在导电层130上的正投影所覆盖的区域。N所指示的虚线框为功能元件200的第二引脚N在导电层130上的正投影所覆盖的区域。
在一些示例中,导电焊盘131在衬底120上的正投影所形成的图形,与该导电焊盘131所连接的电子元件的引脚在在衬底120上的正投影所形成的图形,形状大致相同。其中,为了方便叙述,将导电焊盘131在衬底120上的正投影所形成的图形定义为第一图形J,将电子元件的引脚在在衬底120上的正投影所形成的图形定义为第二图形K。此外,可以理解的是,上述导电焊盘131为第一焊盘组1301中的第一极焊盘131P或第二极焊盘131N,还可以为第二焊盘组1302中电源焊盘Pwr’、接地焊盘Gnd’、地址焊盘Di’、输出焊盘Ot’中的任一个。而电子元件的引脚可以为功能元件200的第一引脚P或第二引脚N,还可以为驱动芯片300中的电源引脚Pwr、接地引脚Gnd、地址引脚Di、输出引脚Ot中的任一个。
其中,第二图形K位于第一图形J之内。示例性的,第一图形J和第二图形K均为长方形。
在一些示例中,第一图形J包括至少一个第一边沿J1,可以理解的是,当第一图形J包括一个第一边沿J1时,第一图形J为圆形。此外,当第一图形J为长方形时,第一图形J的部分第一边沿J1的长度不同。当第一图形J为正方形时,第一图形J的多个第一边沿J1的长度相同。
而第二图形K包括至少一个第二边沿K2。其中,一条第一边沿J1与一条第二边沿K2相对设置。可以理解的是,当第二图形K包括一个第一边沿J1时,第二图形K为圆形。当第二图形K为长方形时,第二图形K的部分第二边沿K2的长度不同。当第二图形K为正方形时,第二图形K的多个第二边沿K2的长度相同。
其中,在相对设置的第一边沿J1和第二边沿K2中,第一边沿J1的长度Lj与第二边沿K2的长度Lk的差值,大于或等于2μm,且小于或等于4μm,即2μm≤Lj-Lk≤4μm。其中,第一边沿J1的长度Lj大于第二边沿K2的长度Lk。
下面以导电焊盘131为第一焊盘组1301的第一极焊盘131P或第二极焊 盘131N为例,对第一边沿J1和第二边沿K2进行示例性说明。
其中,同一个第一焊盘组1301中的,第一极焊盘131P在衬底120上的正投影所形成的图形和第二极焊盘131N在衬底120上的正投影所形成的图形,型状相同,大小相等。其中可以理解的是,“型状相同,大小相等”指的是,将第一极焊盘131P在衬底120上的正投影所形成的图形在衬底120上平移指定距离后,能够与第二极焊盘131N在衬底120上的正投影所形成的图形完全重叠。
请参阅图10,第一图形J包括两条第一个第一边沿J11和两条第二个第一边沿J12,其中,第一个第一边沿J11的长度大于第二个第一边沿J12的长度。第二图形K包括两条第一个第二边沿K21和两条第二个第二边沿K22,第一个第二边沿K21的长度大于第二个第二边沿K22的长度。其中,一条第一个第一边沿J11与一条第一个第二边沿K21边沿相对设置,一条第二个第一边沿J12与一条第二个第二边沿K22相对设置。
其中,第一个第一边沿J11的长度Lj1与第一个第二边沿K21的长度Lk1的差值,且大于或等于2μm,小于或等于4μm,即2μm≤Lj1-Lk1≤4μm。第二个第一边沿J12的长度Lj2比第二个第二边沿K22的长度Lk2,大于或等于2μm,且小于或等于4μm,即2μm≤Lj2-Lk2≤4μm。
通过使得在相对设置的第一边沿J1和第二边沿K2中,第一边沿J1的长度Lj与第二边沿K2的长度Lk的差值小于或等于4μm,可以避免第一边沿J1的长度过大导致第一焊盘组1301的导电焊盘131的面积过大,从而可以使得活化溶液中的反应区域的Pd
2+消耗速度较慢,溶液中Pd
2+扩散速度较慢,进而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。此外,通过使得在相对设置的第一边沿J1和第二边沿K2中,第一边沿J1的长度Lj与第二边沿K2的长度Lk的差值大于或等于2μm可以避免第一边沿J1的长度Lj的长度过小,进而导致导电焊盘131的面积过小,无法保证第一焊盘组1301的导电焊盘131与功能元件200的引脚的连接的可靠性。
经上文可知,布线基板100中可以包括两个导电层130,也可以包括一个导电层,下面基于布线基板100中包括一个导电层130的实施例,对布线基板100中的导电焊盘131进行介绍。
图11为根据一些实施例的布线基板100的结构图。图12为图11中F处的局部放大图。
请参阅图11和图12,第二焊盘组1302位于源电压线112上,其中,源电压线112穿过接地焊盘Gnd’与输出焊盘Ot’之间的间隙。
在一些示例中,接地焊盘Gnd’和地址焊盘Di’分别与输出焊盘Ot’相邻的两个边缘相对设置。此外,接地焊盘Gnd’和地址焊盘Di’分别与电源焊盘Pwr’相邻的两个边缘相对设置。
图13为图2A中G处的局部放大图。
在一些实施例中,导电层130中包括多条导电线110,导电线110被开口141暴露出的区域即为导电焊盘131;在垂直于衬底且垂直于导电线110延伸方向的截面上,可以看到导电线110的主表面1102以及与主表面1102相连的侧表面1103,其中,主表面1102为导电线110背离衬底120的一个表面;主表面1102与侧表面1103之间的夹角H1大于或等于105°,且小于或等于145°。
其中,主表面1102与侧表面1103之间的夹角H1越大,越容易产生段差结构1101,进而越容易使得导电线110的边缘暴露。
在本公开的一些实施例中,通过使得主表面1102与侧表面1103之间的夹角H1大于或等于105°,可以避免H1过小(例如小于105°),从而可以使得H1较小,进而产生段差结构1101的几率较小,从而可以使得导电线110的边缘暴露的几率较小,进而能够减少异常生长的现象。
除此之外,侧表面1103与衬底120之间的夹角H2与主表面1102与侧表面1103之间的夹角H1互补,即H1+H2=180°,其中,H2指的是侧表面1103与衬底120之间的所夹的锐角。因此,H2越大,H1就越小,而侧表面1103与衬底120之间的夹角H2越小,保护层140对侧表面1103的覆盖效果越好,导电线110越不容易暴露。在本公开一些实施例中,通过使得主表面1102与侧表面1103之间的夹角H1大于或等于105°,进而可以使得侧表面1103与衬底120之间的夹角H1小于或等于75°,进而可以避免侧表面1103与衬底120之间的夹角过大(例如大于75°),从而可以保证保护层140对侧表面1103的覆盖效果,进而可以减小导电线110暴露的发生率,从而可以减少异常生长现象。
在本公开的一些实施例中,通过使得主表面1102与侧表面1103之间的夹角H1小于或等于145°,可以避免H1过大(例如大于145°),导致工艺难度较大。
在一些示例中,主表面1102与侧表面1103之间的夹角H1大于或等于115°,且小于或等于140°。
请再次参阅图9A,在一些实施例中,多个侧表面1103中与导电线110的导电焊盘131距离较短的至少两个侧表面1103为第一侧表面1103A;两个第一侧表面1103A之间由曲面连接。
在一些示例中,一个导电焊盘131具有两个与该导电焊盘131距离较近的第一侧表面1103A。两个第一侧表面1103A与导电焊盘131的边缘之间的距离小于其他侧表面1103与导电焊盘131的边缘之间的距离。其中,需要说明的是,两个第一侧表面1103A与导电焊盘131的边缘之间的距离可以相等,也可以不等。
请参阅图9A,第一极焊盘131P所在的导电线110中的一个第一侧表面1103A与第二极焊盘131N所在的导电线110中的一个第一侧表面1103A,均位于第一极焊盘131P与第二极焊盘131N之间。
在一些示例中,位于第一极焊盘131P和第二极焊盘131N之间的第一侧表面1103A的两端所连接的侧表面1103均为第一侧表面1103A。
请参阅图9B,电源焊盘Pwr’所在导电线110的两个第一侧表面1103A分别位于电源焊盘Pwr’和输出焊盘Ot’之间、电源焊盘Pwr’和地址焊盘Di’之间。
输出焊盘Ot’所在导电线110的两个第一侧表面1103A分别位于输出焊盘Ot’和电源焊盘Pwr’之间、输出焊盘Ot’和接地焊盘Gnd’之间。
接地焊盘Gnd’所在导电线110的两个第一侧表面1103A分别位于接地焊盘Gnd’和输出焊盘Ot’之间、接地焊盘Gnd’和地址焊盘Di’之间。
地址焊盘Di’所在导电线110的两个第一侧表面1103A分别位于地址焊盘Di’和接地焊盘Gnd’之间,地址焊盘Di’和电源焊盘Pwr’之间。
请参阅图12,在源电压线112穿过接地焊盘Gnd’与输出焊盘Ot’之间的间隙的情况下,输出焊盘Ot’所在导电线110的两个第一侧表面1103A分别位于输出焊盘Ot’与接地焊盘Gnd’之间、输出焊盘Ot’与地址焊盘Di’之间。地址焊盘Di’所在导电线110的两个第一侧表面1103A分别位于地址焊盘Di’与输出焊盘Ot’之间、地址焊盘Di’与电源焊盘Pwr’之间。而接地焊盘Gnd’的两个第一侧表面1103A分别位于接地焊盘Gnd’与电源焊盘Pwr’之间、接地焊盘Gnd’与输出焊盘Ot’之间。
其中,两个第一侧表面1103A通过曲面连接,即两个第一侧表面1103A的交汇处在衬底120上的正投影为第一圆角1104,可以减少导电线110的尖锐边缘,在背板1000的使用过程中,尖锐边缘容易产生静电积累。在本公开的一些实施例中,两个第一侧表面1103A通过曲面连接,可以减少导电线110 中的静电积累。
在一些实施例中,第一圆角1104的半径R大于或等于20μm,且小于或等于30μm。
在本公开的一些实施例中,通过使得第一圆角1104的半径R大于或等于20μm,可以避免第一圆角1104的半径R过小(例如小于20μm),从而不能有效防静电积累的情况出现,从而可以使得导电线110具有较好的防静电积累的效果。
此外,第一圆角1104的半径R越大,导电焊盘131的边缘与第一圆角1104的边缘越近。在本公开的一些实施例中,通过使得曲面或第一圆角1104的半径R小于或等于30μm,可以避免第一圆角1104的半径R过大(例如大于30μm),进而可以避免导电焊盘131的边缘与第一圆角1104的边缘的距离过小。
本公开的一些实施例中所提供的背板1000包括以上一些实施例所提供的布线基板100,因此,本公开的一些实施例中所提供的背板1000包括以上一些实施例所提供的布线基板100的全部有益效果,在此不再赘述。
图14为根据一些实施例的显示装置2000的结构图。
请参阅图14,本公开的一些实施例还提供了一种显示装置2000,显示装置2000包括:背光模组500和液晶显示面板600,其中,背光模组500为以上一些实施例所提供的背板1000,功能元件200包括发光二极管。液晶显示面板600位于背光模组500的出光侧。其中,本公开的一些实施例所提供的显示装置2000具有以上一些实施例所提供的背板1000的全部有益效果,在此不进行赘述。
可以理解地,显示装置2000可以显示动态图像信息,例如视频或者游戏画面,也可以显示静态图像信息,例如图像或者照片。
请参阅图14,在一些实施例中,液晶显示面板600的主要结构包括阵列基板61、对盒基板62以及设置在阵列基板61和对盒基板62之间的液晶层63。
阵列基板61的每个亚像素均包括位于第一衬底610上的薄膜晶体管611和像素电极612。薄膜晶体管611包括有源层、源极、漏极、栅极及栅绝缘层,源极和漏极分别与有源层接触,像素电极612与薄膜晶体管611的漏极电连接。在一些实施例中,阵列基板61还包括设置在第一衬底610上的公共电极613。像素电极612和公共电极613可以设置在同一层,在此情况下,像素电极612和公共电极613均为包括多个条状子电极的梳齿结构。像素电极612 和公共电极613也可以设置在不同层,在此情况下,如图14所示,像素电极612和公共电极613之间设置有第一层间绝缘层614。在公共电极613设置在薄膜晶体管611和像素电极612之间的情况下,如图14所示,公共电极613与薄膜晶体管611之间还设置有第二层间绝缘层615。而在另一些实施例中,阵列基板61不包括公共电极613,此时,公共电极613可以位于对盒基板62中。
如图14所示,阵列基板61还包括设置在薄膜晶体管611和像素电极312远离第一衬底610一侧的平坦层616。
如图14所示,对盒基板62包括设置在第二衬底620上的彩色滤光层621,在此情况下,对盒基板62也可以称为彩膜基板(Color Filter,简称CF)。其中,彩色滤光层621至少包括红色光阻单元、绿色光阻单元以及蓝色光阻单元,红色光阻单元、绿色光阻单元以及蓝色光阻单元分别与阵列基板61上的亚像素一一正对。对盒基板62还包括设置在第二衬底620上的黑矩阵图案622,黑矩阵图案622用于将红色光阻单元、绿色光阻单元以及蓝色光阻单元间隔开。
可以理解地,光线能够经由背光模组500的出光侧射出,并照射至液晶层63。通过调节液晶层63中液晶分子的排布方式,能够对透过液晶层63的光线强度起到调节作用,从而对照射至对盒基板62的光线强度起到调节作用。而对盒基板62包括彩色滤光层621,这样一来,通过调节照射至不同颜色光阻单元的光线强度,就能够使得显示装置2000实现彩色图像的显示功能。
如图14所示,液晶显示面板600还包括设置在对盒基板62远离液晶层63一侧的上偏光片64以及设置在阵列基板61远离液晶层63一侧的下偏光片65。
图15为根据一些实施例的显示装置3000的结构图。
请参阅图15,本公开的一些实施例还提供了一种显示装置3000,该显示装置3000包括:显示面板700,显示面板700包括以上一些实施例所提供的背板1000。其中,本公开的一些实施例所提供的显示装置3000具有以上一些实施例所提供的背板1000的全部有益效果,在此不进行赘述。
可以理解地,显示装置3000可以显示动态图像信息,例如视频或者游戏画面,也可以显示静态图像信息,例如图像或者照片。
在一些实施例中,显示装置3000可以为LED显示器、Mini LED显示器或者Micro LED显示器等。可以理解地,背板1000中的多个LED芯片用于发红色光、绿色光和蓝色光,使得显示装置3000能够实现彩色显示。
图16为根据一些实施例的布线基板的制备方法的流程图。
请参阅图16,本公开的一些实施例还提供了一种布线基板的制备方法,用于形成以上一些实施例所提供的布线基板100。该布线基板的制备方法包括以下步骤S1~S2。
S1、请参阅图2A和图2B,在衬底120上形成导电层130,其中,导电层130中包括多个焊盘组1300,一个焊盘组1300包括多个导电焊盘131。
S2、请参阅图2A和图2B,在导电层130远离衬底120的一侧形成保护层140,并在保护层140上形成开口141,其中,导电层130暴露于开口141的部分为导电焊盘131,导电焊盘131在平行于衬底120的方向上的最大尺寸L1,小于或等于导电焊盘131的边缘到导电层130的边缘之间的最小距离L2的30倍。
其中,L1≤30·L2,因此,导电焊盘131在平行于衬底120的方向上的最大尺寸L1较小,从而可以使得活化溶液中的反应区域的Pd
2+消耗速度较小,溶液中Pd
2+扩散速度较小,进而可以减小裸露的段差结构1101沉积钯层的速度,减慢后续催化生长氧化防护层170和导电功能层180的速度,从而减少异常生长现象的发生,甚至避免发生异常生长现象。
图17为根据一些实施例的布线基板的制备方法的流程图。图18~图22为根据一些实施例的布线基板的制备方法的步骤图。
请参阅图17,在一些实施例中,在S1、在衬底120上形成导电层130的步骤,包括:以下步骤S11~S15。
S11、请参阅图18,在衬底120上沉积导电材料,以形成初始导电层130’。
其中,在步骤S11中,可以采用沉积工艺形成初始导电层130’。
请参阅图18,在形成初始导电层130’之前,还可以在衬底120的一侧形成缓冲层150,而初始导电层130’形成于缓冲层150远离衬底120的一侧。
S12、请参阅图19,在初始导电层130’远离衬底120的一侧形成光刻胶层190。
S13、在指定温度下,烘烤光刻胶层190,其中,指定温度大于或等于125℃,且小于或等于135℃。
S14、请参阅图20,对光刻胶层190进行曝光显影,以使得光刻胶层190图案化。
S15、请参阅图21,基于图案化的光刻胶层190对初始导电层130’进行刻蚀,以形成导电层130。
在一些示例中,光刻胶层190包括正性光刻胶。请参阅图20,在步骤S14 中,对光刻胶层190曝光处理后,受到光线照射的光刻胶层190(可参阅图19)被去除,进而可以使得光刻胶层190图案化,形成多条胶线190’。
其中,曝光显影后,胶线190’的截面呈正梯形,即胶线190’沿着第一方向I1线宽逐渐减小,如图13所示,箭头I1所指的方向为第一方向。箭头I2所指的方向为胶线190’的线宽的方向。其中,衬底120指向初始导电层130’的方向即为第一方向I1。在步骤S15中所形成的导电层130包括多条导电线110,导电线110的截面呈正梯形。
其中,在步骤S13中,指定温度越大,光刻胶层190的流动性越大,曝光显影后,如图20所示,胶线190’的侧面1901与底面1902之间夹角H3越小,其中,胶线190’的底面1902指的是胶线190’朝向衬底120的一个表面。而侧面1901与底面1902连接。
在步骤S15中,会沿着胶线190’的侧面1901对初始导电层130’进行刻蚀,因此,请参阅图21,在步骤S15中所形成的导电线110的侧表面1103与衬底120之间的夹角H2与H3大致相等。
在本公开的一些实施例中,指定温度大于或等于125℃,且小于或等于135℃,进而可以避免指定温度过大(例如大于135℃),从而可以使得光刻胶层190的流动性较大,进而使得曝光显影后,胶线190’的侧面1901与底面1902之间夹角H3较小,从而使得导电线110的侧表面1103与衬底120之间的夹角H2较小,从而可以使得保护层140对导电线110的覆盖性较好,因此,导电线110不容易裸露,可以减少异常生长现象。
此外,导电线110的侧表面1103与衬底120之间的夹角H2与主表面1102与侧表面1103之间的夹角H1互补,即H1+H2=180°。因此,H2越小,H1越大。因此,通过使得指定温度小于或等于135℃,可以使得H1具有较大值,导电线110的边缘不容易产生段差结构,因此,保护层140对导电线110的边缘的覆盖性较好,导电线110的边缘不容易裸露,进而可以减少异常生长现象。
除此此外,还可以避免指定温度过小(例如小于125℃),导致光刻胶层190的流动性过大,工艺难度较大。
在一些示例中,指定温度等于130℃。
在一些示例中,在步骤S15中所形成的导电线110的主表面1102与侧表面1103之间的夹角H1大于或等于105°,且小于或等于145°。
此外,光刻胶层190的厚度越大,侧表面1103与衬底120之间的夹角H2越大。示例性的,光刻胶层190的厚度为7μm时,H2大约为70°;当光 刻胶层190的厚度为3~4μm时,H2大约为55°;当光刻胶层190的厚度为2μm时,H2大约为40°。
此外,在步骤S15后,还包括步骤S16、去除光刻胶层190。
在步骤S16后,则可以执行步骤S2。
在一些实施例中,在导电层130远离衬底120的一侧形成保护层140的步骤中,通过化学气相淀积(英文全称:Chemical Vapor Deposition,简称:CVD)工艺形成保护层140。
其中,采用化学气相淀积工艺所形成保护层140的致密性较高,因此,可以提高保护层140对导电层130的覆盖性,进而可以减少导电层130裸露,从而可以减少异常生长现象。
在其他的一些实施例中,还可以通过物理气相沉积工艺(英文全称:Physical Vapor Deposition,简称:PVD)形成保护层140。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (18)
- 一种布线基板,包括:衬底;导电层,位于所述衬底的一侧,所述导电层中包括多个焊盘组,一个焊盘组包括多个导电焊盘;保护层,位于所述导电层远离所述衬底的一侧,所述保护层中包括多个开口;所述导电层暴露于所述开口的部分为所述导电焊盘;其中,所述导电焊盘在平行于所述衬底的方向上的最大尺寸,大于或等于所述导电焊盘的边缘到所述导电层的边缘之间的最小距离的1.5倍,且小于或等于所述导电焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
- 根据权利要求1所述的布线基板,其中,所述导电焊盘在平行于所述衬底的方向上的最大尺寸,为该导电焊盘与相邻的导电焊盘之间的距离的0.5~5倍。
- 根据权利要求1或2所述的布线基板,其中,所述导电焊盘在平行于所述衬底的方向上的最大尺寸大于或等于105μm,且小于或等于350μm。
- 根据权利要求1~3中任一项所述的布线基板,其中,所述导电焊盘的面积大于或等于5000μm 2,且小于或等于55000μm 2。
- 根据权利要求1~4中任一项所述的布线基板,其中,在同一个所述焊盘组中,相邻的两个导电焊盘之间的距离,大于或等于70μm,且小于或等于214μm。
- 根据权利要求1~5中任一项所述的布线基板,其中,所述导电层中包括多条导电线,导电线暴露于所述开口的部分为所述导电焊盘;所述导电线包括主表面以及与所述主表面相连的侧表面,其中,所述主表面为所述导电线背离所述衬底的一个表面;所述主表面与所述侧表面之间的夹角大于或等于105°,且小于或等于145°。
- 根据权利要求1~6中任一项所述的布线基板,其中,所述导电层中包括多条导电线,导电线暴露于所述开口的部分为所述导电焊盘;所述导电线包括主表面以及与所述主表面相连的多个侧表面,其中,所述主表面为所述导电线背离所述衬底的一个表面;所述多个侧表面中与所述导电线的导电焊盘距离较短的至少两个侧表面为第一侧表面;两个所述第一侧表面之间通过曲面连接。
- 根据权利要求7所述的布线基板,其中,所述曲面在所述衬底上的正投影为第一圆角,所述第一圆角的半径大于或等于20μm,且小于或等于30μm。
- 根据权利要求1~8中任一项所述的布线基板,其中,所述布线基板包括多个器件区;所述多个焊盘组包括位于任一个器件区中的多个第一焊盘组和一个第二焊盘组;其中,所述第一焊盘组包括间隔设置的第一极焊盘和第二极焊盘;所述第二焊盘组至少包括间隔设置的电源焊盘、接地焊盘、地址焊盘和输出焊盘;所述布线基板还包括源电压线和驱动电压线;在同一个所述器件区内:所述电源焊盘电连接于所述源电压线;所述地址焊盘与另一个所述器件区内的输出焊盘电连接;所述多个第一焊盘组中,第一个第一焊盘组中的第一极焊盘与所述驱动电压线电连接,上一个第一焊盘组中的第二极焊盘与下一个第一焊盘组中的第一极焊盘电连接,最后一个第一焊盘组的第二极焊盘与所述输出焊盘电连接;其中,至少第一个第一焊盘组中的第一极焊盘、所述电源焊盘和所述接地焊盘中的至少一个,在平行于所述衬底的方向上的最大尺寸,小于或等于该焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
- 根据权利要求1~8中任一项所述的布线基板,其中,所述布线基板包括多个子器件区和一个控制区;所述多个焊盘组包括位于任一个子器件区中的多个第一焊盘组,所述第一焊盘组包括间隔设置的第一极焊盘和第二极焊盘;所述多个焊盘组还包括位于所述控制区内的第二焊盘组;所述第二焊盘组包括电源焊盘、接地焊盘、地址焊盘和输出焊盘;所述布线基板还包括源电压线和驱动电压线;所述电源焊盘电连接于所述源电压线;在同一个所述子器件区内:所述多个第一焊盘组中,第一个第一焊盘组中的第一极焊盘与所述驱动电压线电连接,上一个第一焊盘组中的第二极焊盘与下一个第一焊盘组中的第一极焊盘电连接,最后一个第一焊盘组的第二极焊盘与所述输出焊盘电连接;其中,至少第一个第一焊盘组中的第一极焊盘,在平行于所述衬底的方 向上的最大尺寸,小于或等于该第一极焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
- 根据权利要求7~10中任一项所述的布线基板,其中,所述导电层的数量为两个;第一个所述导电层位于所述衬底的一侧,部分所述导电线位于所述第一个所述导电层中;第二个所述导电层位于所述第一所述导电层远离所述衬底的一侧,另一部分所述导电线位于第二个所述导电层中;其中,第一个所述导电层中的一条导电线与位于第二个所述导电层中的至少一条导电线通过过孔连接,位于第二个所述导电层中的导电线暴露于所述开口的部分为所述导电焊盘。
- 根据权利要求1~11中任一项所述的布线基板,还包括:氧化防护层,覆盖于所述导电焊盘远离所述衬底的一侧;导电功能层,覆盖于所述氧化防护部远离所述衬底的一侧。
- 一种背板,包括:多个功能元件;至少一个驱动芯片;权利要求1~12中任一项所述的布线基板,所述布线基板中的多个焊盘组包括第一焊盘组和第二焊盘组;所述第一焊盘组与所述功能元件连接,所述第二焊盘组与所述驱动芯片连接。
- 一种显示装置,包括:背光模组,所述背光模组为权利要求13所述的背板,所述功能元件包括发光二极管;液晶显示面板,位于所述背光模组的出光侧。
- 一种显示装置,包括:显示面板,所述显示面板包括如权利要求13所述的背板。
- 一种布线基板的制备方法,包括:在衬底上形成导电层,其中,所述导电层中包括多个焊盘组,一个焊盘组包括多个导电焊盘;在所述导电层远离所述衬底的一侧形成保护层,并在所述保护层上形成开口,其中,所述导电层暴露于所述开口的部分为所述导电焊盘;所述导电焊盘在平行于所述衬底的方向上的最大尺寸,小于或等于所述导电焊盘的边缘到所述导电层的边缘之间的最小距离的30倍。
- 根据权利要求16所述的布线基板的制备方法,其中,在所述在衬底上形成导电层的步骤,包括:在所述衬底上沉积导电材料,以形成初始导电层;在所述初始导电层远离所述衬底的一侧形成光刻胶层;在指定温度下,烘烤所述光刻胶层,其中,所述指定温度大于或等于125℃,且小于或等于135℃;对所述光刻胶层进行曝光显影,以使得所述光刻胶层图案化;基于图案化的光刻胶层对所述初始导电层进行刻蚀,以形成所述导电层。
- 根据权利要求16或17所述的布线基板的制备方法,其中,所述在所述导电层远离所述衬底的一侧形成保护层的步骤中,通过化学气相淀积工艺形成所述保护层。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/096478 WO2023230923A1 (zh) | 2022-05-31 | 2022-05-31 | 布线基板及制备方法、背板、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117751692A true CN117751692A (zh) | 2024-03-22 |
Family
ID=89026718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280001585.1A Pending CN117751692A (zh) | 2022-05-31 | 2022-05-31 | 布线基板及制备方法、背板、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117751692A (zh) |
WO (1) | WO2023230923A1 (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006024858A (ja) * | 2004-07-09 | 2006-01-26 | Audio Technica Corp | プリント配線板の製造方法およびプリント配線板 |
US8692129B2 (en) * | 2011-03-31 | 2014-04-08 | Ibiden Co., Ltd. | Package-substrate-mounting printed wiring board and method for manufacturing the same |
CN205946344U (zh) * | 2016-08-23 | 2017-02-08 | 合肥鑫晟光电科技有限公司 | 一种测试点结构及pcb板 |
CN108990266A (zh) * | 2018-09-21 | 2018-12-11 | 郑州云海信息技术有限公司 | 一种pcb板 |
-
2022
- 2022-05-31 CN CN202280001585.1A patent/CN117751692A/zh active Pending
- 2022-05-31 WO PCT/CN2022/096478 patent/WO2023230923A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2023230923A1 (zh) | 2023-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9293517B2 (en) | Array substrate and manufacturing method thereof, and display panel | |
CN111312742B (zh) | 背光模组及其制备方法、显示装置 | |
CN110993775B (zh) | 一种背板及其制作方法、背光模组、显示面板 | |
JP2022505543A (ja) | 発光素子 | |
CN111477589B (zh) | 阵列基板的制造方法、阵列基板和显示装置 | |
KR20070061391A (ko) | 표시장치 | |
US10937929B2 (en) | Semiconductor unit, semiconductor device, light-emitting apparatus, display apparatus, and method of manufacturing semiconductor device | |
CN112505964B (zh) | 发光基板及其制备方法、显示装置 | |
EP3879574A1 (en) | Display device | |
KR20220165719A (ko) | 구동 기판, 구동 기판의 제작 방법 및 표시 장치 | |
US7508073B2 (en) | Wiring board, semiconductor device using the same, and method for manufacturing wiring board | |
US20220302362A1 (en) | Display panel and manufacturing method thereof, display apparatus and splicing display apparatus | |
US11532264B2 (en) | Driving backplane and method for manufacturing the same, and display panel | |
CN117751692A (zh) | 布线基板及制备方法、背板、显示装置 | |
CN115657352A (zh) | 显示面板及显示装置 | |
US20220344554A1 (en) | Backplane, backlight source, display device and manufacturing method of backplane | |
US20230125383A1 (en) | Driving substrate and method for manufacturing the same, light-emitting substrate and display device | |
CN114114762A (zh) | 显示基板及其制作方法、显示装置 | |
WO2024113143A1 (zh) | 显示基板和显示装置 | |
WO2023230977A9 (zh) | 布线基板及其制造方法、发光基板及显示装置 | |
WO2024044912A1 (zh) | 布线基板及其制造方法、发光基板及显示装置 | |
TWI769082B (zh) | 發光裝置及其製造方法 | |
US20220271064A1 (en) | Driving Backplane, Preparation Method for Same, and Display Device | |
JP2005183641A (ja) | 半導体装置およびその製造方法 | |
US11817461B2 (en) | Light-emitting panel, method manufacturing the same, and display device having the same with connection portion |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |