CN117651988A - 显示基板和显示装置 - Google Patents
显示基板和显示装置 Download PDFInfo
- Publication number
- CN117651988A CN117651988A CN202280002067.1A CN202280002067A CN117651988A CN 117651988 A CN117651988 A CN 117651988A CN 202280002067 A CN202280002067 A CN 202280002067A CN 117651988 A CN117651988 A CN 117651988A
- Authority
- CN
- China
- Prior art keywords
- compensation
- compensation capacitor
- row
- pixel units
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 162
- 239000003990 capacitor Substances 0.000 claims abstract description 159
- 239000004065 semiconductor Substances 0.000 claims abstract description 11
- 239000007787 solid Substances 0.000 claims description 5
- 239000004973 liquid crystal related substance Substances 0.000 description 12
- 239000010409 thin film Substances 0.000 description 10
- 230000005684 electric field Effects 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 230000000875 corresponding effect Effects 0.000 description 6
- 239000010408 film Substances 0.000 description 5
- 230000014509 gene expression Effects 0.000 description 5
- 238000000059 patterning Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 3
- 238000011161 development Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 230000001788 irregular Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
Abstract
提供一种显示基板和显示装置。该显示基板包括:设置于衬底基板的多根扫描信号线,用于分别给多行子像素提供扫描信号;设置于衬底基板上且位于边框区域中的栅极驱动电路,用于输出扫描信号;设置于衬底基板上且位于边框区域中的多个负载补偿单元,位于栅极驱动电路与多个像素单元之间;设置于衬底基板且位于边框区域中的多根扫描信号引线,多根扫描信号引线用于将栅极驱动电路输出的扫描信号分别传输给多根扫描信号线。至少一个所述负载补偿单元包括补偿电容,补偿电容包括第一补偿电容电极和第二补偿电容电极,第一补偿电容电极位于第一导电层中,第二补偿电容电极位于半导体层中,第一补偿电容电极在衬底基板上的正投影和第二补偿电容电极在衬底基板上的正投影至少部分交叠。第一补偿电容电极与扫描信号引线电连接。
Description
本公开涉及显示技术领域,并且具体地涉及一种显示基板和显示装置。
随着技术的不断发展,对显示屏进行异形定制化设计需求越来越多。在异形显示屏中,显示面板具有异形显示区域,在异形显示区域中每行像素单元的子像素的数量与正常显示区域中每行像素单元的子像素的数量差异较大。各行像素单元的子像素的数量差异较大,会导致正常显示区域和异形显示区域之间的负载差异大,或者导致相邻行的像素单元之间的负载差异大,从而可能会引起显示不良问题。
在本部分中公开的以上信息仅用于对本公开的技术构思的背景的理解,因此,以上信息可包含不构成现有技术的信息。
发明内容
在一个方面,提供一种显示基板,所述显示基板包括:衬底基板,所述衬底基板包括显示区域和位于所述显示区域至少一侧的边框区域;位于所述显示区域中的多个像素单元,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;设置于所述衬底基板的多根扫描信号线,所述多根扫描信号线用于分别给多行子像素提供扫描信号;设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路,所述栅极驱动电路用于输出扫描信号;设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路与所述多个像素单元之间;以及设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线,其中,至少一个所述负载补偿单元包括补偿电容,所述补偿电容包括第一补偿电容电极和第二补偿电容电极,所述第一补偿电容电极位于第一导电层中,所述第二补偿电容电极位于半导体层中,所述第一补偿电容电极在所述衬底基板上的正投影和所述第二补偿电容电极在所述衬底基板上的正投影至少部 分交叠;以及所述第一导电层位于所述半导体层远离所述衬底基板一侧,所述第一补偿电容电极与所述扫描信号引线电连接。
根据一些示例性的实施例,所述显示基板包括N行像素单元,所述N行像素单元中的n行像素单元包括的子像素的数量彼此不一致,其中,N为大于等于2的正整数,n为大于等于2小于等于N的正整数;对于所述n行像素单元而言,给各行像素单元提供扫描信号的多根扫描信号引线分别电连接各自的补偿电容,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积与该行像素单元包括的子像素的数量负相关。
根据一些示例性的实施例,对于所述n行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸与该行像素单元包括的子像素的数量负相关。
根据一些示例性的实施例,所述n行像素单元包括第m行像素单元和第m+i行像素单元,所述多行像素单元还包括第m+j行像素单元,m、i、j均为大于等于1的正整数;所述第m行像素单元包括的子像素的数量小于所述第m+i行像素单元包括的子像素的数量,所述第m+i行像素单元包括的子像素的数量小于所述第m+j行像素单元包括的子像素的数量;给所述第m+j行像素单元的子像素提供扫描信号的扫描信号引线未电连接所述补偿电容,所述第m行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积大于所述第m+i行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积。
根据一些示例性的实施例,所述第m行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸大于所述第m+i行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸。
根据一些示例性的实施例,对于所述n行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在列方向上的尺寸彼此基本相等;和/或,对于所述n行像素单元而言,各行像素单元中的任意两行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸之比在1.3~400之间。
根据一些示例性的实施例,所述扫描信号线和所述扫描信号引线位于所述第一导电层中,彼此电连接的所述第一补偿电容电极和所述扫描信号引线为连续延伸的一体 结构。
根据一些示例性的实施例,所述显示基板还包括位于第二导电层中的第一电压信号引线,所述第二导电层位于所述第一导电层远离所述衬底基板一侧;以及所述第二补偿电容电极与所述第一电压信号引线电连接。
根据一些示例性的实施例,所述显示基板还包括位于第二导电层中的第一导电连接部,所述第一导电连接部自所述第一电压信号引线朝向所述显示区域延伸;以及所述第一导电连接部通过至少一个第一过孔与所述第二补偿电容电极电连接。
根据一些示例性的实施例,对于至少一行像素单元而言,所述第一导电连接部通过多个第一过孔与所述第二补偿电容电极电连接,所述多个第一过孔在列方向上布置成两行。
根据一些示例性的实施例,对于同一个补偿电容而言,与该补偿电容的第二补偿电容电极电连接的第一导电连接部和与该补偿电容的第一补偿电容电极电连接的扫描信号引线基本平行地延伸。
根据一些示例性的实施例,对于至少一个补偿电容而言,所述补偿电容的第一补偿电容电极和第二补偿电容电极的交叠部分在所述衬底基板上的正投影在列方向上位于与该补偿电容的第一补偿电容电极电连接的第一导电连接部和与该补偿电容的第二补偿电容电极电连接的扫描信号引线之间。
根据一些示例性的实施例,所述多行像素单元包括至少一个像素单元组,所述像素单元组包括相邻的k行像素单元,k为大于等于2的正整数;以及对于k行像素单元而言,各行像素单元包括的子像素的数量彼此相同,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积基本相等。
根据一些示例性的实施例,对于k行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极在行方向上的尺寸彼此基本相等。
根据一些示例性的实施例,对于k行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极在列方向上对齐;和/或,对于k行像素单元而言,各行像素单元的补偿电容的第二补偿电容电极在列方向上对齐。
根据一些示例性的实施例,所述第二补偿电容电极包括突出部,所述突出部在所述衬底基板上的正投影与第一导电连接部在所述衬底基板上的正投影至少部分交叠;以及所述第一导电连接部通过多个过孔与所述突出部电连接。
根据一些示例性的实施例,所述显示基板还包括位于第二导电层中的第二导电连接部;给同一行像素单元提供扫描信号的扫描信号引线和扫描信号线通过所述第二导电连接部电连接。
根据一些示例性的实施例,所述扫描信号引线靠近所述显示区域的一端通过第二过孔与所述第二导电连接部的一端电连接,所述第二导电连接部的另一端通过第三过孔与所述扫描信号线的一端电连接。
根据一些示例性的实施例,所述补偿电容的第一补偿电容电极和第二补偿电容电极中的至少一个具有镂空结构。
根据一些示例性的实施例,所述补偿电容的第一补偿电容电极和第二补偿电容电极中的至少一个包括多个实体部和多个镂空部,所述多个实体部和所述多个镂空部沿行方向交替排列。
在另一方面,提供一种显示装置,包括如上所述的显示基板。
通过参照附图详细描述本公开的示例性实施例,本公开的特征及优点将变得更加明显。
图1是根据本公开的一些示例性实施例的显示装置的平面示意图。
图2是示意性示出图1所示的显示装置的像素布局的示意图。
图3A为示意性示出根据本公开的一些示例性实施例的显示基板的一个子像素的结构示意图。
图3B示意性地示出了本公开实施例中薄膜晶体管的截面图。
图4是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容的一个电极。
图5是图4中的区域I的局部放大图。
图6是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容的另一个电极。
图7是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容的两个电极。
图8是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的静电保护结构。
图9是根据本公开的另一些示例性实施例的显示基板的局部平面图。
图10是根据本公开的一些示例性实施例的显示基板的局部示意图。
图11是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容。
图12是图11中的区域II的局部放大图。
图13示意性示出了补偿电容和静电保护结构的等效电路。
图14是沿图12中的线BB’截取的截面图。
图15是根据本公开的另一些示例性实施例的显示基板的局部平面图。
图16是根据本公开的一些示例性实施例的显示基板沿图3A中的线AA’截取的截面图。
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开的保护范围。
需要说明的是,在附图中,为了清楚和/或描述的目的,可以放大元件的尺寸和相对尺寸。如此,各个元件的尺寸和相对尺寸不必限于图中所示的尺寸和相对尺寸。在说明书和附图中,相同或相似的附图标号指示相同或相似的部件。
当元件被描述为“在”另一元件“上”、“连接到”另一元件或“结合到”另一元件时,所述元件可以直接在所述另一元件上、直接连接到所述另一元件或直接结合到所述另一元件,或者可以存在中间元件。然而,当元件被描述为“直接在”另一元件“上”、“直接连接到”另一元件或“直接结合到”另一元件时,不存在中间元件。用于描述元件之间的关系的其他术语和/或表述应当以类似的方式解释,例如,“在......之间”对“直接在......之间”、“相邻”对“直接相邻”或“在......上”对“直接在......上”等。此外,术语“连接”可指的是物理连接、电连接、通信连接和/或流体连接。此外,X轴、Y轴和Z轴不限于直角坐标系的三个轴,并且可以以更广泛的含义解释。例如,X轴、Y轴和Z轴可彼此垂直,或者可代表彼此不垂直的不同方向。出于本公开的目的,“X、Y和Z中的至少一个”和“从由X、Y和Z构成的组中选择的至少一个”可以被解释为仅X、仅Y、仅Z、或者诸如XYZ、XY、YZ和XZ的X、Y和Z中的两个或更多个的任何组合。如 文中所使用的,术语“和/或”包括所列相关项中的一个或多个的任何组合和所有组合。
需要说明的是,虽然术语“第一”、“第二”等可以在此用于描述各种部件、构件、元件、区域、层和/或部分,但是这些部件、构件、元件、区域、层和/或部分不应受到这些术语限制。而是,这些术语用于将一个部件、构件、元件、区域、层和/或部分与另一个相区分。因而,例如,下面讨论的第一部件、第一构件、第一元件、第一区域、第一层和/或第一部分可以被称为第二部件、第二构件、第二元件、第二区域、第二层和/或第二部分,而不背离本公开的教导。
为了便于描述,空间关系术语,例如,“上”、“下”、“左”、“右”等可以在此被使用,来描述一个元件或特征与另一元件或特征如图中所示的关系。应理解,空间关系术语意在涵盖除了图中描述的取向外,装置在使用或操作中的其它不同取向。例如,如果图中的装置被颠倒,则被描述为“在”其它元件或特征“之下”或“下面”的元件将取向为“在”其它元件或特征“之上”或“上面”。
在本文中,术语“基本上”、“大约”、“近似”、“大致”和其它类似的术语用作近似的术语而不是用作程度的术语,并且它们意图解释将由本领域普通技术人员认识到的测量值或计算值的固有偏差。考虑到工艺波动、测量问题和与特定量的测量有关的误差(即,测量系统的局限性)等因素,如这里所使用的“大约”或“近似”包括所陈述的值,并表示对于本领域普通技术人员所确定的特定值在可接受的偏差范围内。例如,“大约”可以表示在一个或更多个标准偏差内,或者在所陈述的值的±30%、±20%、±10%、±5%内。
需要说明的是,在本文中,表示“同一层”指的是采用同一成膜工艺形成用于形成特定图形的膜层,然后利用同一掩模板通过一次构图工艺对该膜层图案化所形成的层结构。根据特定图形的不同,一次构图工艺可能包括多次曝光、显影或刻蚀工艺,而形成的层结构中的特定图形可以是连续的也可以是不连续的。即,位于“同一层”的多个元件、部件、结构和/或部分由相同的材料构成,并且通过同一次构图工艺形成,通常,位于“同一层”的多个元件、部件、结构和/或部分具有大致相同的厚度。
本领域技术人员应该理解,在本文中,除非另有说明,表述“连续延伸”、“一体结构”、“整体结构”或类似表述表示:多个元件、部件、结构和/或部分是位于同一层的,并且在制造过程中通常通过同一次构图工艺形成的,这些元件、部件、结构和/或部分之间没有间隔或断裂处,而是连续延伸的结构。
需要说明的是,在本文中,表述“负相关”是指两个量的变化方向相反,例如,其中一个变大时,另一个就变小;一个变小时,另一个就变大。表述“正相关”是指两个量的变化方向相同,例如,其中一个变大时,另一个就变大;一个变小时,另一个就变小。
本公开的实施例至少提供一种显示基板和显示装置。所述显示基板包括:衬底基板,所述衬底基板包括显示区域和位于所述显示区域至少一侧的边框区域;位于所述显示区域中的多个像素单元,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;设置于所述衬底基板的多根扫描信号线,所述多根扫描信号线用于分别给多行子像素提供扫描信号;设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路,所述栅极驱动电路用于输出扫描信号;设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路与所述多个像素单元之间;以及设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线,其中,至少一个所述负载补偿单元包括补偿电容,所述补偿电容包括第一补偿电容电极和第二补偿电容电极,所述第一补偿电容电极位于第一导电层中,所述第二补偿电容电极位于半导体层中,所述第一补偿电容电极在所述衬底基板上的正投影和所述第二补偿电容电极在所述衬底基板上的正投影至少部分交叠;以及所述第一导电层位于所述半导体层远离所述衬底基板一侧,所述第一补偿电容电极与所述扫描信号引线电连接。在本公开的实施例中,可以对负载不一致的各行像素单元进行负载补偿,使得各行像素单元的扫描信号线上的负载基本一致,这样,可以至少改善、甚至消除各个子显示区域的显示不均一等不良现象。
图1是根据本公开的一些示例性实施例的显示装置的平面示意图。图2是示意性示出图1所示的显示装置的像素布局的示意图。
结合参照图1、图2,所述显示装置1000可以包括显示基板。所述显示基板可以包括衬底基板100,所述衬底基板100可以包括显示区域AA和位于所述显示区域至少一侧的边框区域NA。需要说明的是,在图1所示的实施例中,边框区域NA包围显示区域AA,但是,本公开的实施例不局限于此,在其他实施例中,边框区域NA可以位于显示区域AA的至少一侧,但不包围所述显示区域AA。
所述显示基板可以包括位于显示区域AA中的多个像素单元P。需要说明的是,像素单元P是用于显示图像的最小单元。例如,像素单元P可以包括发射白色光和/或彩色光的发光器件。
像素单元P可以设置成多个,以沿着在第一方向(例如行方向)X上延伸的行和在第二方向(例如列方向)Y上延伸的列呈矩阵形式布置。然而,本公开的实施例不具体限制像素单元P的布置形式,并且可以以各种形式布置像素单元P。例如,像素单元P可以布置为使得相对于第一方向X和第二方向Y倾斜的方向成为列方向,并且使得与列方向交叉的方向成为行方向。
一个像素单元P可以包括多个子像素。例如,一个像素单元P可以包括3个子像素,即第一子像素SP1、第二子像素SP2和第三子像素SP3。再例如,一个像素单元P可以包括4个子像素,即第一子像素、第二子像素、第三子像素和第四子像素。例如,第一子像素SP1可以为红色子像素,第二子像素SP2可以为绿色子像素,第三子像素SP3可以为蓝色子像素,第四子像素可以为白色子像素。
在一些示例性的实施例中,所述显示基板可以为液晶显示基板,例如,液晶显示面板的阵列基板。图3A为示意性示出根据本公开的一些示例性实施例的显示基板的一个子像素的结构示意图。结合参照图1至图3A,所述显示基板可以包括:设置于所述衬底基板100上的第一电极E1、第二电极E2、数据信号线DL和扫描信号线GL。应该理解,在显示面板为液晶显示面板的情况下,所述显示面板可以包括位于阵列基板与彩膜基板之间的液晶层。阵列基板、彩膜基板和液晶层的具体结构可以参照现有的液晶显示面板的结构,在此不再赘述。第一电极E1和第二电极E2能够在驱动信号的驱动下产生相应的液晶电场。液晶层中的液晶能够在液晶电场的作用下偏转,从而实现相应的显示功能。示例性地,液晶层可以设置在第一电极E1和第二电极E2之间。第一电极E1和第二电极E2中的一者可以为像素电极,另一者可以是公共电极,例如,第一电极E1为公共电极,第二电极E2为像素电极。
在一些具体实施例中,至少一个子像素还包括与数据信号线DL电连接的薄膜晶体管T。在本公开实施例中,薄膜晶体管T可以为顶栅结构也可以为底栅结构,具体可以根据实际需要确定,在此不作限制。下面以薄膜晶体管T采用顶栅结构为例,对本公开实施例的薄膜晶体管T进行说明。
图3B示意性地示出了本公开实施例中薄膜晶体管的截面图,图16是根据本公开 的一些示例性实施例的显示基板沿图3A中的线AA’截取的截面图。结合参照图3A、图3B和图16,所述显示基板可以包括:位于所述衬底基板100上的半导体层ACT;位于所述半导体层ACT远离所述衬底基板100一侧的第一导电层10;位于所述第一导电层10远离所述衬底基板100一侧的第二导电层20;以及位于所述第二导电层20远离所述衬底基板100一侧的第三导电层30。例如,薄膜晶体管T可以包括有源层CH、栅极GE1、源极SE1和漏极DE1。所述薄膜晶体管T的有源层CH可以位于半导体层ACT中,所述薄膜晶体管T的栅极GE1可以位于第一导电层10中,所述薄膜晶体管T的源极SE1和漏极DE1可以位于第二导电层20中。例如,第一电极E1(例如公共电极)可以位于第三导电层30中。
如图3A所示,所述显示基板可以采用两像两畴(2Pixel2Domain,2P2D)的子像素结构设计。每个子像素可以包括多个条形的像素电极E2,每个子像素的多个条形的像素电极E2被狭缝间隔开。所谓两像两畴是指:相邻的两行子像素的像素电极E2的延伸方向不同,且每相邻的两行子像素的像素电极E2相对于扫描信号线GL大致对称。因此,在显示基板中,对于相邻的两行子像素,其中一行子像素的像素电极E2和公共电极E1能够形成第一畴电场,另一行子像素的像素电极E2和公共电极E1能够形成第二畴电场。其中,第一畴电场和第二畴电场的方向不同,换句话说,每相邻的两行子像素所对应的电场的方向之间呈一定夹角,进而,每相邻的两行子像素的出光方向可以互相补偿,有利于提高显示效果。
返回参照图1,所述显示基板可以具有不规则形状,所述不规则形状可以包括任何异形形状。应该理解,本公开的实施例对所述显示基板的形状不做特别限制,下面,以图1所示的异形形状为示例,对本公开的实施例进行详细描述。
在本公开的实施例中,所述显示基板包括N行像素单元,其中,N为大于等于2的正整数。示例性地,参照图1,在所述显示区域AA中,分别设置有至少一行像素单元。在图1所示的实施例中,各行像素单元包括的子像素的数量从下向上呈现不规律减小,例如,位于下侧显示区域中的各行像素单元包括的子像素的数量大于位于中间显示区域中的各行像素单元包括的子像素的数量,位于中间显示区域中的各行像素单元包括的子像素的数量大于位于上侧显示区域中的各行像素单元包括的子像素的数量。
对于各行像素单元而言,设置一根扫描信号线GL,给该行像素单元的各个子像素 提供扫描信号。在本公开的实施例中,在所述N行像素单元中,存在n行像素单元,该n行像素单元包括的子像素的数量彼此不一致,其中,n为大于等于2小于等于N的正整数。这n行像素单元的扫描信号线GL上电连接的负载彼此不一致。例如,可以根据显示基板的设计图计算每行像素单元的扫描信号线线的理论负载,对于扫描信号线而言,其负载可以包括电阻负载和电容负载。
所述N行像素单元中第i行像素单元的扫描信号线上的电阻R可以用以下公式计算:
Ri=Rs*L/W,其中L为第i行像素单元的扫描信号线的长度,W为第i行像素单元的扫描信号线的宽度,Rs是第i行像素单元的扫描信号线所使用金属材料的方块电阻。
所述N行像素单元中第i行像素单元的扫描信号线上的电容Ci可以用以下公式计算:
Ci=Ni*Cpixel,其中Ni是第i行像素单元包括的子像素的个数,Cpixel是单个子像素的电容负载值,它可以通软件提取或根据面积计算平板电容得到。
发明人经研究发现,对于负载不一致的各行像素单元,在相同的充电时间内实现的充电电压不一致,这样,在实际显示时,可能导致各个子显示区域的显示不均一等不良现象。
在本公开的实施例中,可以对负载不一致的各行像素单元进行负载补偿,例如,在需要进行负载补偿的各行像素单元的扫描信号线上电连接负载补偿单元,使得各行像素单元的扫描信号线上的负载基本一致,这样,可以至少改善、甚至消除各个子显示区域的显示不均一等不良现象。
结合参照图1至图3B,根据本公开的一些示例性实施例的显示基板可以包括:衬底基板100,所述衬底基板100包括显示区域AA和位于所述显示区域至少一侧的边框区域NA;位于所述显示区域AA中的多个像素单元P,所述多个像素单元P沿行方向X和列方向Y成阵列地设置于所述衬底基板100,每一行像素单元P可以包括多个子像素;设置于所述衬底基板100的多根扫描信号线GL,所述多根扫描信号线GL用于分别给多行像素单元P提供扫描信号;设置于所述衬底基板100上且位于所述边框区域NA中的多个负载补偿单元200,所述多个负载补偿单元200分别与所述多根扫描信号线GL中的至少一些扫描信号线电连接;以及设置于所述衬底基板100上的公 共电极E1,所述公共电极E1的至少一部分位于所述显示区域AA中,所述公共电极E1接入公共电压信号。
需要说明的是,在本文中,公共电压信号可以称为第一电压信号。
在本公开的实施例中,至少一个所述负载补偿单元可以包括补偿电容。
例如,所述补偿电容包括第一补偿电容电极和第二补偿电容电极,所述第一补偿电容电极与所述扫描信号引线电连接,所述第二补偿电容电极接入所述第一电压信号,所述第一补偿电容电极在所述衬底基板上的正投影和所述第二补偿电容电极在所述衬底基板上的正投影至少部分交叠。对于所述n行像素单元而言,给各行像素单元提供扫描信号的多根扫描信号引线分别电连接各自的补偿电容,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积与该行像素单元包括的子像素的数量负相关。对于所述至少n行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸与该行像素单元包括的子像素的数量负相关。
在本公开实施例提供的显示基板中,负载补偿单元对应的扫描信号线上连接的子像素的数量越少,负载补偿单元的补偿负载值越大。利用具有不同补偿负载值的负载补偿单元来补偿具有不同子像素数量的扫描信号线,从而使不同扫描信号线上的负载均一,避免发生显示差异,保证显示品质。
图4是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容的一个电极。图5是图4中的区域I的局部放大图。图6是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容的另一个电极。图7是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容的两个电极。图8是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的静电保护结构。图9是根据本公开的另一些示例性实施例的显示基板的局部平面图。图10是根据本公开的一些示例性实施例的显示基板的局部示意图。图11是根据本公开的一些示例性实施例的显示基板的局部平面图,其示意性示出了若干行像素单元的补偿电容。图12是图11中的区域II的局部放大图。图13示意性示出了补偿电容和静电保护结构的等效电路。图14是沿图12中的线BB’截取的截面图。图15是根据本公开的另一些示例性实施例的显示基板的局部平面图。
根据本公开的一些示例性的实施例,所述显示基板可以采用GOA技术,即Gate Driver on Array。在GOA技术中,将驱动电路直接设置于阵列基板或显示基板上,以代替外接驱动芯片。每个GOA单元作为一级移位寄存器,每级移位寄存器与一条扫描信号线连接,通过各级移位寄存器依序轮流输出开启电压,实现像素的逐行扫描。在一些实施例中,每级移位寄存器也可以与多条扫描信号线连接。这样,可以适应显示基板高分辨率、窄边框的发展趋势。
结合参照图1至图16,所述显示基板包括:衬底基板100,所述衬底基板包括显示区域AA和位于所述显示区域至少一侧的边框区域NA;位于所述显示区域中的多个像素单元P,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;设置于所述衬底基板的多根扫描信号线GL,所述多根扫描信号线用于分别给多行子像素提供扫描信号;设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路120,所述栅极驱动电路用于输出扫描信号;设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路120与所述多个像素单元P之间;以及设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线GLY,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线。
在本公开的实施例中,至少一个所述负载补偿单元包括补偿电容200,所述补偿电容包括第一补偿电容电极210和第二补偿电容电极220,所述第一补偿电容电极210位于第一导电层10中,所述第二补偿电容电极220位于半导体层ACT中,所述第一补偿电容电极210在所述衬底基板上的正投影和所述第二补偿电容电极220在所述衬底基板上的正投影至少部分交叠。所述第一补偿电容电极210与所述扫描信号引线GLY电连接。
例如,所述n行像素单元包括第m行像素单元和第m+i行像素单元,所述多行像素单元还包括第m+j行像素单元,m、i、j均为大于等于1的正整数。所述第m行像素单元包括的子像素的数量小于所述第m+i行像素单元包括的子像素的数量,所述第m+i行像素单元包括的子像素的数量小于所述第m+j行像素单元包括的子像素的数量。给所述第m+j行像素单元的子像素提供扫描信号的扫描信号引线未电连接所述补偿电容,所述第m行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积大于所述第m+i行像素单元的补偿电容的第一补偿电容电极和第二补偿电容 电极之间的交叠面积。
需要说明的是,“扫描信号引线未电连接所述补偿电容”表示的意思是:对于该扫描信号引线不设置相应的补偿电容,所以,该扫描信号引线未电连接补偿电容。例如,在图1所示的实施例中,第m+j行像素单元可以是位于图1中所示的下侧的某一行像素单元,在第m+j行像素单元中,包括的子像素的数量较多,并需要进行负载补偿,所以,不需要给第m+j行像素单元的扫描信号引线设置相应的补偿电容,这样,第m+j行像素单元的扫描信号引线就未电连接补偿电容。
例如,所述第m行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸大于所述第m+i行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸。
例如,对于所述n行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在列方向上的尺寸彼此基本相等。对于所述n行像素单元而言,各行像素单元中的任意两行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸之比在1.3~400之间。
所述扫描信号线GL和所述扫描信号引线GLY位于所述第一导电层10中,彼此电连接的所述第一补偿电容电极210和所述扫描信号引线GLY为连续延伸的一体结构。
所述显示基板还包括位于第二导电层20中的第一电压信号引线300。所述第二补偿电容电极220与所述第一电压信号引线300电连接。
所述显示基板还包括位于第二导电层20中的第一导电连接部310,所述第一导电连接部310自所述第一电压信号引线300朝向所述显示区域AA延伸。
所述第一导电连接部310通过至少一个第一过孔VH1与所述第二补偿电容电极220电连接。
如图5所示,对于至少一行像素单元而言,所述第一导电连接部310通过多个第一过孔VH1与所述第二补偿电容电极220电连接,所述多个第一过孔VH1在列方向Y上布置成两行。
如图6所示,对于同一个补偿电容而言,与该补偿电容的第二补偿电容电极220电连接的第一导电连接部310和与该补偿电容的第一补偿电容电极电连接的扫描信号引线GLY基本平行地延伸。
如图7所示,对于至少一个补偿电容而言,所述补偿电容的第一补偿电容电极210和第二补偿电容电极220的交叠部分在所述衬底基板上的正投影在列方向Y上位于与该补偿电容的第一补偿电容电极电连接的第一导电连接部310和与该补偿电容的第二补偿电容电极电连接的扫描信号引线GLY之间。
如图7所示,所述多行像素单元包括至少一个像素单元组,所述像素单元组包括相邻的k行像素单元,k为大于等于2的正整数。对于k行像素单元而言,各行像素单元包括的子像素的数量彼此相同,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积基本相等。
对于k行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极在行方向上的尺寸彼此基本相等。
对于k行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极在列方向上对齐;和/或,对于k行像素单元而言,各行像素单元的补偿电容的第二补偿电容电极在列方向上对齐。
如图5所示,所述第二补偿电容电极220包括突出部201,所述突出部201在所述衬底基板上的正投影与第一导电连接部310在所述衬底基板上的正投影至少部分交叠;以及所述第一导电连接部310通过多个过孔与所述突出部201电连接。
如图8所示,所述显示基板还包括位于第二导电层20中的第二导电连接部320。给同一行像素单元提供扫描信号的扫描信号引线GLY和扫描信号线GL通过所述第二导电连接部320电连接。
所述扫描信号引线GLY靠近所述显示区域AA的一端通过第二过孔VH2与所述第二导电连接部320的一端电连接,所述第二导电连接部320的另一端通过第三过孔VH3与所述扫描信号线GL的一端电连接。通过这样的导电转接结构,将扫描信号引线GLY和扫描信号线GL电连接在一起。通过这样的换层设计,可以减小同种导电走线连续延伸的长度,从而可以防止静电烧伤发生。
如图15所示,所述补偿电容的第一补偿电容电极和第二补偿电容电极中的至少一个具有镂空结构。
例如,所述补偿电容的第一补偿电容电极和第二补偿电容电极中的至少一个包括多个实体部410和多个镂空部420,所述多个实体部410和所述多个镂空部420沿行方向交替排列。
在本公开的实施例中,通过将第一补偿电容电极和第二补偿电容电极中的至少一个设计成带镂空结构的导电部,在保证其有较大的导电面积的情况下,可以避免静电聚集在第一补偿电容电极和第二补偿电容电极上,有利于静电防护。
本公开的至少一些实施例还提供一种显示面板,所述显示面板包括如上所述的显示基板。例如,所述显示面板可以是液晶显示面板。
本公开的至少一些实施例还提供一种显示装置。该显示装置可以包括如上所述的显示基板。所述显示装置包括显示区域AA和边框区域NA,边框区域NA具有较小的宽度,从而实现了窄边框的显示装置。
所述显示装置可以包括任何具有显示功能的设备或产品。例如,所述显示装置可以是智能电话、移动电话、电子书阅读器、台式电脑(PC)、膝上型PC、上网本PC、个人数字助理(PDA)、便携式多媒体播放器(PMP)、数字音频播放器、移动医疗设备、相机、可穿戴设备(例如头戴式设备、电子服饰、电子手环、电子项链、电子配饰、电子纹身、或智能手表)、电视机等。
应该理解,根据本公开实施例的显示装置具有上述显示基板的所有特点和优点,具体可以参见上文的描述,在此不再赘述。
虽然本公开的总体技术构思的一些实施例已被显示和说明,本领域普通技术人员将理解,在不背离所述总体技术构思的原则和精神的情况下,可对这些实施例做出改变,本公开的范围以权利要求和它们的等同物限定。
Claims (21)
- 一种显示基板,其特征在于,所述显示基板包括:衬底基板,所述衬底基板包括显示区域和位于所述显示区域至少一侧的边框区域;位于所述显示区域中的多个像素单元,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;设置于所述衬底基板的多根扫描信号线,所述多根扫描信号线用于分别给多行子像素提供扫描信号;设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路,所述栅极驱动电路用于输出扫描信号;设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路与所述多个像素单元之间;以及设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线,其中,至少一个所述负载补偿单元包括补偿电容,所述补偿电容包括第一补偿电容电极和第二补偿电容电极,所述第一补偿电容电极位于第一导电层中,所述第二补偿电容电极位于半导体层中,所述第一补偿电容电极在所述衬底基板上的正投影和所述第二补偿电容电极在所述衬底基板上的正投影至少部分交叠;以及所述第一导电层位于所述半导体层远离所述衬底基板一侧,所述第一补偿电容电极与所述扫描信号引线电连接。
- 根据权利要求1所述的显示基板,其中,所述显示基板包括N行像素单元,所述N行像素单元中的n行像素单元包括的子像素的数量彼此不一致,其中,N为大于等于2的正整数,n为大于等于2小于等于N的正整数;对于所述n行像素单元而言,给各行像素单元提供扫描信号的多根扫描信号引线分别电连接各自的补偿电容,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积与该行像素单元包括的子像素的数量负相关。
- 根据权利要求2所述的显示基板,其中,对于所述n行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的 尺寸与该行像素单元包括的子像素的数量负相关。
- 根据权利要求3所述的显示基板,其中,所述n行像素单元包括第m行像素单元和第m+i行像素单元,所述多行像素单元还包括第m+j行像素单元,m、i、j均为大于等于1的正整数;所述第m行像素单元包括的子像素的数量小于所述第m+i行像素单元包括的子像素的数量,所述第m+i行像素单元包括的子像素的数量小于所述第m+j行像素单元包括的子像素的数量;给所述第m+j行像素单元的子像素提供扫描信号的扫描信号引线未电连接所述补偿电容,所述第m行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积大于所述第m+i行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积。
- 根据权利要求4所述的显示基板,其中,所述第m行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸大于所述第m+i行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸。
- 根据权利要求5所述的显示基板,其中,对于所述n行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在列方向上的尺寸彼此基本相等;和/或,对于所述n行像素单元而言,各行像素单元中的任意两行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极中至少一个在行方向上的尺寸之比在1.3~400之间。
- 根据权利要求1-6中任一项所述的显示基板,其中,所述扫描信号线和所述扫描信号引线位于所述第一导电层中,彼此电连接的所述第一补偿电容电极和所述扫描信号引线为连续延伸的一体结构。
- 根据权利要求7所述的显示基板,其中,所述显示基板还包括位于第二导电层 中的第一电压信号引线,所述第二导电层位于所述第一导电层远离所述衬底基板一侧;以及所述第二补偿电容电极与所述第一电压信号引线电连接。
- 根据权利要求8所述的显示基板,其中,所述显示基板还包括位于第二导电层中的第一导电连接部,所述第一导电连接部自所述第一电压信号引线朝向所述显示区域延伸;以及所述第一导电连接部通过至少一个第一过孔与所述第二补偿电容电极电连接。
- 根据权利要求9所述的显示基板,其中,对于至少一行像素单元而言,所述第一导电连接部通过多个第一过孔与所述第二补偿电容电极电连接,所述多个第一过孔在列方向上布置成两行。
- 根据权利要求10所述的显示基板,其中,对于同一个补偿电容而言,与该补偿电容的第二补偿电容电极电连接的第一导电连接部和与该补偿电容的第一补偿电容电极电连接的扫描信号引线基本平行地延伸。
- 根据权利要求11所述的显示基板,其中,对于至少一个补偿电容而言,所述补偿电容的第一补偿电容电极和第二补偿电容电极的交叠部分在所述衬底基板上的正投影在列方向上位于与该补偿电容的第一补偿电容电极电连接的第一导电连接部和与该补偿电容的第二补偿电容电极电连接的扫描信号引线之间。
- 根据权利要求1所述的显示基板,其中,所述多行像素单元包括至少一个像素单元组,所述像素单元组包括相邻的k行像素单元,k为大于等于2的正整数;以及对于k行像素单元而言,各行像素单元包括的子像素的数量彼此相同,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极之间的交叠面积基本相等。
- 根据权利要求13所述的显示基板,其中,对于k行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极和第二补偿电容电极在行方向上的尺寸彼此基本相等。
- 根据权利要求14所述的显示基板,其中,对于k行像素单元而言,各行像素单元的补偿电容的第一补偿电容电极在列方向上对齐;和/或,对于k行像素单元而言,各行像素单元的补偿电容的第二补偿电容电极在列方向上对齐。
- 根据权利要求9所述的显示基板,其中,所述第二补偿电容电极包括突出部,所述突出部在所述衬底基板上的正投影与第一导电连接部在所述衬底基板上的正投影至少部分交叠;以及所述第一导电连接部通过多个过孔与所述突出部电连接。
- 根据权利要求9所述的显示基板,其中,所述显示基板还包括位于第二导电层中的第二导电连接部;给同一行像素单元提供扫描信号的扫描信号引线和扫描信号线通过所述第二导电连接部电连接。
- 根据权利要求1-6中任一项所述的显示基板,其中,所述扫描信号引线靠近所述显示区域的一端通过第二过孔与所述第二导电连接部的一端电连接,所述第二导电连接部的另一端通过第三过孔与所述扫描信号线的一端电连接。
- 根据权利要求1-6中任一项所述的显示基板,其中,所述补偿电容的第一补偿电容电极和第二补偿电容电极中的至少一个具有镂空结构。
- 根据权利要求19所述的显示基板,其中,所述补偿电容的第一补偿电容电极和第二补偿电容电极中的至少一个包括多个实体部和多个镂空部,所述多个实体部和所述多个镂空部沿行方向交替排列。
- 一种显示装置,包括根据权利要求1-20中任一项所述的显示基板。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/102985 WO2024000471A1 (zh) | 2022-06-30 | 2022-06-30 | 显示基板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117651988A true CN117651988A (zh) | 2024-03-05 |
Family
ID=89383803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280002067.1A Pending CN117651988A (zh) | 2022-06-30 | 2022-06-30 | 显示基板和显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117651988A (zh) |
WO (1) | WO2024000471A1 (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107424551B (zh) * | 2017-05-25 | 2021-01-29 | 上海天马微电子有限公司 | 阵列基板、异形显示器及显示装置 |
KR102333549B1 (ko) * | 2017-07-05 | 2021-11-30 | 엘지디스플레이 주식회사 | 표시장치 |
CN107481669A (zh) * | 2017-09-08 | 2017-12-15 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN209843713U (zh) * | 2019-06-26 | 2019-12-24 | 昆山国显光电有限公司 | 一种显示面板及显示装置 |
CN114464644A (zh) * | 2020-11-09 | 2022-05-10 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
-
2022
- 2022-06-30 WO PCT/CN2022/102985 patent/WO2024000471A1/zh active Application Filing
- 2022-06-30 CN CN202280002067.1A patent/CN117651988A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2024000471A1 (zh) | 2024-01-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6686985B1 (en) | Wiring pattern of liquid crystal display, liquid crystal display, and electronic equipment | |
US8259249B2 (en) | Display substrate, method of manufacturing the display substrate and display device having the display substrate | |
CN211348942U (zh) | 阵列基板及显示装置 | |
US20130063406A1 (en) | Display device | |
US8477277B2 (en) | Display substrate, method of manufacturing the same and display panel having the same | |
US11934060B2 (en) | Array substrate and display device | |
KR101100883B1 (ko) | 박막 트랜지스터 표시판 | |
US20190280013A1 (en) | Active matrix substrate and display panel | |
US20230136237A1 (en) | Display substrate and display apparatus | |
CN111681552B (zh) | 阵列基板及显示面板 | |
CN112099273A (zh) | 一种显示面板、显示模组及显示装置 | |
CN115398528A (zh) | 显示面板及显示装置 | |
CN114446260A (zh) | 一种阵列基板及显示装置 | |
JP4163611B2 (ja) | 液晶表示装置 | |
US20200379523A1 (en) | Circuit substrate and display panel | |
US11605359B2 (en) | Display apparatus and display panel | |
CN117651988A (zh) | 显示基板和显示装置 | |
US20090152730A1 (en) | Interconnected structure for TFT-array substrate | |
JP2019101145A (ja) | 電子デバイス | |
KR100719994B1 (ko) | 평면 표시 장치용 어레이 기판 | |
WO2024000467A1 (zh) | 显示基板、显示装置和应用于显示基板的负载补偿方法 | |
CN115398326A (zh) | 像素单元、阵列基板和显示面板 | |
WO2018168680A1 (ja) | アクティブマトリクス基板及び表示パネル | |
CN115812346B (zh) | 显示面板和显示装置 | |
WO2024092497A1 (zh) | 阵列基板、触控显示面板、显示装置和车载显示屏 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |