CN117597779A - 显示基板及其制作方法、显示装置 - Google Patents
显示基板及其制作方法、显示装置 Download PDFInfo
- Publication number
- CN117597779A CN117597779A CN202280000900.9A CN202280000900A CN117597779A CN 117597779 A CN117597779 A CN 117597779A CN 202280000900 A CN202280000900 A CN 202280000900A CN 117597779 A CN117597779 A CN 117597779A
- Authority
- CN
- China
- Prior art keywords
- signal line
- substrate
- orthographic projection
- display substrate
- isolation pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 160
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 24
- 238000002955 isolation Methods 0.000 claims abstract description 111
- 239000004065 semiconductor Substances 0.000 claims description 14
- 239000000463 material Substances 0.000 claims description 13
- 239000010409 thin film Substances 0.000 claims description 12
- 238000000034 method Methods 0.000 claims description 11
- 238000000059 patterning Methods 0.000 claims description 8
- 230000008569 process Effects 0.000 claims description 8
- 229910044991 metal oxide Inorganic materials 0.000 claims description 6
- 150000004706 metal oxides Chemical class 0.000 claims description 6
- 229910021645 metal ion Inorganic materials 0.000 description 46
- 238000009792 diffusion process Methods 0.000 description 37
- 230000005684 electric field Effects 0.000 description 22
- 238000006243 chemical reaction Methods 0.000 description 20
- 239000002184 metal Substances 0.000 description 18
- 230000009471 action Effects 0.000 description 12
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 8
- 230000005685 electric field effect Effects 0.000 description 6
- 230000008859 change Effects 0.000 description 4
- 238000005260 corrosion Methods 0.000 description 4
- 230000007797 corrosion Effects 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000009545 invasion Effects 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Manufacturing & Machinery (AREA)
Abstract
本公开提供了一种显示基板及其制作方法、显示装置,属于显示技术领域。其中,显示基板包括:位于衬底基板上、沿第一方向延伸的第一信号线;位于所述衬底基板上、沿第二方向延伸的第二信号线,所述第二信号线与所述第一信号线异层设置,所述第二方向与所述第一方向交叉;所述第一信号线包括第一部分,所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线在所述衬底基板上的正投影内;所述显示基板还包括:位于所述第一信号线远离所述衬底基板一侧的隔绝图形,所述隔绝图形位于所述第二信号线靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。本申请实施例能够提高显示基板的产品良率。
Description
本公开涉及显示技术领域,特别是指一种显示基板及其制作方法、显示装置。
相关技术中,一般采用Cu制作显示基板的信号线,不同层的信号线之间交叉,在交叉位置处,不同层的信号线之间设置有绝缘层,但信号线容易发生Cu离子扩散,Cu离子穿透绝缘层会导致不同层的信号线之间短路,影响显示基板的产品良率。
发明内容
本公开要解决的技术问题是提供一种显示基板及其制作方法、显示装置,能够保证显示基板的产品良率。
为解决上述技术问题,本公开的实施例提供技术方案如下:
一方面,提供一种显示基板,包括:
位于衬底基板上、沿第一方向延伸的第一信号线;
位于所述衬底基板上、沿第二方向延伸的第二信号线,所述第二信号线与所述第一信号线异层设置,所述第二方向与所述第一方向交叉;
所述第一信号线包括第一部分,所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线在所述衬底基板上的正投影内;
所述显示基板还包括:
位于所述第一信号线远离所述衬底基板一侧的隔绝图形,所述隔绝图形位于所述第二信号线靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。
一些实施例中,所述显示基板还包括:
位于所述第一信号线和所述第二信号线之间的绝缘层;
其中,所述隔绝图形位于所述绝缘层靠近所述衬底基板的一侧;或
所述隔绝图形位于所述绝缘层远离所述衬底基板的一侧。
一些实施例中,所述隔绝图形采用半导体材料制作。
一些实施例中,所述隔绝图形采用金属氧化物半导体。
一些实施例中,所述显示基板的薄膜晶体管的有源层与所述隔绝图形同层同材料设置。
一些实施例中,所述第一信号线包括除所述第一部分之外的第二部分,所述第二部分在所述衬底基板上的正投影与所述第二信号线在所述衬底基板上的正投影不重叠。
一些实施例中,在所述第二方向上,所述第二正投影的边界超出所述第一正投影的边界,所述第一正投影的边界与所述第二正投影的边界之间的最小距离大于0.2微米。
一些实施例中,在所述第一方向上,所述第二正投影的边界超出所述第一正投影的边界,所述第一正投影的边界与所述第二正投影的边界之间的最小距离大于0.2微米。
一些实施例中,所述第一信号线包括多个相互独立的所述第一部分,每一所述第一部分对应一所述隔绝图形,所述第一部分在所述衬底基板上的第一正投影落入对应的隔绝图形在所述衬底基板上的第二正投影内,对应同一第一信号线的多个隔绝图形为一体结构。
一些实施例中,所述第一信号线为栅线,所述第二信号线为数据线;或
所述第一信号线为第一时钟信号线,所述第二信号线为第二时钟信号线。
本公开的实施例提供了一种显示装置,包括如上所述的显示基板。
本公开的实施例提供了一种显示基板的制作方法,包括:
在衬底基板上形成沿第一方向延伸的第一信号线;
在衬底基板上形成沿第二方向延伸的第二信号线,所述第二信号线与所述第一信号线异层设置,所述第二方向与所述第一方向交叉,所述第一信号线包括第一部分,所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线在所述衬底基板上的正投影内;
在所述第一信号线远离所述衬底基板的一侧形成隔绝图形,所述隔绝图形位于所述第二信号线靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。
一些实施例中,所述制作方法具体包括:
通过一次构图工艺形成所述显示基板的薄膜晶体管的有源层和所述隔绝图形。
本公开的实施例具有以下有益效果:
上述方案中,在第一信号线和第二信号线之间设置隔绝图形,隔绝图形能够阻挡第一信号线和第二信号线的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
图1为本公开实施例显示基板的平面示意图;
图2为相关技术显示基板的截面示意图;
图3和图4为本公开实施例显示基板在AA方向上的截面示意图;
图5-图7为本公开具体实施例显示基板的平面示意图;
图8和图9为图7中椭圆框中部分的放大示意图。
附图标记
01 第一信号线
011 第一部分
02 第二信号线
03 隔绝图形
021 镂空区域
04 绝缘层
06 过孔
07 第一时钟信号线
08 第二时钟信号线
为使本公开的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本公开的实施例提供一种显示基板及其制作方法、显示装置,能够保证显示基板的产品良率。
本公开的实施例提供一种显示基板,如图1所示,包括:
位于衬底基板上、沿第一方向延伸的第一信号线01;
位于所述衬底基板上、沿第二方向延伸的第二信号线02,所述第二信号线02与所述第一信号线01异层设置,所述第二方向与所述第一方向交叉;
所述第一信号线01包括第一部分(虚线框内部分),所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线02在所述衬底基板上的正投影内;
所述显示基板还包括:
位于所述第一信号线01远离所述衬底基板一侧的隔绝图形03,所述隔绝图形位于所述第二信号线02靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。
本实施例中,在第一信号线和第二信号线之间设置隔绝图形,隔绝图形能够阻挡第一信号线和第二信号线的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
由于Cu的导电性良好,一般采用Cu制作显示基板的信号线,包括第一信号线和第二信号线,如图2所示,现有技术中,在第一信号线01和第二信号线02之间设置有绝缘层03,绝缘层03一般采用氧化硅、氮化硅或氮氧化硅制作,受限于制作工艺,绝缘层03的厚度比较小,第一信号线01和第二信号线02会发生金属离子扩散,导致在第一信号线01和第二信号线02的交叉位置处,第一信号线01和第二信号线02存在发生短路的风险,发生短路后,会导致信号线交叉位置处的温度升高,进而导致信号线交叉位置处的绝缘层容易损坏,破坏显示基板的密封性能,水汽容易入侵,腐蚀信号线,出现化学反应,水汽还会沿着信号线的方向扩散,降低显示基板的产品良率。
如图3所示,本实施例中,在第一信号线01和第二信号线02之间设置隔绝图形03,隔绝图形03具有一定的厚度,能够阻挡第一信号线01和第二信号线02的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
一些实施例中,所述第一信号线包括除所述第一部分之外的第二部分,所述第二部分在所述衬底基板上的正投影与所述第二信号线在所述衬底基板上的正投影不重叠。即信号线交叉位置处的第一信号线在衬底基板上的正投影全都位于隔绝图形03在所述衬底基板上的正投影内,如图1所示,第一部分011(虚线框内部分)在衬底基板上的第一正投影位于隔绝图形03在所述衬底基板上的正投影内,隔绝图形03的面积大于第一部分011的面积,如图3所示,第一信号线01发生金属离子扩散后,金属离子分布在隔绝图形03上,由于隔绝图形03的面积比较大,隔绝图形03与第一信号线01正对的面积比较大(相比于第二信号线02与第一信号线01正对的面积),能够降低金属离子的分布密度,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应;相对地,第二信号线02发生金属离子扩散后,金属离子分布在隔绝图形03上,由于隔绝图形03的面积比较大,隔绝图形03与第二信号线02正对的面积比较大(相比于第一信号线01与第一信号线01正对的面积),能够降低金属离子的分布密度,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应。
如图3所示,隔绝图形03可以位于绝缘层04和第二信号线02之间;或者,如图4所示,隔绝图形03可以位于绝缘层04和第一信号线01之间,只要隔绝图形03位于第一信号线01和第二信号线02之间即可。
为了保证显示基板的防水性能,隔绝图形03可以采用防水性好的材料。本实施例中,所述隔绝图形03可以采用半导体材料制作,半导体材料具有一定的电子迁移率,在信号线扩散的金属离子到达隔绝图形03后,隔绝图形03作为半导体能够改变电场分布,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,避免信号线交叉位置处发生腐蚀,进而避免水汽沿信号线进行扩散,保证显示产品良率。
隔绝图形03可以采用金属氧化物半导体、非晶硅、多晶硅等,优选地,隔绝图形03采用金属氧化物半导体,比如IGZO,金属氧化物半导体具有良好的电子迁移率,可以有效降低信号线交叉位置处的电场密度。
一些实施例中,所述显示基板的薄膜晶体管的有源层可以与所述隔绝图形03同层同材料设置,这样可以通过一次构图工艺形成显示基板的薄膜晶体管的有源层以及隔绝图形03,无需通过专门的构图工艺来制作隔绝图形03,能够减少制作显示基板的构图工艺的次数,降低显示基板的生产成本。隔绝图形03的厚度可以与薄膜晶体管的有源层的厚度相同,也可以对隔绝图形03的厚度进行调整,将隔绝图形03的厚度设计为大于薄膜晶体管的有源层的厚度,以更好地降低信号线交叉位置处的电场密度,隔绝图形03的厚度不小于100nm为宜。
为了更好地降低信号线交叉位置处的电场密度,如图1所示,在所述第二方向上,所述第二正投影的边界超出所述第一正投影的边界,所述第一正投影的边界与所述第二正投影的边界之间的最小距离d1大于0.2微米。这样隔绝图形03能够从空间上阻挡第一信号线01和第二信号线02之间的金属离子扩散。并且,由于在发生信号线腐蚀后,水汽会沿着信号线扩散,d1大于0.2微米能够使得水汽扩散路径发生改变,降低水汽入侵的可能性。
进一步地,d1可以大于a+0.2微米,其中,a为第一信号线01和隔绝图形03在制作工艺中关键尺寸的最大波动值,这样可以降低制作工艺对显示基板产品良率的影响。
为了更好地降低信号线交叉位置处的电场密度,如图1所示,在所述第一方向上,所述第二正投影的边界超出所述第一正投影的边界,所述第一正投影的边界与所述第二正投影的边界之间的最小距离d2大于0.2微米。这样隔绝图形03能够从空间上阻挡第一信号线01和第二信号线02之间的金属离子扩散。并且,由于在发生信号线腐蚀后,水汽会沿着信号线扩散,d1大于0.2微米能够使得水汽扩散路径发生改变,降低水汽入侵的可能性。
进一步地,d2可以大于b+0.2微米,其中,b为第二信号线02和隔绝图形03在制作工艺中关键尺寸的最大波动值,这样可以降低制作工艺对显示基 板产品良率的影响。
本实施例中,信号线可以采用多种形状。如图1所示,第一信号线01和第二信号线02可以为直线形;如图5所示,第二信号线02在信号线交叉位置处还可以包括多个镂空区域021,当然,第一信号线在信号线交叉位置处也可以包括多个镂空区域,这样能够减少信号线之间的正对面积,降低信号线交叉位置处的电场密度,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,避免信号线交叉位置处发生腐蚀,进而避免水汽沿信号线进行扩散,保证显示产品良率。如图6所示,在信号线交叉位置处,第二信号线02还可以呈蛇形。
本实施例中,所述第一信号线为栅线,所述第二信号线为数据线;或,所述第一信号线为第一时钟信号线,所述第二信号线为第二时钟信号线。当然,第一信号线并不局限为栅线和第一时钟信号线,第二信号线并不局限为数据线和第二时钟信号线,还可以为其他信号线。
在显示区域,栅线和数据线纵横交叉,在栅线和数据线的交叉位置处设置隔绝图形03,能够阻挡栅线和数据线的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
在GOA区域,如图7所示,第一时钟信号线07和第二时钟信号线08纵横交叉,在过孔06位置处,第一时钟信号线07和第二时钟信号线08通过过孔06连接。除过孔06位置之外,在第一时钟信号线07和第二时钟信号线08的交叉位置处设置隔绝图形03,能够阻挡第一时钟信号线07和第二时钟信号线08的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
图8为图7中椭圆框位置的放大示意图,在第一时钟信号线07和第二时钟信号线08交叉位置处,第一时钟信号线07可以包括有镂空区域,镂空区域将第一时钟信号线07分为两个相互独立的所述第一部分(镂空区域还可以将第一时钟信号线07分为三个以上相互独立的第一部分),每一所述第一部分对应一所述隔绝图形03,所述第一部分在所述衬底基板上的第一正投影落入对应的隔绝图形在所述衬底基板上的第二正投影内。
为了简化制作工艺,对应同一第一信号线的多个隔绝图形可以为一体结构,如图9所示。
一具体实施例中,在所述第二方向上,所述第一正投影的边界与所述第二正投影的边界之间的最小距离d1可以为2.5-3.3微米。在所述第一方向上,所述第一正投影的边界与所述第二正投影的边界之间的最小距离d2可以为4.5-5.05微米。在采用上述尺寸时,能够有效阻挡第一时钟信号线07和第二时钟信号线08的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
本公开的实施例提供了一种显示装置,包括如上所述的显示基板。
该显示装置包括但不限于:射频单元、网络模块、音频输出单元、输入单元、传感器、显示单元、用户输入单元、接口单元、存储器、处理器、以及电源等部件。本领域技术人员可以理解,上述显示装置的结构并不构成对显示装置的限定,显示装置可以包括上述更多或更少的部件,或者组合某些部件,或者不同的部件布置。在本公开实施例中,显示装置包括但不限于显示器、手机、平板电脑、电视机、可穿戴电子设备、导航显示设备等。
所述显示装置可以为:电视、液晶显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件,其中,所述显示装置还包括柔性电路板、印刷电路板和背板。
本公开的实施例提供了一种显示基板的制作方法,包括:
在衬底基板上形成沿第一方向延伸的第一信号线;
在衬底基板上形成沿第二方向延伸的第二信号线,所述第二信号线与所述第一信号线异层设置,所述第二方向与所述第一方向交叉,所述第一信号线包括第一部分,所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线在所述衬底基板上的正投影内;
在所述第一信号线远离所述衬底基板的一侧形成隔绝图形,所述隔绝图形位于所述第二信号线靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。
本实施例中,在第一信号线和第二信号线之间设置隔绝图形,隔绝图形 能够阻挡第一信号线和第二信号线的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
由于Cu的导电性良好,一般采用Cu制作显示基板的信号线,包括第一信号线和第二信号线,如图2所示,现有技术中,在第一信号线01和第二信号线02之间设置有绝缘层03,绝缘层03一般采用氧化硅、氮化硅或氮氧化硅制作,受限于制作工艺,绝缘层03的厚度比较小,第一信号线01和第二信号线02会发生金属离子扩散,导致在第一信号线01和第二信号线02的交叉位置处,第一信号线01和第二信号线02存在发生短路的风险,发生短路后,会导致信号线交叉位置处的温度升高,进而导致信号线交叉位置处的绝缘层容易损坏,破坏显示基板的密封性能,水汽容易入侵,腐蚀信号线,出现化学反应,水汽还会沿着信号线的方向扩散,降低显示基板的产品良率。
如图3所示,本实施例中,在第一信号线01和第二信号线02之间设置隔绝图形03,隔绝图形03具有一定的厚度,能够阻挡第一信号线01和第二信号线02的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
一些实施例中,所述第一信号线包括除所述第一部分之外的第二部分,所述第二部分在所述衬底基板上的正投影与所述第二信号线在所述衬底基板上的正投影不重叠。即信号线交叉位置处的第一信号线在衬底基板上的正投影全都位于隔绝图形03在所述衬底基板上的正投影内,如图1所示,第一部分011(虚线框内部分)在衬底基板上的第一正投影位于隔绝图形03在所述衬底基板上的正投影内,隔绝图形03的面积大于第一部分011的面积,如图3所示,第一信号线01发生金属离子扩散后,金属离子分布在隔绝图形03上,由于隔绝图形03的面积比较大,隔绝图形03与第一信号线01正对的面积比较大(相比于第二信号线02与第一信号线01正对的面积),能够降低金属离子的分布密度,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应;相对地,第二信号线02发生金属离子扩散后,金属离子分布在隔绝图形03上,由于隔绝图形03的面积比较大,隔绝图形03与第二信号线02正对的面积比较大(相比于第一信号线01与第一信号线01正对的面积), 能够降低金属离子的分布密度,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应。
如图3所示,隔绝图形03可以位于绝缘层04和第二信号线02之间;或者,如图4所示,隔绝图形03可以位于绝缘层04和第一信号线01之间,只要隔绝图形03位于第一信号线01和第二信号线02之间即可。
为了保证显示基板的防水性能,隔绝图形03可以采用防水性好的材料。本实施例中,所述隔绝图形03可以采用半导体材料制作,半导体材料具有一定的电子迁移率,在信号线扩散的金属离子到达隔绝图形03后,隔绝图形03作为半导体能够改变电场分布,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,避免信号线交叉位置处发生腐蚀,进而避免水汽沿信号线进行扩散,保证显示产品良率。
隔绝图形03可以采用金属氧化物半导体、非晶硅、多晶硅等,优选地,隔绝图形03采用金属氧化物半导体,比如IGZO,金属氧化物半导体具有良好的电子迁移率,可以有效降低信号线交叉位置处的电场密度。
一些实施例中,所述显示基板的薄膜晶体管的有源层可以与所述隔绝图形03同层同材料设置,这样可以通过一次构图工艺形成显示基板的薄膜晶体管的有源层以及隔绝图形03,无需通过专门的构图工艺来制作隔绝图形03,能够减少制作显示基板的构图工艺的次数,降低显示基板的生产成本。隔绝图形03的厚度可以与薄膜晶体管的有源层的厚度相同,也可以对隔绝图形03的厚度进行调整,将隔绝图形03的厚度设计为大于薄膜晶体管的有源层的厚度,以更好地降低信号线交叉位置处的电场密度,隔绝图形03的厚度不小于100nm为宜。
本实施例中,信号线可以采用多种形状。如图1所示,第一信号线01和第二信号线02可以为直线形;如图5所示,第二信号线02在信号线交叉位置处还可以包括多个镂空区域021,当然,第一信号线在信号线交叉位置处也可以包括多个镂空区域,这样能够减少信号线之间的正对面积,降低信号线交叉位置处的电场密度,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,避免信号线交叉位置处发生腐蚀,进而避免水汽沿信号 线进行扩散,保证显示产品良率。如图6所示,在信号线交叉位置处,第二信号线02还可以呈蛇形。
本实施例中,所述第一信号线为栅线,所述第二信号线为数据线;或,所述第一信号线为第一时钟信号线,所述第二信号线为第二时钟信号线。当然,第一信号线并不局限为栅线和第一时钟信号线,第二信号线并不局限为数据线和第二时钟信号线,还可以为其他信号线。
在显示区域,栅线和数据线纵横交叉,在栅线和数据线的交叉位置处设置隔绝图形03,能够阻挡栅线和数据线的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
在GOA区域,如图7所示,第一时钟信号线07和第二时钟信号线08纵横交叉,在过孔06位置处,第一时钟信号线07和第二时钟信号线08通过过孔06连接。除过孔06位置之外,在第一时钟信号线07和第二时钟信号线08的交叉位置处设置隔绝图形03,能够阻挡第一时钟信号线07和第二时钟信号线08的金属离子扩散,减缓交叉金属信号线间因电场作用发生的金属离子扩散及化学反应,保证显示基板的产品良率。
图8为图7中椭圆框位置的放大示意图,在第一时钟信号线07和第二时钟信号线08交叉位置处,第一时钟信号线07可以包括有镂空区域,镂空区域将第一时钟信号线07分为两个相互独立的所述第一部分(镂空区域还可以将第一时钟信号线07分为三个以上相互独立的第一部分),每一所述第一部分对应一所述隔绝图形03,所述第一部分在所述衬底基板上的第一正投影落入对应的隔绝图形在所述衬底基板上的第二正投影内。
为了简化制作工艺,对应同一第一信号线的多个隔绝图形可以为一体结构,如图9所示。
需要说明,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于实施例而言,由于其基本相似于产品实施例,所以描述得比较简单,相关之处参见产品实施例的部分说明即可。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属 领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (13)
- 一种显示基板,其特征在于,包括:位于衬底基板上、沿第一方向延伸的第一信号线;位于所述衬底基板上、沿第二方向延伸的第二信号线,所述第二信号线与所述第一信号线异层设置,所述第二方向与所述第一方向交叉;所述第一信号线包括第一部分,所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线在所述衬底基板上的正投影内;所述显示基板还包括:位于所述第一信号线远离所述衬底基板一侧的隔绝图形,所述隔绝图形位于所述第二信号线靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。
- 根据权利要求1所述的显示基板,其特征在于,所述显示基板还包括:位于所述第一信号线和所述第二信号线之间的绝缘层;其中,所述隔绝图形位于所述绝缘层靠近所述衬底基板的一侧;或所述隔绝图形位于所述绝缘层远离所述衬底基板的一侧。
- 根据权利要求1所述的显示基板,其特征在于,所述隔绝图形采用半导体材料制作。
- 根据权利要求3所述的显示基板,其特征在于,所述隔绝图形采用金属氧化物半导体。
- 根据权利要求3所述的显示基板,其特征在于,所述显示基板的薄膜晶体管的有源层与所述隔绝图形同层同材料设置。
- 根据权利要求1所述的显示基板,其特征在于,所述第一信号线包括除所述第一部分之外的第二部分,所述第二部分在所述衬底基板上的正投影与所述第二信号线在所述衬底基板上的正投影不重叠。
- 根据权利要求1所述的显示基板,其特征在于,在所述第二方向上,所述第二正投影的边界超出所述第一正投影的边界,所述第一正投影的边界与所述第二正投影的边界之间的最小距离大于0.2微 米。
- 根据权利要求1所述的显示基板,其特征在于,在所述第一方向上,所述第二正投影的边界超出所述第一正投影的边界,所述第一正投影的边界与所述第二正投影的边界之间的最小距离大于0.2微米。
- 根据权利要求1所述的显示基板,其特征在于,所述第一信号线包括多个相互独立的所述第一部分,每一所述第一部分对应一所述隔绝图形,所述第一部分在所述衬底基板上的第一正投影落入对应的隔绝图形在所述衬底基板上的第二正投影内,对应同一第一信号线的多个隔绝图形为一体结构。
- 根据权利要求1所述的显示基板,其特征在于,所述第一信号线为栅线,所述第二信号线为数据线;或所述第一信号线为第一时钟信号线,所述第二信号线为第二时钟信号线。
- 一种显示装置,其特征在于,包括如权利要求1-10中任一项所述的显示基板。
- 一种显示基板的制作方法,其特征在于,包括:在衬底基板上形成沿第一方向延伸的第一信号线;在衬底基板上形成沿第二方向延伸的第二信号线,所述第二信号线与所述第一信号线异层设置,所述第二方向与所述第一方向交叉,所述第一信号线包括第一部分,所述第一部分在所述衬底基板上的第一正投影位于所述第二信号线在所述衬底基板上的正投影内;在所述第一信号线远离所述衬底基板的一侧形成隔绝图形,所述隔绝图形位于所述第二信号线靠近所述衬底基板的一侧,所述第一正投影位于所述隔绝图形在所述衬底基板上的第二正投影内。
- 根据权利要求12所述的显示基板的制作方法,其特征在于,所述制作方法具体包括:通过一次构图工艺形成所述显示基板的薄膜晶体管的有源层和所述隔绝 图形。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/089268 WO2023206071A1 (zh) | 2022-04-26 | 2022-04-26 | 显示基板及其制作方法、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117597779A true CN117597779A (zh) | 2024-02-23 |
Family
ID=88516504
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280000900.9A Pending CN117597779A (zh) | 2022-04-26 | 2022-04-26 | 显示基板及其制作方法、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117597779A (zh) |
WO (1) | WO2023206071A1 (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090153020A1 (en) * | 2007-12-14 | 2009-06-18 | Canon Kabushiki Kaisha | Image display apparatus |
GB2498072B (en) * | 2011-12-21 | 2015-03-18 | Lg Display Co Ltd | Display device and method for manufacturing of the same |
CN107230661B (zh) * | 2017-05-31 | 2020-06-19 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
CN110148601B (zh) * | 2019-05-31 | 2022-12-20 | 京东方科技集团股份有限公司 | 一种阵列基板、其制作方法及显示装置 |
-
2022
- 2022-04-26 WO PCT/CN2022/089268 patent/WO2023206071A1/zh active Application Filing
- 2022-04-26 CN CN202280000900.9A patent/CN117597779A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2023206071A9 (zh) | 2023-12-21 |
WO2023206071A1 (zh) | 2023-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2016141709A1 (zh) | 阵列基板及其制作方法、显示装置 | |
CN107452808B (zh) | 薄膜晶体管及其制备方法、阵列基板和显示装置 | |
US10629629B2 (en) | Array substrate and method for manufacturing the same, display device | |
US20170285430A1 (en) | Array Substrate and Manufacturing Method Thereof, Display Panel and Display Device | |
CN204360062U (zh) | 显示像素电路和显示像素结构 | |
US10510558B2 (en) | Electronic device, thin film transistor, array substrate and manufacturing method thereof | |
CN113053912B (zh) | 阵列基板和显示面板 | |
WO2021190055A1 (zh) | 显示基板及其制备方法、显示面板和显示装置 | |
CN109449186B (zh) | Oled显示基板母板及其制作方法、和oled显示装置 | |
CN108400139B (zh) | 阵列基板及其制作方法以及显示装置 | |
US10595420B2 (en) | Encapsulation structure and display apparatus | |
CN117597779A (zh) | 显示基板及其制作方法、显示装置 | |
CN113467144B (zh) | 显示基板、显示面板及显示装置 | |
CN107644880B (zh) | 氧化物薄膜晶体管显示基板及其制作方法、显示装置 | |
TW584908B (en) | Method of manufacturing IPS-LCD by using 4-mask process | |
CN110098236A (zh) | 显示基板及其制作方法、显示装置 | |
US20230052154A1 (en) | Display substrate, method for manufacturing the same, and display device | |
US10700105B2 (en) | Array substrate and method for manufacturing the same, display panel and display device | |
CN210668377U (zh) | 显示基板及显示装置 | |
CN109117025B (zh) | 显示面板及其制作方法、显示装置 | |
KR100543025B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 | |
CN216288456U (zh) | 显示面板 | |
US20240153968A1 (en) | Display substrate, method for manufacturing the same, and display device | |
WO2023123033A1 (zh) | 显示基板及其制作方法和显示装置 | |
WO2024109061A1 (zh) | 一种显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |