CN117559948A - 压电层设置导电通孔的石英谐振器及其制造方法、电子器件 - Google Patents

压电层设置导电通孔的石英谐振器及其制造方法、电子器件 Download PDF

Info

Publication number
CN117559948A
CN117559948A CN202210959247.0A CN202210959247A CN117559948A CN 117559948 A CN117559948 A CN 117559948A CN 202210959247 A CN202210959247 A CN 202210959247A CN 117559948 A CN117559948 A CN 117559948A
Authority
CN
China
Prior art keywords
electrode
quartz
piezoelectric layer
substrate
etching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210959247.0A
Other languages
English (en)
Inventor
庞慰
张孟伦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin University
Original Assignee
Tianjin University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin University filed Critical Tianjin University
Priority to CN202210959247.0A priority Critical patent/CN117559948A/zh
Priority to PCT/CN2023/110650 priority patent/WO2024027736A1/zh
Publication of CN117559948A publication Critical patent/CN117559948A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • H03H3/04Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks for obtaining desired frequency or temperature coefficient
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/125Driving means, e.g. electrodes, coils
    • H03H9/13Driving means, e.g. electrodes, coils for networks consisting of piezoelectric or electrostrictive materials
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/15Constructional features of resonators consisting of piezoelectric or electrostrictive material
    • H03H9/17Constructional features of resonators consisting of piezoelectric or electrostrictive material having a single resonator
    • H03H9/19Constructional features of resonators consisting of piezoelectric or electrostrictive material having a single resonator consisting of quartz
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • H03H2003/027Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks the resonators or networks being of the microelectro-mechanical [MEMS] type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • H03H3/04Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks for obtaining desired frequency or temperature coefficient
    • H03H2003/0414Resonance frequency
    • H03H2003/0421Modification of the thickness of an element
    • H03H2003/0428Modification of the thickness of an element of an electrode
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • H03H3/04Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks for obtaining desired frequency or temperature coefficient
    • H03H2003/0414Resonance frequency
    • H03H2003/0421Modification of the thickness of an element
    • H03H2003/0435Modification of the thickness of an element of a piezoelectric layer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/15Constructional features of resonators consisting of piezoelectric or electrostrictive material
    • H03H2009/155Constructional features of resonators consisting of piezoelectric or electrostrictive material using MEMS techniques

Landscapes

  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)

Abstract

本发明涉及一种石英谐振器及其制造方法,所述石英谐振器包括:谐振结构,包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧;第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,其中:所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。本发明还涉及一种电子器件。

Description

压电层设置导电通孔的石英谐振器及其制造方法、电子器件
技术领域
本发明的实施例涉及半导体领域,尤其涉及一种压电层设置导电通孔的石英谐振器及其制造方法,以及一种电子器件。
背景技术
高基频、小型化和低矮化是石英晶振片(下文中简称为晶片)发展的趋势。传统晶片制造方案多采用研磨切片的方式获得一定频率的散粒薄片,然后进行后续的镀电极与调频。然而,切片所采用的线切割技术对1mm×1mm及以下尺寸难以实现,基本无法覆盖1.2mm×1.0mm及以下尺寸的晶片制造,更无法满足1.0mm×0.8mm及以下尺寸规格晶片制造。晶片的基频主要受晶片谐振区域的厚度决定,晶片的基频由以下公式支配:
f0(MHz)=1670(MHz·μm)/d(μm) (1)
晶圆级制造可以实现单颗谐振器制造成本的大幅降低,以及谐振器之间的品控一致性;通常来说,晶圆尺寸越大,单颗谐振器的制造成本越低。然而,对于晶圆级制造方案,几百至数千颗晶片排列在单片晶圆上,对各个位置点石英厚度的精确控制挑战巨大,这也就直接导致了整片晶圆上晶片频率的准确性与一致性难以得到保证。因此,晶圆级晶片调频存在极大的挑战。目前已有技术采取的办法主要集中在采用具有超高精度膜厚监控系统的研磨技术,制备厚度均一度在几纳米之内的石英薄膜。这种频率控制与调节技术对材料和制造工艺提出了极高的要求,而且晶圆面积越大,制造难度越高,阻碍了低成本、高效率的制造方案的产生。
现有的石英谐振器的顶电极的电极引出部和底电极的电极引出部中的一个经由压电层的边缘延伸到与另一个电极引出部同侧的位置,这种跨压电层布置电极引出部的方式,容易出现电极连接电阻不稳定(偏大甚至电连接断开)的问题。
此外,还希望降低石英谐振器的尺寸,尤其是降低整个谐振器的厚度,进一步实现石英谐振器的低矮化。
发明内容
为缓解或解决现有技术中的上述问题的至少一个方面,提出本发明。
根据本发明的实施例的一个方面,提出了一种石英谐振器,包括:
谐振结构,包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧;
第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,
其中:
所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且
第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。
根据本发明的实施例的另一方面,提出了一种石英谐振器的制造方法,包括步骤:
提供石英晶圆,所述石英晶圆包括用于形成多个石英谐振器的谐振区域;
形成谐振结构,所述谐振结构包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧,每个谐振结构的压电层包括所述谐振区域;
形成封装结构,所述封装结构包括第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,
其中:
所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且
第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。
本发明的实施例还涉及一种电子器件,包括上述的石英谐振器。
附图说明
以下描述与附图可以更好地帮助理解本发明所公布的各种实施例中的这些和其他特点、优点,图中相同的附图标记始终表示相同的部件,其中:
图1-16为根据本发明的一个示例性实施例的石英谐振器的制作过程的截面示意图;
图17-25为根据本发明的另一个示例性实施例的石英谐振器的制作过程的截面示意图;
图26为石英晶圆的谐振区域的基频调节的流程示意图;
图27为石英谐振器的谐振频率调节的流程示意图。
具体实施方式
下面通过实施例,并结合附图,对本发明的技术方案作进一步具体的说明。在说明书中,相同或相似的附图标号指示相同或相似的部件。下述参照附图对本发明实施方式的说明旨在对本发明的总体发明构思进行解释,而不应当理解为对本发明的一种限制。发明的一部分实施例,而并不是全部的实施例。基于本发明中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。
下面参照图1-27示例性说明根据本发明的石英谐振器的制作过程。本发明中,附图标记示意性说明如下:
10:石英晶圆或晶圆。
10A:石英散粒或者散粒。
12:谐振区域。
14:通孔刻蚀区或通孔。
16:压电层边框。
18:轮廓刻蚀区。
18’;裂片通槽。
20A:第一掩膜层或掩膜。
20B:第二掩膜层或掩膜。
22:掩膜槽或掩膜开孔。
30:顶电极,材料可选钼、钌、金、铝、镁、钨、铜,钛、铱、锇、铬或以上金属的复合或其合金等。
32:顶电极的电连接部,材料可选钼、钌、金、铝、镁、钨、铜,钛、铱、锇、铬或以上金属的复合或其合金等。在可选的实施例中,顶电极及其电连接部、底电极及其电连接部可以是相同的金属材料。
40:底电极,材料可选钼、钌、金、铝、镁、钨、铜,钛、铱、锇、铬或以上金属的复合或其合金等。
50:第一封装石英晶圆或第一封装基板。
52:第一空腔。
60:第二封装石英晶圆或第二封装基板。
62:第二空腔。
64:导电通孔。
66:导电部。
72:金属键合层,可以是金金、金锡、铜锡键合等方式。
80:辅助基板。
90:临时接合层。
在本发明的具体实施例中,各部分以其中可行的一种材料为例进行说明,但不限于此。
图1-图16为根据本发明的一个示例性实施例的石英谐振器的制作过程的截面示意图。下面参照图1-图16示例性说明石英谐振器的制作过程,其包括步骤如下:
步骤1:制作掩膜20A。如图1所示,在石英晶圆(例如直径为1-8英寸,厚度为100μm至1mm)的一侧(例如正面)利用微/纳机电系统光刻的方式制作掩膜20A,处于正面的掩膜20A被图案化,以形成掩膜开孔22,具体的,用于制备通孔的区域,即通孔刻蚀区14,以及用于形成轮廓的轮廓刻蚀区18,被露出。在石英晶圆10的另一侧(例如次面)也设置掩膜20A,其覆盖整个另一侧。
这里,对于后续使用湿法刻蚀(例如图1-图16所示实施例的步骤2),掩膜可以是金属掩膜,例如铬金(上面一层金、下面一层铬),或者其他惰性金属;对于后续使用干法刻蚀(例如图1-图18所示实施例的步骤2),掩膜可以是SU-8胶,或者其他适合干法刻蚀的光刻胶。掩膜20A的材料也可以适用于其他实施例,后面不再赘述。
需要指出的是,在图1-图16中,仅仅示出了晶圆上的单个石英谐振器对应的区域,如能够理解的,在晶圆10上存在多个图1-图16所示的区域。在其他的实施例中,也应做相似的理解,后面不再赘述。
步骤2:湿法刻蚀。如图2所示,以掩膜20A作为阻挡层,利用刻蚀液(例如温度高于20℃、浓度高于5%的HF刻蚀液、HF/NH4F混合刻蚀液)对上述石英晶圆10进行刻蚀,刻蚀深度为d1(d1等于石英谐振器设定频率对应的石英膜厚d0)。例如,在高温高浓度刻蚀液作用下,可以获得较高的刻蚀速率和较为陡峭的晶面坡度。
虽然没有示出,步骤2也可以用干法刻蚀代替,或者将湿法刻蚀与干法刻蚀结合。
步骤3:去除掩膜20A。如图3所示,上述石英晶圆10刻蚀之后,可以进行清洗、烘干,然后湿法刻蚀的方式去除掩膜20A。
步骤4:制作顶电极。如图4所示,利用金属溅射或者蒸镀的方式在上述石英晶圆10上制作谐振器顶电极30。顶电极30至少由一层金属构成,其中在石英晶圆10表面直接接触的金属可以为铬、钛钨、钼、金、银等。顶电极30覆盖了通孔刻蚀区14,以及可选的,覆盖了通孔刻蚀区与边框之间的部分区域。
步骤5:接合辅助基板。可以采用例如粘合或者键合的方式将图4中的结构的设置了顶电极的一侧与辅助基板80接合在一起。辅助基板80可以是石英基板,也可以其他材料的基板,如硅、玻璃、蓝宝石等。如后面看到,步骤5中的接合为临时接合,临时接合形成了临时接合层90。
步骤6:石英晶圆减薄。如图6所示,利用研磨与抛光工艺对石英晶圆10进行减薄,减薄至剩余厚度比设计值(即上述膜厚d0)富余值在例如1μm之内。
步骤7:晶圆级膜厚测量。利用光学方法对研磨后的谐振区域石英厚度进行厚度测量。测量点必须选在石英薄膜另一面有顶电极的区域。如图7所示,利用光学测量透明薄膜厚度的方法对各个晶片的谐振区域石英薄膜厚度进行测量,并得到与设计值d0之间的差值,以为下一步逐个晶片进行膜厚调节提供依据。
步骤8:调节石英薄膜厚度。如图8所示,利用离子束刻蚀或者湿法刻蚀的方式对晶片谐振区域石英片进行二次刻蚀。重复图7和图8操作,对晶片进行多次厚度调节,最终获得精准的厚度。该流程可以参见图26。
步骤9:在图8所示结构的上表面设置掩膜20B,如图9所示,掩膜20B被图案化以在对应于通孔刻蚀区14和轮廓刻蚀区18的位置设置有掩膜开孔。
步骤10:例如,利用干法刻蚀的方式刻蚀石英晶圆10的处于通孔刻蚀区14和轮廓刻蚀区18处的部分,以贯穿通孔刻蚀区14和轮廓刻蚀区18,如图10所示。
步骤11:去除掩膜20B。步骤10之后,可以利用湿法刻蚀的方式去除掩膜20B,以得到如图11所示的结构。
步骤12:制作底电极40以及设置顶电极的电连接部32,电连接部32与底电极40设置在石英晶圆10的同一侧且彼此间隔开。
如图12所示,利用金属溅射或者蒸镀的方式在上述石英晶圆10上制作谐振器底电极40和电连接部32。底电极40至少由一层金属构成,其中在石英晶圆10表面直接接触的金属应为铬、钛钨、钼、金、银等。
步骤13:接合第二封装基板。如图13所示,将步骤12中的石英晶圆10与预先刻蚀了第二空腔62的石英晶圆或第二封装基板60对准,使得底电极40恰好位于第二空腔62之内。第二封装基板60设置有导电通孔64,其与顶电极30的电连接部32可以通过金属键合的方式电连接。
在本发明的实施例中,第二封装基板60是石英基板的情况下,其可以是厚度为20-300μm、与石英晶圆10的晶圆尺寸规格完全一致的石英晶圆。
步骤14:移除辅助基板80。可以通过移除临时接合层90而移除辅助基板80,相应的,压电层边框16也被移除,最终形成如图14所示的结构。临时接合层90可以是UV胶粘,利用UV光照解胶去除;亦或者使用键合力较弱的临时键合技术,例如氧气等离子表面键合,在分裂的谐振器与基板完成金属键合之后可以直接移除临时辅助基板。
如图14所示,所形成的谐振器的谐振区域为悬臂结构,更具体的,谐振器的主体部分的非电极连接端为自由端。该结构可以产生如下技术效果:减少了能量横向泄露,提升谐振器性能,同时可以减小/隔绝外界震动、热量等因素对谐振器性能的影响。
步骤15:测频与调频。如图15所示,测量所得的石英谐振器的谐振频率f,在测得的谐振频率小于预定谐振频率f0的情况下,可以利用例如粒子束的方式改变顶电极30的质量,以提升石英谐振器的谐振频率。如能够理解的,在测得的谐振频率符合设定频率的情况下,可以不用执行调频步骤。该流程可以参见图27。
步骤16:接合第一封装基板。如图16所示,将步骤15中的第二封装基板60与预先刻蚀了第一空腔52的石英晶圆或第一封装基板50对准,使得顶电极30恰好位于第一空腔52之内。第二封装基板60与第一封装基板50可以利用金属扩散键合方式键合(如图16所示形成了金属键合层72)在一起,可以是金金、金锡、铜锡键合等方式。也可以采用其他的方式接合在一起,这里不做限定。
步骤16之后,可以执行分割操作,以将最终封装形成的石英谐振器形成为单独的器件。
上述的步骤9-步骤12也可以予以调整,均在本发明的保护范围之内。具体的:可以先在图8所示结构上制备底电极,可以利用金属溅射或者蒸镀的方式在上述石英晶圆10上制作底电极40;接着,刻蚀贯穿通孔刻蚀区14和轮廓刻蚀区18;然后,制备顶电极的电连接部32。
基于图1-图16,本发明提供了一种晶圆级晶片制造方案。上述工艺采用了湿法与干法结合方式对石英进行减薄,并且采用了晶圆级频率/厚度监测与调控方法,降低了对石英晶圆片厚度加工均一度的要求,降低了加工难度。本方案对不同频段的石英晶片的制造普遍适用,并且不受石英晶圆面积的限制,具有明显的优势。
图17-图25为根据本发明的另一个示例性实施例的石英谐振器的制作过程的截面示意图。下面参照图17-图25示例性说明石英谐振器的制作过程,其包括步骤如下:
步骤1:制作掩膜。如图17所示,在石英晶圆(例如直径为1-8英寸,厚度为100μm至1mm)的两侧利用微/纳机电系统光刻的方式制作掩膜20A,两侧的掩膜20A被图案化,对应于谐振区域12的部分露出,其余部分均覆盖掩膜层20A。
步骤2:湿法裂片。在一个实施例中,以湿法刻蚀的方式形成多个散粒,在图18中示出了裂片通槽18’,在图18中,裂片通槽18’之间为带掩膜20A的初步散粒,初步散粒如图19所示。
步骤3:去除掩膜20A。如图20所示,利用刻蚀液逐层去除掩膜20A以形成散粒,可选的,对移除了掩膜20后的晶圆进行清洗。
步骤4:测试与调频。对散粒(如图20所示)逐个进行频率测试,然后根据与设计频率的差值对散粒进行湿法刻蚀,改变散粒的谐振区域的厚度以形成如图21所示的结构,以调节散粒频率。如此多次重复测试-刻蚀的步骤来调节散粒频率。
步骤5:设置电极以形成谐振器的散粒。如图22所示,在散粒上镀顶电极30和底电极40以形成石英谐振器。如图22所示,散粒10A设置在底电极40与顶电极30之间,其中:底电极处于散粒的下侧,顶电极处于散粒10A的上侧,底电极40的电极引出部42覆盖散粒10A的端面且延伸到散粒10A的上侧从而与顶电极30同处于散粒10A的上侧。在可选的实施例中,以溅射或蒸镀的方式形成底电极40和顶电极30以及电极引出部,更具体的,可以先在图21所示的散粒上以机械掩膜法设置掩膜(未示出),该掩膜具有图案以在散粒上露出对应于底电极40和顶电极30以及电极引出部的区域,然后以溅射或蒸镀的方式形成底电极40和顶电极30以及电极引出部。
以上的步骤1-步骤5仅仅示出了形成谐振器的散粒结构的一个具体的实施例。谐振器的散粒结构不限于图22中所示的平坦结构,还可以是包括单面或双面反高台结构。
步骤6:将步骤5中形成的散粒布置到设置了第二空腔62和基板贯穿导电孔64的第二封装基板60,如图23所示。
步骤7:如图24所示,在第二空腔62内设置导电部66,所述导电部将所述第一电极的电极引出部32与所述基板贯穿导电孔64电连接;导电部66可以是植球的形式。
步骤8:如图25所示,将设置有第一空腔52的第一封装基板50与第二封装基板60接合,以形成封装。
在本发明中,封装基板可以是石英基板,也可以其他材料的基板,如硅、玻璃、蓝宝石等。在后面的实施例中不再赘述。在本发明中,封装基板是石英基板的情况下,其可以是厚度为20-300μm、与石英晶圆10的晶圆尺寸规格完全一致的石英晶圆。
在本发明中,在为全石英封装的情况下,封装基板为透明材料。因此,调频也可以发生在封装完成之后,利用激光透过透明的石英封装盖直接调节频率,用来调整因为封装应力带来的频率变动。在后面的实施例中不再赘述。
在本发明的实施例中,采用第一封装基板与第二封装基板直接接合连接的方式,相较于第一封装基板、压电层、第二封装基板形成的三明治结构,由于在两个封装基板之间不存在压电层的厚度,有利于进一步实现谐振器的低矮化。
此外,在本发明的实施例中,最终形成的谐振器的压电层与压电层上下两侧的封装基板的连接减少(相比于封装基板与压电层接合的三明治结构),从而可以减小因晶片机械性形变导致的应力向谐振器的传导,以提高谐振器的抗干扰性能。
在本发明的实施例中,石英谐振器的顶电极的电极引出部和底电极的电极引出部处于压电层的同一侧,这有利于:减小/避免了电极跨越压电层时可能存在的电极阻值不稳定的技术问题。
在本发明中,如图16所示,所形成的谐振器的所述压电层在非谐振区域设置有电连接通孔或通孔14,压电层一侧的电极的引出部经由所述电连接通孔延伸到压电层的另一侧从而与另一侧的电极处于压电层的同一侧。这相对于现有技术中两个电极的引出部分别设置在压电层的两侧具有如下技术效果:减小封装复杂度;此外,这相对于现有技术中一个电极的引出部经由压电层的边缘而到达压电层的另一侧从而与另一电极的引出部同面设置具有如下技术效果:减小/避免了电极跨越压电层时可能存在的电极阻值不稳定的问题。
在本发明中,如图16所示,压电层的谐振区域与封装结构在横向上机械结构隔离开,即不存在机械上的物理连接,这减小了能量的横向泄露,提升了谐振器性能,同时降低外界震动、热量等因素对谐振器的干扰。
本发明提出一种基于微/纳机电系统(M/NEMS)光刻技术的石英晶片制造工艺,可以用于制作小尺寸、频率精准、低矮化的石英谐振器。
本发明中,采用了晶圆级频率/厚度监测与调控方法,降低了对石英晶圆片厚度加工均一度的要求,降低了加工难度。
本发明基于微纳机电系统(M/NEMS)的晶片制造方案充分利用了MEMS光刻技术和晶圆级工艺制造方式的优势,利用湿法刻蚀晶片轮廓的方法,摆脱了切割技术对晶片尺寸的限制,可以实现1210、1008及以下更小尺寸晶片的加工。此外,晶圆制造的晶片加工方案能够提高尺寸加工精度,提高晶片加工效率。
在本发明的实施例中,采用微/纳机电系统(M/NEMS)光刻技术与湿法刻蚀/干法刻蚀相结合,可以:使得散粒的尺寸小于1mm×1mm;和/或使得散粒的谐振区域的厚度小于40μm或者基于该散粒形成的谐振器的基频在40MHz以上。具体的,基于微/纳机电系统光刻技术,可以获得用于后续刻蚀的、便于形成小于1mm×1mm的散粒尺寸的精细图案,而基于湿法刻蚀/干法刻蚀,则可以获得小于1mm×1mm尺寸的散粒;基于湿法刻蚀/干法刻蚀,可以替代机械掩膜获得小于40μm的石英压电层厚度。
本发明提出了一种晶圆级晶片制造与频率控制制程,摆脱了石英晶片对超高精度研磨技术的需求,同时大大降低了调频的难度,使得调频完全不受晶圆面积扩大的制约。同时,该方案满足了从低频到高频(30-300MHz)、超高频率(300MHz-3GHz)晶片的小型化制造,对推动石英晶片领域的发展具有重要意义。
在本发明中,电连接通孔或者通孔14的至少一部分为锥形孔,或者在更具体的,电连接通孔的截面为自处于压电层非谐振区域的凸台的上下两侧向中间缩小的形状,这有利于电极分布均一性进而获得稳定的电阻值。
在本发明中,谐振区域是指在形成的石英谐振器中,顶电极、底电极、压电层以及空腔或空隙在压电层的厚度方向上的重合区域。在本发明中,晶圆的谐振区域对应于在晶圆中需要形成为谐振器的谐振区域的区域;压电层的谐振区域对应于在压电层中需要形成为谐振器的谐振区域的区域。在本发明中,非谐振区域是谐振区域之外的部分,对于压电层的非谐振区域,指的是在压电层的谐振区域在水平方向或横向方向外侧的区域。
需要指出的是,在本发明中,各个数值范围,除了明确指出不包含端点值之外,除了可以为端点值,还可以为各个数值范围的中值,这些均在本发明的保护范围之内。
如本领域技术人员能够理解的,根据本发明的石英谐振器可以用于形成石英晶振芯片或包括石英谐振器的电子器件。这里的电子器件,可以是例如振荡器等电子元件,也可以例如对讲机、手机等的通信设备,还可以是汽车等应用了石英谐振器的大型产品。
基于以上,本发明提出了如下技术方案:
1、一种石英谐振器,包括:
谐振结构,包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧;
第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,
其中:
所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且
第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。
2、根据1所述的谐振器,其中:
所述压电层在非谐振区域设置有电连接通孔,所述第一电极的电极引出部经由所述电连接通孔延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧;
所述基板贯穿导电孔与所述电连接通孔电连接。
3、根据2所述的谐振器,其中:
所述基板贯穿导电孔与所述电连接通孔在水平方向上错开;或者
所述基板贯穿导电孔与所述电连接通孔在厚度方向上对齐。
4、根据1所述的谐振器,其中:
第一电极的电极引出部覆盖所述压电层的端面且延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧;
在压电层的所述端面一侧设置有导电部,所述导电部将所述第一电极的电极引出部与所述基板贯穿导电孔电连接。
5、根据4所述的谐振器,其中:
所述导电部为球状导电部。
6、根据1所述的谐振器,其中:
所述压电层为单面反高台结构。
7、根据1所述的谐振器,其中:
所述压电层为双面反高台结构。
8、根据1所述的谐振器,其中:
所述压电层为平坦结构。
9、根据1所述的谐振器,其中:
所述电连接通孔的至少一部分为锥形孔。
10、根据1所述的谐振器,其中:
所述压电层的尺寸小于1mm×1mm;和/或
所述压电层的谐振区域的厚度小于40μm或者所述谐振器的基频在40MHz以上。
11、根据1所述的谐振器,其中:
第一封装基板和第二封装基板均为石英基板。
12、根据1所述的谐振器,其中:
第一封装基板和/或第二封装基板面对所述压电层的一侧设置有空腔,所述石英谐振器的谐振区域在厚度方向上的投影落入所述空腔内。
13、根据1所述的谐振器,其中:
第一封装基板和/或第二封装基板面对谐振器的一侧为平坦面;
所述谐振器的压电层面对所述平坦面的一侧为反高台结构。
14、根据1所述的谐振器,其中:
所述基板贯穿导电孔为直孔、锥形孔或者上下两侧向中间缩小的孔。
15、一种电子器件,包括根据1-14中任一项所述的石英谐振器。
16、一种石英谐振器的制造方法,包括步骤:
提供石英晶圆,所述石英晶圆包括用于形成多个石英谐振器的谐振区域;
形成谐振结构,所述谐振结构包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧,每个谐振结构的压电层包括所述谐振区域;
形成封装结构,所述封装结构包括第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,
其中:
所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且
第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。
17、根据16所述的方法,包括步骤:
提供石英晶圆,所述石英晶圆包括用于形成多个石英谐振器的谐振区域;
刻蚀:至少利用微/纳机电系统光刻技术,在石英晶圆的一侧的预定位置,在石英晶圆的非谐振区域形成通孔刻蚀区以及轮廓刻蚀区;
设置第一电极层:对于每个石英谐振器,顶电极和底电极中的一个电极为第一电极,顶电极和底电极中的另一个电极为第二电极,在石英晶圆的一侧设置包括了第一电极的第一电极层,第一电极层覆盖对应的通孔刻蚀区;
设置辅助基板:将辅助基板在石英晶圆的所述一侧与石英晶圆接合;
贯穿:设置辅助基板后,至少利用微/纳机电系统光刻技术,在石英晶圆的另一侧的与所述通孔刻蚀区与轮廓刻蚀区对应的位置,刻蚀贯穿所述通孔刻蚀区以露出所述第一电极层以及刻蚀贯穿轮廓刻蚀区;
设置电连接部和第二电极层:在石英晶圆的另一侧设置电连接部和包括第二电极的第二电极层,所述电连接部经由贯穿的通孔刻蚀区电连接到处于石英晶圆的一侧的所述第一电极,所述电连接部与设置在石英晶圆的另一侧的第二电极层间隔开设置;
设置第二封装基板:将设置有基板贯穿导电孔的第二封装基板与在石英晶圆的另一侧与石英晶圆接合,所述基板贯穿导电孔与所述第一电极的电极引出部电连接;
移除所述辅助基板,且与每个谐振器对应,移除所述轮廓刻蚀区外侧的压电层部分;
设置第一封装基板:所述第一封装基板在所述石英晶圆的一侧有所述第二封装基板接合以完成封装,且限定容纳谐振结构的容纳空间,所述谐振结构包括谐振器的石英压电层、底电极和顶电极;
分割:在上述步骤之后,执行切割或者裂片,以形成单独的石英谐振器。
18、根据17所述的方法,其中:
所述刻蚀步骤包括:
设置图案化的第一掩膜:在石英晶圆的一侧和另一侧均设置第一掩膜,以及利用微/纳机电系统光刻技术对在石英晶圆的所述一侧的第一掩膜图案化,图案化的第一掩膜包括多个第一掩膜孔;
形成通孔刻蚀区:在石英晶圆的一侧在所述第一掩膜孔对应的位置形成通孔刻蚀区;
移除石英晶圆两侧的第一掩膜。
19、根据17所述的方法,其中,所述贯穿步骤包括:
设置图案化的第二掩膜:在压电层的另一侧设置第二掩膜,对所述第二掩膜图案化以露出所述压电层的另一侧对应于所述通孔刻蚀区和所述轮廓刻蚀区的部分;
贯穿通孔刻蚀区和轮廓刻蚀区:对于所述压电层的另一侧对应于所述通孔刻蚀区和轮廓刻蚀区的部分刻蚀以贯穿通孔刻蚀区和轮廓刻蚀区;
移除第二掩膜。
20、根据19所述的方法,其中:
设置图案化的第一掩膜的步骤中,图案化的第一掩膜覆盖石英晶圆的谐振区域;
设置图案化的第二掩膜的步骤中,图案化的第二掩膜覆盖石英晶圆的谐振区域;
第一封装基板设置有第一空腔,所述第一电极层与所述第一空腔面对;
第二封装基板设置有第二空腔,所述第二电极层与所述第二空腔面对。
21、根据17所述的方法,其中:
在设置辅助基板之后和贯穿之前,还包括步骤:
第一次减薄:在石英晶圆的另一侧对石英晶圆执行一次减薄,一次减薄后的石英晶圆的另一侧与所述通孔刻蚀区之间在厚度方向上存在的距离在1μm以内;
测量或者二次减薄:测量石英晶圆的谐振区域的厚度是否达到预定厚度,以及在没有达到预定厚度的情况下在石英晶圆的另一侧对石英晶圆执行二次减薄以使得石英晶圆在谐振区域的厚度达到预定厚度。
22、根据17所述的方法,其中:
在刻蚀贯穿所述通孔刻蚀区之后,刻蚀贯穿所述轮廓刻蚀区;或者
在刻蚀贯穿所述通孔刻蚀区的同时,刻蚀贯穿所述轮廓刻蚀区。
23、根据17所述的方法,还包括步骤:
测量或者调频:测量设置了电连接部和第二电极的谐振区域的谐振频率,在测得的谐振频率小于预定谐振频率的情况下,提升谐振区域的谐振频率到预定谐振频率。
24、根据17所述的方法,其中:
所述刻蚀步骤中采用湿法刻蚀以形成通孔刻蚀区和轮廓刻蚀区;和/或
所述贯穿步骤中采用干法刻蚀以刻蚀贯穿所述通孔刻蚀区和轮廓刻蚀区。
25、根据16所述的方法,其中,形成所述谐振结构包括步骤:
形成石英散粒:从石英晶圆至少基于微/纳机电系统光刻技术形成石英散粒;和
形成电极层:在石英散粒的两侧形成第一电极和第二电极以形成所述谐振结构,第一电极处于石英散粒的一侧,第二电极处于石英散粒的另一侧,所述第一电极的电极引出部覆盖所述石英散粒的端面且延伸到所述石英散粒的另一侧从而与所述第二电极处于所述石英散粒的同一侧。
26、根据25所述的方法,其中:
所述石英散粒为反高台结构。
27、根据25所述的方法,其中,形成封装结构的步骤包括:
提供设置了第二空腔和基板贯穿导电孔的第二封装基板;
将谐振结构布置在所述第二封装基板上,所述第二电极与所述第二空腔相对,所述基板贯穿导电孔设置在所述石英散粒的端面侧;
在所述第二空腔内设置导电部,所述导电部将所述第一电极的电极引出部与所述基板贯穿导电孔电连接;
提供第一封装基板,所述第一封装基板设置有第一空腔,第一封装基板与第二封装基板接合,第一电极与所述第一空腔相对。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行变化,本发明的范围由所附权利要求及其等同物限定。

Claims (27)

1.一种石英谐振器,包括:
谐振结构,包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧;
第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,
其中:
所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且
第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。
2.根据权利要求1所述的谐振器,其中:
所述压电层在非谐振区域设置有电连接通孔,所述第一电极的电极引出部经由所述电连接通孔延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧;
所述基板贯穿导电孔与所述电连接通孔电连接。
3.根据权利要求2所述的谐振器,其中:
所述基板贯穿导电孔与所述电连接通孔在水平方向上错开;或者
所述基板贯穿导电孔与所述电连接通孔在厚度方向上对齐。
4.根据权利要求1所述的谐振器,其中:
第一电极的电极引出部覆盖所述压电层的端面且延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧;
在压电层的所述端面一侧设置有导电部,所述导电部将所述第一电极的电极引出部与所述基板贯穿导电孔电连接。
5.根据权利要求4所述的谐振器,其中:
所述导电部为球状导电部。
6.根据权利要求1所述的谐振器,其中:
所述压电层为单面反高台结构。
7.根据权利要求1所述的谐振器,其中:
所述压电层为双面反高台结构。
8.根据权利要求1所述的谐振器,其中:
所述压电层为平坦结构。
9.根据权利要求1所述的谐振器,其中:
所述电连接通孔的至少一部分为锥形孔。
10.根据权利要求1所述的谐振器,其中:
所述压电层的尺寸小于1mm×1mm;和/或
所述压电层的谐振区域的厚度小于40μm或者所述谐振器的基频在40MHz以上。
11.根据权利要求1所述的谐振器,其中:
第一封装基板和第二封装基板均为石英基板。
12.根据权利要求1所述的谐振器,其中:
第一封装基板和/或第二封装基板面对所述压电层的一侧设置有空腔,所述石英谐振器的谐振区域在厚度方向上的投影落入所述空腔内。
13.根据权利要求1所述的谐振器,其中:
第一封装基板和/或第二封装基板面对谐振器的一侧为平坦面;
所述谐振器的压电层面对所述平坦面的一侧为反高台结构。
14.根据权利要求1所述的谐振器,其中:
所述基板贯穿导电孔为直孔、锥形孔或者上下两侧向中间缩小的孔。
15.一种电子器件,包括根据权利要求1-14中任一项所述的石英谐振器。
16.一种石英谐振器的制造方法,包括步骤:
提供石英晶圆,所述石英晶圆包括用于形成多个石英谐振器的谐振区域;
形成谐振结构,所述谐振结构包括石英压电层、底电极和顶电极,顶电极和底电极中的一个电极为第一电极、另一个为第二电极,所述第一电极处于压电层的一侧,所述第二电极处于压电层的另一侧,每个谐振结构的压电层包括所述谐振区域;
形成封装结构,所述封装结构包括第一封装基板和第二封装基板,分别设置在压电层的一侧和另一侧,第一封装基板与第一电极相对,第二封装基板与第二电极相对,
其中:
所述第一封装基板与所述第二封装基板彼此接合且限定容纳所述谐振结构的容纳空间;且
第一电极的电极引出部延伸到所述压电层的另一侧从而与所述第二电极处于所述压电层的同一侧,所述第二封装基板设置有与第一电极的电极引出部电连接的基板贯穿导电孔。
17.根据权利要求16所述的方法,包括步骤:
提供石英晶圆,所述石英晶圆包括用于形成多个石英谐振器的谐振区域;
刻蚀:至少利用微/纳机电系统光刻技术,在石英晶圆的一侧的预定位置,在石英晶圆的非谐振区域形成通孔刻蚀区以及轮廓刻蚀区;
设置第一电极层:对于每个石英谐振器,顶电极和底电极中的一个电极为第一电极,顶电极和底电极中的另一个电极为第二电极,在石英晶圆的一侧设置包括了第一电极的第一电极层,第一电极层覆盖对应的通孔刻蚀区;
设置辅助基板:将辅助基板在石英晶圆的所述一侧与石英晶圆接合;
贯穿:设置辅助基板后,至少利用微/纳机电系统光刻技术,在石英晶圆的另一侧的与所述通孔刻蚀区与轮廓刻蚀区对应的位置,刻蚀贯穿所述通孔刻蚀区以露出所述第一电极层以及刻蚀贯穿轮廓刻蚀区;
设置电连接部和第二电极层:在石英晶圆的另一侧设置电连接部和包括第二电极的第二电极层,所述电连接部经由贯穿的通孔刻蚀区电连接到处于石英晶圆的一侧的所述第一电极,所述电连接部与设置在石英晶圆的另一侧的第二电极层间隔开设置;
设置第二封装基板:将设置有基板贯穿导电孔的第二封装基板与在石英晶圆的另一侧与石英晶圆接合,所述基板贯穿导电孔与所述第一电极的电极引出部电连接;
移除所述辅助基板,且与每个谐振器对应,移除所述轮廓刻蚀区外侧的压电层部分;
设置第一封装基板:所述第一封装基板在所述石英晶圆的一侧有所述第二封装基板接合以完成封装,且限定容纳谐振结构的容纳空间,所述谐振结构包括谐振器的石英压电层、底电极和顶电极;
分割:在上述步骤之后,执行切割或者裂片,以形成单独的石英谐振器。
18.根据权利要求17所述的方法,其中:
所述刻蚀步骤包括:
设置图案化的第一掩膜:在石英晶圆的一侧和另一侧均设置第一掩膜,以及利用微/纳机电系统光刻技术对在石英晶圆的所述一侧的第一掩膜图案化,图案化的第一掩膜包括多个第一掩膜孔;
形成通孔刻蚀区:在石英晶圆的一侧在所述第一掩膜孔对应的位置形成通孔刻蚀区;
移除石英晶圆两侧的第一掩膜。
19.根据权利要求17所述的方法,其中,所述贯穿步骤包括:
设置图案化的第二掩膜:在压电层的另一侧设置第二掩膜,对所述第二掩膜图案化以露出所述压电层的另一侧对应于所述通孔刻蚀区和所述轮廓刻蚀区的部分;
贯穿通孔刻蚀区和轮廓刻蚀区:对于所述压电层的另一侧对应于所述通孔刻蚀区和轮廓刻蚀区的部分刻蚀以贯穿通孔刻蚀区和轮廓刻蚀区;
移除第二掩膜。
20.根据权利要求19所述的方法,其中:
设置图案化的第一掩膜的步骤中,图案化的第一掩膜覆盖石英晶圆的谐振区域;
设置图案化的第二掩膜的步骤中,图案化的第二掩膜覆盖石英晶圆的谐振区域;
第一封装基板设置有第一空腔,所述第一电极层与所述第一空腔面对;
第二封装基板设置有第二空腔,所述第二电极层与所述第二空腔面对。
21.根据权利要求17所述的方法,其中:
在设置辅助基板之后和贯穿之前,还包括步骤:
第一次减薄:在石英晶圆的另一侧对石英晶圆执行一次减薄,一次减薄后的石英晶圆的另一侧与所述通孔刻蚀区之间在厚度方向上存在的距离在1μm以内;
测量或者二次减薄:利用光学方法在石英晶圆的另一侧测量石英晶圆的谐振区域的厚度是否达到预定厚度,以及在没有达到预定厚度的情况下在石英晶圆的另一侧对石英晶圆执行二次减薄以使得石英晶圆在谐振区域的厚度达到预定厚度。
22.根据权利要求17所述的方法,其中:
在刻蚀贯穿所述通孔刻蚀区之后,刻蚀贯穿所述轮廓刻蚀区;或者
在刻蚀贯穿所述通孔刻蚀区的同时,刻蚀贯穿所述轮廓刻蚀区。
23.根据权利要求17所述的方法,还包括步骤:
测量或者调频:测量设置了电连接部和第二电极的谐振区域的谐振频率,在测得的谐振频率小于预定谐振频率的情况下,提升谐振区域的谐振频率到预定谐振频率。
24.根据权利要求17所述的方法,其中:
所述刻蚀步骤中采用湿法刻蚀以形成通孔刻蚀区和轮廓刻蚀区;和/或
所述贯穿步骤中采用干法刻蚀以刻蚀贯穿所述通孔刻蚀区和轮廓刻蚀区。
25.根据权利要求16所述的方法,其中,形成所述谐振结构包括步骤:
形成石英散粒:从石英晶圆至少基于微/纳机电系统光刻技术形成石英散粒;和
形成电极层:在石英散粒的两侧形成第一电极和第二电极以形成所述谐振结构,第一电极处于石英散粒的一侧,第二电极处于石英散粒的另一侧,所述第一电极的电极引出部覆盖所述石英散粒的端面且延伸到所述石英散粒的另一侧从而与所述第二电极处于所述散粒的同一侧。
26.根据权利要求25所述的方法,其中:
所述石英散粒为反高台结构。
27.根据权利要求25所述的方法,其中,形成封装结构的步骤包括:
提供设置了第二空腔和基板贯穿导电孔的第二封装基板;
将谐振结构布置在所述第二封装基板上,所述第二电极与所述第二空腔相对,所述基板贯穿导电孔设置在所述散粒的端面侧;
在所述第二空腔内设置导电部,所述导电部将所述第一电极的电极引出部与所述基板贯穿导电孔电连接;
提供第一封装基板,所述第一封装基板设置有第一空腔,第一封装基板与第二封装基板接合,第一电极与所述第一空腔相对。
CN202210959247.0A 2022-08-05 2022-08-05 压电层设置导电通孔的石英谐振器及其制造方法、电子器件 Pending CN117559948A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210959247.0A CN117559948A (zh) 2022-08-05 2022-08-05 压电层设置导电通孔的石英谐振器及其制造方法、电子器件
PCT/CN2023/110650 WO2024027736A1 (zh) 2022-08-05 2023-08-02 压电层设置导电通孔的石英谐振器及其制造方法、电子器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210959247.0A CN117559948A (zh) 2022-08-05 2022-08-05 压电层设置导电通孔的石英谐振器及其制造方法、电子器件

Publications (1)

Publication Number Publication Date
CN117559948A true CN117559948A (zh) 2024-02-13

Family

ID=89821097

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210959247.0A Pending CN117559948A (zh) 2022-08-05 2022-08-05 压电层设置导电通孔的石英谐振器及其制造方法、电子器件

Country Status (2)

Country Link
CN (1) CN117559948A (zh)
WO (1) WO2024027736A1 (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6807046B2 (ja) * 2016-09-08 2021-01-06 株式会社村田製作所 水晶振動素子及びその製造方法並びに水晶振動子及びその製造方法
CN114070232A (zh) * 2020-08-03 2022-02-18 诺思(天津)微系统有限责任公司 具有靠近的电极引出端的体声波谐振器、滤波器及电子设备
CN113395053B (zh) * 2021-03-02 2022-12-09 广州乐仪投资有限公司 石英薄膜谐振器及其制造方法
CN113285685B (zh) * 2021-03-05 2022-12-09 广州乐仪投资有限公司 石英薄膜体声波谐振器及其加工方法、电子设备

Also Published As

Publication number Publication date
WO2024027736A1 (zh) 2024-02-08

Similar Documents

Publication Publication Date Title
CN110401428B (zh) 薄膜体声波谐振器及其制造方法
CN114553163B (zh) 体声波谐振器的制造方法
US7851971B2 (en) Low frequency quartz based MEMS resonators and method of fabricating the same
JP2006203700A (ja) 圧電基板の製造方法、圧電振動素子、圧電振動子、及び圧電発振器
US11742825B2 (en) Bulk acoustic wave resonators having convex surfaces, and methods of forming the same
US20080283944A1 (en) PHOTOSTRUCTURABLE GLASS MICROELECTROMECHANICAL (MEMs) DEVICES AND METHODS OF MANUFACTURE
US9711707B2 (en) Method for manufacturing an electronic device
JP5278044B2 (ja) パッケージ部材および該パッケージ部材の製造方法および該パッケージ部材を用いた圧電振動デバイス
US11621696B2 (en) Tuning fork-type vibrator and manufacturing method for the same
JPWO2010061470A1 (ja) ウエハおよびパッケージ製品の製造方法
CN117559948A (zh) 压电层设置导电通孔的石英谐振器及其制造方法、电子器件
US9985198B1 (en) High Q quartz-based MEMS resonators and methods of fabricating same
CN109891744B (zh) 压电振动器件的频率调整方法
CN117559941A (zh) 电极引出部处于同侧的石英谐振器及其制造方法、电子器件
CN117559943A (zh) 双基板和压电层形成三明治结构的石英谐振器及电子器件
CN117559942A (zh) 封装基底的端面设置外连接部石英谐振器及其制造方法、电子器件
CN117559947A (zh) 压电层为反高台结构的石英谐振器及其制造方法、电子器件
CN109891743B (zh) 音叉型振动片、音叉型振子及其制造方法
CN111193491A (zh) 一种增加能量闭锁效益的石英压电晶片及晶圆
CN116248068B (zh) 一种超高频at切石英晶片及制造方法
KR100636780B1 (ko) 글래스 기판을 이용한 패키징 제조방법 및 그 방법으로제조된 패키징 기판
US20050106785A1 (en) Method for manufacturing a housing for a chip with a micromechanical structure
CN211183922U (zh) 一种增加能量闭锁效益的石英压电晶片及晶圆
KR100878395B1 (ko) 수정 소자의 제조 방법
CN112913141B (zh) 单片集成baw谐振器制作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination