CN117526986A - 信号传输通道的阻抗匹配方法及装置 - Google Patents

信号传输通道的阻抗匹配方法及装置 Download PDF

Info

Publication number
CN117526986A
CN117526986A CN202310275975.4A CN202310275975A CN117526986A CN 117526986 A CN117526986 A CN 117526986A CN 202310275975 A CN202310275975 A CN 202310275975A CN 117526986 A CN117526986 A CN 117526986A
Authority
CN
China
Prior art keywords
signal
level value
superimposed
incident
impedance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310275975.4A
Other languages
English (en)
Inventor
邓再勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202310275975.4A priority Critical patent/CN117526986A/zh
Publication of CN117526986A publication Critical patent/CN117526986A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本申请公开了一种信号传输通道的阻抗匹配方法及装置,该信号传输通道的阻抗匹配方法包括以下步骤:信号发送端向信号接收端输出入射信号;获取所述信号接收端所接收的叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号,并判断所述叠加信号的电平值是否在预设范围内;若判断为否,则调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内。本申请提供的信号传输通道的阻抗匹配方法通过调整入射信号的电平值使得叠加信号的电平值处于所述预设范围内,能够提升信号传输的质量。

Description

信号传输通道的阻抗匹配方法及装置
技术领域
本申请涉及显示技术领域,具体涉及一种信号传输通道的阻抗匹配方法及装置。
背景技术
传输通道用于连接不同系统,传递系统之间的信号,传输通道的信号传递过程将对信号的传输质量有很大影响。在显示领域的高清显示面板中,例如8K高清显示面板,通常采用高速串行总线传输信号,其速率也达到6千兆位/秒以上,这对印刷电路板的信号传输的质量的要求越也更高。由于印刷电路板的布线中间有过孔、连接器、柔性电路板、走线拐角等,使得信号在传输通道的传输路径上发生反射引起信号传输的质量降低,进而影响显示画质。
现有技术中,为了提升信号传输质量通常要求印刷电路板走线少打过孔,少做转接以及圆弧布线。但是,随着显示技术的快速发展,显示器件的功能集成度更高,在印刷电路板的布线中间设置过孔、进行线路转接等是无法避免的。
因此,如何提供一种信号传输通道的阻抗匹配方法,能够提升信号的传输质量是亟需解决的问题。
发明内容
本申请提供一种信号传输通道的阻抗匹配方法及装置,能够提升信号的传输质量。
一方面,本申请实施例提供一种信号传输通道的阻抗匹配方法,包括以下步骤:信号发送端向信号接收端输出入射信号;获取所述信号接收端所接收的叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号,并判断所述叠加信号的电平值是否在预设范围内;若判断为否,则调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内。
可选地,在本申请的一些实施例中,所述叠加信号等于所述入射信号以及所述入射信号传输过程中因信号传输线上的传输阻抗生成的反射信号之和。
可选地,在本申请的一些实施例中,所述获取所述信号接收端所接收的叠加信号的电平值,所述叠加信号为所述入射信号经过传输后生成的信号,并判断所述叠加信号的电平值是否在预设范围内的步骤,具体包括:获取所述信号接收端所接收的所述叠加信号的电平值;将所述叠加信号的电平值和预设的电平值阈值进行比较,并判断所述叠加信号的电平值是否在预设范围内。
可选地,在本申请的一些实施例中,所述预设的电平值阈值为所述入射信号的最小输入高电平值。
可选地,在本申请的一些实施例中,所述若判断为否,则调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内的步骤,具体包括:在所述叠加信号的电平值低于预设的电平值阈值时输出第一检测信号;根据所述第一检测信号调整所述信号发送端的输出阻抗。
可选地,在本申请的一些实施例中,所述根据所述第一检测信号调整所述信号发送端的输出阻抗的步骤之后,还包括:基于调整后的所述输出阻抗向所述信号接收端输出入射信号,当所述叠加信号的电平值高于预设的电平值阈值时输出第二检测信号,确定此时所述信号发送端对应的所述输出阻抗为目标输出阻抗。
可选地,在本申请的一些实施例中,所述第一检测信号为接地端输出的低电平信号;所述第二检测信号为电源端输出的高电平信号。
另一方面,本申请实施例还提供一种信号传输通道的阻抗匹配装置,包括:信号发送单元、信号接收单元、检测单元以及控制单元,所述信号发送单元设于信号传输线上的信号发送端,用于输出入射信号;所述信号接收单元设于信号传输线上的信号接收端,用于接收叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号;所述检测单元与所述信号接收单元电连接,用于获取所述信号接收端所接收的叠加信号的电平值,并判断所述叠加信号的电平值是否在预设范围内;所述控制单元与所述检测单元以及所述信号发送单元电连接,所述控制单元用于根据所述检测单元的判断为否时,调整所述信号发送端的输出阻抗直至所述叠加信号的电平值处于所述预设范围内。
可选地,在本申请的一些实施例中,所述检测单元包括第一电阻、第二电阻以及开关管,所述信号接收单元的正极端与所述开关管的栅极电连接,所述信号接收单元的负极端与所述第一电阻的一端以及接地端电连接,所述第一电阻的另一端与所述开关管的第一电极电连接,所述开关管的第二电极与所述第二电阻的一端以及所述控制单元电连接,所述第二电阻的另一端与电源端电连接。
可选地,在本申请的一些实施例中,所述控制单元还用于获取所述信号发送单元的输出阻抗,并根据所述检测单元的判断为否时,调整所述信号接收单元的所述输出阻抗直至所述叠加信号的电平值处于所述预设范围内。
本申请提供一种信号传输通道的阻抗匹配方法及装置,所述信号传输通道的阻抗匹配方法包括以下步骤:信号发送端向信号接收端输出入射信号;获取所述信号接收端所接收的叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号,并判断所述叠加信号的电平值是否在预设范围内;若判断为否,则调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内。本申请提供的信号传输通道的阻抗匹配方法通过调整入射信号的电平值使得叠加信号的电平值处于所述预设范围内,能够提升信号传输的质量。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的信号传输通道的阻抗匹配方法的流程示意图;
图2是图1中S10步骤的流程示意图;
图3是图1中S20步骤的流程示意图;
图4是图1中S30步骤的流程示意图;
图5是本申请实施例提供的信号传输通道的阻抗匹配装置;
图6是图5中信号传输通道的阻抗匹配装置的工作原理示意图;
图7是图5中检测单元的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供一种信号传输通道的阻抗匹配方法及装置,能够提升信号传输的质量。以下分别进行详细说明。需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。另外,在本申请的描述中,术语“包括”是指“包括但不限于”。术语“第一”、“第二”、“第三”等仅仅作为标示使用,其用于区别不同对象,而不是用于描述特定顺序。
请参阅图1,图1是本申请实施例提供的信号传输通道的阻抗匹配方法的流程示意图。如图1所示,本申请实施例提供一种信号传输通道的阻抗匹配方法,包括以下步骤:
S10、信号发送端向信号接收端输出入射信号。
在本申请实施例中,信号传输通道在使用时以印刷电路板为电气连接的载体,也即通信信号的传输通道是由印刷电路板线路、印刷电路板通孔、印刷电路板连接器和印刷电路板芯片封装等组件中的任意几个组件构成的,其中,信号发送端与信号接收端可以位于同一个集成电路芯片中,例如,一个集成电路芯片中的信号发送端和信号接收端之间的信号传输线可以是由一个集成电路芯片的印刷电路板中的印刷电路板线路和印刷电路板通孔构成。信号传输通道包括信号发送端、信号传输线以及信号接收端,其中,信号发送端输出的入射信号经过信号传输线传输至信号接收端。
进一步地,集成电路芯片可以为采用串行器技术的芯片,串行器技术是指一种点对点的串行通信技术,即,在信号发送端将多路低速并行信号被转换成高速串行信号,经过信号传输线(光缆或铜线),最后在信号接收端将高速串行信号重新转换成低速并行信号,相应地,该集成电路芯片包括的信号发送端用于将多路并行信号转换成串行信号并发送,信号接收端用于将接收到的串行信号转换成并行信号。
S20、获取信号接收端所接收的叠加信号,叠加信号为入射信号经过传输后生成的信号,并判断叠加信号的电平值是否在预设范围内。
在本申请实施例中,检测单元与信号接收端电连接,检测单元获取信号接收端所接收的叠加信号的电平值,其中,叠加信号等于入射信号以及入射信号传输过程中因信号传输线上的传输阻抗生成的反射信号之和。检测单元根据获取的叠加信号的电平值判断叠加信号的电压波形是否异常,具体地,若叠加信号的电平值在预设范围内则叠加信号的电压波形正常,若叠加信号的电平值不在预设范围内则叠加信号的电压波形异常。
S30、若判断为否,则调整入射信号的电平值直至叠加信号的电平值处于预设范围内。
在本申请实施例中,当叠加信号的电平值在预设范围内,则判断叠加信号电压波形正常,检测单元向控制单元输出一个对应的电平信号,控制单元根据收到的电平信号处于待机状态;当叠加信号的电平值不在预设范围内,则判断叠加信号电压波形异常,检测单元向控制单元输出一个对应的电平信号,控制单元根据收到的电平信号对信号发送端的输出阻抗进行调整,以使得叠加信号的电平值处于预设范围内,使信号接收端接收到的叠加信号的电压波形正常,提升信号传输的质量。
请参阅图2,图2是图1中S10步骤的流程示意图。如图2所示,步骤S10具体包括:
S101、获取信号发送端的输出阻抗,基于输出阻抗输出入射信号。
在本申请实施例中,信号发送端产生一个快速阶跃信号(快速阶跃信号是指上升沿时间较短的信号,例如,快速阶跃信号的上升沿时间可以是10皮秒),获取信号发送端的输出阻抗,快速阶跃信号经过信号发送端的输出阻抗分压后输出一个入射信号。
S102、入射信号在信号传输线中基于传输阻抗生成反射信号,反射信号和入射信号叠加后生成叠加信号;信号接收端接收叠加信号。
在本申请实施例中,信号传输线上具有传输阻抗,且信号传输线上的传输阻抗与信号发送端的输出阻抗不相等。当入射信号在信号传输线上遇到传输阻抗时会被反射,生成与入射信号方法相反的反射信号,入射信号和反射信号叠加后的叠加信号向信号接收端传输。
请参阅图3,图3是图1中S20步骤的流程示意图。如图3所示,步骤S20具体包括:
S201、获取信号接收端所接收的叠加信号的电平值;
在本申请实施例中,检测单元从信号接收端采集到叠加信号,叠加信号为随时间变化的电压波形。具体地,叠加信号的电压Vmeasured等于入射信号的电压Vincident和反射信号的电压Vreflected之和。
S202、将叠加信号的电平值和预设的电平值阈值进行比较,并判断叠加信号的电平值是否在预设范围内。
在本申请实施例中,当叠加信号的电平值高于或者等于预设的电平值阈值时,则判断叠加信号的电平值在预设范围内。
在本申请实施例中,预设的电平值阈值为入射信号的最小输入高电平值。也即,叠加信号的电平值高于入射信号的最小输入高电平值时叠加信号的电压波形正常,反之则异常。
请参阅图4,图4是图1中S30步骤的流程示意图。如图4所示,步骤S30具体包括:
S301、在叠加信号的电平值低于预设的电平值阈值时输出第一检测信号。
在本申请实施例中,第一检测信号为接地端GND输出的低电平信号。具体地,预设的电平值阈值为入射信号的最小输入高电平值,当叠加信号的电平值低于入射信号的最小输入高电平值,则判断叠加信号电压波形异常,检测单元向控制单元输出一个低电平信号,控制单元根据收到的低电平信号对信号发送端的输出阻抗进行调整,以使得信号发送端的输出阻抗值与信号传输线上的传输阻抗值相等,达到信号发送端、信号传输线以及信号接收端的阻抗平衡匹配,从而有效的控制信号通道的反射和电磁干扰问题,提升信号传输的质量。
S302、根据第一检测信号调整信号发送端的输出阻抗。
在本申请实施例中,信号发送端产生一个快速阶跃信号(快速阶跃信号是指上升沿时间较短的信号,例如,快速阶跃信号的上升沿时间可以是10皮秒),快速阶跃信号经过信号发送端的内部输出阻抗分压后输出一个入射信号,通过信号传输线入射信号被传输到信号接收端,入射信号在信号传输线上遇到任何一个阻抗不连续的点都会被反射,生成反射信号,反射信号和入射信号叠加后生成叠加信号,检测单元在信号接收端采集叠加信号的电压波形,叠加信号的电压Vmeasured等于入射信号的电压Vincident和反射信号的电压Vreflected之和,进而,检测单元计算信号传输线上的传输阻抗ZL的过程可以为:信号发送端生成电平幅值等于1V的快速阶跃信号,当信号发送端的输出阻抗Z0等于50Ω,信号传输线上的传输阻抗ZL等于50Ω时,入射信号的电压Vincident为:Vincident=1/2V。
根据叠加信号的电压Vmeasured的表达式:Vmeasured=Vincident+Vreflected,可以得到反射系数ρ表示为公式(1):
故,当信号传输线上的传输阻抗ZL的绝对值与信号发送端的输出阻抗Z0的绝对值相等时,反射系数ρ等于0,反射信号的电压Vreflected为0,因而,信号接收端接收到的信号与信号发送端输出的入射信号趋于一致,此时,不需要调整信号发送端的输出阻抗Z0。当反射系数ρ大于0时,则将信号发送端的输出阻抗Z0调大,直至信号传输线上的传输阻抗ZL的绝对值与信号发送端的输出阻抗Z0的绝对值趋于一致。反之,当反射系数ρ小于0时,则将信号发送端的输出阻抗Z0调小,直至信号传输线上的传输阻抗ZL的绝对值与信号发送端的输出阻抗Z0的绝对值趋于一致。
具体地,根据入射信号的参数将入射信号分为多个等级,例如根据入射信号的电压幅值大小将入射信号分为7个等级,每个等级设置对应的输出阻抗调整值,例如5欧姆,10欧姆等(具体地的值可根据需要调整,在此不作具体限定),根据反射系数ρ匹配对应的阻抗调整值,对输出阻抗进行调整。
反射信号的电压Vreflected表示为公式(2):
得到信号传输线上的传输阻抗ZL表示为公式(3):
需要说明的是,具有阻抗检测功能的集成电路芯片中的信号发送端、信号接收端包括波形检测器,波形检测器可以基于上述测量阻抗的电路原理,计算得到信号传输线上的传输阻抗;其中,阻抗的测量精度取决于波形检测器的垂直采样精度,以电平幅值等于1V的快速阶跃信号为例,假设垂直采样精度为10mV,集成电路芯片的信号发送端的阻抗是50Ω,可以得到0.5V*(ZL-50)/(ZL+50)=10mV,那么ZL=52Ω,如果反射信号越大,那么信号传输线上的传输阻抗ZL也就越大。
在本申请实施例中,基于调整后的输出阻抗向信号接收端输出入射信号,当叠加信号的电平值高于预设的电平值阈值时输出第二检测信号,确定此时信号发送端对应的输出阻抗为目标输出阻抗。
在本申请实施例中,将信号发送端生成的入射信号经信号传输线发送至信号接收端,信号传输线为信号发送端与信号接收端之间的传输通信信号的物理实体部分,然后在信号接收端获取叠加信号,叠加信号表示入射信号和由于信号传输线上的传输阻抗生成的反射信号的叠加,根据入射信号的电平值和叠加信号的电平值,得到信号传输线上的传输阻抗值;基于信号发送端、信号接收端与信号传输线的连接关系,对信号发送端的输出阻抗进行调整,并基于调整后的输出阻抗向信号接收端输出入射信号,直至叠加信号的电平值高于预设的电平值阈值时输出第二检测信号,确定此时信号发送端对应的输出阻抗为目标输出阻抗,技术方案的实施简单易行,能够有效提升信号传输的质量。
在本申请实施例中,优选地,目标输出阻抗值等于信号传输线上的传输阻抗值。也即,将信号发送端的输出阻抗值调整至与信号传输线上的传输阻抗值相等,这样的设置,使得反射系数ρ等于0,达到信号发送端、信号传输线以及信号接收端的阻抗平衡匹配,从而有效的控制信号通道的反射和电磁干扰问题,提升信号传输的质量。
在本申请实施例中,第一检测信号为接地端GND输出的低电平信号;第二检测信号为电源端VDD输出的高电平信号。具体地,预设的电平值阈值为入射信号的最小输入高电平值,当叠加信号的电平值高于入射信号的最小输入高电平值,则判断叠加信号电压波形正常,检测单元向控制单元输出一个高电平信号,控制单元根据收到的高电平信号处于待机状态;当叠加信号的电平值低于入射信号的最小输入高电平值,则判断叠加信号电压波形异常,检测单元向控制单元输出一个低电平信号,控制单元根据收到的低电平信号对信号发送端的输出阻抗进行调整,以使得信号发送端的输出阻抗值与信号传输线上的传输阻抗值相等,达到信号发送端、信号传输线以及信号接收端的阻抗平衡匹配,从而有效的控制信号通道的反射和电磁干扰问题,提升信号传输的质量。
请参阅图5和图6,图5是本申请实施例提供的信号传输通道的阻抗匹配装置;图6是图5中信号传输通道的阻抗匹配装置的工作原理示意图。如图5和图6所示,本申请实施例还提供一种信号传输通道的阻抗匹配装置,包括:信号发送单元10、信号接收单元20、检测单元30以及控制单元40,信号发送单元10设于信号传输线上的信号发送端,用于输出入射信号;信号接收单元20设于信号传输线上的信号接收端,用于接收叠加信号,叠加信号为入射信号经过传输后生成的信号;检测单元30与信号接收单元20电连接,用于获取信号接收端所接收的叠加信号的电平值,并判断叠加信号的电平值是否在预设范围内;控制单元40与检测单元30以及信号发送单元10电连接,控制单元40用于根据检测单元30的判断为否时,调整信号发送端的输出阻抗直至叠加信号的电平值处于预设范围内。
在本申请实施例中,控制单元40还用于获取信号发送单元10的输出阻抗,并根据检测单元30的判断为否时,调整信号接收单元20的输出阻抗直至叠加信号的电平值处于预设范围内。
在本申请实施例中,控制单元40还用于根据入射信号的电平值和叠加信号的电平值,得到信号传输线上的传输阻抗值,也即传输通道中的阻抗不连续的点的阻抗值。
在本申请实施例中,当叠加信号的电平值在预设范围内,则判断叠加信号电压波形正常,检测流程结束;当叠加信号的电平值不在预设范围内,则判断叠加信号电压波形异常,检测单元30向控制单元40输出一个对应的电平信号,控制单元40根据收到的电平信号对信号发送端的输出阻抗进行调整,以使得叠加信号的电平值处于预设范围内,使信号接收端接收到的叠加信号的电压波形正常,提升信号传输的质量。
请参阅图7,图7是图5中检测单元的结构示意图。如图7所示,检测单元30包括第一电阻R1、第二电阻R2以及开关管T1,信号接收单元20的正极端与开关管T1的栅极电连接,信号接收单元20的负极端与第一电阻R1的一端以及接地端GND电连接,第一电阻R1的另一端与开关管T1的第一电极电连接,开关管T1的第二电极与第二电阻R2的一端以及控制单元40电连接,第二电阻R2的另一端与电源端VDD电连接。其中,第一电极为源极和漏极中的一者,第二电极为源极和漏极中的另一者。
在本申请实施例中,当叠加信号的电平值高于入射信号的最小输入高电平值,则判断叠加信号电压波形正常,此时,开关管T1断开,检测单元30通过电源端VDD向控制单元40输出一个高电平信号VDD,控制单元40根据收到的高电平信号VDD处于待机状态;当叠加信号的电平值低于入射信号的最小输入高电平值,则判断叠加信号电压波形异常,此时,开关管T1导通,检测单元30通过接地端GND向控制单元40输出一个低电平信号GND,控制单元40根据收到的低电平信号GND对信号发送端的输出阻抗进行调整,以使得信号发送端的输出阻抗值与信号传输线上的传输阻抗值相等,达到信号发送端、信号传输线以及信号接收端的阻抗平衡匹配,从而有效的控制信号通道的反射和电磁干扰问题,提升信号传输的质量。
本申请提供一种信号传输通道的阻抗匹配方法及装置,本申请提供的信号传输通道的阻抗匹配方法通过调整信号发送端的输出阻抗,使信号发送端的输出阻抗值与信号传输线上的传输阻抗值相等,达到信号发送端、信号传输线以及信号接收端的阻抗平衡匹配,能够有效的控制信号传输通道中的反射和电磁干扰问题,进而提升信号传输的质量。
以上对本申请实施例所提供的一种信号传输通道的阻抗匹配方法进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种信号传输通道的阻抗匹配方法,其特征在于,包括以下步骤:
信号发送端向信号接收端输出入射信号;
获取所述信号接收端所接收的叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号,并判断所述叠加信号的电平值是否在预设范围内;
若判断为否,则调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内。
2.根据权利要求1所述的信号传输通道的阻抗匹配方法,其特征在于,所述叠加信号等于所述入射信号以及所述入射信号传输过程中因信号传输线上的传输阻抗生成的反射信号之和。
3.根据权利要求1所述的信号传输通道的阻抗匹配方法,其特征在于,所述获取所述信号接收端所接收的叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号,并判断所述叠加信号的电平值是否在预设范围内的步骤,具体包括:
获取所述信号接收端所接收的所述叠加信号的电平值;
将所述叠加信号的电平值和预设的电平值阈值进行比较,并判断所述叠加信号的电平值是否在预设范围内。
4.根据权利要求3所述的信号传输通道的阻抗匹配方法,其特征在于,所述预设的电平值阈值为所述入射信号的最小输入高电平值。
5.根据权利要求1所述的信号传输通道的阻抗匹配方法,其特征在于,所述若判断为否,则调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内的步骤,具体包括:
在所述叠加信号的电平值低于预设的电平值阈值时输出第一检测信号;
根据所述第一检测信号调整所述信号发送端的输出阻抗。
6.根据权利要求5所述的信号传输通道的阻抗匹配方法,其特征在于,所述根据所述第一检测信号调整所述信号发送端的输出阻抗的步骤之后,还包括:
基于调整后的所述输出阻抗向所述信号接收端输出入射信号,当所述叠加信号的电平值高于预设的电平值阈值时输出第二检测信号,确定此时所述信号发送端对应的所述输出阻抗为目标输出阻抗。
7.根据权利要求5所述的信号传输通道的阻抗匹配方法,其特征在于,所述第一检测信号为接地端输出的低电平信号;所述第二检测信号为电源端输出的高电平信号。
8.一种信号传输通道的阻抗匹配装置,其特征在于,包括:
信号发送单元,所述信号发送单元设于信号传输线上的信号发送端,用于输出入射信号;
信号接收单元,所述信号接收单元设于信号传输线上的信号接收端,用于接收叠加信号,所述叠加信号为所述入射信号经过传输后生成的信号;
检测单元,所述检测单元与所述信号接收单元电连接,用于获取所述信号接收端所接收的叠加信号的电平值,并判断所述叠加信号的电平值是否在预设范围内;
控制单元,所述控制单元与所述检测单元以及所述信号发送单元电连接,所述控制单元用于根据所述检测单元的判断为否时,调整所述入射信号的电平值直至所述叠加信号的电平值处于所述预设范围内。
9.根据权利要求8所述的信号传输通道的阻抗匹配装置,其特征在于,所述检测单元包括第一电阻、第二电阻以及开关管,所述信号接收单元的正极端与所述开关管的栅极电连接,所述信号接收单元的负极端与所述第一电阻的一端以及接地端电连接,所述第一电阻的另一端与所述开关管的第一电极电连接,所述开关管的第二电极与所述第二电阻的一端以及所述控制单元电连接,所述第二电阻的另一端与电源端电连接。
10.根据权利要求8或9所述的信号传输通道的阻抗匹配装置,其特征在于,所述控制单元还用于获取所述信号发送单元的输出阻抗,并根据所述检测单元的判断为否时,调整所述信号接收单元的所述输出阻抗直至所述叠加信号的电平值处于所述预设范围内。
CN202310275975.4A 2023-03-20 2023-03-20 信号传输通道的阻抗匹配方法及装置 Pending CN117526986A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310275975.4A CN117526986A (zh) 2023-03-20 2023-03-20 信号传输通道的阻抗匹配方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310275975.4A CN117526986A (zh) 2023-03-20 2023-03-20 信号传输通道的阻抗匹配方法及装置

Publications (1)

Publication Number Publication Date
CN117526986A true CN117526986A (zh) 2024-02-06

Family

ID=89765112

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310275975.4A Pending CN117526986A (zh) 2023-03-20 2023-03-20 信号传输通道的阻抗匹配方法及装置

Country Status (1)

Country Link
CN (1) CN117526986A (zh)

Similar Documents

Publication Publication Date Title
US8188764B2 (en) Efficient electrical hibernate entry and recovery
KR101483018B1 (ko) 고속 인터페이스 시스템에서의 장치 및 고속 인터페이스 시스템
KR100672999B1 (ko) 데이터 송신회로 및 그것의 출력 전압 조정 방법
US7965104B2 (en) Data transmission system and method, and electronic apparatus provided with same data transmission system
JPWO2008099523A1 (ja) Ac結合インターフェイス回路
US20080189455A1 (en) Multimodal Memory Controllers
KR100697281B1 (ko) 패키지 저항 변화에 따른 임피던스 부정합과 전압강하를방지할 수 있는 수신 방법 및 장치
CN112732608B (zh) 电路装置、电子设备以及移动体
US8521031B2 (en) Optical transceiver modules and systems and optical transceiving methods
JP2011004216A (ja) インピーダンス調整回路
US8842983B2 (en) Data transmission systems and methods
JP5269472B2 (ja) ガラス上の差動信号に対する終端補償
US10686441B2 (en) Repeater for an open-drain communication system using a current detector and a control logic circuit
US20060006902A1 (en) Methods and apparatus for improving impedance tolerance of on-die termination elements
US6417776B1 (en) Input buffer circuit having function for detecting cable connection
CN117526986A (zh) 信号传输通道的阻抗匹配方法及装置
US20090322395A1 (en) Transmission path driving circuit
US11126582B2 (en) Circuit device, determination method for circuit device, and electronic apparatus
JP2007295021A (ja) 受信装置及び受信方法
US20080309354A1 (en) Method and apparatus for testing characteristic impedance of transmission lines
JP2006107292A (ja) データ送信器、通信端末装置、データ通信システムおよびデータ通信方法
JP2006262460A (ja) 低電圧差動信号の送受信システム
US6459277B1 (en) Line impedance calibration using actual impedance determination
CN117471170A (zh) 信号传输通道的阻抗测量方法及装置、显示面板
CN219268945U (zh) 图像传感器评测转接装置及评测系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination