CN117475904A - 像素驱动电路及显示面板 - Google Patents
像素驱动电路及显示面板 Download PDFInfo
- Publication number
- CN117475904A CN117475904A CN202311205209.7A CN202311205209A CN117475904A CN 117475904 A CN117475904 A CN 117475904A CN 202311205209 A CN202311205209 A CN 202311205209A CN 117475904 A CN117475904 A CN 117475904A
- Authority
- CN
- China
- Prior art keywords
- transistor
- driving transistor
- driving circuit
- electrically connected
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 23
- 238000001514 detection method Methods 0.000 abstract description 7
- 238000010586 diagram Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种像素驱动电路及显示面板,像素驱动电路包括发光器件、驱动晶体管以及补偿模块。补偿模块与感测信号线、驱动晶体管的输入端及输出端电性连接,并通过第二节点与驱动晶体管的第二控制端电性连接,以使补偿模块响应于感测信号线传输的感测信号,将传输至驱动晶体管的输出端的初始信号耦合至驱动晶体管的第二控制端及驱动晶体管的输入端,以利用初始信号使驱动晶体管的输入端及第二控制端的电位于实现驱动晶体管阈值电压侦测的补偿阶段被不断拉低,于驱动晶体管的等效栅源电压为驱动晶体管的阈值电压时,实现对所述驱动晶体管的阈值电压的侦测,以改善驱动晶体管的阈值电压不能被正确侦测的问题。
Description
技术领域
本发明涉及显示技术领域,具体涉及一种像素驱动电路及显示面板。
背景技术
氧化物晶体管虽然工艺均匀性较好,但可靠性及稳定性较差,在长时间的电压及高温作用下,晶体管的阈值电压会出现漂移,造成显示亮度的严重不均。并且,由于显示画面不同,显示面板各部分阈值电压漂移量也不同,会造成显示亮度差异而引起残像问题。此外,无论是低温多晶硅工艺制备得到的晶体管,还是氧化物晶体管,均存在均匀性和稳定性问题,且发光器件的亮度会随发光时长的增加而逐渐缩减。
目前采用内部补偿与外部补偿驱动电路可以改善显示不均问题。而常用的内部补偿电路原理为二极管连接方法的补偿精度更高,但当驱动晶体管为N型晶体管,且驱动晶体管的阈值电压小于0V时,由于驱动晶体于补偿阶段呈二极管式连接,致使驱动晶体管的栅源电压差为0,驱动晶体管的栅漏电压差也为0,导致驱动晶体管的栅源压差会在下降至阈值电压之前使驱动晶体管截止,导致驱动晶体管的阈值电压不能被正确侦测,从而在基于驱动晶体管的阈值电压对显示不均问题进行补偿时,会导致补偿效果不佳的问题。因而,内部补偿不利于应用于阈值电压会发生负向偏移的显示领域中。
发明内容
本发明实施例提供一种像素驱动电路及显示面板,可以改善驱动晶体管的阈值电压不能被正确侦测,基于侦测的驱动晶体管的阈值电压对应用像素驱动电路的显示面板进行补偿导致补偿效果不佳的问题。
本发明实施例提供一种像素驱动电路,包括发光器件、驱动晶体管以及补偿模块。所述驱动晶体管的第一控制端与第一节点电性连接,所述驱动晶体管的第二控制端与第二节点电性连接,所述驱动晶体管的输出端与所述发光器件电性连接。所述补偿模块与感测信号线、所述第二节点、所述驱动晶体管的输入端及所述驱动晶体管的输出端电性连接,所述补偿模块被配置为响应于所述感测信号线传输的感测信号,将传输至所述驱动晶体管的输出端的初始信号耦合至所述驱动晶体管的第二控制端及所述驱动晶体管的输入端。
可选地,在本发明的一些实施例中,所述补偿模块包括补偿晶体管以及第一电容。所述补偿晶体管的控制端被配置为接收所述感测信号,所述补偿晶体管的输入端与所述驱动晶体管的输入端电性连接,所述补偿晶体管的输出端与所述第二节点电性连接;所述第一电容串联于所述第二节点和所述驱动晶体管的输出端之间。
可选地,在本发明的一些实施例中,所述补偿模块还包括第二电容,所述第二电容串联于所述补偿晶体管的控制端与所述第一节点之间。
可选地,在本发明的一些实施例中,所述像素驱动电路还包括开关模块,所述开关模块与所述驱动晶体管的输入端及第一电源端电性连接,所述开关模块被配置为根据发光控制信号通过所述第一电源端供给的第一电压对所述驱动晶体管的输入端及所述第二节点的电位进行初始化。
可选地,在本发明的一些实施例中,所述开关模块包括开关晶体管,所述开关晶体管的控制端被配置为接收发光控制信号,所述开关晶体管的输入端与第一电源端电性连接,所述开关晶体管的输出端与所述驱动晶体管的输入端电性连接。
可选地,在本发明的一些实施例中,所述像素驱动电路还包括第一晶体管,所述第一晶体管的控制端被配置为接收所述感测信号,所述第一晶体管的输入端被配置为接收所述初始信号,所述第一晶体管的输出端与所述驱动晶体管的输出端电性连接。
可选地,在本发明的一些实施例中,所述像素驱动电路还包括第二晶体管,所述第二晶体管的控制端被配置为接收所述感测信号,所述第二晶体管的输入端被配置为接收复位信号,所述第二晶体管的输出端与所述第一节点电性连接。
可选地,在本发明的一些实施例中,所述像素驱动电路还包括第三晶体管,所述第三晶体管的控制端被配置为接收扫描信号,所述第三晶体管的输入端被配置为接收数据信号,所述第三晶体管的输出端与所述第一节点电性连接。
可选地,在本发明的一些实施例中,所述像素驱动电路还包括第三电容,串联于所述第一节点与所述驱动晶体管的输出端之间。
本发明的实施例还提供一种显示面板,包括任一上述的像素驱动电路。
本发明实施例提供的像素驱动电路及显示面板,像素驱动电路包括发光器件、驱动晶体管以及补偿模块。补偿模块与感测信号线、驱动晶体管的输入端及输出端电性连接,并通过第二节点与驱动晶体管的第二控制端电性连接,以使补偿模块响应于感测信号线传输的感测信号,将传输至驱动晶体管的输出端的初始信号耦合至驱动晶体管的第二控制端及驱动晶体管的输入端,以利用初始信号使驱动晶体管的输入端及第二控制端的电位于实现驱动晶体管阈值电压侦测的补偿阶段被不断拉低,并根据驱动晶体管的第一控制端与输出端的压差、第二控制端与输出端之间的压差和驱动晶体管的等效栅源电压之间的关系,于驱动晶体管的等效栅源电压为驱动晶体管的阈值电压时,实现对所述驱动晶体管的阈值电压的侦测,以改善驱动晶体管的阈值电压不能被正确侦测,基于侦测的驱动晶体管的阈值电压对应用像素驱动电路的显示面板进行补偿导致补偿效果不佳的问题。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1A~图1B是本发明实施例提供的像素驱动电路的结构示意图;
图2A~图2B是本发明实施例提供的像素驱动电路对应的时序图;
图3是本发明实施例提供的对应不同第二电容下的电流变化率与驱动晶体管的阈值电压变化关系曲线;
图4是本发明实施例提供的显示面板的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。在本发明中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
具体地,图1A~图1B是本发明实施例提供的像素驱动电路的结构示意图;本发明实施例提供一种像素驱动电路,包括发光器件Di、驱动晶体管Tdr以及补偿模块100。
可选地,所述发光器件Di包括有机发光二极管、次毫米发光二极管以及微型发光二极管。
可选地,所述发光器件Di的阳极与所述驱动晶体管Tdr的输出端电性连接,所述发光器件Di的阴极与第二电源端VSS电性连接。
所述驱动晶体管Tdr的第一控制端与第一节点g电性连接,所述驱动晶体管Tdr的第二控制端与第二节点b电性连接,所述驱动晶体管Tdr的输出端与所述发光器件Di电性连接,所述驱动晶体管Tdr的输入端与第一电源端VDD电性连接。所述驱动晶体管Tdr被配置为生成驱动所述发光器件Di发光的驱动电流。
可选地,所述第一电源端VDD供给的第一电压信号对应的电压值大于所述第二电源端VSS供给的第二电压信号对应的电压值。
所述补偿模块100与感测信号线、所述第二节点b、所述驱动晶体管Tdr的输入端及所述驱动晶体管Tdr的输出端电性连接,所述补偿模块100被配置为响应于所述感测信号线传输的感测信号Sense,将传输至所述驱动晶体管Tdr的输出端的初始信号Vint耦合至所述驱动晶体管Tdr的第二控制端及所述驱动晶体管Tdr的输入端的电位,以利用初始信号Vint使驱动晶体管Tdr的输入端及第二控制端的电位于实现驱动晶体管Tdr阈值电压侦测的补偿阶段t2被不断拉低,并根据驱动晶体管Tdr的第一控制端与输出端的压差(即Vgs)、第二控制端与输出端之间的压差(即Vbs)和驱动晶体管Tdr的等效栅源电压Vgs’之间的关系,于驱动晶体管Tdr的等效栅源电压Vgs’为驱动晶体管Tdr的阈值电压时,实现对所述驱动晶体管Tdr的阈值电压的侦测,以改善驱动晶体管Tdr的阈值电压不能被正确侦测的问题。在基于侦测到的驱动晶体管Tdr的阈值电压对应用像素驱动电路的显示面板进行补偿时,可实现较好的补偿,有利于提高显示面板的显示均匀性。
可选地,所述补偿模块100包括补偿晶体管Tc以及第一电容C1。
所述补偿晶体管Tc的控制端被配置为接收所述感测信号Sense,所述补偿晶体管Tc的输入端与所述驱动晶体管Tdr的输入端电性连接,所述补偿晶体管Tc的输出端与所述第二节点b电性连接。所述补偿晶体管Tc被配置为根据所述感测信号Sense导通或截止,以在所述补偿晶体管Tc导通时,使所述驱动晶体管Tdr的第二控制端与所述驱动晶体管Tdr的输入端电性连接。
所述第一电容C1串联于所述第二节点b和所述驱动晶体管Tdr的输出端之间,所述第一电容C1被配置为存储所述驱动晶体管Tdr的阈值电压。
可选地,请继续参阅图1B,为进一步提高对所述驱动晶体管Tdr阈值电压的补偿范围,所述补偿模块100还与所述第一节点g电性连接,以在所述感测信号Sense具有电平跳变时,耦合所述第一节点g的电位,使侦测到的所述驱动晶体管Tdr的阈值电压大于实际的阈值电压。
可选地,所述补偿模块100还包括第二电容C2,所述第二电容C2串联于所述补偿晶体管Tc的控制端与所述第一节点g之间。所述第二电容C2被配置为于所述感测信号Sense具有电平跳变时,耦合所述第一节点g的电位,使侦测到的所述驱动晶体管Tdr的阈值电压大于实际的阈值电压,以提高阈值电压的补偿范围。在基于侦测到的驱动晶体管Tdr的阈值电压对应用像素驱动电路的显示面板进行补偿时,可进一步提高显示面板的显示均匀性。
可选地,请继续参阅图1A~图1B,所述像素驱动电路还包括开关模块200,所述开关模块200与所述驱动晶体管Tdr的输入端及第一电源端VDD电性连接,所述开关模块200被配置为根据发光控制信号EM通过所述第一电源端VDD供给的第一电压信号对所述驱动晶体管Tdr的输入端及所述第二节点b的电位进行初始化。
可选地,所述开关模块200包括开关晶体管Ts,所述开关晶体管Ts的控制端被配置为接收发光控制信号EM,所述开关晶体管Ts的输入端与第一电源端VDD电性连接,所述开关晶体管Ts的输出端与所述驱动晶体管Tdr的输入端电性连接。
可选地,请继续参阅图1A~图1B,所述像素驱动电路还包括初始化模块300,所述初始化模块300与所述驱动晶体管Tdr的输出端电性连接。所述初始化模块300被配置根据所述感测信号Sense将初始信号Vint传输至所述驱动晶体管Tdr的输出端,以对所述驱动晶体管Tdr的输出端的电位进行初始化。
可选地,所述初始化模块300包括第一晶体管T1,所述第一晶体管T1的控制端被配置为接收所述感测信号Sense,所述第一晶体管T1的输入端被配置为接收所述初始信号Vint,所述第一晶体管T1的输出端与所述驱动晶体管Tdr的输出端电性连接。所述第一晶体管T1被配置根据所述感测信号Sense导通或截止,以在所述第一晶体管T1导通时,将所述初始信号Vint传输至所述驱动晶体管Tdr的输出端。
可选地,请继续参阅图1A~图1B,所述像素驱动电路还包括复位模块400,所述复位模块400与所述第一节点g电性连接,所述复位模块400被配置为根据所述感测信号Sense将复位信号Vref传输至所述第一节点g,以对所述第一节点g的电位进行初始化。
可选地,所述复位模块400包括第二晶体管T2,所述第二晶体管T2的控制端被配置为接收所述感测信号Sense,所述第二晶体管T2的输入端被配置为接收所述复位信号Vref,所述第二晶体管T2的输出端与所述第一节点g电性连接。所述第二晶体管T2被配置为根据所述感测信号Sense导通或截止,以在所述第二晶体管T2导通时,将所述复位信号Vref传输至所述第一节点g。
可选地,请继续参阅图1A~图1B,所述像素驱动电路还包括数据写入模块500,所述数据写入模块500与所述第一节点g电性连接,所述数据写入模块500被配置为根据扫描信号Scan将数据信号Data传输至所述第一节点g。
可选地,所述数据写入模块500包括第三晶体管T3,所述第三晶体管T3的控制端被配置为接收扫描信号Scan,所述第三晶体管T3的输入端被配置为接收数据信号Data,所述第三晶体管T3的输出端与所述第一节点g电性连接。所述第三晶体管T3被配置为根据所述扫描信号Scan导通或截止,以在所述第三晶体管T3导通时,将所述数据信号Data传输至所述第一节点g。
可选地,请继续参阅1A~图1B,所述像素驱动电路还包括存储模块600,所述存储模块600与所述第一节点g及所述驱动晶体管Tdr的输出端电性连接。
可选地,所述存储模块600包括第三电容C3,所述第三电容C3串联于所述第一节点g与所述驱动晶体管Tdr的输出端之间,所述第三电容C3被配置为维持所述第一节点g的电位。
可选地,所述像素驱动电路包括的驱动晶体管Tdr、第三晶体管T3、第二晶体管T2、第一晶体管T1及补偿晶体管Tc包括氧化物晶体管、硅晶体管等。
图2A~图2B是本发明实施例提供的像素驱动电路对应的时序图,以所述像素驱动电路包括的驱动晶体管Tdr、第三晶体管T3、第二晶体管T2、第一晶体管T1及补偿晶体管Tc为N型晶体管为例,对像素驱动电路的工作原理进行说明。其中,图2A中的H表示像素驱动电路被用于显示面板中,显示面板内的每行像素采用行扫描方式被点亮时,点亮一行所需要的时间;图2B为仿真时序图。
复位阶段t1:所述感测信号Sense及所述发光控制信号EM为高电平,所述扫描信号Scan为低电平。
所述第一晶体管T1、所述补偿晶体管Tc及所述第二晶体管T2根据所述感测信号Sense导通,所述开关晶体管Ts根据所述发光控制信号EM导通,所述初始信号Vint被传输至所述驱动晶体管Tdr的输出端(即图1A~图1B中的s点),以对所述驱动晶体管Tdr的输出端的电位进行复位。所述复位信号Vref被传输至所述第一节点g,以对所述第一节点g电性连接的所述驱动晶体管Tdr的第一控制端的电位进行复位,所述第一电源端VDD供给的所述第一电压信号被传输至所述驱动晶体管Tdr的输入端(即图1A~图1B中的d点)以及所述第二节点b,以对所述驱动晶体管Tdr的输入端的电位以及所述第二节点b电性连接的所述驱动晶体管Tdr的第二控制端的电位进行复位。
可选地,为使所述驱动晶体管Tdr的第一控制端在所述复位阶段t1可被施加负向栅压,所述初始信号Vint对应的电压值大于所述复位信号Vref对应的电压值。
可选地,所述初始信号Vint对应的电压值为3.5V,所述复位信号Vref对应的电压值为1V。
补偿阶段t2:所述感测信号Sense为高电平,所述发光控制信号EM及所述扫描信号Scan为低电平。
所述开关晶体管Ts根据所述发光控制信号EM截止,所述第一晶体管T1、所述第二晶体管T2及所述补偿晶体管Tc保持导通,所述驱动晶体管Tdr呈二极管式连接,所述初始信号Vint传输至所述驱动晶体管Tdr的输出端,使得所述驱动晶体管Tdr的输入端的电位被不断拉低,直至驱动晶体管Tdr的等效栅源电压Vgs’=Vgs+αVbs=Vref-Vinit+αVbs=Vth(即驱动晶体管的阈值电压)时,侦测得到所述驱动晶体管Tdr对应的阈值电压以及人为添加的负向偏压,并且存储于所述第一电容C1中完成补偿。其中,由于所述驱动晶体管Tdr为双栅极晶体管(即四端子器件),所述驱动晶体管Tdr包括第一控制端和第二控制端共两个控制端,因而,所述驱动晶体管Tdr实际工作时的等效源漏电压Vgs’满足关系式:Vgs’=Vgs+αVbs,α为常量。
可选地,在所述感测信号Sense由高电平状态跳变至低电平状态时,所述第一节点g受到馈通效应的影响,使得第一节点g电位经所述第二电容C2耦合出现变动。相应地,所述第二节点b电位和所述驱动晶体管Tdr的输出端的电位出现变动,使得侦测到的所述驱动晶体管Tdr的阈值电压大于所述驱动晶体管Tdr的实际阈值电压,有利于提高对所述驱动晶体管Tdr的阈值电压补偿范围。
数据写入阶段t3:所述扫描信号Scan为高电平,所述感测信号Sense及所述发光控制信号EM为低电平。
所述第三晶体管T3根据所述扫描信号Scan导通,所述第二晶体管T2、所述第一晶体管T1、所述补偿晶体管Tc及所述开关晶体管Ts均截止,所述数据信号Data被传输至所述第一节点g。
发光阶段t4:所述发光控制信号EM为高电平,所述扫描信号Scan及所述感测信号Sense为低电平。
所述开关晶体管Ts根据所述发光控制信号EM导通,所述驱动晶体管Tdr生成驱动电流以驱动所述发光器件Di发光。若电位耦合时未发生电位损耗,则由驱动电流I=k(Vgs’-Vth)2以及Vgs’=Vgs+αVbs可得,驱动电流I为:I=k(Vdata-Vini+αVbs-Vth)2=k(Vdata-Vini+Vth-Vref+Vini-Vth)2=k(Vdata-Vref)2,使得驱动电流I与所述驱动晶体管Tdr的阈值电压的变化无关,实现了对所述驱动晶体管Tdr的阈值电压的补偿功能。在像素驱动电路被应用于显示面板中时,有助于提升显示产品的均匀性。其中k为驱动晶体管Tdr特性相关参数(包括驱动晶体管Tdr的迁移率μ、长宽比W/L、绝缘层电容Cox)。
可选地,所述发光控制信号EM为高电平状态时对应的电压值可为24V,所述发光控制信号EM为低电平状态时对应的电压值可为-6V;所述扫描信号Scan为高电平状态时对应的电压值可为24V,所述扫描信号Scan为低电平状态时对应的电压值可为-6V,所述感测信号Sense为高电平状态时对应的电压值可为24V,所述感测信号Sense为低电平状态时对应的电压值可为-6V。所述第一电源端VDD供给的第一电压信号对应的电压值可为18V,所述第二电源端VSS供给的第二电压信号对应的电压值可为2V。
可以理解的,所述像素驱动电路包括的驱动晶体管Tdr、第三晶体管T3、第二晶体管T2、第一晶体管T1及补偿晶体管Tc也可为P型晶体管,相应地,所述感测信号Sense、所述扫描信号Scan及所述扫描信号Scan可反相设置以适配所述像素驱动电路包括的驱动晶体管Tdr、第三晶体管T3、第二晶体管T2、第一晶体管T1及补偿晶体管Tc为P型晶体管的实施例。
本申请实施例提供的像素驱动电路,可适用于包括氧化物晶体管的场景,可实现驱动晶体管Tdr呈二极管式连接时阈值电压的负偏,通过使补偿模块100根据感测信号Sense将传输至驱动晶体管Tdr的输出端的初始信号Vint耦合至驱动晶体管Tdr的第二控制端及驱动晶体管Tdr的输入端,以利用初始信号Vint使驱动晶体管Tdr的输入端及第二控制端的电位于实现驱动晶体管Tdr阈值电压侦测的补偿阶段t2被不断拉低,从而实现对驱动晶体管Tdr阈值电压的侦测补偿。通过将侦测得到的驱动晶体管Tdr的阈值电压使用第一电容C1单独存储,可使驱动晶体管Tdr的阈值电压受到的干扰较小,侦测得到的驱动晶体管Tdr的阈值电压信息不易损失,补偿效果更好。在像素驱动电路被应用于显示面板中时,能够提高显示面板的显示均匀性。
进一步地,通过精细仿真设计优化,增加了第二电容C2,使得第一节点g的电位在补偿阶段t2结束后更易受到感测信号Sense馈通效应的影响,使侦测到的驱动晶体管Tdr的阈值电压大于驱动晶体管Tdr实际的阈值电压,有助于提高驱动晶体管Tdr的阈值电压补偿范围。在像素驱动电路被应用于显示面板中时,能够进一步提升显示面板的显示均匀性。
如图3是本发明实施例提供的对应不同第二电容下的电流变化率与驱动晶体管的阈值电压变化关系曲线。其中,△I表示当前阈值电压Vth下驱动发光器件Di发光的驱动电流A,与阈值电压为0时驱动发光器件Di发光的驱动电流B的变化率,计算公式为:△I=(A-B)/B。可通过读取△I%变化在±5%之内的阈值电压值来甄别像素驱动电路的阈值电压补偿范围。
根据图3所示仿真结果可以看出,当引入一个大电容量的第二电容C2时(如实施例中C2=20fF),可以扩大驱动晶体管Tdr阈值电压Vth的补偿范围,即从-0.9V~1.0V(C2=2fF)扩大到-1.9V~2.4V(C2=20fF),极大的提高了像素驱动电路对驱动晶体管Tdr阈值电压Vth的补偿能力。在像素驱动电路被应用于显示面板中时,能够有助于提高面板显示的均匀性。
图4是本发明实施例提供的显示面板的结构示意图,本发明的实施例还提供一种显示面板,包括任一上述的像素驱动电路。
可选地,所述显示面板包括自发光显示面板。
可选地,所述显示面板包括多个子像素Pi,所述子像素Pi包括所述像素驱动电路。
由于所述像素驱动电路在驱动对应的所述发光器件Di发光时,可使驱动电流与所述驱动晶体管Tdr的阈值电压无关,因而,在所述显示面板包括的多个所述子像素Pi对应包括所述像素驱动电路时,每一所述子像素Pi实现显示时所对应的所述驱动电流亦与所述子像素Pi包括的所述驱动晶体管Tdr的阈值电压无关,使得每一所述子像素Pi的显示可不受所包括的驱动晶体管Tdr的阈值电压的影响,从而使显示趋于均匀。
在像素驱动电路进一步包括第二电容C2时,因可提高像素驱动电路对驱动晶体管Tdr阈值电压Vth的补偿能力。因而,在多个子像素Pi包括的驱动晶体管Tdr的阈值电压出现不同程度负偏、制程对应的阈值电压差异等问题时,均可对子像素Pi包括的驱动晶体管Tdr的阈值电压进行补偿,以进一步提升显示面板的显示均一性。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:
发光器件;
驱动晶体管,所述驱动晶体管的第一控制端与第一节点电性连接,所述驱动晶体管的第二控制端与第二节点电性连接,所述驱动晶体管的输出端与所述发光器件电性连接;以及
补偿模块,与感测信号线、所述第二节点、所述驱动晶体管的输入端及所述驱动晶体管的输出端电性连接,被配置为响应于所述感测信号线传输的感测信号,将传输至所述驱动晶体管的输出端的初始信号耦合至所述驱动晶体管的第二控制端及所述驱动晶体管的输入端。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿模块包括:
补偿晶体管,所述补偿晶体管的控制端被配置为接收所述感测信号,所述补偿晶体管的输入端与所述驱动晶体管的输入端电性连接,所述补偿晶体管的输出端与所述第二节点电性连接;以及
第一电容,串联于所述第二节点和所述驱动晶体管的输出端之间。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述补偿模块还包括:
第二电容,串联于所述补偿晶体管的控制端与所述第一节点之间。
4.根据权利要求1~3任一所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
开关模块,与所述驱动晶体管的输入端及第一电源端电性连接,被配置为根据发光控制信号通过所述第一电源端供给的第一电压对所述驱动晶体管的输入端及所述第二节点的电位进行初始化。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述开关模块包括:
开关晶体管,所述开关晶体管的控制端被配置为接收发光控制信号,所述开关晶体管的输入端与第一电源端电性连接,所述开关晶体管的输出端与所述驱动晶体管的输入端电性连接。
6.根据权利要求1~3任一所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一晶体管,所述第一晶体管的控制端被配置为接收所述感测信号,所述第一晶体管的输入端被配置为接收所述初始信号,所述第一晶体管的输出端与所述驱动晶体管的输出端电性连接。
7.根据权利要求1~3任一所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第二晶体管,所述第二晶体管的控制端被配置为接收所述感测信号,所述第二晶体管的输入端被配置为接收复位信号,所述第二晶体管的输出端与所述第一节点电性连接。
8.根据权利要求1~3任一所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第三晶体管,所述第三晶体管的控制端被配置为接收扫描信号,所述第三晶体管的输入端被配置为接收数据信号,所述第三晶体管的输出端与所述第一节点电性连接。
9.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第三电容,串联于所述第一节点与所述驱动晶体管的输出端之间。
10.一种显示面板,其特征在于,包括如权利要求1~9任一所述的像素驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311205209.7A CN117475904A (zh) | 2023-09-18 | 2023-09-18 | 像素驱动电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311205209.7A CN117475904A (zh) | 2023-09-18 | 2023-09-18 | 像素驱动电路及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117475904A true CN117475904A (zh) | 2024-01-30 |
Family
ID=89636923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311205209.7A Pending CN117475904A (zh) | 2023-09-18 | 2023-09-18 | 像素驱动电路及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117475904A (zh) |
-
2023
- 2023-09-18 CN CN202311205209.7A patent/CN117475904A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10354592B2 (en) | AMOLED pixel driver circuit | |
US10229639B2 (en) | Pixel driving circuit for compensating drifting threshold voltage of driving circuit portion and driving method thereof | |
CN113539184B (zh) | 像素电路及其驱动方法、显示面板 | |
CN113571009B (zh) | 发光器件驱动电路、背光模组以及显示面板 | |
US10777132B2 (en) | Display device, display panel, pixel driving circuit and driving method | |
EP3654324A1 (en) | Amoled pixel driving circuit and pixel driving method | |
CN109166528B (zh) | 像素电路及其驱动方法 | |
CN111710296B (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
CN111508426A (zh) | 像素电路及其驱动方法、显示面板 | |
CN111696473B (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
WO2005045797A1 (ja) | 画素回路、表示装置、および画素回路の駆動方法 | |
CN111261098B (zh) | 像素驱动电路及驱动方法、显示装置 | |
CN112908267B (zh) | 像素电路及驱动方法、显示装置 | |
CN113851082B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
EP4336486A1 (en) | Pixel driving circuit and display panel | |
CN114758612A (zh) | 像素补偿电路、显示面板及像素补偿方法 | |
US20240212583A1 (en) | Pixel driving circuit, driving method thereof, and display panel | |
CN109036288B (zh) | 像素电路及其控制方法 | |
CN114120874B (zh) | 发光器件驱动电路、背光模组以及显示面板 | |
CN113990239B (zh) | 驱动电路及其驱动方法 | |
CN112435624B (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
WO2022226727A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
CN114937435A (zh) | 像素驱动电路、驱动方法及显示面板 | |
CN114023254A (zh) | 发光器件驱动电路、背光模组以及显示面板 | |
CN114038405A (zh) | 发光器件驱动电路、背光模组以及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |