CN112908267B - 像素电路及驱动方法、显示装置 - Google Patents
像素电路及驱动方法、显示装置 Download PDFInfo
- Publication number
- CN112908267B CN112908267B CN202110143322.1A CN202110143322A CN112908267B CN 112908267 B CN112908267 B CN 112908267B CN 202110143322 A CN202110143322 A CN 202110143322A CN 112908267 B CN112908267 B CN 112908267B
- Authority
- CN
- China
- Prior art keywords
- transistor
- circuit
- electrode
- node
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开提供一种像素电路及驱动方法、显示装置。本公开的像素电路包括:数据写入子电路被配置为响应于扫描信号,将数据信号写入第一节点;其中,在显示第一显示画面时,数据信号为数据电压信号,在显示第二显示画面时,数据信号为数据电流信号;第一显示画面的灰阶值小于第二显示画面的灰阶值;驱动晶体管被配置为响应于第一节点的电压,生成驱动电流;第一存储子电路和第二存储子电路被配置为存储第一节点的电压,及通过第一电源电压及第二节点的电压调整第一节点的电压;第一发光控制子电路被配置为响应于第一发光控制信号,向驱动晶体管传输第一电源电压;第二发光控制子电路被配置为响应于第二发光控制信号,向发光器件传输驱动电流。
Description
技术领域
本公开属于显示技术领域,具体涉及一种像素电路及驱动方法、显示装置。
背景技术
OLED(有机电致发光二极管:Organic Light-Emitting Diode,简称OLED)是一种利用有机固态半导体作为发光材料的发光器件,由于其具有制备工艺简单、成本低、功耗低、发光亮度高、工作温度适应范围广等优点,因而有着广阔的应用前景。
目前应用于OLED显示的像素电路一般采用电压驱动方式,但实际生产应用中所用到的驱动芯片所提供的电压分级的精度不够,尤其在低灰阶,驱动芯片所支持的最小电压精度,会是显示画面对应的一个灰阶范围,不能保证显示画面的细腻程度,影响显示画面的质量。
发明内容
本公开旨在至少解决现有技术中存在的技术问题之一,提供一种像素电路及驱动方法、显示装置。
第一方面,本公开实施例提供一种像素电路,包括:数据写入子电路、阈值补偿子电路、驱动晶体管、第一存储子电路、第二存储子电路、第一发光控制子电路和第二发光控制子电路;
所述数据写入子电路被配置为响应于扫描信号,将数据信号写入第一节点;所述第一节点为所述阈值补偿子电路、所述第一存储子电路和所述驱动晶体管的控制极之间的连接节点;其中,在显示第一显示画面时,所述数据信号为数据电压信号,在显示第二显示画面时,所述数据信号为数据电流信号;所述第一显示画面的灰阶值小于所述第二显示画面的灰阶值;
所述阈值补偿子电路被配置为响应于扫描信号,通过数据电压信号以及调用所述第一存储子电路和所述第二存储子电路,对所述驱动晶体管的阈值电压进行补偿;
所述驱动晶体管被配置为响应于所述第一节点的电压,生成驱动电流;
所述第一存储子电路和所述第二存储子电路被配置为存储所述第一节点的电压,及通过第一电源电压及第二节点的电压调整所述第一节点的电压;所述第二节点为第一存储子电路、所述第二存储子电路、所述第一发光控制子电路和所述驱动晶体管的第一极之间的连接节点;
所述第一发光控制子电路被配置为响应于第一发光控制信号,向所述驱动晶体管传输第一电源电压;
所述第二发光控制子电路被配置为响应于第二发光控制信号,向发光器件传输驱动电流。
可选地,所述数据写入子电路包括:第一晶体管;
所述第一晶体管的控制极连接扫描信号端,第一极连接数据信号线,第二极连接所述阈值补偿子电路。
可选地,所述阈值补偿子电路包括:第二晶体管;
所述第二晶体管的控制极连接扫描信号端,第一极连接所述数据写入子电路,第二极连接所述第一节点。
可选地,所述第一存储子电路包括:第一存储电容;
所述第一存储电容的一端连接第一节点,另一端连接所述第二节点。
可选地,所述第二存储子电路包括:第二存储电容;
所述第二存储电容的一端连接第一电源电压端,另一端连接所述第二节点。
可选地,所述第一发光控制子电路包括:第三晶体管;
所述第三晶体管的控制极连接第一发光控制端,第一极连接第一电源电压端,第二极连接第二节点。
可选地,所述第二发光控制子电路包括:第四晶体管;
所述第四晶体管控制极连接第二发光控制端,第一极连接所述驱动晶体管的第二极,第二极连接发光器件的第一极;
所述发光器件的第一极连接所述第四晶体管的第一极,第二极连接第二电源电压端。
第二方面,本公开实施例提供一种像素电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、驱动晶体管、第一存储电容和第二存储电容;
所述第一晶体管的控制极连接扫描信号端,第一极连接数据信号线,第二极连接所述第二晶体管的第一极;
所述第二晶体管的控制极连接扫描信号端,第一极连接所述数据写入子电路,第二极连接所述第一节点;所述第一节点为所述第二晶体管的第二极、所述驱动晶体管的控制极、所述第一存储电容的一端之间的连接节点;
所述第一存储电容的一端连接第一节点,另一端连接所述第二节点;所述第二节点为所述第一存储电容的另一端、所述第二存储电容的另一端、所述驱动晶体管的第一极和所述第三晶体管的第二极之间的连接节点;
所述第二存储电容的一端连接第一电源电压端,另一端连接所述第二节点;
所述第三晶体管的控制极连接第一发光控制端,第一极连接第一电源电压端,第二极连接第二节点;
所述第四晶体管的控制极连接第二发光控制端,第一极连接所述驱动晶体管的第二极,第二极连接发光器件的第一极;
所述发光器件的第一极连接所述第四晶体管的第一极,第二极连接第二电源电压端。
第三方面,本公开实施例提供一种显示装置,包括如上述提供的像素电路。
第四方面,本公开实施例提供一种像素电路的驱动方法,包括:
显示低灰阶显示画面时,将数据电压信号写入驱动晶体管的控制极,并调用第一存储电容和第二存储电容,对所述数据电压信号进行调整,以驱动发光器件发光;
显示高灰阶显示画面时,将数据电流信号写入驱动晶体管的控制极,以利用所述驱动电流驱动发光器件发光。
附图说明
图1为一种示例性的像素电路的结构示意图;
图2为本公开实施例提供的一种像素电路的结构示意图;
图3为本公开实施例提供的一种具体的像素电路的结构示意图;
图4为本公开实施例提供的一种像素电路的驱动方法的流程示意图;
图5为本公开实施例提供的像素电路在显示低灰阶显示画面时的时序图;
图6为本公开实施例提供的像素电路在显示低灰阶显示画面时第一阶段中各个晶体管的工作情况示意图;
图7为本公开实施例提供的像素电路在显示低灰阶显示画面时第二阶段中各个晶体管的工作情况示意图;
图8为本公开实施例提供的像素电路在显示低灰阶显示画面时第三阶段中各个晶体管的工作情况示意图;
图9为本公开实施例提供的像素电路在显示低灰阶显示画面时第四阶段中各个晶体管的工作情况示意图;
图10为本公开实施例提供的像素电路在显示高灰阶显示画面时的时序图;
图11为本公开实施例提供的像素电路在显示高灰阶显示画面时第一阶段中各个晶体管的工作情况示意图;
图12为本公开实施例提供的像素电路在显示高灰阶显示画面时第二阶段中各个晶体管的工作情况示意图;
图13为本公开实施例提供的像素电路在显示高灰阶显示画面时第三阶段中各个晶体管的工作情况示意图;
图14为本公开实施例提供的像素电路在显示高灰阶显示画面时第四阶段中各个晶体管的工作情况示意图。
具体实施方式
为使本领域技术人员更好地理解本公开的技术方案,下面结合附图和具体实施方式对本公开作进一步详细描述。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
本公开实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的开关管的源极和漏极是对称的,所以其源极、漏极是没有区别的。在本公开实施例中,为区分开关管的源极和漏极,将其中一极称为第一极,另一极称为第二极,栅极称为控制极。此外按照开关管的特性区分可以将开关管分为N型和P型,当采用P型开关管时,第一极为P型开关管的源极,第二极为P型开关管的漏极,栅极输入低电平时,源漏极导通,则工作电平是指使得P型开关管开启工作的有效电平,即为低电平,非工作电平则指高电平;当采用N型开关管时,第一极为N型开关管的源极,第二极为N型开关管的漏极,栅极输入高电平时,源漏极导通,则工作电平是指使得N型开关管开启工作的有效电平,即为高电平,非工作电平则指低电平。在本公开实施例中以各个晶体管为P型开关管为例进行说明。
本发明的实施例中的发光器件为电流型发光器件,进一步地,可以为微型发光二极管(Micro Light Emitting Diode,Micro LED)或者迷你发光二极管(Mini LightEmitting Diode,Mini LED)或者有机电致发光二极管(Organic Light Emitting Diode,OLED)。在本公开实施例中以发光器件为微型发光二极管为例进行说明,发光器件的第一极和第二极分别为微型发光二极管的阳极和阴极。
图1为一种示例性的像素电路的结构示意图,如图1所示,该像素电路包括:第一晶体管T1、驱动晶体管T、存储电容C和有机电致发光二极管D;其中,第一晶体管T1的栅极连扫描信号端Gn,源极连接数据信号线DL,漏极连接节点N,其中,节点N为第一晶体管T1的漏极、驱动晶体管T的栅极和电容C的一端之间的连接节点。驱动晶体管T的栅极连接节点N,源极连接第一电源电压端VDD,漏极连接有机电致发光二极管D的阳极。电容C的一端连接节点N,另一端连接第一电源电压端VDD。有机电致发光二极管D的阳极连接驱动晶体管T的漏极,阴极连接第二电源电压端VSS。需要说明的是,第一电源电压端VDD输入的第一电源电压信号的电位大于第二电源电压端VSS输入的第二电源信号的电位,这样可以使得有机电致发光二极管D两端形成压差而导通,以进行发光。
在对如图1所示的像素电路进行驱动时,目前可以采用电流驱动和电压驱动两种方式。对于电流驱动的方式,在数据写入阶段,可以通过在数据信号线DL上直接传输数据电流信号,将数据电流信号写入驱动晶体管T的栅极,并对存储电容C进行充电,存储电容C可以将该数据电流信号进行存储,在发光阶段,可以直接将存储电容C中存储的数据电流信号直接调用,形成用于驱动有机电致发光二极管D发光的驱动电流。对于电压驱动的方式,在数据写入阶段,可以通过在数据信号线DL上传输数据电压信号,将数据电压信号写入驱动晶体管T的栅极,并对存储电容C进行充电,存储电容C可以将该数据电压信号进行存储,在发光阶段,可以通过控制数据电压信号的电压值的大小来控制驱动晶体管T的导通程度,使得第一电源电压端VDD和第二电源电压端VSS形成回路,以驱动有机电致发光二极管D发光。然而,对于电流驱动方式,在进行低灰阶显示时,由于数据电流信号的电流值较小,数据信号线DL上的线阻以及寄生电容对存储电容C的充电影响很大,可能会导致显示错误的灰阶画面,因此,目前应用于OLED显示的像素电路一般采用电压驱动方式。但是,在实际生产应用中所用到的驱动芯片所提供的电压分级的精度不够,尤其在低灰阶,驱动芯片所支持的最小电压精度,会是显示画面对应的一个灰阶范围,不能保证显示画面的细腻程度,影响显示画面的质量。
为了至少解决上述的技术问题之一,本公开实施例提供了一种像素电路及驱动方法、显示装置,下面结合附图和具体实施方式对本公开实施例提供的像素电路及驱动方法、显示装置作进一步详细描述。
图2为本公开实施例提供的一种像素电路的结构示意图,如图2所示,该像素电路包括:数据写入子电路101、阈值补偿子电路102、驱动晶体管T、第一存储子电路103、第二存储子电路104、第一发光控制子电路105和第二发光控制子电路106;数据写入子电路101被配置为响应于扫描信号,将数据信号写入第一节点N1;第一节点N1为阈值补偿子电路102、第一存储子电路103和驱动晶体管T的栅极之间的连接节点;其中,在显示第一显示画面时,数据信号为数据电压信号,在显示第二显示画面时,数据信号为数据电流信号;第一显示画面的灰阶值小于第二显示画面的灰阶值;阈值补偿子电路102被配置为响应于扫描信号,通过数据电压信号以及调用第一存储子电路103和第二存储子电路104,对驱动晶体管T的阈值电压进行补偿;驱动晶体管T被配置为响应于第一节点N1的电压,生成驱动电流;第一存储子电路103和第二存储子电路104被配置为存储第一节点N1的电压,及通过第一电源电压及第二节点N2的电压调整第一节点N1的电压;第二节点N2为第一存储子电路103、第二存储子电路104、第一发光控制子电路105和驱动晶体管T的源极之间的连接节点;第一发光控制子电路105被配置为响应于第一发光控制信号,向驱动晶体管T传输第一电源电压;第二发光控制子电路106被配置为响应于第二发光控制信号,向有机电致发光二极管D传输驱动电流。
本公开实施例提供的像素电路中,在显示第一显示画面即低灰阶显示画面时,低灰阶显示画面的灰阶值可以为0至64,可以通过数据信号线DL传输数据电压信号,并将该数据电压信号写入驱动晶体管T的栅极,并对第一存储子电路103和第二存储子电路104进行充电,第一存储子电路103和第二存储子电路104可以对该数据电压信号进行存储,在发光阶段,可以通过控制数据电压信号的电压值的大小来控制驱动晶体管T的导通程度,使得第一电源电压端VDD和第二电源电压端VSS形成回路,以驱动有机电致发光二极管D发光。在本公开实施例中,由于第一存储子电路103和第二存储子电路104可以对数据电压信号的电压值进行分压,二者相互配合可以将原本的电压值进行分压后作用于驱动晶体管T的栅极,使得作用于驱动晶体管T的栅极的电压值较小,因此可以将驱动芯片所提供的电压进行更精细化的分级,提高数据电压信号的精度,从而可以保证显示画面的细腻程度,进而可以提高显示画面的质量。在显示第二显示画面即高灰阶显示画面时,高灰阶显示画面的灰阶值可以为64至255,可以通过在数据信号线DL上直接传输数据电流信号,将数据电流信号写入驱动晶体管T的栅极,并对第一存储子电路103和第二存储子电路104进行充电,第一存储子电路103和第二存储子电路104可以将该数据电流信号进行存储,在发光阶段,可以直接将第一存储子电路103和第二存储子电路104中存储的数据电流信号直接调用,形成用于驱动有机电致发光二极管D发光的驱动电流。在显示高灰阶显示画面时,由于数据电流信号的电流值较大,数据信号线DL上的线阻以及寄生电容的影响可以忽略,并且由于数据信号线DL中传输的数据信号为数据电流信号,可以不必考虑驱动晶体管T的阈值电压对驱动电流的影响,驱动方式较为简单,可以实现对有机电致发光二极管D的驱动电流的直接调节,从而可以实现对有机电致发光二极管D的亮度的直接调节,减小驱动芯片的复杂程度。
在一些实施例中,数据写入子电路101包括:第一晶体管T1;第一晶体管T1的栅极连接扫描信号端Gn,源极连接数据信号线DL,漏极连接阈值补偿子电路102。
扫描信号端Gn写入低电平信号时,第一晶体管T1开启,可以将数据信号线DL上的数据信号经过阈值电压补偿子电路102写入第一节点N1。该数据信号可以为数据电压信号,也可以为数据电流信号。在本公开实施例中,数据信号线DL上还可以传输初始化电压信号,也可以传输参考电压信号,在一帧画面希显示结束后,可以利用初始化电压信号或者参考电压信号,对第一节点N1的数据电压信号或数据电流信号进行重置,以避免上一帧显示画面的数据信号对当前显示画面的数据信号的干扰,从而避免显示错位的显示画面,进而提高显示画面的质量。
在一些实施例中,阈值补偿子电路102包括:第二晶体管T2;第二晶体管T2的栅极连接扫描信号端Gn,源极连接数据写入子电路101,漏极连接第一节点N1。
扫描信号端Gn写入低电平信号时,第二晶体管T2开启,利用数据信号对第一节点N1进行充电,即对第一存储子电路103和第二存储子电路104充电,直至驱动晶体管T的栅源电压满足开启条件,从而可以将驱动晶体管T的阈值电压写入第一节点N1,实现对驱动晶体管T的阈值电压的补偿,进而在发光阶段避免由于驱动晶体管T的阈值电压对有机电致发光二极管D的驱动电流的影响,提供显示画面的质量。
在一些实施例中,第一存储子电路103包括:第一存储电容C1;第一存储电容C1的一端连接第一节点N1,另一端连接第二节点N2。第二存储子电路104包括:第二存储电容C2;第二存储电容C2的一端连接第一电源电压端VDD,另一端连接第二节点N2。
一方面,第一存储电容C1和第二存储电容C2可以存储第一节点N1的数据电流信号或者数据电压信号。另一方面,第一存储电容C1和第二存储电容C2可以对数据电压信号的电压值进行分压,二者相互配合可以将原本的电压值进行分压后作用于驱动晶体管T的栅极,使得作用于驱动晶体管T的栅极的电压值较小,因此可以将驱动芯片所提供的电压进行更精细化的分级,提高数据电压信号的精度,从而可以保证显示画面的细腻程度,进而可以提高显示画面的质量。
在一些实施例中,第一发光控制子电路105包括:第三晶体管T3;第三晶体管T3的栅极连接第一发光控制端EM1,源极连接第一电源电压端VDD,漏极连接第二节点N2。第二发光控制子电路106包括:第四晶体管T4;第四晶体管T4栅极连接第二发光控制端EM2,源极连接驱动晶体管T的漏极,漏极连接有机电致发光二极管D的阳极;有机电致发光二极管D的阳极连接第四晶体管T4的源极,阴极连接第二电源电压端VSS。
第一发光控制端EM1写入低电平信号时,第三晶体管T3导通,第二发光控制端EM2写入低电平信号时,第四晶体管T4导通,第一电源电压端VDD、第二电源电压端VSS与有机电致发光二极管D之间形成回路,使得驱动电流由有机电致发光二极管D的阳极流至阴极,从而使得有机电致发光二极管D发光,实现有机电致发光二极管D的驱动。
在此需要说明的是,对于上述的像素电路的具体驱动方法,将在后续结合附图进行进一步详细说明,在此不再详述。
图3为本公开实施例提供的一种具体的像素电路的结构示意图,如图3所示,该像素电路包括:第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、驱动晶体管T、第一存储电容C1和第二存储电容C2;第一晶体管T1的栅极连接扫描信号端Gn,源极连接数据信号线DL,漏极连接第二晶体管T2的源极;第二晶体管T2的栅极连接扫描信号端Gn,源极连接第一晶体管T1的漏极,漏极连接第一节点N1;第一节点N1为第二晶体管T2的漏极、驱动晶体管T的栅极、第一存储电容C1的一端之间的连接节点;第一存储电容C1的一端连接第一节点N1,另一端连接第二节点N2;第二节点N2为第一存储电容C1的另一端、第二存储电容C2的另一端、驱动晶体管T的源极和第三晶体管T3的漏极之间的连接节点;第二存储电容C2的一端连接第一电源电压端VDD,另一端连接第二节点N2;第三晶体管T3的栅极连接第一发光控制端EM1,源极连接第一电源电压端VDD,漏极连接第二节点N2;第四晶体管T4的栅极连接第二发光控制端EM2,源极连接驱动晶体管T的漏极,漏极连接有机电致发光二极管D的阳极;有机电致发光二极管D的阳极连接第四晶体管T4的源极,阴极连接第二电源电压端VSS。
需要说明的是,本公开实施例提供的像素电路与上述图2中所示的像素电路的实现原理及技术效果相同,在此不再赘述。
图4为本公开实施例提供的一种像素电路的驱动方法的流程示意图,如图4所示,该像素电路的驱动方法包括:
S401,显示第一显示画面时,将数据电压信号写入驱动晶体管的控制极,并调用第一存储电容和第二存储电容,对数据电压信号进行调整,以驱动有机电致发光二极管发光。
S402,显示第二显示画面时,将数据电流信号写入驱动晶体管的控制极,以利用驱动电流驱动有机电致发光二极管发光,其中,第一显示画面的灰阶值小于第二显示画面的灰阶值。
本公开实施例提供的像素电路的驱动方法中,在显示第一显示画面即低灰阶显示画面时,低灰阶显示画面的灰阶值可以为0至64,可以通过数据信号线DL传输数据电压信号,并将该数据电压信号写入驱动晶体管T的栅极,并对第一存储电容和第二存储电容进行充电,第一存储电容和第二存储电容可以对该数据电压信号进行存储,在发光阶段,可以通过控制数据电压信号的电压值的大小来控制驱动晶体管T的导通程度,使得第一电源电压端VDD和第二电源电压端VSS形成回路,以驱动有机电致发光二极管D发光。在本公开实施例中,由于第一存储电容和第二存储电容可以对数据电压信号的电压值进行分压,二者相互配合可以将原本的电压值进行分压后作用于驱动晶体管T的栅极,使得作用于驱动晶体管T的栅极的电压值较小,因此可以将驱动芯片所提供的电压进行更精细化的分级,提高数据电压信号的精度,从而可以保证显示画面的细腻程度,进而可以提高显示画面的质量。在显示第二显示画面即高灰阶显示画面时,高灰阶显示画面的灰阶值可以为64至255,可以通过在数据信号线DL上直接传输数据电流信号,将数据电流信号写入驱动晶体管T的栅极,并对第一存储电容和第二存储电容进行充电,第一存储电容和第二存储电容可以将该数据电流信号进行存储,在发光阶段,可以直接将第一存储电容和第二存储电容中存储的数据电流信号直接调用,形成用于驱动有机电致发光二极管D发光的驱动电流。在显示高灰阶显示画面时,由于数据电流信号的电流值较大,数据信号线DL上的线阻以及寄生电容的影响可以忽略,并且由于数据信号线DL中传输的数据信号为数据电流信号,可以不必考虑驱动晶体管T的阈值电压对驱动电流的影响,驱动方式较为简单,可以实现对有机电致发光二极管D的驱动电流的直接调节,从而可以实现对有机电致发光二极管D的亮度的直接调节,减小驱动芯片的复杂程度。
下面将以图2所示的像素电路为例,并结合具体的时序图,对本公开实施例提供的像素电路的驱动方法进行进一步详细说明。
图5为本公开实施例提供的像素电路在显示低灰阶显示画面时的时序图,如图5所示,该像素电路的驱动时序可以分为第一阶段T1(重置阶段),第二阶段T2(阈值电压补偿阶段),第三阶段T3(数据信号写入阶段)和第四阶段T4(发光阶段)。在第一阶段T1,如图6所示,第一晶体管T1,第二晶体管T2,驱动晶体管T,第三晶体管T3开启;第四晶体管T4关闭;各个节点的电压为:N1=Vref,N2=Vdd。在第二阶段T2,如图7所示,第一晶体管T1,第二晶体管T2,驱动晶体管T开启,第三晶体管T3,第四晶体管T4关闭;各个节点的电压为:N1=Vref,N2=Vref-Vth。在第三阶段T3,如图8所示,第一晶体管T1,第二晶体管T2,驱动晶体管T开启,第三晶体管T3,第四晶体管T4关闭;此时数据线DL上的电压由Vref变为Vdata,N1=Vdata,由于电容耦合原理:(Vdata-Vref)C1=-[(Vref-Vth)-N2](C1+C2);N2=Vref-Vth+(Vdata-Vref)[C1/(C1+C2)]。在第四阶段T4,如图9所示,第三晶体管T3,驱动晶体管T,第四晶体管T4开启,第一晶体管T1,第二晶体管T2关闭,N2=Vdd;由于电容耦合原理:
N1-Vdata=N2-[Vref-Vth+(Vdata-Vref)C1/C1+C2];
Vgs=N1-N2=(Vdata-Vref)(C2/C1+C2)+Vth。
图10为本公开实施例提供的像素电路在显示高灰阶显示画面时的时序图,如图10所示,该像素电路的驱动时序可以分为第一阶段T1(重置阶段),第二阶段T2(阈值电压补偿阶段),第三阶段T3(数据信号写入阶段)和第四阶段T4(发光阶段)。在第一阶段T1,如图11所示,第一晶体管T1,第二晶体管T2,驱动晶体管T,第三晶体管T3开启;第四晶体管T4关闭;各个节点的电压为:N1=Vref,N2=Vinit。在第二阶段T2,如图12所示,第一晶体管T1,第二晶体管T2,驱动晶体管T开启,第三晶体管T3,第四晶体管T4关闭;各个节点的电压为:N1=Vref,N2=Vinit-Vth。在第三阶段T3,如图13所示,第一晶体管T1,第二晶体管T2,第三晶体管T3,驱动晶体管T开启,第四晶体管T4关闭;同时数据信号线DL产生数据电流Idata,从而N1电位提升,最终变为Vg;此时K(Vg-Vdd)2=Idata。在第四阶段T4,如图14所示,第三晶体管T3,驱动晶体管T,第四晶体管T4开启,第一晶体管T1,第二晶体管T2关闭,从而流过驱动晶体管T和有机电致发光二极管D的电流值为Ioled=Idata。
可以理解的是,以上实施方式仅仅是为了说明本公开的原理而采用的示例性实施方式,然而本公开并不局限于此。对于本领域内的普通技术人员而言,在不脱离本公开的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本公开的保护范围。
Claims (7)
1.一种像素电路,其特征在于,包括:数据写入子电路、阈值补偿子电路、驱动晶体管、第一存储子电路、第二存储子电路、第一发光控制子电路和第二发光控制子电路;
所述数据写入子电路被配置为响应于扫描信号,将数据信号写入第一节点;所述第一节点为所述阈值补偿子电路、所述第一存储子电路和所述驱动晶体管的控制极之间的连接节点;其中,在显示第一显示画面时,所述数据信号为数据电压信号,在显示第二显示画面时,所述数据信号为数据电流信号;所述第一显示画面的灰阶值小于所述第二显示画面的灰阶值;
所述阈值补偿子电路被配置为响应于扫描信号,通过数据电压信号以及调用所述第一存储子电路和所述第二存储子电路,对所述驱动晶体管的阈值电压进行补偿;
所述驱动晶体管被配置为响应于所述第一节点的电压,生成驱动电流;
所述第一存储子电路和所述第二存储子电路被配置为存储所述第一节点的电压,及通过第一电源电压及第二节点的电压调整所述第一节点的电压;所述第二节点为第一存储子电路、所述第二存储子电路、所述第一发光控制子电路和所述驱动晶体管的第一极之间的连接节点;
所述第一发光控制子电路被配置为响应于第一发光控制信号,向所述驱动晶体管传输第一电源电压;
所述第二发光控制子电路被配置为响应于第二发光控制信号,向发光器件传输驱动电流;
所述数据写入子电路包括:第一晶体管;
所述第一晶体管的控制极连接扫描信号端,第一极连接数据信号线,第二极连接所述阈值补偿子电路;在显示第一显示画面时,所述数据信号线输入的数据信号为数据电压信号,在显示第二显示画面时,所述数据信号线输入的数据信号为数据电流信号;
所述第一存储子电路包括:第一存储电容;
所述第一存储电容的一端连接第一节点,另一端连接所述第二节点;
所述第二存储子电路包括:第二存储电容;
所述第二存储电容的一端连接第一电源电压端,另一端连接所述第二节点。
2.根据权利要求1所述的像素电路,其特征在于,所述阈值补偿子电路包括:第二晶体管;
所述第二晶体管的控制极连接扫描信号端,第一极连接所述数据写入子电路,第二极连接所述第一节点。
3.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制子电路包括:第三晶体管;
所述第三晶体管的控制极连接第一发光控制端,第一极连接第一电源电压端,第二极连接第二节点。
4.根据权利要求1所述的像素电路,其特征在于,所述第二发光控制子电路包括:第四晶体管;
所述第四晶体管控制极连接第二发光控制端,第一极连接所述驱动晶体管的第二极,第二极连接发光器件的第一极;
所述发光器件的第一极连接所述第四晶体管的第一极,第二极连接第二电源电压端。
5.一种像素电路,其特征在于,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、驱动晶体管、第一存储电容和第二存储电容;
所述第一晶体管的控制极连接扫描信号端,第一极连接数据信号线,第二极连接所述第二晶体管的第一极;
所述第二晶体管的控制极连接扫描信号端,第一极连接所述数据写入子电路,第二极连接第一节点;所述第一节点为所述第二晶体管的第二极、所述驱动晶体管的控制极、所述第一存储电容的一端之间的连接节点;
所述第一存储电容的一端连接第一节点,另一端连接第二节点;所述第二节点为所述第一存储电容的另一端、所述第二存储电容的另一端、所述驱动晶体管的第一极和所述第三晶体管的第二极之间的连接节点;
所述第二存储电容的一端连接第一电源电压端,另一端连接所述第二节点;
所述第三晶体管的控制极连接第一发光控制端,第一极连接第一电源电压端,第二极连接第二节点;
所述第四晶体管的控制极连接第二发光控制端,第一极连接所述驱动晶体管的第二极,第二极连接发光器件的第一极;
所述发光器件的第一极连接所述第四晶体管的第一极,第二极连接第二电源电压端。
6.一种显示装置,其特征在于,包括如权利要求1-5任一项所述的像素电路。
7.一种像素电路的驱动方法,用于驱动如权利要求1-5任一项所述的像素驱动电路,其特征在于,包括:
显示低灰阶显示画面时,将数据电压信号写入驱动晶体管的控制极,并调用第一存储电容和第二存储电容,对所述数据电压信号进行调整,以驱动发光器件发光;
显示高灰阶显示画面时,将数据电流信号写入驱动晶体管的控制极,以利用所述驱动电流驱动发光器件发光。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110143322.1A CN112908267B (zh) | 2021-02-02 | 2021-02-02 | 像素电路及驱动方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110143322.1A CN112908267B (zh) | 2021-02-02 | 2021-02-02 | 像素电路及驱动方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112908267A CN112908267A (zh) | 2021-06-04 |
CN112908267B true CN112908267B (zh) | 2022-05-20 |
Family
ID=76121407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110143322.1A Active CN112908267B (zh) | 2021-02-02 | 2021-02-02 | 像素电路及驱动方法、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112908267B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI785674B (zh) * | 2021-07-12 | 2022-12-01 | 友達光電股份有限公司 | 顯示器 |
CN114550656B (zh) * | 2022-03-02 | 2022-12-02 | 绵阳惠科光电科技有限公司 | 驱动电路、驱动装置以及显示装置 |
WO2024065388A1 (zh) * | 2022-09-29 | 2024-04-04 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3743387B2 (ja) * | 2001-05-31 | 2006-02-08 | ソニー株式会社 | アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法 |
KR100502912B1 (ko) * | 2003-04-01 | 2005-07-21 | 삼성에스디아이 주식회사 | 발광 표시 장치 및 그 표시 패널과 구동 방법 |
CN104809989A (zh) * | 2015-05-22 | 2015-07-29 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及相关装置 |
US10127859B2 (en) * | 2016-12-29 | 2018-11-13 | Lg Display Co., Ltd. | Electroluminescent display |
CN107919093A (zh) * | 2018-01-05 | 2018-04-17 | 京东方科技集团股份有限公司 | 一种像素补偿电路及其驱动方法、显示装置 |
CN111383590B (zh) * | 2020-05-29 | 2020-10-02 | 合肥视涯技术有限公司 | 数据电流产生电路、驱动方法、驱动芯片和显示面板 |
-
2021
- 2021-02-02 CN CN202110143322.1A patent/CN112908267B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN112908267A (zh) | 2021-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
US11881164B2 (en) | Pixel circuit and driving method thereof, and display panel | |
WO2020001635A1 (zh) | 驱动电路及其驱动方法、显示装置 | |
US10978002B2 (en) | Pixel circuit and driving method thereof, and display panel | |
WO2021043102A1 (zh) | 驱动电路及其驱动方法、显示装置 | |
TWI768621B (zh) | 電致發光顯示裝置 | |
CN112908267B (zh) | 像素电路及驱动方法、显示装置 | |
CN109887466B (zh) | 像素驱动电路及方法、显示面板 | |
WO2018188390A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN113539184B (zh) | 像素电路及其驱动方法、显示面板 | |
WO2019184068A1 (zh) | 一种像素驱动电路及显示装置 | |
EP3654324A1 (en) | Amoled pixel driving circuit and pixel driving method | |
WO2020143234A1 (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN111613180A (zh) | Amoled像素补偿驱动电路、方法及显示面板 | |
CN114613328A (zh) | 像素电路 | |
CN210378423U (zh) | 像素驱动电路和显示装置 | |
CN108777131B (zh) | Amoled像素驱动电路及驱动方法 | |
WO2020155902A1 (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN110556076B (zh) | 像素电路、驱动方法及显示装置 | |
CN108281113B (zh) | 像素电路及其驱动方法、显示装置 | |
CN112908246A (zh) | 像素电路及其驱动方法、显示面板 | |
CN104464630A (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN112908245B (zh) | 像素电路及其驱动方法、显示面板 | |
CN111754941B (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN112102784A (zh) | 一种像素驱动电路及其制作方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |