CN117457054A - Efuse控制方法、控制器、电子设备及存储介质 - Google Patents

Efuse控制方法、控制器、电子设备及存储介质 Download PDF

Info

Publication number
CN117457054A
CN117457054A CN202311798445.4A CN202311798445A CN117457054A CN 117457054 A CN117457054 A CN 117457054A CN 202311798445 A CN202311798445 A CN 202311798445A CN 117457054 A CN117457054 A CN 117457054A
Authority
CN
China
Prior art keywords
read
target
efuse
efuse memory
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311798445.4A
Other languages
English (en)
Inventor
张坤
周清军
柏承双
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xi'an Xintong Semiconductor Technology Co ltd
Original Assignee
Xi'an Xintong Semiconductor Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xi'an Xintong Semiconductor Technology Co ltd filed Critical Xi'an Xintong Semiconductor Technology Co ltd
Priority to CN202311798445.4A priority Critical patent/CN117457054A/zh
Publication of CN117457054A publication Critical patent/CN117457054A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links

Landscapes

  • Read Only Memory (AREA)

Abstract

本发明提供了一种Efuse控制方法、控制器、电子设备及存储介质,属于集成电路技术领域。该方法包括:接收高级外设总线APB信号,并解析APB信号得到读写控制信号;解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。该方法能够在测试场景下对Efuse存储器进行烧写之后,不通过测试设备,对Efuse存储器进行补充烧写。

Description

Efuse控制方法、控制器、电子设备及存储介质
技术领域
本发明涉及集成电路技术领域,尤其涉及一种Efuse控制方法、控制器、电子设备及存储介质。
背景技术
电子熔断(electronic fuse,Efuse)存储器是一种非易失性的一次性可编程存储器。Efuse存储器中的各个比特位默认值为“0”,可以通过编程(烧写)将指定比特位修改为“1”,但一旦修改,则无法再从“1”恢复至“0”。
在芯片出厂之前,芯片制造商通常会将芯片相关的信息(如芯片标识、芯片可使用的电源电压、关键时钟的频率、芯片生产日期和其他数据)烧写在Efuse存储器中。现有技术中,通常是在测试场景下,将需写入Efuse存储器中的数据全部准备好,测试设备与Efuse存储器连接,通过测试设备将全部数据烧写至Efuse存储器中。
但有些芯片无法一次性准确地确定全部需要烧写的数据,需要分阶段对Efuse存储器进行烧写,但测试场景是在专门的测试场地中,通过专门的测试设备对Efuse存储器进行烧写,多次将芯片转入测试场景下进行烧写会增加芯片的生产成本,同时也会延长芯片的生产周期。
发明内容
本发明提供了一种Efuse控制方法、控制器、电子设备及存储介质,该Efuse控制方法能够在测试场景下对Efuse存储器进行烧写之后,不通过测试设备,对Efuse存储器进行补充烧写。
第一方面,本发明提供了一种Efuse控制方法,包括:接收高级外设总线APB信号,并解析APB信号得到读写控制信号;解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。
第二方面,本发明提供了一种Efuse控制器,包括:APB接收单元,命令解析单元,读写驱动单元;APB接收单元,被配置为接收APB信号,并解析APB信号得到读写控制信号;命令解析单元,被配置为解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;读写驱动单元,被配置为在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。
第三方面,本发明提供了一种电子设备,该电子设备包括处理器、存储器及存储在该存储器上并可在该处理器上运行的程序或指令,该程序或指令被该处理器执行时实现如第一方面所述的Efuse控制方法的步骤。
第四方面,本发明提供了一种计算机可读存储介质,该计算机可读存储介质上存储程序或指令,该程序或指令被处理器执行时实现如第一方面所述的Efuse控制方法的步骤。
第五方面,本发明提供了一种计算机程序产品,其中,该计算机程序产品包括计算机程序或指令,当该计算机程序产品在处理器上运行时,使得处理器执行该计算机程序或指令,实现如第一方面所述的Efuse控制方法的步骤。
第六方面,本发明提供了一种芯片,该芯片包括处理器和通信接口,该通信接口和该处理器耦合,该处理器用于运行程序或指令,实现如第一方面所述的Efuse控制方法。
本发明提供了一种Efuse控制方法,包括:接收高级外设总线APB信号,并解析APB信号得到读写控制信号;解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。如此,在测试场景下对Efuse存储器进行数据烧写以后得到目标Efuse存储器,在芯片出厂之前,需要向目标Efuse存储器补充烧写数据,如实际生产得到的芯片的显示分辨率低于设计规划的显示分辨率,为了保证芯片的良率,该芯片并不作为废片芯片,而是将实际的显示分辨率补充烧写入目标Efuse存储器后,作为低规格的芯片售卖。因此,对于需要向目标Efuse存储器补充烧写少量的数据的情况,可以通过本发明提供的Efuse控制方法向目标Efuse存储器进行补充烧写数据,相较于再次转入测试场景下进行补充烧写,本发明的方案可以大大降低成本,同时也可以缩短芯片的开发周期,提升芯片的开发效率。
附图说明
图1为本发明提供的Efuse控制方法的应用场景示意图;
图2为本发明提供的Efuse控制方法的流程示意图之一;
图3为本发明提供的Efuse控制方法的流程示意图之二;
图4为本发明提供的Efuse控制方法的流程示意图之三;
图5为本发明提供的Efuse控制方法的流程示意图之四;
图6为本发明提供的Efuse控制方法的流程示意图之五;
图7为本发明提供的Efuse控制方法的流程示意图之六;
图8为本发明提供的Efuse控制方法的流程示意图之七;
图9为本发明提供的Efuse控制器的结构示意图;
图10为本发明提供的一种电子设备的硬件结构示意图。
具体实施方式
下面将结合本发明中的附图,对本发明实施例中的技术方案进行清楚地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员获得的所有其他实施例,都属于本发明保护的范围。
本发明的说明书的术语“第一”“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本发明能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
Efuse存储器用于存储芯片的特定信息以及控制信息。Efuse存储器中存储的数据是在芯片的测试阶段通过专门的测试设备烧写进去的。具体地,在芯片的设计过程中,确定需要烧写入Efuse存储器中的全部数据,然后将芯片以及需要烧写的全部数据送入测试厂商,测试厂商通过专用的测试设备将全部数据烧写入Efuse存储器中(即测试场景下对Efuse存储器进行烧写)。但为了保持芯片的良率,或者由于漏烧写数据,在测试场景之后,需要向Efuse存储器中添加数据,此时,需要将芯片再次送入测试厂商进行烧写,但该种处理方式会导致芯片的成本增加,也会延长芯片的生产周期。
示例性地,以第一烧写阶段为在测试场景下对Efuse存储器进行烧写的阶段,第二烧写阶段为第一烧写阶段之后,任一需要对Efuse存储器进行补充烧写的阶段。
在第二烧写阶段补充烧写系统启动方式对应的控制信息。Efuse存储器中的第一比特位和第二比特位为00,表示Efuse存储器中控制系统启动的方式为第一启动方式(如外部flash启动,在对芯片进行调试时更换flash即可更改系统启动的内容,便于调试)。但销售至用户的芯片为了避免系统启动内容被修改,需要在第二烧写阶段进行补充烧写,将Efuse存储器中的第一比特位和第二比特位烧写为01,表示Efuse存储器中控制系统启动的方式为第二启动方式(如内部rom启动,避免用户更改系统启动内容)。
在第二烧写阶段补充烧写分辨率信息。Efuse存储器中的第三比特位和第四比特位为00,表示Efuse存储器中的分辨率为第一分辨率。在芯片实际制造后,通过检测确定芯片中的实际分辨率为小于第一分辨率的第二分辨率,此时,为了提升芯片的良率,并不将该芯片作为废片,而是通过在第二烧写阶段进行补充烧写,将Efuse存储器中的第三比特位和第四比特位为01,表示Efuse存储器中的分辨率为第二分辨率,如此,该芯片仅是规格降低,但仍可使用。
因此,本发明提供了Efuse控制方法,可以实现不依赖专门的测试设备,在第二烧写阶段对目标Efuse存储器进行补充烧写数据。
首先,图1为本发明示出的一种应用场景示意图。如图1所示,包括:高级外设总线(Advanced Peripheral Bus,APB)主机10(如中央处理器(Central Processing Unit,CPU)、微控制单元(Microcontroller Unit,MCU)或者现场可编程门阵列(FieldProgrammable Gate Array,FPGA)单元),Efuse控制器20,目标Efuse存储器30。应用程序通过APB主机10将需要写入目标Efuse存储器的数据发送至Efuse控制器20,Efuse控制器20对目标Efuse存储器30进行烧写控制。
如图2所示,本发明的提供了一种Efuse控制方法,该方法的执行主体可以为上述Efuse控制器,也可以为包括该Efuse控制器的电子设备(包括移动电子设备和非移动电子设备),还可以为电子设备中能够实现该Efuse控制方法的功能模块和/或功能实体,具体的可以根据实际使用需求确定,本发明实施例不作限定。该方法可以包括下述的步骤S201至步骤S203。
S201、接收高级外设总线APB信号,并解析APB信号得到读写控制信号。
本示例中,开发人员通过应用程序将需要添加至目标Efuse存储器中的数据通过APB主机发送,Efuse控制器接收APB信号,从APB信号中解析出读写控制信号,即APB信号中包含实际意义的数据。
S202、解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址。
将接收到的读写控制信号,解析为读写控制指令,与读写控制指令对应的操作地址,读写控制指令用于指示对目标Efuse存储器进行何种操作。具体地,读写控制指令用于指示读取目标Efuse存储器中的数据,或者,对Efuse存储器进行烧写。
S203、在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写。
其中,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。
若操作地址对应多个比特位,则串行对需要烧写的比特位进行烧写,直至需要烧写的所有比特位烧写完成。
本发明实施例中,由于测试场景下需要专门的测试场地和专门的测试设备,因此,对于Efuse存储器的烧写效率更高。本发明的Efuse控制方法主要用于在测试场景下对Efuse存储器进行数据烧写以后得到目标Efuse存储器,在芯片出厂之前,需要向目标Efuse存储器补充烧写数据,如实际生产得到的芯片的显示分辨率低于设计规划的显示分辨率,为了保证芯片的良率,该芯片并不作为废片芯片,而是将实际的显示分辨率补充烧写入目标Efuse存储器后,作为低规格的芯片售卖。因此,对于需要向目标Efuse存储器补充烧写少量的数据的情况,可以通过本发明提供的Efuse控制方法向目标Efuse存储器进行补充烧写数据,相较于再次转入测试场景下进行补充烧写,本发明的方案可以大大降低成本,同时也可以缩短芯片的开发周期,提升芯片的开发效率。
本发明一些实施例中,该方法能够实现自动读取目标Efuse控制器中的全部数据,具体地,结合图2,如图3所示,上述步骤S201之前,该Efuse控制方法还包括下述步骤S204。
S204、在芯片的上电复位阶段,读取目标Efuse存储器中的全部数据并存储至目标区域。
本示例中,在芯片的上电复位阶段,自动从目标Efuse存储器中读取全部数据,并存储至目标区域。如此,若后续需要读取Efuse存储器中的数据,可以直接从目标区域中获取,可以减少访问目标Efuse存储器次数,提升数据读取的效率。
在一些实施例中,本发明提供的Efuse控制方法可以实现通过指令读取目标Efuse存储器中的全部数据。一种情况是通过指令读取目标Efuse存储器中的数据之前,上一次对目标Efuse存储器的操作是烧写;另一种情况是通过指令读取目标Efuse存储器中的数据之前,上一次对目标Efuse存储器的操作是读取;
具体地,结合图3,如图4所示,上述步骤S202之后,该Efuse控制方法还包括下述步骤S205。
S205、在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作不是烧写的情况下,从全部数据中,读取操作地址对应的数据。
本示例中,在读写控制指令指示读取目标Efuse存储器中的数据,且读写控制指令之前的上一个读写控制指令指示从Efuse存储器读取数据的情况下,或者,在系统上电后,未接收到对目标Efuse存储器进行操作的读写控制指令的情况下,即从目标区域缓存的全部数据中,读取操作地址对应的数据。
结合图3,如图5所示,上述步骤S202之后,该Efuse控制方法还包括下述步骤S206至步骤S208。
S206、在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作是烧写的情况下,读取目标Efuse存储器中更新后的全部数据。
S207、将目标区域中存储的全部数据更新为更新后的全部数据。
S208、从更新后的全部数据中,读取操作地址对应的数据。
本示例中,在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作是烧写的情况下,由于对目标Efuse存储器进行烧写以后,未进行读取操作,因此,目标区域存储的数据与目标Efuse存储器实际存储的数据不同。此时,需要进行深度读取,从目标Efuse存储器中读取烧写以后的数据,即更新后的全部数据,将更新后的全部数据存储至目标区域,以便于后续可以直接从目标区域中获取需要的数据。
本发明实施例中,在接收到读取目标Efuse存储器中的读写控制指令的情况下,若上一次的读写控制指令指示的是对目标Efuse存储器进行烧写的指令,或者,系统上电后,未对目标Efuse存储器进行读取或者烧写操作,则可以从预先缓存的全部数据中获取操作地址对应的数据,提升了数据读取的效率;在接收到读取目标Efuse存储器中的读写控制指令的情况下,若上一次的读写控制指令指示的是对目标Efuse存储器进行烧写的指令,则为了确保读取到的目标Efuse存储器中的数据是烧写后的数据,需要对目标Efuse存储器进行更深度的读取,从目标Efuse存储器读取全部数据并缓存,确保读取到的数据是更新后的数据,同时便于下次读取时,可以将读取到的更新后的全部数据存储至目标区域。
本发明一些实施例中,目标Efuse存储器中的数据用于实现对系统一些功能的控制,如目标Efuse存储器中的某一比特位,用于控制系统的启动方式(如从内部ROM启动、从外部flash启动,或者从串口启动等)。因此,结合图3,如图6所示,上述步骤S204之后,该Efuse控制方法还包括下述步骤S209和步骤S210。
S209、对目标区域中存储的数据进行解码得到控制信息。
本示例中,目标区域中存储的数据为上述全部数据或者更新后的全部数据。由于目标区域存储的数据为二进制数据,因此,需要对数据进行解码得到对应的控制信息。如:目标区域中存储的数据为0001 1100,其中,从低位至高位的地址分别记为0至7,地址4和地址5下的数据用于标识系统启动方式,00表示从外部flash启动,01表示从内部ROM启动,10表示从串口启动;因此,解码得到的系统启动方式对应的控制信息为从内部ROM启动。
S210、根据控制信息控制系统。
本发明实施例中,对于读取到的全部数据有两种用途,一种是被APB主机读取,一种是解码后直接用于控制系统。相较于被APB主机读取后,APB主机将读取到的数据转发至目标Efuse控制器再对系统进行控制,直接通过解码后的数据控制系统,可以有效减少交互时长,降低延时。
本发明一些实施例中,为了避免多个读写控制指令同时对Efuse存储器进行操作导致指令冲突,引发不可预估的错误。结合图3,如图7所示,该方法还包括:S211,上述步骤S203具体可以通过下述步骤S203a实现,上述步骤S206具体可以通过下述步骤S206a实现。
S211、存储目标Efuse存储器的当前状态。
其中,当前状态包括:用于指示目标Efuse存储器正在被读写的读状态,用于指示目标Efuse存储器正在被烧写数据的写状态,用于指示目标Efuse存储器空闲的空闲状态。
S203a、在读写控制指令指示对目标Efuse存储器进行烧写,且目标Efuse存储器的当前状态为空闲状态的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写。
S206a、在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作是烧写,且目标Efuse存储器的当前状态为空闲状态的情况下,读取目标Efuse存储器中更新后的全部数据。
本示例中,每次对目标Efuse存储器中进行操作时,如在读取目标Efuse存储器数据的同时,将当前状态更新为读状态,读完之后将当前状态更新为空闲状态;在对目标Efuse存储器进行烧写的同时,将当前状态更新为写状态,烧写完之后将当前状态更新为空闲状态。
具体地,若接收到一个指示读取目标Efuse存储器中的数据的读写控制指令的情况下,检测当前状态是否为空闲状态,在当前状态为空闲状态的情况下,将当前状态更新为读状态,并从目标Efuse存储器中读取全部数据,在读取完后将当前状态更新为空闲状态;在当前状态为读状态或者写状态的情况下,等待当前状态更新为空闲状态后,将当前状态更新为读状态,并从目标Efuse存储器中读取全部数据,在读取完后将当前状态更新为空闲状态;若接收到一个指示对目标Efuse存储器进行烧写的读写控制指令的情况下,检测当前状态是否为空闲状态,在当前状态为空闲状态的情况下,将当前状态更新为写状态,并对目标Efuse存储器进行烧写,烧写完成后将当前状态更新为空闲状态;在当前状态为读状态或者写状态的情况下,等待当前状态更新为空闲状态后,将当前状态更新为写状态,并对目标Efuse存储器进行烧写,烧写完成后当前状态更新为空闲状态。
本发明实施例中,Efuse控制方法还包括:存储目标Efuse存储器的当前状态。根据当前状态,可以使得对目标Efuse存储器的读或者烧写操作均是串行进行,避免了多个读写指令并行执行导致的指令冲突,确保了正确读取目标Efuse存储器中的数据,以及正确对目标Efuse存储器中的某一比特位进行烧写。
本发明一些实施例中,为了能够同时支持测试场景下通过测试设备对Efuse存储器的控制以及通过APB主机对Efuse存储器的控制。结合图2,如图8所示,上述步骤S201之前,该Efuse控制方法还包括下述步骤S212,上述步骤S201具体可以通过下述步骤S201a实现。
S212、接收模式选择指令。
其中,模式选择指令用于指示控制目标Efuse存储器的主机为测试设备或者APB主机。
S201a、在模式选择指令指示控制目标Efuse存储器的主机为APB主机的情况下,接收APB信号,并解析APB信号得到读写控制信号。
如此,可以根据接收到的模式选择指令(如高低电平,高电平为测试设备,低电平为APB主机,默认为APB主机),确定是否启用Efuse控制器。便于开发人员根据需要,在测试场景下可以通过测试设备对Efuse存储器进行操作,也可以在后续开发过程中,通过Efuse控制器对目标Efuse存储器进行操作。
如图9所示,为本发明实施例示出的Efuse控制器20的结构框图。该Efuse控制器20,包括:APB接收单元21,命令解析单元22,读写驱动单元23。
APB接收单元21,被配置为接收高级外设总线APB信号,并解析APB信号得到读写控制信号;命令解析单元22,被配置为解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;读写驱动单元23,被配置为在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。
在一些实施例中,该Efuse控制器20可以实现自动读取Efuse控制器中的全部数据,本发明提供的Efuse控制器还包括:解码单元24。其中,解码单元24中缓存的数据可以通过图示的虚线箭头方向传递至APB主机中。读写驱动单元23具体被配置为在芯片的上电复位阶段,读取目标Efuse存储器中的全部数据并发送至解码单元24;解码单元24被配置为存储全部数据。
在一些实施例中,本发明提供的Efuse控制器20可以实现通过指令读取目标Efuse存储器中的全部数据。
具体地,在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作不是烧写的情况下,解码单元24,还被配置为从全部数据中,读取操作地址对应的数据。在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作是烧写的情况下,读写驱动单元23,被配置为读取目标Efuse存储器中更新后的全部数据并发送至解码单元24;解码单元24还被配置为将全部数据更新为更新后的全部数据,并读取操作地址对应的数据。
本发明一些实施例中,Efuse存储器20中的数据用于实现对系统一些功能的控制,如目标Efuse存储器中的某一比特位,用于控制系统的启动方式(如从内部ROM启动、从外部flash启动,或者从串口启动等)。因此,本发明提供的Efuse控制器20还包括:系统控制单元25。解码单元24,还被配置为进行解码存储的数据得到控制信息;系统控制单元25,被配置为根据控制信息控制系统。
本发明一些实施例中,为了避免多个读写控制指令同时对Efuse存储器进行操作导致指令冲突,引发不可预估的错误。本发明提供的Efuse控制器还包括:状态寄存器 26,状态寄存器26被配置为存储目标Efuse存储器的当前状态,当前状态包括:用于指示目标Efuse存储器正在被读取数据的读状态,用于指示目标Efuse存储器正在被烧写数据的写状态,用于指示目标Efuse存储器空闲的空闲状态;读写驱动单元23,还被配置为将目标Efuse存储器的当前状态写入状态寄存器26;读写驱动单元23,具体被配置为在读写控制指令指示对目标Efuse存储器进行烧写,且目标Efuse存储器的当前状态为空闲状态的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写;在读写控制指令指示读取目标Efuse存储器中的数据,且对目标Efuse存储器的上一次操作是烧写,且目标Efuse存储器的当前状态为空闲状态的情况下,读取目标Efuse存储器中更新后的全部数据。
本发明一些实施例中,为了能够同时支持测试场景下通过测试设备对目标Efuse存储器的控制以及通过APB主机对目标Efuse存储器的控制。本发明提供的Efuse控制器20还包括:主机选择单元27;主机选择单元27,被配置为接收模式选择指令,模式选择用于指示控制目标Efuse存储器的主机为测试设备或者APB主机;APB接收单元21,具体被配置为在模式选择指令指示控制目标Efuse存储器的主机为APB主机的情况下,接收APB信号,并解析APB信号得到读写控制信号。
需要说明的是:如图9所示,Efuse控制器20中一定包括的模块用实线框示意,如APB接收单元21,命令解析单元22,和读写驱动单元23;Efuse控制器20中可以包括也可以不包括的模块用虚线框示意,如解码单元24,系统控制单元25,状态寄存器26和主机选择单元27。
需要说明的是,上述Efuse控制器可以为本发明上述方法实施例中的电子设备,也可以是该电子设备中能够实现该装置实施例功能的功能模块和/或功能实体,本发明实施例不做限定。
本发明实施例中,各模块可以实现上述方法实施例提供的Efuse控制方法,且能达到相同的技术效果,为避免重复,这里不再赘述。
请参考图10,其示出了本发明一个示例性实施例提供的电子设备的结构方框图。在一些示例中,电子设备可以为智能手机、智能手表、台式电脑、手提电脑、虚拟现实终端、增强现实终端、无线终端和膝上型便携计算机等设备中的至少一种。电子设备具有通信功能,可以接入有线网络或无线网络。电子设备可以泛指多个终端中的一个,本领域技术人员可以知晓,上述终端的数量可以更多或更少。可以理解地,电子设备承担本发明技术方案的计算及处理工作,本发明对此不作限定。
如图10所示,本发明中的电子设备可以包括一个或多个如下部件:处理器1010和存储器1020。
可选地,处理器1010利用各种接口和线路连接整个电子设备内的各个部分,通过运行或执行存储在存储器1020内的指令、程序、代码集或指令集,以及调用存储在存储器1020内的数据,执行电子设备的各种功能和处理数据。可选的,处理器1010可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-ProgrammableGateArray,FPGA)、可编程逻辑阵列(Programmable Logic Array,PLA)中的至少一种硬件形式来实现。处理器1010可集成中央处理器(Central Processing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU)、神经网络处理器(Neural-network Processing Unit,NPU)和基带芯片等中的一种或几种的组合。其中,CPU主要处理操作系统、用户界面和应用程序等;GPU用于负责触摸显示屏所需要显示的内容的渲染和绘制;NPU用于实现人工智能(Artificial Intelligence,AI)功能;基带芯片用于处理无线通信。可以理解的是,上述基带芯片也可以不集成到处理器1010中,单独通过一块芯片进行实现。
存储器1020可以包括随机存储器(Random Access Memory,RAM),也可以包括只读存储器(Read-Only Memory,ROM)。可选地,该存储器1020包括非瞬时性计算机可读介质(non-transitory computer-readable storage medium)。存储器1020可用于存储指令、程序、代码、代码集或指令集。存储器1020可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现以上各个方法实施例的指令等;存储数据区可存储根据电子设备的使用所创建的数据等。
除此之外,本领域技术人员可以理解,上述附图所示出的电子设备的结构并不构成对电子设备的限定,电子设备可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。比如,电子设备中还包括显示屏、摄像组件、麦克风、扬声器、射频电路、输入单元、传感器(比如加速度传感器、角速度传感器、光线传感器等等)、音频电路、WiFi模块、电源、蓝牙模块等部件,在此不再赘述。
本发明还提供了一种计算机可读存储介质,该计算机可读存储介质存储有至少一条指令,所述至少一条指令用于被处理器执行以实现如上各个实施例所述的Efuse控制方法。
本发明还提供了一种计算机程序产品,该计算机程序产品包括计算机指令,该计算机指令存储在计算机可读存储介质中;电子设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该电子设备执行以实现上述各个实施例所述的Efuse控制方法。
本发明实施例另提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现上述Efuse控制方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
应理解,本发明实施例提到的芯片还可以称为系统级芯片、系统芯片、芯片系统或片上系统芯片等。
在本发明所提供的几个实施例中,应该理解到,所揭露的系统,装置,服务器和方法,可以通过其他的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其他的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
本领域技术人员应该可以意识到,在上述一个或多个示例中,本发明所描述的功能可以用硬件、软件、固件或它们的任意组合来实现。当使用软件实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是通用或专用计算机能够存取的任何可用介质。
需要说明的是:本发明所记载的技术方案之间,在不冲突的情况下,可以任意组合。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。

Claims (10)

1.一种Efuse控制方法,其特征在于,所述方法包括:
接收APB信号,并解析所述APB信号得到读写控制信号;
解析所述读写控制信号,得到读写控制指令和所述读写控制指令对应的操作地址;
在所述读写控制指令指示对目标Efuse存储器进行烧写的情况下,对所述目标Efuse存储器中所述操作地址对应的至少一个比特位进行烧写,所述目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。
2.根据权利要求1所述的方法,其特征在于,所述接收APB信号之前,所述方法还包括:
在芯片的上电复位阶段,读取所述目标Efuse存储器中的全部数据并存储至目标区域。
3.根据权利要求2所述的方法,其特征在于,所述解析所述读写控制信号,得到读写控制指令和所述读写控制指令对应的操作地址之后,所述方法还包括:
在所述读写控制指令指示读取所述目标Efuse存储器中的数据,且对所述目标Efuse存储器的上一次操作不是烧写的情况下,从所述全部数据中,读取所述操作地址对应的数据。
4.根据权利要求2所述的方法,其特征在于,所述解析所述读写控制信号,得到读写控制指令和所述读写控制指令对应的操作地址之后,所述方法还包括:
在所述读写控制指令指示读取所述目标Efuse存储器中的数据,且对所述目标Efuse存储器的上一次操作是烧写的情况下,读取所述目标Efuse存储器中更新后的全部数据;
将所述目标区域中存储的全部数据更新为所述更新后的全部数据;
从所述更新后的全部数据中,读取所述操作地址对应的数据。
5.根据权利要求2所述的方法,其特征在于,所述在芯片的上电复位阶段,读取所述目标Efuse存储器中的全部数据并存储至目标区域之后,所述方法还包括:
对所述目标区域中存储的数据进行解码得到控制信息;
根据所述控制信息控制系统。
6.根据权利要求4所述的方法,其特征在于,所述方法还包括:
存储所述目标Efuse存储器的当前状态,所述当前状态包括:用于指示所述目标Efuse存储器正在被读取数据的读状态,用于指示所述目标Efuse存储器正在被烧写数据的写状态,用于指示所述目标Efuse存储器未被操作的空闲状态;
所述在所述读写控制指令指示对目标Efuse存储器进行烧写的情况下,对所述目标Efuse存储器中所述操作地址对应的至少一个比特位进行烧写,包括:
在所述读写控制指令指示对目标Efuse存储器进行烧写,且所述目标Efuse存储器的当前状态为空闲状态的情况下,对所述目标Efuse存储器中所述操作地址对应的至少一个比特位进行烧写;
所述在所述读写控制指令指示读取所述目标Efuse存储器中的数据,且对所述目标Efuse存储器的上一次操作是烧写的情况下,读取所述目标Efuse存储器中更新后的全部数据,包括:
在所述读写控制指令指示读取所述目标Efuse存储器中的数据,且对所述目标Efuse存储器的上一次操作是烧写,且所述目标Efuse存储器的当前状态为空闲状态的情况下,读取所述目标Efuse存储器中更新后的全部数据。
7.根据权利要求1至6任一项所述的方法,其特征在于,所述接收APB信号,并解析所述APB信号得到读写控制信号之前,所述方法还包括:
接收模式选择指令,所述模式选择指令用于指示控制所述目标Efuse存储器的主机为测试设备或者APB主机;
所述接收APB信号,并解析所述APB信号得到读写控制信号,包括:
在所述模式选择指令指示控制所述目标Efuse存储器的主机为所述APB主机的情况下,接收APB信号,并解析所述APB信号得到读写控制信号。
8.一种Efuse控制器,其特征在于,所述Efuse控制器包括:APB接收单元,命令解析单元,读写驱动单元;
所述APB接收单元,被配置为接收APB信号,并解析所述APB信号得到读写控制信号;
所述命令解析单元,被配置为解析所述读写控制信号,得到读写控制指令和所述读写控制指令对应的操作地址;
所述读写驱动单元,被配置为在所述读写控制指令指示对目标Efuse存储器进行烧写的情况下,对所述目标Efuse存储器中所述操作地址对应的至少一个比特位进行烧写,所述目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。
9.一种电子设备,其特征在于,包括处理器,存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如权利要求1至7任一项所述的Efuse控制方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现如权利要求1至7任一项所述的Efuse控制方法的步骤。
CN202311798445.4A 2023-12-26 2023-12-26 Efuse控制方法、控制器、电子设备及存储介质 Pending CN117457054A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311798445.4A CN117457054A (zh) 2023-12-26 2023-12-26 Efuse控制方法、控制器、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311798445.4A CN117457054A (zh) 2023-12-26 2023-12-26 Efuse控制方法、控制器、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN117457054A true CN117457054A (zh) 2024-01-26

Family

ID=89591348

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311798445.4A Pending CN117457054A (zh) 2023-12-26 2023-12-26 Efuse控制方法、控制器、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN117457054A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109712663A (zh) * 2018-12-29 2019-05-03 上海华力集成电路制造有限公司 熔丝编程单元、熔丝电路及其编程过程
CN209248517U (zh) * 2019-02-19 2019-08-13 上海矽久微电子有限公司 一种存储器控制装置及数字芯片
CN112416824A (zh) * 2020-12-03 2021-02-26 上海集成电路研发中心有限公司 efuse读写控制器、芯片、电子设备及控制方法
CN112447247A (zh) * 2020-10-19 2021-03-05 加特兰微电子科技(上海)有限公司 数据存储装置、系统级芯片、无线电器件和设备
CN115543875A (zh) * 2022-09-27 2022-12-30 深圳市紫光同创电子有限公司 一次性可编程存储器控制系统和fpga
CN115878193A (zh) * 2021-09-26 2023-03-31 紫光同芯微电子有限公司 一种芯片启动方法及装置
CN116048386A (zh) * 2022-11-18 2023-05-02 中电科申泰信息科技有限公司 一种efuse读写访问控制电路及其SoC系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109712663A (zh) * 2018-12-29 2019-05-03 上海华力集成电路制造有限公司 熔丝编程单元、熔丝电路及其编程过程
CN209248517U (zh) * 2019-02-19 2019-08-13 上海矽久微电子有限公司 一种存储器控制装置及数字芯片
CN112447247A (zh) * 2020-10-19 2021-03-05 加特兰微电子科技(上海)有限公司 数据存储装置、系统级芯片、无线电器件和设备
CN112416824A (zh) * 2020-12-03 2021-02-26 上海集成电路研发中心有限公司 efuse读写控制器、芯片、电子设备及控制方法
CN115878193A (zh) * 2021-09-26 2023-03-31 紫光同芯微电子有限公司 一种芯片启动方法及装置
CN115543875A (zh) * 2022-09-27 2022-12-30 深圳市紫光同创电子有限公司 一次性可编程存储器控制系统和fpga
CN116048386A (zh) * 2022-11-18 2023-05-02 中电科申泰信息科技有限公司 一种efuse读写访问控制电路及其SoC系统

Similar Documents

Publication Publication Date Title
KR101555210B1 (ko) 휴대용 단말기에서 내장 대용량 메모리를 이용한 컨텐츠 다운로드 방법 및 장치
US20090198770A1 (en) System and method of updating codes in controller
US20070067520A1 (en) Hardware-assisted device configuration detection
US20070300055A1 (en) Booting apparatus and method therefor
US20100064036A1 (en) Peripheral device operation method, peripheral device and host
CN107273245B (zh) 运算装置与运作方法
CN105718281A (zh) 一种触摸屏固件升级方法及装置
CN116737244A (zh) 芯片多硬件域启动方法及装置
TW200521844A (en) Memory management method for simultaneously loading and executing program codes
CN110413331B (zh) 基于rom的spi nor flash识别方法、装置、系统及存储介质
CN102043638A (zh) 计算机系统以及计算机启动设定方法
CN109426511B (zh) 软核更新方法和系统
CN108694052B (zh) 一种固件升级方法、固件升级装置及固件升级系统
US20100153622A1 (en) Data Access Controller and Data Accessing Method
CN114185720B (zh) 服务器动态热备份的方法、装置、设备及存储介质
CN117457054A (zh) Efuse控制方法、控制器、电子设备及存储介质
CN107451067B (zh) 下载测试的处理方法及相关产品
CN115587026A (zh) 芯片测试方法、装置、存储介质及芯片
CN111399926A (zh) 下载启动程序的方法和装置
US20090077364A1 (en) Data-processing arrangement
US9632805B2 (en) Data storage device and error correction method thereof
CN112817622A (zh) 一种bios刷新方法、装置、电子设备和存储介质
CN112667544A (zh) 一种控制主板插槽使能的方法、装置、系统及介质
US20140375433A1 (en) Electronic apparatus and control method thereof
CN105068835A (zh) 移动终端及其调试信息显示方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination