CN117311478A - 电源时序控制系统及具有该电源时序控制系统的电子装置 - Google Patents
电源时序控制系统及具有该电源时序控制系统的电子装置 Download PDFInfo
- Publication number
- CN117311478A CN117311478A CN202210715937.1A CN202210715937A CN117311478A CN 117311478 A CN117311478 A CN 117311478A CN 202210715937 A CN202210715937 A CN 202210715937A CN 117311478 A CN117311478 A CN 117311478A
- Authority
- CN
- China
- Prior art keywords
- power
- power supply
- electronic device
- control system
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 23
- 238000004146 energy storage Methods 0.000 claims description 3
- 239000000758 substrate Substances 0.000 claims description 2
- 238000013461 design Methods 0.000 abstract description 9
- 238000010586 diagram Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本发明主要揭示一种电源时序控制系统,其应用于例如为伺服器的一电子装置之中,且主要包括:一基板管理芯片以及一微控制芯片(如:CPLD芯片)。依据本发明的设计,该微控制芯片包括一电源顺序控制器以及一记忆体,且该基板管理芯片可与一外部电子装置信息连接。特别地,用户可以操作该外部电子装置设计多个电源信号的波形,接着将其转换成一电源时序编码,并通过该基板管理芯片将该电源时序编码写入该记忆体内。依此设计,在接收该电源装置所传送的power good信号之后,该电源顺序控制器依据储存在该记忆体的中的该电源时序编码而产生一电源时序控制信号,并利用此电源时序控制信号控制该电源装置依一特定顺序输出多个电源信号,使各个电源信号皆在指定的时间点使能(enable)。
Description
技术领域
本发明系涉及电源时序管理的技术领域,尤其涉及可以实时微调(real-timefine tune)一电源装置的多个电源信号的输出顺序(outputting sequence of multiplepower signals)的一种电源时序控制系统。
背景技术
随着电子产品的复杂化与多元化的发展,其具有的电源装置的供电顺序(Power-on sequence)与关电顺序(Power-off sequence)也变得越来越重要。举例来说,如果电子产品内部各个电子零件的供电顺序不正确,例如:电子零件A供电太快而电子零件B供电太慢,将造成电子产品的电子元件的工作异常或损坏。
因此,检测与监测电子产品的电源顺序(Power sequence)变得极为重要。现有的方法是使用示波器(Oscilloscope)或是三用电表(Multimeter)逐一量测电源装置的多个电源信号的输出顺序(outputting sequence of multiple power signals),以确认每个电源信号的使能时间点是否正确,是否需要进行使能时间点的调整。然而,现有的方法在实际应用上显示出以下缺点:
(1)使用示波器逐一量测电源装置的每个电源信号显然过度花费人力、时间成本,且难以避免人为疏失。
(2)在电源装置、主机板以及其它必要电子零组件皆已被装设在主机壳体之内以后,工程人员难以利用示波器逐一量测电源装置的每个电源信号,从而无法实时检测并微调(real-time monitor and fine tune)每个电源信号的使能时间点。
由前述说明可知,现有的电源时序检测及调整方法存在明显的缺陷有待改进。
发明内容
本发明的主要目的在于提供一种电源时序控制系统,其应用于例如为伺服器的一电子装置之中,且主要包括:一基板管理芯片以及一微控制芯片(如:CPLD芯片)。依据本发明的设计,该微控制芯片包括一电源顺序控制器以及一记忆体,且该基板管理芯片可与一外部电子装置信息连接。特别地,用户可以操作该外部电子装置设计多个电源信号的波形,接着将其转换成一电源时序编码,并通过该基板管理芯片将该电源时序编码写入该记忆体内。依此设计,在接收该电源装置所传送的power good信号之后,该电源顺序控制器依据储存在该记忆体之中的该电源时序编码而产生一电源时序控制信号,并利用此电源时序控制信号控制该电源装置依一特定顺序输出多个电源信号,使各个电源信号皆在指定的时间点使能(enable),从而确保该电子装置内部的电子组件的供电顺序正确。
为达成上述目的,本发明提出所述电源时序控制系统的一实施例,其应用于一电子装置之中,且包括:
一基板管理芯片;以及
一微控制芯片,耦接该基板管理芯片与该电子装置所具有的一电源装置,且包括一电源顺序控制器以及一记忆体;
其中,操作一外部电子装置可信息连接该基板管理芯片,从而通过该基板管理芯片将编辑过后的一电源时序编码写入该记忆体内;
其中,在接收该电源装置所传送的一电源良好(power good)指示信号之后,该微控制芯片启用其所述电源顺序控制器依据储存在该记忆体之中的该电源时序编码而产生一电源时序控制信号,接着传送该电源时序控制信号至该电源装置从而控制该电源装置依一特定顺序输出多个电源信号。
在一实施例中,该基板管理芯片具有一网络接口,且通过该网络接口和该外部电子装置信息连接。
在一实施例中,该网络接口为一有线网络接口或一无线网络接口。
在一实施例中,该电子装置为选自于由伺服器、云端运算电脑、工业电脑、桌上型电脑、一体式(All-in-one)电脑、和笔记型电脑所组成群组的中的任一者。
在一实施例中,该电源装置为选自于由电源供应器、电源备援单元(Batterybackup unit,BBU)和电能储存装置所组成群组之中的任一者。
在一实施例中,该外部电子装置为选自于由云端运算电脑、工业电脑、桌上型电脑、笔记型电脑、平板电脑、和智能型手机所组成群组之中的任一者。
在一实施例中,该微控制芯片为选自于由场域可程序化逻辑门阵列芯片(FieldProgrammable Gate Array,FPGA)和复杂可程序逻辑装置(Complex Programmable LogicDevice,CPLD)芯片所组成群组之中的任一者。
在一实施例中,该微控制芯片还耦接该电源装置所输出的该多个电源信号,且更包括一信号检测单元。
在一实施例中,该信号检测单元检测各个所述电源信号的一使能时间点,接着将包含多个所述使能时间点的一检测数据储存在该记忆体之中。并且,该信号检测单元通过检测所述电源信号的一准位骤变点以决定所述使能时间点。
在一实施例中,该外部电子装置可通过该基板管理芯片自该记忆体读出所述检测数据,并依据多个所述使能时间点生成多个检测电源信号,接着确认多个所述检测电源信号的电源顺序。
进一步地,本发明同时提供一种电子装置,其包括:一主机板、一电源装置以及设置在该主机板的上的多个电子元件;其特征在于,所述电子装置具有如前所述本发明的电源时序控制系统。并且,所述电子装置为选自于由伺服器、云端运算电脑、工业电脑、桌上型电脑、一体式(All-in-one)电脑、和笔记型电脑所组成群组之中的任一者。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1为本发明的一种电源时序控制系统的第一实施例的方框图;
图2为具有本发明的电源时序控制系统的一电子装置的立体图;
图3为多个电源信号的波形图;
图4为一电源时序编码的示意图;以及
图5为本发明的电源时序控制系统的第二实施例的方框图。
其中,附图标记
1:电源时序控制系统
11:基板管理芯片
111:网络接口
12:微控制芯片
121:电源顺序控制器
122:记忆体
123:信号检测单元
1E:电子装置
1E0:主机板
1E1:电源装置
2:外部电子装置
具体实施方式
为了能够更清楚地描述本发明所提出的一种电源时序控制系统,以下将配合附图,详尽说明本发明的较佳实施例。
第一实施例
请参阅图1,其显示本发明的一种电源时序控制系统的第一实施例的方框图。并且,图2显示具有本发明的电源时序控制系统的一电子装置的立体图。如图1与图2所示,本发明的电源时序控制系统1应用于例如为伺服器的一个电子装置1E之中。通常,该电子装置1E包括:一主机板1E0、一电源装置1E1以及设置在该主机板1E0之上的多个电子元件。更详细地说明,本发明的电源时序控制系统1主要包括:一基板管理芯片11以及一微控制芯片12,且该基板管理芯片11与该微控制芯片12皆设置在该主机板1E0之上。
依据本发明的设计,该微控制芯片12耦接该基板管理芯片11与该电源装置1E1,且包括一电源顺序控制器121以及一记忆体122。并且,该基板管理芯片11具有一网络接口111,且通过该网络接口111可以和一外部电子装置2信息连接。在可行的实施例中,该网络接口111可以为一有线网络接口或一无线网络接口。
特别地,用户可以操作该外部电子装置2设计多个电源信号的波形,如图3所示。完成该多个电源信号的波形设计之后,接着将其转换成一电源时序编码,如图4所示。最后,操作该外部电子装置2与该基板管理芯片11信息连接,从而通过该基板管理芯片11将该电源时序编码写入该记忆体122内。如此,在接收该电源装置1E1所传送的一电源良好(powergood)指示信号PG之后,该微控制芯片12会启用其所述电源顺序控制器121依据储存在该记忆体122之中的该电源时序编码而产生一电源时序控制信号EN,接着传送该电源时序控制信号EN至该电源装置1E1,从而控制该电源装置1E1依一特定顺序输出多个电源信号。简单地说,在该电源时序控制信号EN的控制之下,各个电源信号的波形会如图4所示,会在指定的时间点使能(enable),从而确保该电子装置内部的电子组件的供电顺序正确,保证各所述电子组件不会因供电顺序错误而工作异常或损坏。
本发明并不限制该电子装置1E必须为伺服器。在可行的实施例中,该电子装置1E亦可为云端运算电脑、工业电脑、桌上型电脑、一体式(All-in-one)电脑、或笔记型电脑。值得说明的是,在该电子装置1E为伺服器或工业电脑的情况下,其通常会同时包含电源供应器与电源备援单元(Battery backup unit,BBU)。因此,图1所示的电源装置1E1指的是电源供应器、电源备援单元(BBU)及/或电能储存装置(如:电池)。
同样地,本发明并不限制该微控制芯片12与该外部电子装置2的类型。在可行的实施例中,该微控制芯片12可以为一FPGA芯片或一CPLD芯片。更详细地说明,FPGA芯片为场域可程序化逻辑门阵列芯片(Field Programmable Gate Array,FPGA),而CPLD芯片则为复杂可程序逻辑装置(Complex Programmable Logic Device,CPLD)芯片。另一方面,该外部电子装置2可为云端运算电脑、工业电脑、桌上型电脑、笔记型电脑、平板电脑、和智能型手机所组成群组的中的任一者。
第二实施例
请参阅图5,其显示本发明的电源时序控制系统的第二实施例的方框图。在第二实施例之中,该微控制芯片12还同时耦接该电源装置1E1所输出的该多个电源信号,且更包括一信号检测单元123。当本发明的电源时序控制系统1操作在一检测模式(Measurementmode)时,该信号检测单元123检测各个所述电源信号的一使能时间点,接着将包含多个所述使能时间点的一检测数据储存在该记忆体122之中。举例而言,该信号检测单元123通过检测所述电源信号的一准位骤变点以决定所述使能时间点。更详细地说明,如图3所示,所述准位骤变点指的是所述电源信号的波形之中High转Low或Low转High的时间点。
在完成各个电源信号的量测以及所述检测数据的储存之后,用户可以操作该外部电子装置2与该基板管理芯片11信息连接,接着通过该基板管理芯片11自该记忆体122读出所述检测数据。最终,用户可以操作该外部电子装置2将所述检测数据转换成多个检测电源信号,接着便可以检视每个检测电源信号之中的准位骤变点(即,使能时间点),完成多个所述检测电源信号的电源顺序的检查。若在检查的过程中发现某几个电源信号的使能时间点过早或者过晚,则可以修改多个电源信号的波形设计之后,接着将其转换成修改后的电源时序编码,再次写入该记忆体122。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
Claims (13)
1.一种电源时序控制系统,应用于一电子装置之中,其特征在于,包括:
一基板管理芯片;以及
一微控制芯片,耦接该基板管理芯片与该电子装置所具有的一电源装置,且包括一电源顺序控制器以及一记忆体;
其中,操作一外部电子装置信息连接该基板管理芯片,从而通过该基板管理芯片将编辑过后的一电源时序编码写入该记忆体内;
其中,在接收该电源装置所传送的一电源良好指示信号之后,该微控制芯片启用其所述电源顺序控制器依据储存在该记忆体之中的该电源时序编码而产生一电源时序控制信号,接着传送该电源时序控制信号EN至该电源装置,从而控制该电源装置依一特定顺序输出多个电源信号。
2.根据权利要求1所述的电源时序控制系统,其特征在于,该基板管理芯片具有一网络接口,且通过该网络接口和该外部电子装置信息连接。
3.根据权利要求1所述的电源时序控制系统,其特征在于,该微控制芯片还耦接该电源装置所输出的该多个电源信号,且更包括一信号检测单元。
4.根据权利要求1所述的电源时序控制系统,其特征在于,该电子装置为选自于由伺服器、云端运算电脑、工业电脑、桌上型电脑、一体式电脑、和笔记型电脑所组成群组之中的任一者。
5.根据权利要求1所述的电源时序控制系统,其特征在于,该电源装置为选自于由电源供应器、电源备援单元和电能储存装置所组成群组之中的任一者。
6.根据权利要求1所述的电源时序控制系统,其特征在于,该外部电子装置为选自于由云端运算电脑、工业电脑、桌上型电脑、笔记型电脑、平板电脑、和智能型手机所组成群组之中的任一者。
7.根据权利要求1所述的电源时序控制系统,其特征在于,该微控制芯片为选自于由场域可程序化逻辑门阵列芯片和复杂可程序逻辑装置芯片所组成群组之中的任一者。
8.根据权利要求2所述的电源时序控制系统,其特征在于,该网络接口为一有线网络接口或一无线网络接口。
9.根据权利要求3所述的电源时序控制系统,其特征在于,该信号检测单元检测各个所述电源信号的一使能时间点,接着将包含多个所述使能时间点的一检测数据储存在该记忆体之中。
10.根据权利要求9所述的电源时序控制系统,其特征在于,该信号检测单元通过检测所述电源信号的一准位骤变点以决定所述使能时间点。
11.根据权利要求9所述的电源时序控制系统,其特征在于,该外部电子装置通过该基板管理芯片自该记忆体读出所述检测数据,并依据多个所述使能时间点生成多个检测电源信号,接着确认多个所述检测电源信号的电源顺序。
12.一种电子装置,包括:一主机板、一电源装置以及设置在该主机板之上的多个电子元件;其特征在于,所述电子装置具有如权利要求1至11之中任一项所述的电源时序控制系统。
13.根据权利要求12所述的电子装置,其特征在于,所述电子装置为选自于由伺服器、云端运算电脑、工业电脑、桌上型电脑、一体式电脑、和笔记型电脑所组成群组之中的任一者。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210715937.1A CN117311478A (zh) | 2022-06-22 | 2022-06-22 | 电源时序控制系统及具有该电源时序控制系统的电子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210715937.1A CN117311478A (zh) | 2022-06-22 | 2022-06-22 | 电源时序控制系统及具有该电源时序控制系统的电子装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117311478A true CN117311478A (zh) | 2023-12-29 |
Family
ID=89235880
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210715937.1A Pending CN117311478A (zh) | 2022-06-22 | 2022-06-22 | 电源时序控制系统及具有该电源时序控制系统的电子装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117311478A (zh) |
-
2022
- 2022-06-22 CN CN202210715937.1A patent/CN117311478A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021169260A1 (zh) | 一种系统板卡电源检测方法、装置、设备及存储介质 | |
CN110850275B (zh) | 老化测试方法、设备及可读存储介质 | |
CN115210589A (zh) | 一种芯片测试装置及测试方法 | |
CN111124775A (zh) | 一种上电时序异常检测方法、装置、mcu及存储介质 | |
CN101996121B (zh) | Usb端口测试装置及测试方法 | |
CN101932943A (zh) | 半导体器件测试系统 | |
CN116913368B (zh) | 一种存储芯片的测试系统及测试方法 | |
CN117012258B (zh) | 一种存储芯片状态数据的分析装置、方法及介质 | |
US20080126655A1 (en) | Single pci card implementation of development system controller, lab instrument controller, and jtag debugger | |
CN115083510B (zh) | 固态硬盘测试方法、装置、存储介质、电源及电子设备 | |
WO2021238276A1 (zh) | 一种cpld的漏电检测方法及装置 | |
CN112579366B (zh) | 硬盘在位检测系统 | |
CN113204456A (zh) | 一种服务器vpp接口的测试方法、治具、装置及设备 | |
CN117311478A (zh) | 电源时序控制系统及具有该电源时序控制系统的电子装置 | |
US20230342274A1 (en) | Modular test system | |
CN110928736A (zh) | 内存参数调试方法及装置 | |
TWI810984B (zh) | 電源時序控制系統及具有其之電子裝置 | |
US20210173464A1 (en) | System for visualizing power signal sequence | |
CN110907857B (zh) | 一种基于fpga的连接器自动检测方法 | |
CN114121137A (zh) | 一种Nand Flash颗粒功耗测试系统及方法 | |
CN113742157B (zh) | 服务器主板监测方法 | |
CN113496758A (zh) | 内存操作能力预测方法 | |
US7487399B2 (en) | System and method for testing a component in a computer system using frequency margining | |
TWI707352B (zh) | 具有電源品質檢測模組的電子設備及其相關方法 | |
CN116302735A (zh) | 内存插槽测试系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |