CN117172164A - 时序逻辑元件性能评估方法及设备 - Google Patents
时序逻辑元件性能评估方法及设备 Download PDFInfo
- Publication number
- CN117172164A CN117172164A CN202210582260.9A CN202210582260A CN117172164A CN 117172164 A CN117172164 A CN 117172164A CN 202210582260 A CN202210582260 A CN 202210582260A CN 117172164 A CN117172164 A CN 117172164A
- Authority
- CN
- China
- Prior art keywords
- time
- logic element
- value
- sequential logic
- target
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000011156 evaluation Methods 0.000 title claims abstract description 122
- 238000005070 sampling Methods 0.000 claims abstract description 159
- 230000003247 decreasing effect Effects 0.000 claims abstract description 60
- 238000000034 method Methods 0.000 claims description 33
- 238000012360 testing method Methods 0.000 claims description 23
- 230000008569 process Effects 0.000 claims description 17
- 230000007423 decrease Effects 0.000 claims description 13
- 230000008859 change Effects 0.000 claims description 9
- 239000004065 semiconductor Substances 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 16
- 238000013461 design Methods 0.000 description 14
- 230000000630 rising effect Effects 0.000 description 10
- 230000014759 maintenance of location Effects 0.000 description 7
- 238000004088 simulation Methods 0.000 description 5
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000011165 process development Methods 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000013473 artificial intelligence Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000012512 characterization method Methods 0.000 description 1
- 238000013480 data collection Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本公开实施例提供一种时序逻辑元件性能评估方法及设备,涉及半导体技术领域,包括:将预设的时钟信号与数据信号输入待测时序逻辑元件,根据预设递减步长,将待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,其中,第一预设值由待测时序逻辑元件稳定输出目标采样值时的建立时间确定,第二预设值由待测时序逻辑元件稳定输出目标采样值的反向值时的建立时间确定;根据上述建立时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件的评估参数,并根据该评估参数,对待测时序逻辑元件的性能进行评估。本公开实施例可以对时序逻辑元件的性能进行有效的评估。
Description
技术领域
本公开实施例涉及半导体技术领域,尤其涉及一种时序逻辑元件性能评估方法及设备。
背景技术
目前,在进行基于标准单元库的专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)设计时,代工厂通常会提供工艺设计工具包(ProcessDesign Kit,简称PDK),其包含如触发器、锁存器等时序逻辑元件的设计和特性参数(如建立时间或保持时间等)。
其中,在全定制电路设计以及工艺开发阶段,时序逻辑元件可能有不同的设计(包括结构、MOS管类型等)。因此,如何对时序逻辑元件的性能进行评估,是目前亟需解决的技术问题。
发明内容
本公开实施例提供了一种时序逻辑元件性能评估方法及设备,可以对时序逻辑元件的性能进行有效的评估。
第一方面,本公开提供一种时序逻辑元件性能评估方法,该方法包括:
将预设的时钟信号与数据信号输入待测时序逻辑元件,所述待测时序逻辑元件用于根据所述时钟信号对所述数据信号进行采样;
根据预设递减步长,将所述待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,并记录所述建立时间每次递减后所述待测时序逻辑元件输出的采样值;所述建立时间为所述时钟信号的目标沿与所述数据信号中目标采样值的目标沿之间的时间差,所述第一预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的建立时间确定,所述第二预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的建立时间确定;
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,并根据所述评估参数,对所述待测时序逻辑元件的性能进行评估。
在一种可行的实施方式中,所述评估参数包括输出延时平均值,所述根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,包括:
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一建立时间值;
计算所述待测时序逻辑元件的建立时间从所述第一预设值递减至所述第一建立时间值的过程中,每次递减完成时所述时钟信号的目标沿与所述待测时序逻辑元件输出所述目标采样值之间的延迟时长的第一均值;
将所述第一均值确定为所述输出延时平均值。
在一种可行的实施方式中,所述评估参数还包括目标建立时间;所述根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,包括:
选取最小的若干个所述延迟时长;
计算选取的若干个所述延迟时长的均值与所述待测时序逻辑元件的固定延时偏移量的和;
将所述均值与所述固定延时偏移量的和对应的建立时间确定为所述目标建立时间。
在一种可行的实施方式中,所述评估参数还包括亚稳态时间;所述根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,包括:
绘制所述延迟时长随所述建立时间的递减次数变化的曲线,并确定所述曲线的拐点与峰值;
获取所述峰值与所述拐点对应的所述建立时间的差值,且将所述差值作为所述亚稳态时间。
在一种可行的实施方式中,所述评估参数还包括目标保持时间;所述方法还包括:
根据所述预设递减步长,将所述待测时序逻辑元件的保持时间从第三预设值递减至第四预设值,并记录所述保持时间每次递减后所述待测时序逻辑元件输出的采样值;所述保持时间为所述时钟信号的目标沿之后,所述数据信号保持稳定的时间,所述第三预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的保持时间确定,所述第四预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的保持时间确定;
根据所述保持时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一保持时间值;
将所述第一保持时间值确定为所述目标保持时间。
在一种可行的实施方式中,所述数据信号包括相位相反的第一数据信号与第二数据信号,所述时钟信号包括相位相反的第一时钟信号和第二时钟信号,所述待测时序逻辑元件包括第一待测时序逻辑元件与第二待测时序逻辑元件;
所述将预设的时钟信号与数据信号输入待测时序逻辑元件,包括:
将所述第一时钟信号与所述第一数据信号输入所述第一待测时序逻辑元件,以利用所述第一时钟信号对所述第一数据信号进行采样;将所述第二时钟信号与所述第二数据信号输入所述第二待测时序逻辑元件,以利用所述第二时钟信号对所述第二数据信号进行采样。
在一种可行的实施方式中,所述评估参数还包括以下评估参数中的至少一种:
最大输出延时,为所述第一待测时序逻辑元件对应的所述输出延时平均值与所述第二待测时序逻辑元件对应的所述输出延时平均值的最大值;
最大建立时间,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间的最大值;
最大保持时间,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间的最大值;
不确定时间区间,所述不确定时间区间为所述最大建立时间与所述最大保持时间的和;
最大亚稳态时间,为所述第一待测时序逻辑元件对应的所述亚稳态时间与所述第二待测时序逻辑元件对应的所述亚稳态时间的最大值;
建立时间偏差,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间之差的绝对值;
保持时间偏差,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间之差的绝对值。
第二方面,本公开提供一种时序逻辑元件性能评估装置,该装置包括:
输入模块,用于将预设的时钟信号与数据信号输入待测时序逻辑元件,所述待测时序逻辑元件用于根据所述时钟信号对所述数据信号进行采样;
调节模块,用于根据预设递减步长,将所述待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,并记录所述建立时间每次递减后所述待测时序逻辑元件输出的采样值;所述建立时间为所述时钟信号的目标沿与所述数据信号中目标采样值的目标沿之间的时间差,所述第一预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的建立时间确定,所述第二预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的建立时间确定;
评估模块,用于根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,并根据所述评估参数,对所述待测时序逻辑元件的性能进行评估。
在一种可行的实施方式中,所述评估参数包括输出延时平均值,所述评估模块用于:
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一建立时间值;
计算所述待测时序逻辑元件的建立时间从所述第一预设值递减至所述第一建立时间值的过程中,每次递减完成时所述时钟信号的目标沿与所述待测时序逻辑元件输出所述目标采样值之间的延迟时长的第一均值;
将所述第一均值确定为所述输出延时平均值。
在一种可行的实施方式中,所述评估参数还包括目标建立时间;所述评估模块还用于:
选取最小的若干个所述延迟时长;
计算选取的若干个所述延迟时长的均值与所述待测时序逻辑元件的固定延时偏移量的和;
将所述均值与所述固定延时偏移量的和对应的建立时间确定为所述目标建立时间。
在一种可行的实施方式中,所述评估参数还包括亚稳态时间;所述评估模块还用于:
绘制所述延迟时长随所述建立时间的递减次数变化的曲线,并确定所述曲线的拐点与峰值;
获取所述峰值与所述拐点对应的所述建立时间的差值,且将所述差值作为所述亚稳态时间。
在一种可行的实施方式中,所述评估参数还包括目标保持时间;所述调节模块还用于:
根据所述预设递减步长,将所述待测时序逻辑元件的保持时间从第三预设值递减至第四预设值,并记录所述保持时间每次递减后所述待测时序逻辑元件输出的采样值;所述保持时间为所述时钟信号的目标沿之后,所述数据信号保持稳定的时间,所述第三预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的保持时间确定,所述第四预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的保持时间确定;
所述评估模块还用于:
根据所述保持时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一保持时间值;
将所述第一保持时间值确定为所述目标保持时间。
在一种可行的实施方式中,所述数据信号包括相位相反的第一数据信号与第二数据信号,所述时钟信号包括相位相反的第一时钟信号和第二时钟信号,所述待测时序逻辑元件包括第一待测时序逻辑元件与第二待测时序逻辑元件;
所述输入模块用于:
将所述第一时钟信号与所述第一数据信号输入所述第一待测时序逻辑元件,以利用所述第一时钟信号对所述第一数据信号进行采样;将所述第二时钟信号与所述第二数据信号输入所述第二待测时序逻辑元件,以利用所述第二时钟信号对所述第二数据信号进行采样。
在一种可行的实施方式中,所述评估参数还包括以下评估参数中的至少一种:
最大输出延时,为所述第一待测时序逻辑元件对应的所述输出延时平均值与所述第二待测时序逻辑元件对应的所述输出延时平均值的最大值;
最大建立时间,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间的最大值;
最大保持时间,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间的最大值;
不确定时间区间,所述不确定时间区间为所述最大建立时间与所述最大保持时间的和;
最大亚稳态时间,为所述第一待测时序逻辑元件对应的所述亚稳态时间与所述第二待测时序逻辑元件对应的所述亚稳态时间的最大值;
建立时间偏差,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间之差的绝对值;
保持时间偏差,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间之差的绝对值。
第三方面,本公开提供一种电子设备,包括:至少一个处理器和存储器;
所述存储器存储计算机执行指令;
所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行如第一方面提供的时序逻辑元件性能评估方法。
本公开实施例提供的时序逻辑元件性能评估方法及设备,通过逐步缩短待测时序逻辑元件的建立时间,可以使待测时序逻辑元件输出从目标采样值反转为目标采样值的反向值;通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的一些评估参数,并根据这些评估参数,可以对待测时序逻辑元件的性能进行有效的评估,从而有助于提升待测时序逻辑元件的性能或者基于时序逻辑元件的性能设计并改良实际电路或时序。
附图说明
图1为本公开实施例中时序逻辑元件的建立时间与保持时间示意图;
图2为本公开实施例中提供的一种时序逻辑元件性能评估方法的步骤流程示意图;
图3为本公开实施例中提供的一种时序逻辑示意图一;
图4为本公开实施例中提供的一种延迟时长与建立时间的关系示意图一;
图5为本公开实施例中提供的一种延迟时长与建立时间的关系示意图二;
图6为本公开实施例中提供的一种待测时序逻辑元件的电路结构示意图;
图7为本公开实施例中提供的一种时序逻辑示意图二;
图8为本公开实施例中提供的一种时序逻辑元件性能评估装置的程序模块示意图;
图9为本公开实施例提供的一种电子设备的硬件结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。此外,虽然本公开中公开内容按照示范性一个或几个实例来介绍,但应理解,可以就这些公开内容的各个方面也可以单独构成一个完整实施方式。
需要说明的是,本公开中对于术语的简要说明,仅是为了方便理解接下来描述的实施方式,而不是意图限定本公开的实施方式。除非另有说明,这些术语应当按照其普通和通常的含义理解。
本公开中说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似或同类的对象或实体,而不必然意味着限定特定的顺序或先后次序,除非另外注明。应该理解这样使用的用语在适当情况下可以互换,例如能够根据本公开实施例图示或描述中给出那些以外的顺序实施。
此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖但不排他的包含,例如,包含了一系列组件的产品或设备不必限于清楚地列出的那些组件,而是可包括没有清楚地列出的或对于这些产品或设备固有的其它组件。
本公开实施例中使用的术语“模块”,是指任何已知或后来开发的硬件、软件、固件、人工智能、模糊逻辑或硬件或/和软件代码的组合,能够执行与该元件相关的功能。
在半导体技术领域中,在进行基于标准单元库的ASIC设计流程中,芯片设计者采用硬件描述语言设计芯片,即对芯片功能进行建模,然后运用自动化设计软件将设计代码综合成标准单元电路,进而通过物理后端设计将标准单元电路转换成对应制程工艺下可制造的图形数据流文件(Graphic Data Stream,简称GDS)版图,最后由代工厂生产芯片。
其中,在进行基于标准单元库的ASIC设计时,代工厂通常会预先提供工艺设计工具包(Process Design Kit,简称PDK),其会包含一些时序逻辑元件的设计和特性参数(如建立时间或保持时间等)。
可选的,上述时序逻辑元件可以为锁存器(Latch)、触发器(Flip Flop,简称FF)等。
其中,锁存器是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态,在数字电路中则可以记录二进制数字信号“0”和“1”。
触发器也叫双稳态门,是一种具有两种稳态的用于储存的组件,可记录二进制数字信号“1”和“0”,其输出由输入时钟所规定的时刻的数据输入确定。
时序逻辑元件的建立时间(Setup Time)是指在时钟有效沿之前,数据输入端信号必须保持稳定的最短时间;保持时间(Hold time)是指在时钟有效沿之后,数据输入端信号必须保持稳定的最短时间。
可以理解的是,在理想情况下,只要在时钟有效沿来临时,有效数据也来临(时钟有效沿之前或同时),则时序逻辑元件便能够正确采集到数据;而在时钟有效沿之后(或同时),即使数据发生变化,也不会影响时序逻辑元件的输出了。
然而在实际情况中,时钟沿打开开关需要时间,逻辑门的状态改变(电容充放电等)也都需要时间,因此数据的采集是需要一定时间的,在这个时间内数据不能发生变化,即在时钟有效沿来临之前,数据必须提前一个最小时间量“预先准备好”,这个最小时间量就是上述建立时间。另外,时钟沿关闭开关也需要时间,如果在这个时间段内数据有变化的话,那么新数据就有可能被传递到下一级,进而发生错误,所以数据必须保持一定时间不变,即在时钟有效沿来临之后,数据必须保持一个最小时间量“不能变化”,这个最小时间量就是上述保持时间。
为了更好的理解本公开实施例,参照图1,图1为本公开实施例中时序逻辑元件的建立时间与保持时间示意图。
在图1中,在时钟信号CK的上升沿来之前,数据信号D须提前一个最小时间量“预先准备好”,且不能变化,这个最小时间量就是建立时间;另外,在时钟信号CK的上升沿来之后,数据D仍旧须保持一个最小时间量不能变化,这个最小时间量就是保持时间。
目前,在全定制电路设计以及工艺开发阶段,时序逻辑元件可能有不同的设计(包括结构、MOS管类型等),导致对时序逻辑元件的性能评估难度增大。
面对上述技术问题,本公开实施例提供了一种时序逻辑元件性能评估方法,通过逐步缩短待测时序逻辑元件的建立时间,可以使待测时序逻辑元件输出从目标采样值反转为目标采样值的反向值;通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的一些评估参数,并根据这些评估参数,可以对待测时序逻辑元件的性能进行有效的评估,有助于提升待测时序逻辑元件的性能。具体实施方式请参见以下实施例中的内容。
参照图2,图2为本公开实施例中提供的一种时序逻辑元件性能评估方法的步骤流程示意图。在本公开一些实施例中,上述时序逻辑元件性能评估方法包括:
S201、将预设的时钟信号与数据信号输入待测时序逻辑元件。
在一些实施方式中,可以预先建立测试平台,并在该测试平台中采用软件模拟出时序逻辑电路,该时序逻辑电路中包括待测时序逻辑元件。
其中,上述待测时序逻辑元件可以根据时钟信号对上述数据信号进行采样。
可选的,上述时序逻辑元件可以包括锁存器、触发器等。
在一些实施方式中,可以预先选取合理的时钟周期,如本公开一些实施例中可以采用时钟周期为2.5ns、占空比为50%的时钟信号CK。
在一些实施方式中,还可以预先设置数据信号的脉冲宽度,如本公开一些实施例中可以采用脉冲宽度为675ps的数据信号D。
S202、根据预设递减步长,将待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,并记录建立时间每次递减后待测时序逻辑元件输出的采样值。
其中,上述建立时间为时钟信号的目标沿与上述数据信号中目标采样值的目标沿之间的时间差。上述第一预设值由待测时序逻辑元件稳定输出上述目标采样值时的建立时间确定,上述第二预设值由待测时序逻辑元件稳定输出上述目标采样值的反向值时的建立时间确定。
在一种可行的实施方式中,可以先确定待测时序逻辑元件的通用建立时间,然后根据待测时序逻辑元件的通用建立时间确定第一预设值。
可选的,上述第一预设值大于待测时序逻辑元件的通用建立时间,由此可以保证待测时序逻辑元件在采用上述第一预设值作为建立时间时,待测时序逻辑元件能够稳定输出上述目标采样值。
可以理解的是,当待测时序逻辑元件的建立时间小于其对应的通用建立时间时,待测时序逻辑元件可能会因为无法采集到上述目标采样值而输出上述目标采样值的反向值,或者以较高的延迟输出上述目标采样值。在本公开一些实施例中,可以选择一个远小于上述通用建立时间的值作为上述第二预设值,由此可以保证待测时序逻辑元件在采用上述第二预设值作为建立时间时,待测时序逻辑元件能够稳定输出上述目标采样值的反向值。
其中,当上述目标采样值为“1”时,上述目标采样值的反向值为“0”;相反,当上述目标采样值为“0”时,上述目标采样值的反向值为“1”。
可选的,上述第二预设值可以为负值,即上述数据信号中目标采样值的目标沿可以位于时钟信号的目标沿之后,由此可以保证待测时序逻辑元件无法采集到目标采样值。
为了更好的理解本公开实施例,参照图3,图3为本公开实施例中提供的一种时序逻辑示意图一。
在图3中,假设数据信号D的脉冲宽度p等于675ps,上述建立时间为时钟信号CK的上升沿对应的时刻与上述数据信号D的上升沿对应的时刻之间的时间差。
可以理解的是,当上述数据信号D的上升沿位于时钟信号CK的上升沿之前时,上述建立时间为正数;当上述数据信号D的上升沿位于时钟信号CK的上升沿之后时,上述建立时间则为负数。
在一种可行的实施方式中,假设待测时序逻辑元件的最小保持时间为25ps,则上述第一预设值最大可以选用650ps。
可选的,上述第二预设值可以选用-420ps。
需要说明的是,上述第一预设值与第二预设值的取值仅仅只是示例性的,在其它一些实施例中,也可以选用其它的值。
在仿真过程中,对于待测时序逻辑元件的每一次采样,按照预设递减步长,将待测时序逻辑元件的建立时间进行递减,并记录待测时序逻辑元件每次采样输出的采样值。
示例性的,如图3所示,假设上述递减步长为1ps,则在第一次采集目标采样值1时,建立时间t1=650ps;第二次采集1时,建立时间t2=649ps;第三次采集1时,建立时间t3=648ps;……;依次类推,直至到最后一次采集1的建立时间为-420ps为止。
S203、根据上述建立时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件的评估参数,并根据该评估参数,对待测时序逻辑元件的性能进行评估。
可以理解的是,当待测时序逻辑元件的建立时间在递减到某一个值后,待测时序逻辑元件就会因为无法采集到上述目标采样值1,而输出上述目标采样值的反向值0。因此,在本公开一些实施例中,可以预先设置一些评估参数,如待测时序逻辑元件的输出从1反转为0时的输出延时、建立时间、保持时间及亚稳态时间等。在仿真完成后,根据上述建立时间每次递减后待测时序逻辑元件输出的采样值,确定出待测时序逻辑元件的输出从1反转为0时的临界点,然后检测或计算出上述评估参数在该临界点的值。
在检测或计算出上述评估参数在上述临界点的值之后,可以根据上述评估参数以及上述评估参数对应的性能评估标准,来得到时序逻辑元件的性能评估结果。
本公开实施例提供的时序逻辑元件性能评估方法,通过逐步缩短待测时序逻辑元件的建立时间,可以使待测时序逻辑元件输出从目标采样值反转为目标采样值的反向值;通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的一些评估参数,并根据这些评估参数,可以对待测时序逻辑元件的性能进行有效的评估,从而有助于提升待测时序逻辑元件的性能。
基于上述实施例中所描述的内容,在本公开一些实施例中,上述评估参数包括输出延时平均值,上述步骤S203中根据建立时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件的评估参数,包括:
根据建立时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件输出的采样值从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的第一建立时间值;计算待测时序逻辑元件的建立时间从第一预设值递减至第一建立时间值的过程中,每次递减完成时时钟信号的目标沿与待测时序逻辑元件输出目标采样值之间的延迟时长的第一均值;将该第一均值确定为上述输出延时平均值。
可以理解的是,在时钟信号的有效沿到达后,数据信号的目标采样值并不能立即传到时序逻辑元件的输出端,这段等待的时间为时序逻辑元件的时钟到输出延时,即上述延迟时长,也可以理解为是从时钟触发开始到有效数据输出,时序逻辑元件内部所有延时的总和。
如图3所示,从时钟触发开始到有效数据Q输出的延迟时长为tz。
可以理解的是,当时序逻辑元件的建立时间较充足时,在时钟信号的有效沿到达时,数据信号也比较稳定,因此时序逻辑元件的时钟到输出延时也会比较小,且大小比较稳定;当时序逻辑元件的建立时间不够充足时,在时钟信号的有效沿到达时,数据信号可能并不处于稳定状态,因此时序逻辑元件的时钟到输出延时也会增大,且建立时间越不充足,时序逻辑元件的时钟到输出延时越大;当时序逻辑元件的建立时间减小到无法在时钟信号的有效沿到达时采集到目标采样值,则时序逻辑元件会输出目标采样值失败,此时,时序逻辑元件的时钟到输出延时为零。
为了更好的理解本公开实施例,参照图4,图4为本公开实施例中提供的一种延迟时长与建立时间的关系示意图一。
在图4中,t1表示上述第一预设值,tn表示上述第二预设值,横坐标表示建立时间的递减次数,纵坐标表示时间(单位为ps)。
从图4中可以看出,当待测时序逻辑元件的建立时间从t1递减至ty的过程中,上述延迟时长比较小,且比较稳定;当待测时序逻辑元件的建立时间从ty递减至tx的过程中,上述延迟时长会逐渐增大,然后突然变为0;之后,待测时序逻辑元件的建立时间从tx递减至tn的过程中,上述延迟时长会一直保持为0。
其中,由于待测时序逻辑元件的建立时间递减至tx时,上述延迟时长突然变为0,由此可以得出,待测时序逻辑元件的建立时间递减至tx时,时序逻辑元件输出目标采样值失败。即可以确定出待测时序逻辑元件输出的采样值从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的第一建立时间值为tx。
在一些实施例中,可以记录待测时序逻辑元件的建立时间从t1递减至tx的过程中,每次递减完成时对应的上述延迟时长的值,然后计算记录的所有延迟时长的均值,将该均值作为上述输出延时平均值。
本公开实施例提供的时序逻辑元件性能评估方法,通过逐步缩短待测时序逻辑元件的建立时间,可以使待测时序逻辑元件输出从目标采样值反转为目标采样值的反向值;通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值之前,待测时序逻辑元件的输出延时平均值,可以对待测时序逻辑元件的时延性能进行有效的评估。
在本公开一些实施例中,上述评估参数还包括目标建立时间,上述步骤S203中根据建立时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件的评估参数,还包括:
选取最小的若干个上述延迟时长;计算选取的若干个延迟时长的均值与待测时序逻辑元件的固定延时偏移量的和,将上述均值与固定延时偏移量的和对应的建立时间确定为上述目标建立时间。
仍旧参照图4,在本公开一些实施例中,可以记录待测时序逻辑元件的建立时间从t1递减至tx的过程中,每次递减完成时对应的上述延迟时长的值,然后从记录的所有延迟时长中选择最小的若干个(如100个)延迟时长。
计算已选择的若干个延迟时长的均值与待测时序逻辑元件的固定延时偏移量的和,记为tc;从图4中查找出待测时序逻辑元件对应的延迟时长为tc时,待测时序逻辑元件对应的建立时间,并将该建立时间确定为上述目标建立时间。可以理解的是,待测时序逻辑元件的固定延迟偏移量指的是待测时序元件对数据信号的固有传输延迟,或者说是对数据信号的第一固有传输延迟和对时钟信号的第二固有传输延迟的差值。
本公开实施例提供的时序逻辑元件性能评估方法,通过从记录的所有延迟时长中选择最小的若干个延迟时长,然后计算已选择的若干个延迟时长的均值,可以确定出时序逻辑元件在处于最优输出状态时,时序逻辑元件对应的目标建立时间,基于该目标建立时间可以对待测时序逻辑元件的建立时间是否为最优建立时间进行评估。
在本公开一些实施例中,上述评估参数还包括亚稳态时间,上述步骤S203中根据建立时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件的评估参数,还包括:
绘制所述延迟时长随所述建立时间的递减次数变化的曲线,并确定所述曲线的拐点与峰值;
获取所述峰值与所述拐点对应的所述建立时间的差值,且将所述差值作为所述亚稳态时间。
为了更好的理解本公开实施例,参照图5,图5为本公开实施例中提供的延迟时长与建立时间的关系示意图二。
在图5中,t1表示上述第一预设值,tn表示上述第二预设值,横坐标表示建立时间的递减次数,纵坐标表示时间(单位为ps),上述递减步长为1ps。
在本公开一些实施例中,假设上述延迟时长随上述建立时间的递减次数变化的曲线的拐点为点K,拐点K对应的延迟时长为tk,递减次数为Lk,建立时间为t1-Lk;上述峰值为tm,且上述峰值对应的递减次数为Lm,建立时间为t1-Lm。则上述亚稳态时间可以由以下方式计算:
亚稳态时间=Lm-Lk
本公开实施例提供的时序逻辑元件性能评估方法,通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的亚稳态时间,可以对待测时序逻辑元件的亚稳态时间进行评估。
在本公开一些实施例中,上述评估参数还包括目标保持时间,在一些实施例中,可以根据预设递减步长,将待测时序逻辑元件的保持时间从第三预设值递减至第四预设值,根据保持时间每次递减后待测时序逻辑元件输出的采样值,确定待测时序逻辑元件输出的采样值从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的第一保持时间值,将该第一保持时间值确定为上述目标保持时间。
其中,上述保持时间为时钟信号的目标沿之后,数据信号保持稳定的时间,第三预设值由待测时序逻辑元件稳定输出目标采样值时的保持时间确定,上述第四预设值由待测时序逻辑元件稳定输出目标采样值的反向值时的保持时间确定。
在一种可行的实施方式中,可以先确定待测时序逻辑元件的通用保持时间,然后根据待测时序逻辑元件的通用保持时间确定出第三预设值。
可以理解的是,当待测时序逻辑元件的保持时间小于其对应的通用保持时间时,待测时序逻辑元件就会因为无法采集到上述目标采样值而输出上述目标采样值的反向值。在本公开一些实施例中,可以选择一个远小于上述通用保持时间的值作为上述第四预设值,由此可以保证待测时序逻辑元件在采用上述第四预设值作为保持时间时,待测时序逻辑元件能够稳定输出上述目标采样值的反向值。
在一些实施例中,由于待测时序逻辑元件对数据信号具有固有传输延迟,因此在输入待测时序逻辑元件之前,即便保持时间为负值,即数据信号的下降沿在时钟信号的上升沿之前,在实际采样过程中,保持时间可能转换为正值,即保持时间+偏差值为正值。也就是说,最后计算出来的目标保持时间可能是负值。
在一些实施例中,上述评估参数还可以包括平均电流,该平均电流为整个仿真时间段的平均电流。
本公开实施例提供的时序逻辑元件性能评估方法,通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的保持时间,可以对待测时序逻辑元件的保持时间进行评估。
基于上述实施例中所描述的内容,在本公开一些实施例中,上述数据信号包括相位相反的第一数据信号与第二数据信号,上述时钟信号包括相位相反的第一时钟信号和第二时钟信号,上述待测时序逻辑元件包括第一待测时序逻辑元件与第二待测时序逻辑元件。在进行仿真时,将第一时钟信号与第一数据信号输入第一待测时序逻辑元件,以利用第一时钟信号对第一数据信号进行采样;将第二时钟信号与第二数据信号输入第二待测时序逻辑元件,以利用第二时钟信号对第二数据信号进行采样。
为了更好的理解本公开实施例,参照图6,图6为本公开实施例中提供的一种待测时序逻辑元件的电路结构示意图。
在图6中,待测时序逻辑元件包括触发器1与触发器2。在进行仿真时,将第一时钟信号CK与第一数据信号Drise输入触发器1,以利用第一时钟信号CK的上升沿对第一数据信号Drise的数据“1”进行采样,输出采样数据Qrise;将第二时钟信号CKn与第二数据信号Dfall输入触发器2,以利用第二时钟信号CKn的下降沿对第二数据信号Dfall的数据“0”进行采样,输出采样数据Qfall。
其中,第一数据信号Drise与第二数据信号Dfall的相位相反,第一时钟信号CK与第二时钟信号CKn的相位相反。
为了更好的理解本公开实施例,参照图7,图7为本公开实施例中提供的一种时序逻辑示意图二。
可以理解的是,通过逐渐缩小触发器1的建立时间,可以检测出触发器1输出的采样数据Qrise从“1”反转为“0”时,触发器1的以下评估参数:输出延时平均值、目标建立时间、亚稳态时间及目标保持时间。
通过逐渐缩小触发器2的建立时间,可以检测出触发器2输出的采样数据Qfall从“0”反转为“1”时,触发器2的以下评估参数:输出延时平均值、目标建立时间、亚稳态时间及目标保持时间。
在本公开一些实施例中,上述评估参数还包括以下评估参数中的至少一种:
最大输出延时,为第一待测时序逻辑元件对应的输出延时平均值与第二待测时序逻辑元件对应的输出延时平均值的最大值。
最大建立时间,为第一待测时序逻辑元件对应的目标建立时间与第二待测时序逻辑元件对应的目标建立时间的最大值。
最大保持时间,为第一待测时序逻辑元件对应的目标保持时间与第二待测时序逻辑元件对应的目标保持时间的最大值。
不确定时间区间,为上述最大建立时间与最大保持时间的和。
最大亚稳态时间,为第一待测时序逻辑元件对应的亚稳态时间与第二待测时序逻辑元件对应的亚稳态时间的最大值。
建立时间偏差,为第一待测时序逻辑元件对应的目标建立时间与第二待测时序逻辑元件对应的目标建立时间之差的绝对值。
保持时间偏差,为第一待测时序逻辑元件对应的目标保持时间与第二待测时序逻辑元件对应的目标保持时间之差的绝对值。
在一些实施例中,上述不确定时间区间可能大于数据信号的保持时间,也有可能小于数据信号的保持时间。
本公开实施例提供了一种时序逻辑元件性能评估方法,通过测量或计算待测时序逻辑元件的输出从目标采样值反转为目标采样值的反向值时,待测时序逻辑元件的一些评估参数,并根据这些评估参数,可以更加全面、完整的对待测时序逻辑元件的性能进行有效的评估,有助于提升待测时序逻辑元件的性能。
基于上述实施例中描述的内容,本公开实施例中还提供一种时序逻辑元件性能评估装置。参照图8,图8为本公开实施例中提供的一种时序逻辑元件性能评估装置的程序模块示意图,该时序逻辑元件性能评估装置包括:
输入模块801,用于将预设的时钟信号与数据信号输入待测时序逻辑元件,所述待测时序逻辑元件用于根据所述时钟信号对所述数据信号进行采样。
调节模块802,用于根据预设递减步长,将所述待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,并记录所述建立时间每次递减后所述待测时序逻辑元件输出的采样值;所述建立时间为所述时钟信号的目标沿与所述数据信号中目标采样值的目标沿之间的时间差,所述第一预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的建立时间确定,所述第二预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的建立时间确定。
评估模块803,用于根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,并根据所述评估参数,对所述待测时序逻辑元件的性能进行评估。
在一种可行的实施方式中,所述评估参数包括输出延时平均值,评估模块803用于:
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一建立时间值;
计算所述待测时序逻辑元件的建立时间从所述第一预设值递减至所述第一建立时间值的过程中,每次递减完成时所述时钟信号的目标沿与所述待测时序逻辑元件输出所述目标采样值之间的延迟时长的第一均值;
将所述第一均值确定为所述输出延时平均值。
在一种可行的实施方式中,所述评估参数还包括目标建立时间;评估模块803还用于:
选取最小的若干个所述延迟时长;
计算选取的若干个所述延迟时长的均值与所述待测时序逻辑元件的固定延时偏移量的和;
将所述均值与所述固定延时偏移量的和对应的建立时间确定为所述目标建立时间。
在一种可行的实施方式中,所述评估参数还包括亚稳态时间;评估模块803还用于:
绘制所述延迟时长随所述建立时间的递减次数变化的曲线,并确定所述曲线的拐点与峰值;
获取所述峰值与所述拐点对应的所述建立时间的差值,且将所述差值作为所述亚稳态时间。
在一种可行的实施方式中,所述评估参数还包括目标保持时间;调节模块802还用于:
根据所述预设递减步长,将所述待测时序逻辑元件的保持时间从第三预设值递减至第四预设值,并记录所述保持时间每次递减后所述待测时序逻辑元件输出的采样值;所述保持时间为所述时钟信号的目标沿之后,所述数据信号保持稳定的时间,所述第三预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的保持时间确定,所述第四预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的保持时间确定;
评估模块803还用于:
根据所述保持时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一保持时间值;
将所述第一保持时间值确定为所述目标保持时间。
在一种可行的实施方式中,所述数据信号包括相位相反的第一数据信号与第二数据信号,所述时钟信号包括相位相反的第一时钟信号和第二时钟信号,所述待测时序逻辑元件包括第一待测时序逻辑元件与第二待测时序逻辑元件;
输入模块801用于:
将所述第一时钟信号与所述第一数据信号输入所述第一待测时序逻辑元件,以利用所述第一时钟信号对所述第一数据信号进行采样;将所述第二时钟信号与所述第二数据信号输入所述第二待测时序逻辑元件,以利用所述第二时钟信号对所述第二数据信号进行采样。
在一种可行的实施方式中,所述评估参数还包括以下评估参数中的至少一种:
最大输出延时,为所述第一待测时序逻辑元件对应的所述输出延时平均值与所述第二待测时序逻辑元件对应的所述输出延时平均值的最大值;
最大建立时间,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间的最大值;
最大保持时间,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间的最大值;
不确定时间区间,所述不确定时间区间为所述最大建立时间与所述最大保持时间的和;
最大亚稳态时间,为所述第一待测时序逻辑元件对应的所述亚稳态时间与所述第二待测时序逻辑元件对应的所述亚稳态时间的最大值;
建立时间偏差,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间之差的绝对值;
保持时间偏差,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间之差的绝对值。
需要说明的是,本公开实施例中输入模块801、调节模块802及评估模块803具体执行的内容可以参阅图1至图7所示实施例中相关内容,此处不做赘述。
进一步的,基于上述实施例中所描述的内容,本公开实施例中还提供了一种电子设备,该电子设备包括至少一个处理器和存储器;其中,存储器存储计算机执行指令;上述至少一个处理器执行存储器存储的计算机执行指令,以实现如上述实施例中描述的时序逻辑元件性能评估方法中的各个步骤,本实施例此处不再赘述。
为了更好的理解本公开实施例,参照图9,图9为本公开实施例提供的一种电子设备的硬件结构示意图。
如图9所示,本实施例的电子设备90包括:处理器901以及存储器902;其中:
存储器902,用于存储计算机执行指令;
处理器901,用于执行存储器存储的计算机执行指令,以实现上述实施例中描述的时序逻辑元件性能评估方法中的各个步骤,具体可以参见前述方法实施例中的相关描述。
可选地,存储器902既可以是独立的,也可以跟处理器901集成在一起。
当存储器902独立设置时,该设备还包括总线903,用于连接所述存储器902和处理器901。
在本公开所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。例如,以上所描述的设备实施例仅仅是示意性的,例如,所述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本公开的技术方案,而非对其限制;尽管参照前述各实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本公开各实施例技术方案的范围。
Claims (15)
1.一种时序逻辑元件性能评估方法,其特征在于,所述方法包括:
将预设的时钟信号与数据信号输入待测时序逻辑元件,所述待测时序逻辑元件用于根据所述时钟信号对所述数据信号进行采样;
根据预设递减步长,将所述待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,并记录所述建立时间每次递减后所述待测时序逻辑元件输出的采样值;所述建立时间为所述时钟信号的目标沿与所述数据信号中目标采样值的目标沿之间的时间差,所述第一预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的建立时间确定,所述第二预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的建立时间确定;
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,并根据所述评估参数,对所述待测时序逻辑元件的性能进行评估。
2.根据权利要求1所述的方法,其特征在于,所述评估参数包括输出延时平均值,所述根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,包括:
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一建立时间值;
计算所述待测时序逻辑元件的建立时间从所述第一预设值递减至所述第一建立时间值的过程中,每次递减完成时所述时钟信号的目标沿与所述待测时序逻辑元件输出所述目标采样值之间的延迟时长的第一均值;
将所述第一均值确定为所述输出延时平均值。
3.根据权利要求2所述的方法,其特征在于,所述评估参数还包括目标建立时间;所述根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,包括:
选取最小的若干个所述延迟时长;
计算选取的若干个所述延迟时长的均值与所述待测时序逻辑元件的固定延时偏移量的和;
将所述均值与所述固定延时偏移量的和对应的建立时间确定为所述目标建立时间。
4.根据权利要求3所述的方法,其特征在于,所述评估参数还包括亚稳态时间;所述根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,包括:
绘制所述延迟时长随所述建立时间的递减次数变化的曲线,并确定所述曲线的拐点与峰值;
获取所述峰值与所述拐点对应的所述建立时间的差值,且将所述差值作为所述亚稳态时间。
5.根据权利要求4所述的方法,其特征在于,所述评估参数还包括目标保持时间;所述方法还包括:
根据所述预设递减步长,将所述待测时序逻辑元件的保持时间从第三预设值递减至第四预设值,并记录所述保持时间每次递减后所述待测时序逻辑元件输出的采样值;所述保持时间为所述时钟信号的目标沿之后,所述数据信号保持稳定的时间,所述第三预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的保持时间确定,所述第四预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的保持时间确定;
根据所述保持时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一保持时间值;
将所述第一保持时间值确定为所述目标保持时间。
6.根据权利要求5所述的方法,其特征在于,所述数据信号包括相位相反的第一数据信号与第二数据信号,所述时钟信号包括相位相反的第一时钟信号和第二时钟信号,所述待测时序逻辑元件包括第一待测时序逻辑元件与第二待测时序逻辑元件;
所述将预设的时钟信号与数据信号输入待测时序逻辑元件,包括:
将所述第一时钟信号与所述第一数据信号输入所述第一待测时序逻辑元件,以利用所述第一时钟信号对所述第一数据信号进行采样;将所述第二时钟信号与所述第二数据信号输入所述第二待测时序逻辑元件,以利用所述第二时钟信号对所述第二数据信号进行采样。
7.根据权利要求6所述的方法,其特征在于,所述评估参数还包括以下评估参数中的至少一种:
最大输出延时,为所述第一待测时序逻辑元件对应的所述输出延时平均值与所述第二待测时序逻辑元件对应的所述输出延时平均值的最大值;
最大建立时间,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间的最大值;
最大保持时间,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间的最大值;
不确定时间区间,所述不确定时间区间为所述最大建立时间与所述最大保持时间的和;
最大亚稳态时间,为所述第一待测时序逻辑元件对应的所述亚稳态时间与所述第二待测时序逻辑元件对应的所述亚稳态时间的最大值;
建立时间偏差,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间之差的绝对值;
保持时间偏差,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间之差的绝对值。
8.一种时序逻辑元件性能评估装置,其特征在于,所述装置包括:
输入模块,用于将预设的时钟信号与数据信号输入待测时序逻辑元件,所述待测时序逻辑元件用于根据所述时钟信号对所述数据信号进行采样;
调节模块,用于根据预设递减步长,将所述待测时序逻辑元件的建立时间从第一预设值递减至第二预设值,并记录所述建立时间每次递减后所述待测时序逻辑元件输出的采样值;所述建立时间为所述时钟信号的目标沿与所述数据信号中目标采样值的目标沿之间的时间差,所述第一预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的建立时间确定,所述第二预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的建立时间确定;
评估模块,用于根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件的评估参数,并根据所述评估参数,对所述待测时序逻辑元件的性能进行评估。
9.根据权利要求8所述的装置,其特征在于,所述评估参数包括输出延时平均值,所述评估模块用于:
根据所述建立时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一建立时间值;
计算所述待测时序逻辑元件的建立时间从所述第一预设值递减至所述第一建立时间值的过程中,每次递减完成时所述时钟信号的目标沿与所述待测时序逻辑元件输出所述目标采样值之间的延迟时长的第一均值;
将所述第一均值确定为所述输出延时平均值。
10.根据权利要求9所述的装置,其特征在于,所述评估参数还包括目标建立时间;所述评估模块还用于:
选取最小的若干个所述延迟时长;
计算选取的若干个所述延迟时长的均值与所述待测时序逻辑元件的固定延时偏移量的和;
将所述均值与所述固定延时偏移量的和对应的建立时间确定为所述目标建立时间。
11.根据权利要求10所述的装置,其特征在于,所述评估参数还包括亚稳态时间;所述评估模块还用于:
绘制所述延迟时长随所述建立时间的递减次数变化的曲线,并确定所述曲线的拐点与峰值;
获取所述峰值与所述拐点对应的所述建立时间的差值,且将所述差值作为所述亚稳态时间。
12.根据权利要求11所述的装置,其特征在于,所述评估参数还包括目标保持时间;所述调节模块还用于:
根据所述预设递减步长,将所述待测时序逻辑元件的保持时间从第三预设值递减至第四预设值,并记录所述保持时间每次递减后所述待测时序逻辑元件输出的采样值;所述保持时间为所述时钟信号的目标沿之后,所述数据信号保持稳定的时间,所述第三预设值由所述待测时序逻辑元件稳定输出所述目标采样值时的保持时间确定,所述第四预设值由所述待测时序逻辑元件稳定输出所述目标采样值的反向值时的保持时间确定;
所述评估模块还用于:
根据所述保持时间每次递减后所述待测时序逻辑元件输出的采样值,确定所述待测时序逻辑元件输出的采样值从所述目标采样值反转为所述目标采样值的反向值时,所述待测时序逻辑元件的第一保持时间值;
将所述第一保持时间值确定为所述目标保持时间。
13.根据权利要求12所述的装置,其特征在于,所述数据信号包括相位相反的第一数据信号与第二数据信号,所述时钟信号包括相位相反的第一时钟信号和第二时钟信号,所述待测时序逻辑元件包括第一待测时序逻辑元件与第二待测时序逻辑元件;
所述输入模块用于:
将所述第一时钟信号与所述第一数据信号输入所述第一待测时序逻辑元件,以利用所述第一时钟信号对所述第一数据信号进行采样;将所述第二时钟信号与所述第二数据信号输入所述第二待测时序逻辑元件,以利用所述第二时钟信号对所述第二数据信号进行采样。
14.根据权利要求13所述的装置,其特征在于,所述评估参数还包括以下评估参数中的至少一种:
最大输出延时,为所述第一待测时序逻辑元件对应的所述输出延时平均值与所述第二待测时序逻辑元件对应的所述输出延时平均值的最大值;
最大建立时间,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间的最大值;
最大保持时间,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间的最大值;
不确定时间区间,所述不确定时间区间为所述最大建立时间与所述最大保持时间的和;
最大亚稳态时间,为所述第一待测时序逻辑元件对应的所述亚稳态时间与所述第二待测时序逻辑元件对应的所述亚稳态时间的最大值;
建立时间偏差,为所述第一待测时序逻辑元件对应的所述目标建立时间与所述第二待测时序逻辑元件对应的所述目标建立时间之差的绝对值;
保持时间偏差,为所述第一待测时序逻辑元件对应的所述目标保持时间与所述第二待测时序逻辑元件对应的所述目标保持时间之差的绝对值。
15.一种电子设备,其特征在于,包括:至少一个处理器和存储器;
所述存储器存储计算机执行指令;
所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行如权利要求1至7任一项所述的时序逻辑元件性能评估方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210582260.9A CN117172164A (zh) | 2022-05-26 | 2022-05-26 | 时序逻辑元件性能评估方法及设备 |
PCT/CN2022/096858 WO2023226074A1 (zh) | 2022-05-26 | 2022-06-02 | 时序逻辑元件性能评估方法及设备 |
US17/872,479 US12019120B2 (en) | 2022-05-26 | 2022-07-25 | Method and device for evaluating performance of sequential logic element |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210582260.9A CN117172164A (zh) | 2022-05-26 | 2022-05-26 | 时序逻辑元件性能评估方法及设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117172164A true CN117172164A (zh) | 2023-12-05 |
Family
ID=88918287
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210582260.9A Pending CN117172164A (zh) | 2022-05-26 | 2022-05-26 | 时序逻辑元件性能评估方法及设备 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117172164A (zh) |
WO (1) | WO2023226074A1 (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4924468A (en) * | 1987-11-30 | 1990-05-08 | Kontron Holding Ag | Logic analyzer |
CN105991111B (zh) * | 2015-03-02 | 2019-05-28 | 华为技术有限公司 | 一种时序预测电路及方法 |
CN111243635A (zh) * | 2018-11-28 | 2020-06-05 | 长鑫存储技术有限公司 | 写数据采样信号时序监测方法、监测电路和存储器 |
CN114397561B (zh) * | 2022-03-24 | 2022-07-12 | 龙芯中科技术股份有限公司 | 时序错误检测电路、方法以及电子设备 |
-
2022
- 2022-05-26 CN CN202210582260.9A patent/CN117172164A/zh active Pending
- 2022-06-02 WO PCT/CN2022/096858 patent/WO2023226074A1/zh unknown
Also Published As
Publication number | Publication date |
---|---|
WO2023226074A1 (zh) | 2023-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114280454B (zh) | 芯片测试方法、装置、芯片测试机及存储介质 | |
US8060847B2 (en) | Clock model for formal verification of a digital circuit description | |
KR100340392B1 (ko) | 집적회로장치의제조방법및집적회로장치에대한논리검사방법 | |
WO2023245719A1 (zh) | 时序逻辑元件性能检查方法及设备 | |
CN115455879A (zh) | 时序路径筛查方法及设备 | |
US7222039B2 (en) | Estimation of average-case activity for digital state machines | |
CN107844678B (zh) | 包含IP/Memory时序路径的spice仿真方法 | |
US7539958B2 (en) | Estimation of average-case activity for digital circuits | |
US10354029B2 (en) | Method for equipping registers of an integrated circuit to detect timing violations | |
US8667442B1 (en) | Circuit simulation methodology to calculate leakage current during any mode of circuit operation | |
CN117172164A (zh) | 时序逻辑元件性能评估方法及设备 | |
US7131087B2 (en) | Multi-cycle path analyzing method | |
CN110047552B (zh) | 一种存储器读取速度测量电路 | |
US20050149895A1 (en) | Delay library generation method and delay library generation device | |
US6904579B2 (en) | Reducing time to measure constraint parameters of components in an integrated circuit | |
US6721676B1 (en) | Testing of semiconductor device and a fabrication process of a semiconductor device including a testing process | |
US12019120B2 (en) | Method and device for evaluating performance of sequential logic element | |
US9389635B2 (en) | Selectable phase or cycle jitter detector | |
US7802214B2 (en) | Methods and apparatuses for timing analysis of electronics circuits | |
US20050015214A1 (en) | Measuring constraint parameters at different combinations of circuit parameters | |
CN111371453A (zh) | 信号周期测量电路与方法 | |
US20120253712A1 (en) | Power consumption calculation method, power consumption calculation apparatus, and non-transitory computer-readble medium storing power consumption calculation program | |
US20030225562A1 (en) | Method and apparatus for characterizing timing-sensitive digital logic circuits | |
US8008935B1 (en) | Tester and a method for testing an integrated circuit | |
JPH11126218A (ja) | 論理シミュレーション装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |