CN116909850A - 用于主机板的异常显示方法以及异常显示装置 - Google Patents
用于主机板的异常显示方法以及异常显示装置 Download PDFInfo
- Publication number
- CN116909850A CN116909850A CN202310146101.9A CN202310146101A CN116909850A CN 116909850 A CN116909850 A CN 116909850A CN 202310146101 A CN202310146101 A CN 202310146101A CN 116909850 A CN116909850 A CN 116909850A
- Authority
- CN
- China
- Prior art keywords
- abnormal
- signal
- information
- lamp
- abnormality
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005856 abnormality Effects 0.000 title claims abstract description 79
- 238000000034 method Methods 0.000 title claims abstract description 22
- 230000002159 abnormal effect Effects 0.000 claims abstract description 127
- 238000004519 manufacturing process Methods 0.000 description 19
- 101100152436 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) TAT2 gene Proteins 0.000 description 7
- 230000004397 blinking Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 101150031663 LAB5 gene Proteins 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/32—Monitoring with visual or acoustical indication of the functioning of the machine
- G06F11/324—Display of status information
- G06F11/325—Display of status information by lamps or LED's
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2284—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Alarm Systems (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明提供一种用于主机板的异常显示方法以及异常显示装置。异常显示方法包括:在主机板上电时接收主机板在进行上电自我测试前的多个信号;依据所述多个信号的至少其中之一的异常以产生异常信息;依据异常信息以及信息与灯号对照表来控制显示灯,以使显示灯产生对应于异常信息的异常灯号。
Description
技术领域
本发明涉及一种异常显示方法以及异常显示装置,且特别涉及一种用于主机板的异常显示方法以及异常显示装置。
背景技术
一般来说,电子装置的主机板的上电时序的开发阶段是在客户端或生产制造端执行。当客户端或生产制造端遭遇到主机板无法完成上电时序时,客户端或生产制造端都无法在第一时间获知主机板的异常原因。因此,都会交由开发端的硬件工程师来负责测量主机板上的时序信号并找出问题点,从而找出主机板的异常原因。然而,上述的流程会延长开发阶段的时程。如何有效缩短排除主机板异常的时程,是本领域技术人员的研究重点之一。
发明内容
本发明提供一种用于主机板的异常显示方法以及异常显示装置,能够有效缩短排除主机板异常的时程。
本发明的异常显示方法包括:在主机板上电时接收主机板在进行上电自我测试前的多个信号;依据所述多个信号的至少其中之一的异常以产生异常信息;依据异常信息以及信息与灯号对照表来控制显示灯,以使显示灯产生对应于异常信息的异常灯号。
本发明的异常显示装置包括显示灯以及控制器。控制器耦接于显示灯以及主机板。控制器存有信息与灯号对照表。控制器在主机板上电时接收主机板在进行上电自我测试前的多个信号,依据所述多个信号的至少其中之一的异常以产生异常信息,依据异常信息以及信息与灯号对照表来控制显示灯,以使显示灯产生对应于异常信息的异常灯号。
基于上述,本发明的异常显示方法以及异常显示装置是在主机板上电时接收主机板在进行上电自我测试前的多个信号,依据所述多个信号的异常以产生异常信息。此外,本发明利用异常信息来使显示灯产生对应于所述多个信号的异常的异常灯号。由于上电时的所述多个信号是在进行上电自我测试前被接收,因此本发明的异常显示方法以及异常显示装置能够在较早的时间就产生异常灯号。如此一来,客户端或生产制造端能够依据异常灯号来及早获知主机板的异常原因,从而有效缩短排除主机板异常的时程。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合说明书附图作详细说明如下。
附图说明
图1是依据本发明一实施例所示出的异常显示方法的流程图。
图2是依据本发明一实施例所示出的异常显示装置的的示意图。
图3是依据本发明另一实施例所示出的异常显示装置的的示意图。
图4是依据本发明一实施例所示出的异常灯号的循环显示流程图。
具体实施方式
本发明的部分实施例接下来将会配合附图来详细描述,以下的描述所引用的元件符号,当不同附图出现相同的元件符号将视为相同或相似的元件。这些实施例只是本发明的一部分,并未揭示所有本发明的可实施方式。更确切的说,这些实施例只是本发明的专利申请范围中的范例。
请同时参考图1以及图2,图1是依据本发明一实施例所示出的异常显示方法的流程图。图2是依据本发明一实施例所示出的异常显示装置的的示意图。在本实施例中,异常显示方法S100会基于在主机板MB上电(power-on)时的多个信号的异常来提供异常灯号。在本实施例中,异常显示方法S100适用于异常显示装置100。异常显示装置100包括显示灯110以及控制器120。控制器120耦接于显示灯110以及主机板MB。在步骤S110中,在主机板MB上电时,控制器120接收主机板MB在进行上电自我测试(Power On Self Test,POST)之前的信号S1~Sm。在本实施例中,信号S1~Sm分别可以是在主机板MB上电时的状态指示信号或电源信号。m是大于1的正整数。
在步骤S120中,控制器120依据信号S1~Sm的至少其中之一的异常以产生异常信息SAB1~SABn的其中之一。n是大于1的正整数。在本实施例中,一旦控制器120判断出信号S1~Sm的至少其中一者的波型发生异常,控制器120产生对应的异常信息SAB1~SABn。也就是说,异常信息SAB1~SABn分别对应于信号S1~Sm的至少其中之一的波型异常。举例来说,当信号S1的波型被判断出发生异常时,控制器120产生对应于信号S1的异常的异常信息SAB1。另举例来说,当信号S2的波型被判断出发生异常时,控制器120产生对应于信号S2的异常的异常信息SAB2。再举例来说,当信号S1、S2的波型被判断出发生异常时,控制器120产生对应于信号S1、S2的异常的异常信息SAB3。
在步骤S130中,控制器120依据异常信息SAB1~SABn的其中之一以及信息与灯号对照表TB来控制显示灯110,从而使显示灯110产生对应的异常灯号(即,异常灯号LAB1~LABn的其中之一)。
在本实施例中,异常灯号LAB1~LABn可以是在主机板进行上电自我测试之前以及进行上电自我测试的期间被产生。
在此值得一提的是,在主机板MB上电时,信号S1~Sm是在主机板MB进行上电自我测试前就被接收。异常显示方法S100以及100能够在较早的时间就产生异常灯号LAB1~LABn的其中之一。因此,客户端或生产制造端能够依据异常灯号LAB1~LABn的其中之一来及早获知主机板MB的异常原因并告知开发端的硬件工程师。如此一来,排除主机板MB异常的时程能够有效地被缩短。
进一步来说明,在步骤S120中,控制器120会判断信号S1~Sm的时序分别是否符合上电时序。当所有的信号S1~Sm的时序都符合上电时序时,控制器120停止提供异常信息SAB1~SABn的其中之一。因此,异常灯号LAB1~LABn不会被产生。在另一方面,当信号S1~Sm的至少其中之一不符合上电时序时,控制器120提供异常信息SAB1~SABn的其中之一。
在本实施例中,控制器存储了信息与灯号对照表TB。控制器120依据异常信息SAB1~SABn的其中之一以及信息与灯号对照表TB来产生对应的控制信号SC1~SCn。基于信息与灯号对照表TB,控制器120会依据异常信息SAB1来产生控制信号SC1,并依据异常信息SAB2来产生控制信号SC2。同理可推,控制器120会依据异常信息SABn来产生控制信号SCn。在此例中,显示灯110反应于控制信号SC1来产生异常灯号LAB1。因此,异常灯号LAB1对应于异常信息SAB1。举例来说,显示灯110反应于控制信号SC2来产生异常灯号LAB2。因此,异常灯号LAB2对应于异常信息SAB2。在本实施例中,异常灯号LAB1~LABn彼此不相同。
在本实施例中,控制器120可以是外接于主机板MB的控制电路或转换电路,本发明并不以此为限。显示灯110例如是设置于电源按钮、主机机壳或主机板MB上的任意形式的指示灯,本发明并不以此为限。控制器120例如是内嵌式控制器、数字信号处理器(DigitalSignal Processor,DSP)、现场可程序化逻辑门阵列(Field Programmable Gate Array,FPGA)、可程序化控制器、特殊应用集成电路(Application Specific IntegratedCircuits,ASIC)、可程序化逻辑装置(Programmable Logic Device,PLD)或其他类似装置或这些装置的组合。显示灯110可以是任意形式的指示灯。在一些实施例中,控制器120可以被设置于主机板MB上的既有控制电路。因此,控制器120以及显示灯110不需要由额外的外部电路或外部元件来实现。
请同时参考图3,图3是依据本发明另一实施例所示出的异常显示装置的的示意图。在本实施例中,异常显示装置200包括显示灯210以及控制器220。控制器220耦接于显示灯110以及主机板MB。控制器220被设置于主机板MB上。在主机板MB上电时,控制器220接收主机板MB在进行上电自我测试之前的信号S1~Sm。
在本实施例中,信号S1~Sm分别可以是在主机板MB上电时的状态指示信号或电源信号。举例来说,信号S1~S4分别是电源信号。进一步来说,信号S1是用于主机板MB上的存储器元件的电源信号。信号S2是电源轨的电源信号(如,Vbus或VDD)。信号S3是用于风扇的电源信号。信号S4是深度睡眠唤醒电源(Deep Sleep Well,DSW)信号。信号S5~Sm分别是状态指示信号。信号S5是控制器220本身所产生的待机状态指示信号(如,PCH_DPWROK)。信号S6~Sm来自于路径控制芯片C1。路径控制芯片C1例如是平台路径控制器(PlatformController Hub,PCH)。进一步来说,信号S6是深度睡眠状态指示信号(如,SLP_SUS#)。信号S7是eSPI总线接口的指示信号,例如是Virtual Wire(VW)上的信号。信号S8是睡眠模式状态指示信号,例如是SLP_S3、SLP_S4。信号S9是路径控制芯片C1的重置信号(如,PCHPLTRST#)。
在本实施例中,控制器220依据信号S1~Sm的至少其中之一的异常以产生异常信息SAB1~SABn的其中之一。控制器220依据异常信息SAB1~SABn的其中之一以及信息与灯号对照表TB来控制显示灯210产生异常灯号LAB1~LABn。在本实施例中,控制器220包括存储器221。控制器220会通过存储器221存储信息与灯号对照表TB。存储器221可以是任何形态的固定或可移动随机存取存储器(random access memory,RAM)、只读存储器(read-onlymemory,ROM)、快闪存储器(flash memory)或类似元件或上述元件的组合。
举例来说,信息与灯号对照表TB的至少部分如表1所示。
表1:
异常灯号 | 异常信息 | 异常描述 |
LAB1 | SAB1 | 信号S5发生异常 |
LAB2 | SAB2 | 信号S6发生异常 |
LAB3 | SAB3 | 信号S7发生异常 |
LAB4 | SAB4 | 信号S8发生异常 |
LAB5 | SAB5 | 信号S9发生异常 |
在表1中,控制器220会基于信号S5所发生的异常来产生异常信息SAB1,并依据异常信息SAB1以及表1来控制显示灯210产生异常灯号LAB1。控制器220会基于信号S6所发生的异常来产生异常信息SAB2,并依据异常信息SAB2以及表1来控制显示灯210产生异常灯号LAB2。控制器220会基于信号S7所发生的异常来产生异常信息SAB3,并依据异常信息SAB3以及表1来控制显示灯210产生异常灯号LAB3。控制器220会基于信号S8所发生的异常来产生异常信息SAB4,并依据异常信息SAB4以及表1来控制显示灯210产生异常灯号LAB4。此外,控制器220会基于信号S9所发生的异常来产生异常信息SAB5,并依据异常信息SAB5以及表1来控制显示灯210产生异常灯号LAB5。在本实施例中,异常灯号LAB1~LABn是在主机板进行上电自我测试之前以及进行上电自我测试的期间被产生。
举例来说,客户端或生产制造端依据异常灯号LAB1而直接获知信号S5(如,PCH_DPWROK)的波型或时序发生异常,并将信号S5的异常告知开发端的硬件工程师。硬件工程师则可以对信号S5的异常进行排除。如此一来,排除主机板MB异常的时程能够有效地被缩短。
在本实施例中,异常灯号LAB1~LABn彼此不同。举例来说,异常灯号LAB1~LABn的闪烁次数彼此不同。因此,客户端或生产制造端依据当前异常灯号的闪烁次数来获知对应的异常信息。进一步地,异常灯号LAB1~LABn的闪烁次数彼此不同但异常灯号LAB1~LABn的闪烁频率大致相同。在一些实施例中,异常灯号LAB1~LABn的闪烁次数以及闪烁频率彼此不同。
请同时参考图1、图3以及图4,图4是依据本发明一实施例所示出的异常灯号的循环显示流程图。在本实施例中,步骤S130包括步骤S131、S132。在步骤S131中,控制器220控制显示灯210产生起始灯号。在步骤S132中,控制器220控制显示灯210产生当前异常灯号(异常灯号LAB1~LABn的其中之一)。接下来,控制器220回到步骤S131以控制显示灯210产生起始灯号。步骤S131、S132分别是不同的时段。也就是说,控制器220在第一时段(即,步骤S131)控制显示灯210产生起始灯号,并且在第二时段(即,步骤S132)控制显示灯210产生异常灯号。基于第一时段以及第二时段,起始灯号以及异常灯号被循环产生。此外,起始灯号的闪烁频率不同于异常灯号的闪烁频率。步骤S131与S132以及步骤S132与S131之间都具有一预设时间间隔。
举例来说明,当信号S5发生异常时,异常信息SAB1被产生。因此,在步骤S131中,起始灯号每1秒闪烁4次。在预设时间间隔(如,1秒)后,异常灯号LAB1在步骤S132中被产生。异常灯号LAB1每1秒闪烁1次,共闪烁1次。也就是说,起始灯号的闪烁频率是异常灯号LAB1的闪烁频率的4倍。随后,在预设时间间隔(如,1秒)后,起始灯号在步骤S131中每1秒闪烁4次。因此,步骤S131、S132会持续循环下去,直到主机板MB关机、断电或排除信号S5的异常为止。
另举例来说明,当信号S6发生异常时,异常信息SAB2被产生。因此,在步骤S131中,起始灯号每1秒闪烁4次。在预设时间间隔(如,1秒)后,异常灯号LAB1在步骤S132中被产生。异常灯号LAB1每1秒闪烁1次,共闪烁2次。接下来,步骤S131、S132会持续循环下去,直到主机板MB关机、断电或排除信号S6的异常为止。异常灯号LAB1、LAB2的闪烁次数彼此不同。
应注意的是,异常灯号LAB1、LAB2的闪烁频率彼此相同,并且不同于起始灯号的闪烁频率。因此,客户端或生产制造端能够依据起始灯号以及当前异常灯号的闪烁频率的差异来直观地获知当前异常灯号的产生。此外,通过当前异常灯号的闪烁次数,客户端或生产制造端能够来轻易地识别出当前异常灯号是异常灯号LAB1~LABn的其中之一。
综上所述,由于上电时的所述多个信号是在进行上电自我测试前被接收,因此本发明的异常显示方法以及异常显示装置能够在较早的时间就产生异常灯号。如此一来,客户端或生产制造端能够依据异常灯号来及早获知主机板的异常原因,从而有效缩短排除主机板异常的时程。此外,起始灯号以及当前异常灯号的闪烁频率明显不同。因此,客户端或生产制造端能够依据起始灯号以及当前异常灯号的闪烁频率的差异来直观地获知当前异常灯号的产生。此外,通过当前异常灯号的闪烁次数,客户端或生产制造端能够来轻易地识别出当前异常灯号。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的构思和范围内,当可作些许的变动与润饰,故本发明的保护范围当视权利要求所界定者为准。
Claims (10)
1.一种用于一主机板的异常显示方法,包括:
在该主机板上电时接收该主机板在进行上电自我测试前的多个信号;
依据该些信号的至少其中之一的异常以产生一异常信息;
依据该异常信息以及一信息与灯号对照表来控制一显示灯,以使该显示灯产生对应于该异常信息的一异常灯号。
2.如权利要求1所述的异常显示方法,其中依据该些信号的至少其中之一的异常以产生该异常信息的步骤包括:
判断各个该些信号的时序是否符合一上电时序;以及
当该些信号的至少其中之一的时序不符合该上电时序时,产生对应于不符合该上电时序的信号的该异常信息。
3.如权利要求1所述的异常显示方法,其中依据该异常信息以及该信息与灯号对照表来控制该显示灯的步骤包括:
依据一第一异常信息以及该信息与灯号对照表来产生一第一控制信号;以及
依据一第二异常信息以及该信息与灯号对照表来产生一第二控制信号。
4.如权利要求3所述的异常显示方法,其中使该显示灯产生对应于该异常信息的该异常灯号的步骤包括:
利用该第一控制信号使该显示灯产生对应于该第一异常信息的一第一异常灯号,
利用该第二控制信号使该显示灯产生对应于该第二异常信息的一第二异常灯号,并且
其中该第二异常灯号不同于该第一异常灯号。
5.如权利要求1所述的异常显示方法,其中使该显示灯产生对应于该异常信息的该异常灯号的步骤包括:
在一第一时段产生一起始灯号;以及
在一第二时段产生该异常灯号,
其中基于该第一时段以及该第二时段,该起始灯号以及该异常灯号被循环产生,并且
其中该起始灯号的闪烁频率不同于该异常灯号的闪烁频率。
6.一种用于一主机板的异常显示装置,包括:
一显示灯;以及
一控制器,耦接于该显示灯以及该主机板,该控制器存储有一信息与灯号对照表,该控制器经配置以在该主机板上电时接收该主机板在进行上电自我测试前的多个信号,依据该些信号的至少其中之一的异常以产生一异常信息,依据该异常信息以及该信息与灯号对照表来控制该显示灯,以使该显示灯产生对应于该异常信息的一异常灯号。
7.如权利要求6所述的异常显示装置,其中该控制器判断各个该些信号的时序是否符合一上电时序,并且当该些信号的至少其中之一的时序不符合该上电时序时,产生对应于不符合该上电时序的信号的该异常信息。
8.如权利要求6所述的异常显示装置,其中该控制器包括:
存储器,其中该控制器通过该存储器存储该信息与灯号对照表。
9.如权利要求6所述的异常显示装置,其中:
该控制器依据一第一异常信息以及该信息与灯号对照表来产生一第一控制信号,并利用该第一控制信号使该显示灯产生对应于该第一异常信息的一第一异常灯号,
该控制器依据一第二异常信息以及该信息与灯号对照表来产生一第二控制信号,并利用该第二控制信号使该显示灯产生对应于该第二异常信息的一第二异常灯号,并且
该第二异常灯号不同于该第一异常灯号。
10.如权利要求6所述的异常显示装置,其中:
该控制器在一第一时段控制该显示灯产生一起始灯号,并且在一第二时段控制该显示灯产生该异常灯号,
基于该第一时段以及该第二时段,该起始灯号以及该异常灯号被循环产生,并且
该起始灯号的闪烁频率不同于该异常灯号的闪烁频率。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111114834 | 2022-04-19 | ||
TW111114834A TWI807789B (zh) | 2022-04-19 | 2022-04-19 | 用於主機板的異常顯示方法以及異常顯示裝置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116909850A true CN116909850A (zh) | 2023-10-20 |
Family
ID=88149247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310146101.9A Pending CN116909850A (zh) | 2022-04-19 | 2023-02-21 | 用于主机板的异常显示方法以及异常显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN116909850A (zh) |
TW (1) | TWI807789B (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1760840A (zh) * | 2004-10-11 | 2006-04-19 | 佛山市顺德区顺达电脑厂有限公司 | 利用电脑键盘上的led灯显示侦错码的方法 |
CN100517262C (zh) * | 2006-03-29 | 2009-07-22 | 鸿富锦精密工业(深圳)有限公司 | 主板侦错系统及方法 |
TW200819971A (en) * | 2006-10-27 | 2008-05-01 | Inventec Corp | Debugging method for a motherboard |
TW201109913A (en) * | 2009-09-02 | 2011-03-16 | Inventec Corp | Main system board error-detecting system and its pluggable error-detecting board |
-
2022
- 2022-04-19 TW TW111114834A patent/TWI807789B/zh active
-
2023
- 2023-02-21 CN CN202310146101.9A patent/CN116909850A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
TWI807789B (zh) | 2023-07-01 |
TW202343248A (zh) | 2023-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9329210B1 (en) | Voltage monitoring circuit | |
JP2003023343A (ja) | 遅延信号生成回路 | |
US20150177804A1 (en) | Method and module for providing instructions for setting a supply voltage | |
CN112816850B (zh) | 一种便于实时监测的老化测试系统、方法和集成电路芯片 | |
CN116909850A (zh) | 用于主机板的异常显示方法以及异常显示装置 | |
US20110313700A1 (en) | Voltage detection system and controlling method of the same | |
JPH09146653A (ja) | 情報処理装置 | |
JP2021152783A (ja) | スレーブ装置、情報処理装置、マスタスレーブ制御システム、スレーブ装置の制御方法、および情報処理装置の制御方法 | |
CN110196678B (zh) | 资料储存决定装置 | |
CN107194258B (zh) | 监测代码漏洞的方法、装置及电子设备、存储介质 | |
US6057699A (en) | Built-in frequency test circuit for testing the frequency of the output of a frequency generating circuit | |
TWI631458B (zh) | 主機板及其電腦系統 | |
JP2017072543A (ja) | 電子機器および電子機器のテスト方法 | |
CN112596578A (zh) | 一种时钟监控电路及监控方法 | |
JP2007171060A (ja) | 動作モード設定回路、動作モード設定回路を有するlsi、及び動作モード設定方法 | |
CN219122665U (zh) | 电源上电复位系统 | |
US20230056613A1 (en) | Simulation test system and simulation test method | |
CN116880294A (zh) | 一种上电时序控制方法及装置 | |
CN114168393B (zh) | 一种服务器测试方法、系统、设备以及介质 | |
CN116184255B (zh) | 一种测试芯片内部电源的瞬态响应的方法和控制系统 | |
JP2000293256A (ja) | 情報処理装置、情報処理システム、情報処理装置の昇温抑制方法、及び記憶媒体 | |
JP4181987B2 (ja) | 半導体集積回路および電子装置並びに半導体集積回路のクロック供給状態検出方法 | |
JPH01183148A (ja) | 半導体集積回路 | |
CN115857648A (zh) | 电源上电复位系统 | |
CN115078968A (zh) | 芯片测试电路、自测试芯片及芯片测试系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |