CN116886101A - 信号接收电路、控制方法及电子设备 - Google Patents
信号接收电路、控制方法及电子设备 Download PDFInfo
- Publication number
- CN116886101A CN116886101A CN202310838701.1A CN202310838701A CN116886101A CN 116886101 A CN116886101 A CN 116886101A CN 202310838701 A CN202310838701 A CN 202310838701A CN 116886101 A CN116886101 A CN 116886101A
- Authority
- CN
- China
- Prior art keywords
- signal
- control
- pole double
- switch
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 30
- 230000005540 biological transmission Effects 0.000 claims abstract description 23
- 238000012544 monitoring process Methods 0.000 claims abstract description 22
- 238000012545 processing Methods 0.000 claims abstract description 19
- 238000011084 recovery Methods 0.000 claims abstract description 14
- 238000001514 detection method Methods 0.000 claims description 26
- 238000003780 insertion Methods 0.000 claims description 12
- 230000037431 insertion Effects 0.000 claims description 12
- 238000001914 filtration Methods 0.000 claims description 8
- 230000003321 amplification Effects 0.000 claims description 2
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 2
- RQLIWGALGGOPGM-OAQYLSRUSA-N N-[(1R)-1-(4-methoxyphenyl)-2-oxo-2-(4-trimethylsilylanilino)ethyl]-N-methyl-3-oxo-1,2-oxazole-5-carboxamide Chemical compound OC1=NOC(=C1)C(=O)N(C)[C@@H](C(NC1=CC=C(C=C1)[Si](C)(C)C)=O)C1=CC=C(C=C1)OC RQLIWGALGGOPGM-OAQYLSRUSA-N 0.000 description 38
- 238000010586 diagram Methods 0.000 description 15
- 230000008054 signal transmission Effects 0.000 description 13
- 101100381996 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) BRO1 gene Proteins 0.000 description 10
- 230000000694 effects Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/02—Conversion to or from weighted codes, i.e. the weight given to a digit depending on the position of the digit within the block or code word
- H03M7/04—Conversion to or from weighted codes, i.e. the weight given to a digit depending on the position of the digit within the block or code word the radix thereof being two
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Noise Elimination (AREA)
Abstract
本发明提供了一种信号接收电路、控制方法及电子设备,其抗干扰模块通过CC引脚接收待处理信号,并对接收到的BMC信号进行去噪处理以及消除直流偏移处理,输出相应的第一电压信号;第一单刀双掷开关的第一活动端接收一高电平信号,第二活动端接收第一电压信号,其控制端接收第一控制信号;比较器的第一端与第一单刀双掷开关的固定端耦接,其第二端接收一参考电压,并输出输出信号;时序控制模块对抗干扰模块的第一端的状态进行监测,并依据监测情况至少输出第一控制信号的方式,从而在抗干扰模块插入CC引脚时,对所述比较器进行信号校准,并依据待处理信号的类型实现对BMC信号的解码以及在非BMC传输阶段的信号恢复,以准确地进行数字解码。
Description
技术领域
本发明涉及电子电路领域,尤其涉及一种信号接收电路、控制方法及电子设备。
背景技术
双相符号编码(BMC,Biphase Mark Coding)是一种用于二进制数据流的编码类型,是一种时钟信号和数据信号混合在一起传输的编码方法,采用BMC会使得同步性变得简单。
在BMC数据传输的过程中,需要一信号接收电路,其功能是从CC引脚(pin)接收传输过来的信号,并对BMC数据信号(模拟电压信号)进行直流偏移(DC offset)和噪声干扰的处理,以实现BMC信号的还原。
然而,现有技术中对于BMC信号传输阶段和非BMC信号传输阶段的变化不能进行准确地切换,从而在数字解码过程中,会令数字系统无法有效地对各帧数据进行准确区分,导致数字解码失败。
因而,如何在解决直流偏移(DC offset)和噪声干扰的处理的同时,准确地进行数字解码,已成为目前业界亟需解决的技术问题。
发明内容
本发明提供一种信号接收电路、控制方法及电子设备,以解决如何在解决直流偏移和噪声干扰的处理的同时,准确地进行数字解码的问题。
根据本发明的第一方面,提供了一种信号接收电路,包括:
抗干扰模块,其第一端用于耦接CC引脚,通过所述CC引脚接收待处理信号,所述待处理信号包括BMC信号以及非BMC信号;所述抗干扰模块用于对接收到的BMC信号进行第一处理,并输出相应的第一电压信号,其中,所述第一处理包括去噪处理以及消除直流偏移处理;
第一单刀双掷开关,其第一活动端用于接收一高电平信号,第二活动端用于接收所述第一电压信号,其控制端接收第一控制信号,以控制所述第一单刀双掷开关的固定端接第一活动端或接第二活动端;
比较器,其第一端与所述第一单刀双掷开关的固定端耦接,其第二端用于接收一参考电压;所述比较器用于根据其第一端接收的信号与第二端的参考电压,输出输出信号;
时序控制模块,用于对所述抗干扰模块的第一端的状态进行监测,并依据监测情况至少输出所述第一控制信号,其中:
若所述抗干扰模块的第一端插入CC引脚,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,以对所述比较器进行信号校准;
若所述待处理信号为BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第二活动端,以使得所述比较器的第一端输入所述第一电压信号,实现对BMC信号的解码;
若所述待处理信号为非BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,实现所述比较器在非BMC传输阶段的信号恢复。
可选的,所述时序控制模块还依据监测情况输出第二控制信号;所述第一电压信号包括第一信号以及第二信号;所述抗干扰模块包括低通滤波器、高通滤波器以及第二开关模块;其中:
所述低通滤波器的输入端用于耦接所述CC引脚,所述低通滤波器的输出端分别耦接至所述高通滤波器的输入端以及所述第二开关模块的第一端,所述高通滤波器的输出端耦接所述第二开关模块的第二端,所述第二开关模块的第三端耦接至所述第一单刀双掷开关的第二活动端,所述第二开关模块的控制端耦接至所述时序控制模块,用以接收所述第二控制信号;其中:
所述低通滤波器用于滤除所述待处理信号中的高频干扰以及直流偏移,以形成所述第一信号;
所述高通滤波器用于滤除所述第一信号中的低频干扰,以形成所述第二信号;
所述第二控制信号用于控制所述第二开关模块的第三端耦接所述第二开关模块的第一端或第二端,以使得所述抗干扰模块输出所述第一信号或所述第二信号。
可选的,所述第一控制信号以及所述第二控制信号均包括第一电平信号以及第二电平信号;所述时序控制模块依据监测情况输出第一控制信号以及第二控制信号,以控制所述比较器的第一端接收的信号,具体为:
当所述第一控制信号为第一电平信号时,所述第一单刀双掷开关的固定端接第一活动端,所述比较器的第一端输入所述高电平信号;
当所述第一控制信号为第二电平信号,且所述第二控制信号为第一电平信号时,所述第一单刀双掷开关的固定端接第二活动端,所述第二开关模块的第三端耦接所述第二开关模块的第一端;所述比较器的第一端输入所述第一信号;
当所述第一控制信号为第二电平信号,且所述第二控制信号为第二电平信号时,所述第一单刀双掷开关的固定端接第二活动端,所述第二开关模块的第三端耦接所述第二开关模块的第二端;所述比较器的第一端输入所述第二信号。
可选的,所述第二开关模块包括第二单刀双掷开关,其中:
所述第二单刀双掷开关的第一活动端耦接至所述低通滤波器的输出端,其第二活动端耦接至所述高通滤波器的输出端,其固定端耦接至所述第一单刀双掷开关的第二活动端,其控制端接收所述第二控制信号;其中:
在所述第二控制信号为第一电平信号时,所述第二控制信号控制所述第二单刀双掷开关的固定端接其第一活动端,使得所述比较器的第一端输入所述第一信号;
在所述第二控制信号为第二电平信号时,所述第二控制信号控制所述第二单刀双掷开关的固定端接其第二活动端,使得所述比较器的第一端输入所述第二信号。
可选的,所述第二开关模块包括第二开关以及第三开关,其中:
所述第二开关的第一端耦接至所述低通滤波器的输出端,其第二端耦接至所述第一单刀双掷开关的第二活动端,其控制端耦接至所述第二控制信号;
所述第三开关的第一端耦接至所述高通滤波器的输出端,其第二端耦接至所述第一单刀双掷开关的第二活动端,其控制端耦接至所述第二控制信号;其中:
在所述第二控制信号为第一电平信号时,所述第二控制信号控制所述第二开关导通、所述第三开关断开,使得所述比较器的第一端输入所述第一信号;
在所述第二控制信号为第二电平信号时,所述第二控制信号控制所述第二开关断开、所述第三开关导通,使得所述比较器的第一端输入所述第二信号。
可选的,所述抗干扰模块包括:第一低通滤波器、第二低通滤波器以及差分放大器;其中:
所述第一低通滤波器的输入端耦接至所述CC引脚,所述第一低通滤波器的输出端分别耦接至所述第二低通滤波器的输入端以及所述差分放大器的第一输入端;
所述第二低通滤波器的输出端耦接至所述差分放大器的第二输入端;所述差分放大器的输出端耦接至所述第一单刀双掷开关的第二活动端;其中:
所述第一低通滤波器用于滤除所述待处理信号中的第一高频干扰,以形成第三信号;
所述第二低通滤波器用于滤除所述第三信号中的第二高频干扰,以形成第四信号;
所述差分放大器用于对所述第三信号与所述第四信号进行差分放大,以输出所述第一电压信号。
可选的,所述第一控制信号包括第一电平信号以及第二电平信号;其中:
当所述第一控制信号为第一电平信号时,所述第一单刀双掷开关的固定端接第一活动端;所述比较器的第一端输入所述高电平信号;
当所述第一控制信号为第二电平信号时,所述第一单刀双掷开关的固定端接第二活动端;所述比较器的第一端输入所述第一电压信号。
可选的,所述时序控制模块包括第一输入端以及第二输入端;
所述时序控制模块的第一输入端耦接至所述抗干扰模块的第一端,其第二输入端用于接收所述输出信号;所述时序控制模块被配置为:依据所述抗干扰模块的第一端的状态以及所述输出信号至少输出所述第一控制信号;其中:
所述抗干扰模块的第一端的状态用于判断所述抗干扰模块的第一端是否插入CC引脚;
所述输出信号用于判断所述待处理信号为BMC信号或非BMC信号。
可选的,所述时序控制模块包括信号检测单元、插入检测单元以及时序控制单元;
所述插入检测单元的第一端耦接至所述抗干扰模块的第一端,其第二端耦接至所述时序控制单元的第一输入端;所述信号检测单元的第一端接收所述输出信号,其第二端耦接至所述时序控制单元的第二输入端;所述时序控制单元的输出端耦接至所述第一单刀双掷开关的控制端;其中:
所述插入检测单元用于对所述抗干扰模块的第一端的状态进行监测,并将检测到的所述抗干扰模块的第一端的状态发送至所述时序控制单元;
所述信号检测单元被配置为用于:依据所述输出信号,判断所述待处理信号为BMC信号或非BMC信号,并将判断结果发送至所述时序控制单元;
所述时序控制单元被配置为:依据所述抗干扰模块的第一端的状态以及所述待处理信号的判断结果至少输出所述第一控制信号。
可选的,所述高电平信号为所述非BMC信号,所述第一单刀双掷开关的第一活动端耦接至所述CC引脚。
可选的,所述比较器为滞回比较器。
可选的,所述参考电压的取值为所述第一电压信号的中心值正负偏移1~1.5V之间。
根据本发明的第二方面,提供了一种信号接收电路的控制方法,用于对本发明第一方面任一项提供的信号接收电路进行控制,该方法包括:
对所述待处理信号进行监测,并依据所述待处理信号的情况生成所述第一控制信号,并执行以下步骤:
若所述抗干扰模块的第一端插入CC引脚,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,以对所述比较器进行信号校准;
若所述待处理信号为BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第二活动端,以使得所述比较器的第一端输入所述第一电压信号,实现对BMC信号的解码;
若所述待处理信号为非BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,实现所述比较器在非BMC传输阶段的信号恢复。
根据本发明提供的第三方面,提供了一种电子设备,包括本发明第一方面任一项提供的信号接收电路。
本发明提供的信号接收电路、控制方法及电子设备中,其抗干扰模块通过CC引脚接收待处理信号,并对接收到的BMC信号进行去噪处理以及消除直流偏移处理,输出相应的第一电压信号;第一单刀双掷开关的第一活动端接收一高电平信号,第二活动端接收第一电压信号,其控制端接收第一控制信号;比较器的第一端与第一单刀双掷开关的固定端耦接,其第二端接收一参考电压,并输出输出信号;时序控制模块对抗干扰模块的第一端的状态进行监测,并依据监测情况至少输出第一控制信号的方式,从而在抗干扰模块插入CC引脚时,对所述比较器进行信号校准,并依据待处理信号的类型实现对BMC信号的解码以及在非BMC传输阶段的信号恢复,以准确地进行数字解码。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是现有技术一实施例中的信号接收电路构造示意图;
图2是现有技术另一实施例中的信号接收电路构造示意图;
图3是本发明实施例中的信号接收电路构造示意图;
图4是本发明第一种实施例中的信号接收电路构造示意图;
图5是本发明第二种实施例中的信号接收电路构造示意图一;
图6是本发明第二种实施例中的信号接收电路构造示意图二;
图7是本发明第二种实施例中的信号接收电路构造示意图三;
图8是本发明第三种实施例中的信号接收电路构造示意图;
图9是图1所示的信号接收电路的波形示意图;
图10是图2所示的信号接收电路的波形示意图;
图11是图5所示的信号接收电路的波形示意图;
图12是图8所示的信号接收电路的波形示意图;
图13是本发明第四种实施例中的信号接收电路构造示意图;
图14是本发明实施例中信号接收电路的控制方法的流程示意图。
附图标记说明:
10-抗干扰模块;
101-第二开关模块;
102-差分放大器;
20-比较器;
30-时序控制模块;
301-信号检测单元;
302-插入检测单元;
303-时序控制单元;
LPF1-第一低通滤波器;
LPF2-第二低通滤波器;
Vref-参考电压;
cc_in-输出信号;
cc_sig-第一电压信号;
S1-第一单刀双掷开关;
S1_0-第一单刀双掷开关的第一活动端;
S1_1-第一单刀双掷开关的第二活动端;
CFG[1]-第一控制信号;
CFG[2]-第二控制信号;
cc_lpf-第一信号;
cc_bpf-第二信号;
LPF-低通滤波器;
HPF-高通滤波器;
S2-第二单刀双掷开关;
S2_0-第二单刀双掷开关的第二活动端;
S2_1-第二单刀双掷开关的第二活动端;
SW2-第二开关;
SW3-第三开关;
cc_sig1-第三信号;
cc_sig2-第四信号。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
下面以具体地实施例对本发明的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
在提出本申请前,申请人对信号接收电路进行了充分的研究,并基于研究提出了图1以及图2所示的信号接收电路,用于解决BMC信号阶段的还原处理。
在图1所示的示例中,所述信号接收电路包括:
抗干扰模块10,所述抗干扰模块10包括带通滤波器,其第一端用于耦接CC引脚,通过所述CC引脚接收待处理信号,所述待处理信号包括BMC信号以及非BMC信号;所述抗干扰模块10用于对接收到的BMC信号进行第一处理,并输出相应的第一电压信号cc_sig,其中,所述第一处理包括去噪处理以及消除直流偏移处理;
比较器20,其第一端接收所述第一电压信号cc_sig,其第二端用于接收一参考电压Vref,其中,所述比较器20用于比较其第一端接收的所述第一电压信号cc_sig与第二端的参考电压Vref,输出输出信号cc_in。
在图2所示的示例中,所述信号接收电路包括抗干扰模块10以及比较器20,所述抗干扰模块10包括第一低通滤波器LPF1、第二低通滤波器LPF2、差分放大器102;
第一低通滤波器LPF1的输入端耦接至所述CC引脚,所述第一低通滤波器LPF1的输出端分别耦接至所述第二低通滤波器LPF2的输入端以及所述差分放大器102的第一输入端,所述第二低通滤波器LPF2的输出端耦接至所述差分放大器102的第二输入端;所述差分放大器102的输出端耦接至所述比较器20的第一端,以输出第一电压信号cc_sig,所述比较器20的第二端用于接收一参考电压Vref;其中,所述比较器20用于比较其第一端接收的所述第一电压信号cc_sig与第二端的参考电压Vref,输出输出信号cc_in。
通过上述做法,现有技术中的信号接收电路解决了BMC信号传输阶段(传输BMC信号)在不同功率等级下的直流偏移以及噪声干扰的问题,但是在非BMC信号传输阶段(比如一帧BMC信号与下一帧BMC信号之间的阶段,在此阶段没有BMC信号传输),所述CC引脚的电平会拉高,而在BMC信号传输结束时,该拉高电平信号的上升沿相较BMC信号边沿的变化缓慢。
图1所示的电路对应的信号波形示意图如图9所示,由于在BMC传输结束的时刻,待处理信号(此时为非BMC信号)由低电平到高电平的边沿变化缓慢,导致其主要频率特性不在带通滤波器带宽内,在这种情况下,故比较器20将输出低电平,这将导致所述输出信号cc_in处于持续拉低状态,后续电路无法有效的确定下一次BMC信号的到来时刻,从而导致信号解码失败。
图2所示的电路对应的信号波形示意图如图10所示,如图10所示,虽然在BMC传输结束的时刻,待处理信号(此时为非BMC信号)同样由低电平到高电平的边沿变化缓慢,虽然其主要频率特性均在带通滤波器带宽内,但是这将导致所述第一低通滤波器LPF1输出的信号与所述第二低通滤波器LPF2输出的信号的变化差异较小,从而将导致所述差分放大器102输出的第一电压信号cc_sig低于所述参考电压Vref,故比较器20将输出低电平,进一步导致所述输出信号cc_in处于持续拉低状态,后续电路无法有效的确定下一次BMC信号的到来时刻,从而导致信号解码失败。
因而,图1和图2所示的两种电路虽然能解决BMC信号传输阶段(传输BMC信号)在不同功率等级下的直流偏移以及噪声干扰的问题,但是却造成了信号无法正确解码。
有鉴于此,本发明提供了一种信号接收电路、控制方法及电子设备,通过抗干扰模块利用CC引脚接收待处理信号,并对接收到的BMC信号进行去噪处理以及消除直流偏移处理,输出相应的第一电压信号;第一单刀双掷开关的第一活动端接收一高电平信号,第二活动端接收第一电压信号,其控制端接收第一控制信号;比较器的第一端与第一单刀双掷开关的固定端耦接,其第二端接收一参考电压,并输出输出信号;时序控制模块对抗干扰模块的第一端的状态进行监测,并依据监测情况至少输出第一控制信号的方式,从而在抗干扰模块插入CC引脚时,对所述比较器进行信号校准,并依据待处理信号的类型实现对BMC信号的解码以及在非BMC传输阶段的信号恢复,以准确地进行数字解码。
关于本发明的方案,具体说明如下:
请参考图3,本发明一实施例中提供了一种信号接收电路,包括:
抗干扰模块10,其第一端用于耦接CC引脚(图中未示出),一种举例中,例如通过cc总线接CC引脚,以接收待处理信号,所述待处理信号包括BMC信号以及非BMC信号;所述抗干扰模块10用于对接收到的BMC信号进行第一处理,并输出相应的第一电压信号cc_sig,其中,所述第一处理包括去噪处理以及消除直流偏移处理;其中,BMC信号可以理解为BMC传输阶段传输的信号,非BMC信号可以理解为非BMC传输阶段传输的信号,且非BMC传输阶段传输的信号表征为高电平;
第一单刀双掷开关S1,其第一活动端S1_0用于接收一高电平信号,第二活动端S1_1用于接收所述第一电压信号cc_sig,其控制端接收第一控制信号CFG[1],以控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0或接第二活动端S1_1;
比较器20,其第一端与所述第一单刀双掷开关S1的固定端耦接,其第二端用于接收一参考电压Vref;所述比较器20用于根据其第一端接收的信号与第二端的参考电压Vref,输出输出信号cc_in;
时序控制模块30,用于对所述抗干扰模块10的第一端的状态进行监测,并依据监测情况至少输出所述第一控制信号CFG[1],其中:
若所述抗干扰模块10的第一端插入CC引脚,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,以对所述比较器20进行信号校准;
若所述待处理信号为BMC信号,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,以使得所述比较器20的第一端输入所述第一电压信号cc_sig,实现对BMC信号的解码;
若所述待处理信号为非BMC信号,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,实现所述比较器20在非BMC传输阶段的信号恢复。
通过这种方式,本发明提供的信号接收电路在所述抗干扰模块10的第一端插入CC引脚时,所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,以对所述比较器20进行信号校准;在BMC信号传输结束的时候,使得所述比较器20输出高电平,使得所述输出信号cc_in处于拉高状态,与总线释放的状态同步,从而后续电路可以有效的确定下一次BMC信号的到来时刻,从而准确地进行数字解码。
其中,一种具体的实施方式中,请参考图3,所述时序控制模块30耦接至所述抗干扰模块10的第一端,以对所述抗干扰模块10的第一端的状态进行监测。
一种具体的实施方式中,所述比较器20为滞回比较器。为保证后续电路的解码效果较好,一种实施方式中,所述参考电压Vref的取值为所述第一电压信号cc_sig的中心值正负偏移1~1.5V之间。
为保证每次接收完BMC信号后都对所述比较器20进行信号校准,一种优选的实施方式中,所述时序控制模块30还可以被配置为:
若所述抗干扰模块10的第一端插入CC引脚,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,以对所述比较器20进行信号校准;
若所述待处理信号为BMC信号的帧起始,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,以使得所述比较器20的第一端输入所述第一电压信号cc_sig,实现对BMC信号的解码;
若监测到所述待处理信号为BMC信号的帧结束或所述待处理信号为非BMC信号,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,实现所述比较器20在非BMC传输阶段的信号恢复。
由于在所述待处理信号为非BMC信号时,其表现为高电平信号,故在一种优选的实施方式中,请参考图4,所述高电平信号为所述非BMC信号,所述第一单刀双掷开关的第一活动端S1_0耦接所述CC引脚。
现对所述抗干扰模块10进行进一步阐述:
一种实施方式中,请参考图5,所述时序控制模块30还依据监测情况输出第二控制信号CFG[2];所述第一电压信号cc_sig包括第一信号cc_lpf以及第二信号cc_bpf;所述抗干扰模块10包括低通滤波器LPF、高通滤波器HPF以及第二开关模块101;其中:
所述低通滤波器LPF的输入端用于耦接所述CC引脚,所述低通滤波器LPF的输出端分别耦接至所述高通滤波器HPF的输入端以及所述第二开关模块101的第一端,所述高通滤波器HPF的输出端耦接所述第二开关模块101的第二端,所述第二开关模块101的第三端耦接至所述第一单刀双掷开关的第二活动端S1_1,所述第二开关模块101的控制端耦接至所述时序控制模块30,用以接收所述第二控制信号CFG[2];其中:
所述低通滤波器LPF用于滤除所述待处理信号中的高频干扰以及直流偏移,以形成所述第一信号cc_lpf;
所述高通滤波器HPF用于滤除所述第一信号cc_lpf中的低频干扰,以形成所述第二信号cc_bpf;
所述第二控制信号CFG[2]用于控制所述第二开关模块101的第三端耦接所述第二开关模块101的第一端或第二端,以使得所述抗干扰模块10输出所述第一信号cc_lpf或所述第二信号cc_bpf。
在上述实施方式中,由于直流偏移为一固定的偏移量,相当于一零频率的信号,而所述低通滤波器LPF以及所述高通滤波器HPF仅允许交流分量通过,故在所述待处理信号经过所述低通滤波器LPF时,该直流偏移会被所述低通滤波器LPF完全阻断,从而消除直流偏移。
在该情况下,一种具体的实施方案中,所述第一控制信号CFG[1]以及所述第二控制信号CFG[2]均包括第一电平信号以及第二电平信号;在这种情况下,所述时序控制模块30依据监测情况输出第一控制信号CFG[1]以及第二控制信号CFG[2],以控制所述比较器20的第一端接收的信号,具体为:
当所述第一控制信号CFG[1]为第一电平信号时,所述第一单刀双掷开关S1的固定端接第一活动端S1_0,所述比较器20的第一端输入所述高电平信号;
当所述第一控制信号CFG[1]为第二电平信号,且所述第二控制信号CFG[2]为第一电平信号时,所述第一单刀双掷开关S1的固定端接第二活动端S1_1,所述第二开关模块101的第三端耦接所述第二开关模块101的第一端;所述比较器20的第一端输入所述第一信号cc_lpf;
当所述第一控制信号CFG[1]为第二电平信号,且所述第二控制信号CFG[2]为第二电平信号时,所述第一单刀双掷开关S1的固定端接第二活动端S1_1,所述第二开关模块101的第三端耦接所述第二开关模块101的第二端;所述比较器20的第一端输入所述第二信号cc_bpf。
关于所述第二开关模块101,一种举例中,请参考图6,所述第二开关模块101包括第二单刀双掷开关S2,其中:
所述第二单刀双掷开关的第一活动端S2_0耦接至所述低通滤波器LPF的输出端,其第二活动端S2_1耦接至所述高通滤波器HPF的输出端,其固定端耦接至所述第一单刀双掷开关的第二活动端S1_1,其控制端接收所述第二控制信号CFG[2];其中:
在所述第二控制信号CFG[2]为第一电平信号时,所述第二控制信号CFG[2]控制所述第二单刀双掷开关S2的固定端接其第一活动端S2_0,使得所述比较器20的第一端输入所述第一信号cc_lpf;
在所述第二控制信号CFG[2]为第二电平信号时,所述第二控制信号CFG[2]控制所述第二单刀双掷开关S2的固定端接其第二活动端S2_1,使得所述比较器20的第一端输入所述第二信号cc_bpf。
在另一种举例中,请参考图7,所述第二开关模块101包括第二开关SW2以及第三开关SW3,其中:
所述第二开关SW2的第一端耦接至所述低通滤波器LPF的输出端,其第二端耦接至所述第一单刀双掷开关的第二活动端S1_1,其控制端耦接至所述第二控制信号CFG[2];
所述第三开关SW3的第一端耦接至所述高通滤波器HPF的输出端,其第二端耦接至所述第一单刀双掷开关的第二活动端S1_1,其控制端耦接至所述第二控制信号CFG[2];其中:
在所述第二控制信号CFG[2]为第一电平信号时,所述第二控制信号CFG[2]控制所述第二开关SW2导通、所述第三开关SW3断开,使得所述比较器20的第一端输入所述第一信号cc_lpf;
在所述第二控制信号CFG[2]为第二电平信号时,所述第二控制信号CFG[2]控制所述第二开关SW2断开、所述第三开关SW3导通,使得所述比较器20的第一端输入所述第二信号cc_bpf。
当然,本发明并不限制所述第二开关模块101所采用的元器件的具体类型,本领域的技术人员可以依据实际情况选择其它的元器件或电路结构。
在另一种实施方式中,请参考图8(未示出时序控制模块30),所述抗干扰模块10包括:第一低通滤波器LPF1、第二低通滤波器LPF2以及差分放大器102;其中:
所述第一低通滤波器LPF1的输入端耦接至所述CC引脚,所述第一低通滤波器LPF1的输出端分别耦接至所述第二低通滤波器LPF2的输入端以及所述差分放大器102的第一输入端;
所述第二低通滤波器LPF2的输出端耦接至所述差分放大器102的第二输入端;所述差分放大器102的输出端耦接至所述第一单刀双掷开关的第二活动端S1_1;其中:
所述第一低通滤波器LPF1用于滤除所述待处理信号中的第一高频干扰,以形成第三信号cc_sig1;
所述第二低通滤波器LPF2用于滤除所述第三信号cc_sig1中的第二高频干扰,以形成第四信号cc_sig2;
所述差分放大器102用于对所述第三信号cc_sig1与所述第四信号cc_sig2进行差分放大,以输出所述第一电压信号cc_sig。
在该情况下,一种具体的实施方案中,所述第一控制信号CFG[1]包括第一电平信号以及第二电平信号;其中:
当所述第一控制信号CFG[1]为第一电平信号时,所述第一单刀双掷开关S1的固定端接第一活动端S1_0;所述比较器20的第一端输入所述高电平信号;
当所述第一控制信号CFG[1]为第二电平信号时,所述第一单刀双掷开关S1的固定端接第二活动端S1_1;所述比较器20的第一端输入所述第一电压信号cc_sig。
在上述实施方式中,所述第一低通滤波器LPF1以及所述第二低通滤波器LPF2可以看做为RC电路,在所述差分放大器102中,其对所述第三信号cc_sig1与所述第四信号cc_sig2进行差分放大,从而可以抵消直流偏移,从而消除直流偏移。
为了更好地体现本发明的工作效果,现结合图9、图10、图11以及图12所示的波形图对本发明的信号接收电路以及现有的信号接收电路的工作效果进行对比:
其中,图9以及图10所示的波形图分别为图1以及图2所示的现有的信号接收电路工作时的工作效果图,图11以及图12所示的波形图分别为图5以及图8所示的现有的信号接收电路的工作效果图,具体介绍如下:
混噪前数据,可以理解为需要传输的数据;
解码输出,可以理解为所述输出信号cc_in被解码后的数据;
待处理信号,可以理解为所述待处理信号;
cc_bpf,可以理解为采用带通滤波器结构的抗干扰模块10(即图1或图5所示的抗干扰模块10)的输出信号cc_in;
cc_sig,可以理解为采用差分放大器102结构的抗干扰模块10(即图2或图8所示的抗干扰模块10)的输出信号cc_in;
其中,为显示出电路消除直流偏移处理的效果,图9、图10、图11以及图12所示的波形图中的待处理信号均拥有250mV的直流偏移量。
请参考图9和图10,分别为现有技术中采用带通滤波器结构的信号接收电路(如图1所示)以及采用差分放大器102结构的信号接收电路(如图2所示),其中,在图9所示的波形中,由于拉高信号的边沿变化缓慢(如图中虚线框部分所示),导致其主要频率特性不在带通滤波器带宽内,在这种情况下,带通滤波器的输出信号cc_in的电压信号低于所述参考电压Vref(图中未示出),故比较器20将输出低电平,这将导致所述输出信号cc_in处于持续拉低状态,后续电路无法有效的确定下一次BMC信号的到来时刻,从而导致解码信号的数据与混噪前数据不同,无法进行正确解码。
在图10所示的波形中,其主要频率特性均在带通滤波器带宽内,虽然拉高信号的边沿变化缓慢(如图中虚线框部分所示),但是这将导致所述第一低通滤波器LPF1输出的信号与所述第二低通滤波器LPF2输出的信号的变化差异较小,这将导致所述差分放大器102输出的第一电压信号cc_sig低于所述参考电压Vref(图中未示出),故比较器20将输出低电平,这将导致所述输出信号cc_in处于持续拉低状态,后续电路无法有效的确定下一次BMC信号的到来时刻,从而导致解码信号的数据与混噪前数据不同,同样无法进行正确解码。
而本发明提供的信号接收电路中,无论是采用采用带通滤波器结构的信号接收电路(如图5所示)还是采用差分放大器102结构的信号接收电路(如图8所示),其在抗干扰模块10插入CC引脚时,对所述比较器20进行信号校准,并依据待处理信号的类型实现对BMC信号的解码以及在非BMC传输阶段的信号恢复,在BMC输出传输结束时,均能使得所述比较器20接收的信号为高电平,从而在下一次BMC信号的到来时刻,能够准确的判断BMC信号的开始数据帧,从而后续电路可以准确开始解码BMC信号,且解码信号的数据与混噪前数据相同,能够实现准确解码。
具体地,在图3-图8所示的电路中,可以在所述时序控制模块30中设置有电平检测电路(即利用模拟电路判断),以检测待处理信号的电平是否翻转,请参考图11至图12所示的波形图,若所述待处理信号的电平持续不断地翻转,则可以认为所述待处理信号为BMC信号;否则,所述待处理信号为非BMC信号。
在其它的实施方案中,所述时序控制模块30还可以依据解码后的信号对所述第一单刀双掷开关S1进行控制(即利用数字电路判断),一种举例中,请参考图13,所述时序控制模块30的第一输入端耦接至所述抗干扰模块10的第一端,其第二输入端用于接收所述输出信号;所述时序控制模块30被配置为:依据所述抗干扰模块10的第一端的状态以及所述输出信号至少输出所述第一控制信号CFG[1];其中:
所述抗干扰模块10的第一端的状态用于判断所述抗干扰模块10的第一端是否插入CC引脚;
所述输出信号用于判断所述待处理信号为BMC信号或非BMC信号。
一种具体的实施方式中,请参考图13,所述时序控制模块30包括信号检测单元301、插入检测单元302以及时序控制单元303;
所述插入检测单元302的第一端耦接至所述抗干扰模块10的第一端,其第二端耦接至所述时序控制单元303的第一输入端;所述信号检测单元301的第一端接收所述输出信号,其第二端耦接至所述时序控制单元303的第二输入端;所述时序控制单元303的输出端耦接至所述第一单刀双掷开关S1的控制端;其中:
所述插入检测单元302用于对所述抗干扰模块10的第一端的状态进行监测,并将检测到的所述抗干扰模块10的第一端的状态发送至所述时序控制单元303;
所述信号检测单元301被配置为用于:依据所述输出信号,判断所述待处理信号为BMC信号或非BMC信号,并将判断结果发送至所述时序控制单元303;
所述时序控制单元303被配置为:依据所述抗干扰模块10的第一端的状态以及所述待处理信号的判断结果至少输出所述第一控制信号CFG[1]。
进一步的,考虑到BMC信号为按照数据帧传输的,且其数据格式中设置有帧起始和帧结束,分别用于表征数据起始状态和数据结束状态,在解码后的BMC信号的当前帧为帧结束时,可以理解为BMC信号传输结束状态。在这种情况下,所述待处理信号的状态包括BMC信号传输状态、BMC信号传输结束状态以及非BMC信号传输状态。故在另一种具体的实施方式中,所述信号检测单元301还可以被配置为用于:依据解码后的BMC信号,判断所述待处理信号的状态,并将所述待处理信号的状态发送至所述时序控制单元303;
所述时序控制单元303还可以被配置为:并依据所述抗干扰模块10的第一端的状态以及所述待处理信号的状态至少输出所述第一控制信号,其中:
若所述抗干扰模块10的第一端的状态为所述抗干扰模块10的第一端插入CC引脚,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,以对所述比较器20进行信号校准;
若所述待处理信号的状态为BMC信号传输状态,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,以使得所述比较器20的第一端输入所述第一电压信号cc_sig,实现对BMC信号的解码;
若所述待处理信号的状态为BMC信号传输结束状态或非BMC信号传输状态,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,实现所述比较器20在非BMC传输阶段的信号恢复。
关于所述信号检测单元301接收所述输出信号的方式,一种具体的实施方式中,请参考图13,所述信号检测单元301的第一端耦接至所述比较器20的输出端,用以接收所述输出信号。
当然,在图13所示的示例中,所述时序控制模块30也可以依据监测情况输出所述第二控制信号,用以对图5至图7所示的所述抗干扰模块10进行控制,具体的控制过程可以参考前述实施例的描述,为了简洁,在此不再赘述。
此外,本发明实施例还提供了一种信号接收电路的控制方法,用于对图3-图8、图13所示的信号接收电路进行控制,该方法包括:
对所述待处理信号进行监测,并依据所述待处理信号的情况生成所述第一控制信号CFG[1],并执行以下步骤:
若所述抗干扰模块10的第一端插入CC引脚,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,以对所述比较器20进行信号校准;
若所述待处理信号为BMC信号,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,以使得所述比较器20的第一端输入所述第一电压信号cc_sig,实现对BMC信号的解码;
若所述待处理信号为非BMC信号,则所述第一控制信号CFG[1]控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,实现所述比较器20在非BMC传输阶段的信号恢复。
作为一种具体实施方式,请参考图14,在实际使用中,对本发明实施例提供的如图3所示的信号接收电路进行控制,包括以下步骤:
S41:上电;
具体地,上电后所述信号接收电路正常工作;
S42:实时监测所述抗干扰模块10的第一端的状态;
具体地,所述时序控制模块30实时监测所述抗干扰模块10的第一端的状态,所述抗干扰模块10的第一端的状态包括所述抗干扰模块10插入CC引脚状态与所述抗干扰模块10未插入CC引脚状态;
S43:判断所述抗干扰模块是否插入CC引脚,依据所述抗干扰模块10的第一端的状态控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0或接第二活动端S1_1;若为所述抗干扰模块10插入CC引脚状态,则进入S44,若为所述抗干扰模块10未插入CC引脚状态,则返回S42;
S44:对所述比较器20进行信号校准控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,并进入S45;
具体地,所述时序控制模块30输出第一控制信号CFG[1],以控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,以对所述比较器20进行信号校准,并进入S45;
S45:检测所述抗干扰模块10通过所述CC引脚接收的待处理信号的类型;
具体地,所述时序控制模块30实时监测所述抗干扰模块10通过所述CC引脚接收的所述待处理信号的类型,其中,所述待处理信号包括BMC信号以及非BMC信号;
S46:判断所述待处理信号是否为BMC信号,若所述待处理信号为BMC信号,则进入S47,若所述待处理信号为非BMC信号,则进入S48;
S47:控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,并返回S45;
具体地,所述时序控制模块30输出第一控制信号CFG[1],以控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,以使得所述比较器20的第一端输入所述第一电压信号cc_sig,实现对BMC信号的解码,并返回S45;
S48:控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,并返回S45;
具体地,所述时序控制模块30输出第一控制信号CFG[1],以控制所述第一单刀双掷开关S1的固定端接第一活动端S1_0,以使得所述比较器20的第一端输入所述高电平信号,实现所述比较器20在非BMC传输阶段的信号恢复,并返回S45;
一种优选实施方式中,步骤S41还可以具体包括:
上电,控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1;
具体地,上电后所述信号接收电路正常工作,所述时序控制模块30输出第一控制信号CFG[1],以控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1。
在其它的优选实施方式中,考虑到BMC信号为按照数据帧传输的,且其数据格式中设置有帧起始和帧结束,分别用于表征数据起始状态和数据结束状态;则步骤S46具体包括:
判断所述待处理信号是否为BMC信号,若所述待处理信号为BMC信号的帧起始,则进入S47,若所述待处理信号为BMC信号的帧结束或所述待处理信号为非BMC信号,则进入S48。
另一种具体实施方式中,对本发明实施例提供的如图5所示的信号接收电路进行控制,步骤S47具体可以还包括:
控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,且控制所述第二开关模块101的第三端耦接所述第二开关模块101的第一端或第二端,以使得所述抗干扰模块10输出所述第一信号cc_lpf或所述第二信号cc_bpf,并返回S45;
具体地,所述时序控制模块30输出第一控制信号CFG[1],以控制所述第一单刀双掷开关S1的固定端接第二活动端S1_1,以使得所述比较器20的第一端输入所述第一电压信号cc_sig;所述时序控制模块30还依据监测情况输出第二控制信号CFG[2],以滤除所述待处理信号中的高频干扰,或滤除所述待处理信号中的高频干扰以及低频干扰,实现对BMC信号的解码,并返回S45。
此外,本发明实施例还提供了一种电子设备,包括上述的信号接收电路。作为举例,该设备可以为USB PD通信接口等等,当然也可以为其它需要进行供电的设备。
综上所述,本发明通过抗干扰模块通过CC引脚接收待处理信号,并对接收到的BMC信号进行去噪处理以及消除直流偏移处理,输出相应的第一电压信号;第一单刀双掷开关的第一活动端接收一高电平信号,第二活动端接收第一电压信号,其控制端接收第一控制信号;比较器的第一端与第一单刀双掷开关的固定端耦接,其第二端接收一参考电压,并输出输出信号;时序控制模块对抗干扰模块的第一端的状态进行监测,并依据监测情况至少输出第一控制信号的方式,从而在抗干扰模块插入CC引脚时,对所述比较器进行信号校准,并依据待处理信号的类型实现对BMC信号的解码以及在非BMC传输阶段的信号恢复,以准确地进行数字解码。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (14)
1.一种信号接收电路,其特征在于,包括:
抗干扰模块,其第一端用于耦接CC引脚,通过所述CC引脚接收待处理信号,所述待处理信号包括BMC信号以及非BMC信号;所述抗干扰模块用于对接收到的BMC信号进行第一处理,并输出相应的第一电压信号,其中,所述第一处理包括去噪处理以及消除直流偏移处理;
第一单刀双掷开关,其第一活动端用于接收一高电平信号,第二活动端用于接收所述第一电压信号,其控制端接收第一控制信号,以控制所述第一单刀双掷开关的固定端接第一活动端或接第二活动端;
比较器,其第一端与所述第一单刀双掷开关的固定端耦接,其第二端用于接收一参考电压;所述比较器用于根据其第一端接收的信号与第二端的参考电压,输出输出信号;
时序控制模块,用于对所述抗干扰模块的第一端的状态进行监测,并依据监测情况至少输出所述第一控制信号,其中:
若所述抗干扰模块的第一端插入CC引脚,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,以对所述比较器进行信号校准;
若所述待处理信号为BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第二活动端,以使得所述比较器的第一端输入所述第一电压信号,实现对BMC信号的解码;
若所述待处理信号为非BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,实现所述比较器在非BMC传输阶段的信号恢复。
2.根据权利要求1所述的信号接收电路,其特征在于,所述时序控制模块还依据监测情况输出第二控制信号;所述第一电压信号包括第一信号以及第二信号;所述抗干扰模块包括低通滤波器、高通滤波器以及第二开关模块;其中:
所述低通滤波器的输入端用于耦接所述CC引脚,所述低通滤波器的输出端分别耦接至所述高通滤波器的输入端以及所述第二开关模块的第一端,所述高通滤波器的输出端耦接所述第二开关模块的第二端,所述第二开关模块的第三端耦接至所述第一单刀双掷开关的第二活动端,所述第二开关模块的控制端耦接至所述时序控制模块,用以接收所述第二控制信号;其中:
所述低通滤波器用于滤除所述待处理信号中的高频干扰以及直流偏移,以形成所述第一信号;
所述高通滤波器用于滤除所述第一信号中的低频干扰,以形成所述第二信号;
所述第二控制信号用于控制所述第二开关模块的第三端耦接所述第二开关模块的第一端或第二端,以使得所述抗干扰模块输出所述第一信号或所述第二信号。
3.根据权利要求2所述的信号接收电路,其特征在于,所述第一控制信号以及所述第二控制信号均包括第一电平信号以及第二电平信号;所述时序控制模块依据监测情况输出第一控制信号以及第二控制信号,以控制所述比较器的第一端接收的信号,具体为:
当所述第一控制信号为第一电平信号时,所述第一单刀双掷开关的固定端接第一活动端,所述比较器的第一端输入所述高电平信号;
当所述第一控制信号为第二电平信号,且所述第二控制信号为第一电平信号时,所述第一单刀双掷开关的固定端接第二活动端,所述第二开关模块的第三端耦接所述第二开关模块的第一端;所述比较器的第一端输入所述第一信号;
当所述第一控制信号为第二电平信号,且所述第二控制信号为第二电平信号时,所述第一单刀双掷开关的固定端接第二活动端,所述第二开关模块的第三端耦接所述第二开关模块的第二端;所述比较器的第一端输入所述第二信号。
4.根据权利要求3所述的信号接收电路,其特征在于,所述第二开关模块包括第二单刀双掷开关,其中:
所述第二单刀双掷开关的第一活动端耦接至所述低通滤波器的输出端,其第二活动端耦接至所述高通滤波器的输出端,其固定端耦接至所述第一单刀双掷开关的第二活动端,其控制端接收所述第二控制信号;其中:
在所述第二控制信号为第一电平信号时,所述第二控制信号控制所述第二单刀双掷开关的固定端接其第一活动端,使得所述比较器的第一端输入所述第一信号;
在所述第二控制信号为第二电平信号时,所述第二控制信号控制所述第二单刀双掷开关的固定端接其第二活动端,使得所述比较器的第一端输入所述第二信号。
5.根据权利要求3所述的信号接收电路,其特征在于,所述第二开关模块包括第二开关以及第三开关,其中:
所述第二开关的第一端耦接至所述低通滤波器的输出端,其第二端耦接至所述第一单刀双掷开关的第二活动端,其控制端耦接至所述第二控制信号;
所述第三开关的第一端耦接至所述高通滤波器的输出端,其第二端耦接至所述第一单刀双掷开关的第二活动端,其控制端耦接至所述第二控制信号;其中:
在所述第二控制信号为第一电平信号时,所述第二控制信号控制所述第二开关导通、所述第三开关断开,使得所述比较器的第一端输入所述第一信号;
在所述第二控制信号为第二电平信号时,所述第二控制信号控制所述第二开关断开、所述第三开关导通,使得所述比较器的第一端输入所述第二信号。
6.根据权利要求1所述的信号接收电路,其特征在于,所述抗干扰模块包括:第一低通滤波器、第二低通滤波器以及差分放大器;其中:
所述第一低通滤波器的输入端耦接至所述CC引脚,所述第一低通滤波器的输出端分别耦接至所述第二低通滤波器的输入端以及所述差分放大器的第一输入端;
所述第二低通滤波器的输出端耦接至所述差分放大器的第二输入端;所述差分放大器的输出端耦接至所述第一单刀双掷开关的第二活动端;其中:
所述第一低通滤波器用于滤除所述待处理信号中的第一高频干扰,以形成第三信号;
所述第二低通滤波器用于滤除所述第三信号中的第二高频干扰,以形成第四信号;
所述差分放大器用于对所述第三信号与所述第四信号进行差分放大,以输出所述第一电压信号。
7.根据权利要求6所述的信号接收电路,其特征在于,所述第一控制信号包括第一电平信号以及第二电平信号;其中:
当所述第一控制信号为第一电平信号时,所述第一单刀双掷开关的固定端接第一活动端;所述比较器的第一端输入所述高电平信号;
当所述第一控制信号为第二电平信号时,所述第一单刀双掷开关的固定端接第二活动端;所述比较器的第一端输入所述第一电压信号。
8.根据权利要求1所述的信号接收电路,其特征在于,所述时序控制模块包括第一输入端以及第二输入端;
所述时序控制模块的第一输入端耦接至所述抗干扰模块的第一端,其第二输入端用于接收所述输出信号;所述时序控制模块被配置为:依据所述抗干扰模块的第一端的状态以及所述输出信号至少输出所述第一控制信号;其中:
所述抗干扰模块的第一端的状态用于判断所述抗干扰模块的第一端是否插入CC引脚;
所述输出信号用于判断所述待处理信号为BMC信号或非BMC信号。
9.根据权利要求8所述的信号接收电路,其特征在于,所述时序控制模块包括信号检测单元、插入检测单元以及时序控制单元;
所述插入检测单元的第一端耦接至所述抗干扰模块的第一端,其第二端耦接至所述时序控制单元的第一输入端;所述信号检测单元的第一端接收所述输出信号,其第二端耦接至所述时序控制单元的第二输入端;所述时序控制单元的输出端耦接至所述第一单刀双掷开关的控制端;其中:
所述插入检测单元用于对所述抗干扰模块的第一端的状态进行监测,并将检测到的所述抗干扰模块的第一端的状态发送至所述时序控制单元;
所述信号检测单元被配置为用于:依据所述输出信号,判断所述待处理信号为BMC信号或非BMC信号,并将判断结果发送至所述时序控制单元;
所述时序控制单元被配置为:依据所述抗干扰模块的第一端的状态以及所述待处理信号的判断结果至少输出所述第一控制信号。
10.根据权利要求1-9任一项所述的信号接收电路,其特征在于,所述高电平信号为所述非BMC信号,所述第一单刀双掷开关的第一活动端耦接至所述CC引脚。
11.根据权利要求1所述的信号接收电路,其特征在于,所述比较器为滞回比较器。
12.根据权利要求11所述的信号接收电路,其特征在于,所述参考电压的取值为所述第一电压信号的中心值正负偏移1~1.5V之间。
13.一种信号接收电路的控制方法,其特征在于,用于对权利要求1-12任一项所述的信号接收电路进行控制,该方法包括:
对所述待处理信号进行监测,并依据所述待处理信号的情况生成所述第一控制信号,并执行以下步骤:
若所述抗干扰模块的第一端插入CC引脚,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,以对所述比较器进行信号校准;
若所述待处理信号为BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第二活动端,以使得所述比较器的第一端输入所述第一电压信号,实现对BMC信号的解码;
若所述待处理信号为非BMC信号,则所述第一控制信号控制所述第一单刀双掷开关的固定端接第一活动端,以使得所述比较器的第一端输入所述高电平信号,实现所述比较器在非BMC传输阶段的信号恢复。
14.一种电子设备,其特征在于,包括如权利要求1-12任一项所述的信号接收电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310838701.1A CN116886101A (zh) | 2023-07-10 | 2023-07-10 | 信号接收电路、控制方法及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310838701.1A CN116886101A (zh) | 2023-07-10 | 2023-07-10 | 信号接收电路、控制方法及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116886101A true CN116886101A (zh) | 2023-10-13 |
Family
ID=88259808
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310838701.1A Pending CN116886101A (zh) | 2023-07-10 | 2023-07-10 | 信号接收电路、控制方法及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116886101A (zh) |
-
2023
- 2023-07-10 CN CN202310838701.1A patent/CN116886101A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9928208B2 (en) | Methods to send extra information in-band on inter-integrated circuit (I2C) bus | |
US5533053A (en) | Low frequency common mode rejection in a clock circuit | |
US20100329391A1 (en) | Information detecting apparatus and method | |
US8179148B2 (en) | Information detecting apparatus and method | |
US9215111B2 (en) | Transmission circuit for I/O interface and signal transmission method thereof | |
CN109417401B (zh) | 电子控制系统及使用其的汽车 | |
WO2017221508A1 (ja) | リンギング抑制回路 | |
CN114362299A (zh) | 一种基于无线充电发射端的线圈电流解调方法及电路 | |
CN116886101A (zh) | 信号接收电路、控制方法及电子设备 | |
KR20080029815A (ko) | 스위치-온 임계치를 결정하기 위한 방법과 이 방법을수행하기 위한 전자 회로 장치 | |
JP5518153B2 (ja) | 容量性通信回路及び通信方法 | |
JP2017041693A (ja) | 通信装置及び通信システム | |
US9813816B2 (en) | Audio plug detection structure in audio jack corresponding to audio plug and method thereof | |
JP2002237853A (ja) | 差動信号伝送回路および該回路の伝送エラー検出方法 | |
US9712344B2 (en) | Receiving device with error detection circuit | |
CN111371468B (zh) | 串行通信的信号发送电路、信号接收电路与电子设备 | |
KR20030068552A (ko) | 데이터 버스 | |
JP6451196B2 (ja) | 通信装置 | |
CN111884664B (zh) | 信号毛刺消除电路和信号检测电路 | |
JP2008098972A (ja) | インターフェース回路及びインターフェース回路を備えた電子機器 | |
JP2931661B2 (ja) | 多重通信制御装置の受信回路 | |
JP3622781B2 (ja) | 光送信装置、光受信装置、光送受信装置、及び、光通信システム | |
JP2016224588A (ja) | 制御装置及び制御方法 | |
JP3708105B2 (ja) | データ伝送装置およびデータ伝送システム | |
CN114302300A (zh) | 一种音频输入接口电路及消防系统控制总台 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |