CN116844591A - 感应放大器感应边界确定方法及装置、介质及设备 - Google Patents

感应放大器感应边界确定方法及装置、介质及设备 Download PDF

Info

Publication number
CN116844591A
CN116844591A CN202210293485.2A CN202210293485A CN116844591A CN 116844591 A CN116844591 A CN 116844591A CN 202210293485 A CN202210293485 A CN 202210293485A CN 116844591 A CN116844591 A CN 116844591A
Authority
CN
China
Prior art keywords
word line
sense amplifier
precharge time
row precharge
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210293485.2A
Other languages
English (en)
Inventor
楚西坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202210293485.2A priority Critical patent/CN116844591A/zh
Priority to PCT/CN2022/096275 priority patent/WO2023178829A1/zh
Priority to US17/807,119 priority patent/US11978504B2/en
Publication of CN116844591A publication Critical patent/CN116844591A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines

Landscapes

  • Dram (AREA)

Abstract

本公开是关于一种感应放大器感应边界确定方法、感应放大器感应边界确定装置、计算机可读存储介质及电子设备,涉及集成电路技术领域。该感应放大器感应边界确定方法包括:在感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;激活第一字线并预充电;在预设行预充电时间之后,读取对应的第二字线中的数据;当感应放大器在第二字线中没有正确读取到数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值;另外,通过减小感应延迟时间,有利于边界情况产生,便于行预充电时间边界值的确定。本公开可以衡量感应放大器的感应能力。

Description

感应放大器感应边界确定方法及装置、介质及设备
技术领域
本公开涉及集成电路技术领域,具体而言,涉及一种感应放大器感应边界确定方法、感应放大器感应边界确定装置、计算机可读存储介质及电子设备。
背景技术
动态随机存取存储器(Dynamic Random Access Memory,DRAM)是计算机中常用的半导体存储器件,由于具有结构简单,密度高,功耗低,价格低廉等优点,在计算机领域和电子行业中受到了广泛的应用。
对于DRAM而言,在读写阶段往往需要通过感应放大器将位线上的微小电压变化放大,并转化成数字信号,以便于完成数据的读取。
然而,有的感应放大器在感应边界处,很容易发生感应出错,导致读取的数据错误。因此,确定感应放大器的感应边界,对于评估感应放大器的放大性能具有重要意义。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种感应放大器感应边界确定方法、感应放大器感应边界确定装置、计算机可读存储介质及电子设备,以衡量感应放大器的感应能力。
本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
根据本公开的第一方面,提供一种感应放大器感应边界确定方法,所述方法包括:在所述感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;激活所述第一字线并预充电;在预设行预充电时间之后,读取对应的所述第二字线中的数据;当所述感应放大器在所述第二字线中没有正确读取到所述数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,所述方法还包括:在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上无法正确读取到数据时,将对应的临界行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,所述方法还包括:在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中没有正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上正确读取到数据时,将对应的上一个所述预设行预充电时间,确定为所述行预充电时间边界值。
在本公开的一种示例性实施方式中,多对所述第一字线和所述第二字线中写入的数据相同。
在本公开的一种示例性实施方式中,在所述第一字线和所述第二字线中写入的数据均为0的情况下,确定的所述行预充电时间边界值为所述感应放大器感应0信号的边界值。
在本公开的一种示例性实施方式中,在所述第一字线和所述第二字线中写入的数据均为1的情况下,确定的所述行预充电时间边界值为所述感应放大器感应1信号的边界值。
在本公开的一种示例性实施方式中,所述方法还包括:在所述第一字线激活后,减小感应延迟时间,以缩短电荷分享的时间。
在本公开的一种示例性实施方式中,确定的所述行预充电时间边界值为5-20ns之间的任一值。
在本公开的一种示例性实施方式中,所述方法还包括:在激活所述第一字线过程中,减小施加在所述第一字线上的电压。
在本公开的一种示例性实施方式中,所述第一字线和所述第二字线共用所述感应放大器对应的位线。
根据本公开的第二方面,提供一种感应放大器感应边界确定装置,所述装置包括:数据写入模块,用于在所述感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;第一字线处理模块,用于激活所述第一字线并预充电;第二字线处理模块,用于在预设行预充电时间之后,读取对应的所述第二字线中的数据;边界值确定模块,用于当所述感应放大器在所述第二字线中没有正确读取到所述数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,所述边界值确定模块,用于在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上无法正确读取到数据时,将对应的临界行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,所述边界值确定模块,用于在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中没有正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间tRP,直到所述感应放大器在对应的所述第二字线上正确读取到数据时,将对应的上一个所述预设行预充电时间,确定为所述行预充电时间边界值。
在本公开的一种示例性实施方式中,多对所述第一字线和所述第二字线中写入的数据相同。
在本公开的一种示例性实施方式中,在所述第一字线和所述第二字线中写入的数据均为0的情况下,确定的所述行预充电时间边界值为所述感应放大器感应0信号的边界值。
在本公开的一种示例性实施方式中,在所述第一字线和所述第二字线中写入的数据均为1的情况下,确定的所述行预充电时间边界值为所述感应放大器感应1信号的边界值。
在本公开的一种示例性实施方式中,所述第一字线处理模块,还用于在所述第一字线激活后,减小感应延迟时间,以缩短电荷分享的时间。
在本公开的一种示例性实施方式中,确定的所述行预充电时间边界值为5-20ns之间的任一值。
在本公开的一种示例性实施方式中,所述第一字线处理模块,还用于在激活所述第一字线过程中,减小施加在所述第一字线上的电压。
在本公开的一种示例性实施方式中,所述第一字线和所述第二字线共用所述感应放大器对应的位线。
根据本公开的第三方面,提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述的感应放大器感应边界确定方法。
根据本公开的第四方面,提供一种电子设备,包括:处理器;以及存储器,用于存储所述处理器的可执行指令;其中,所述处理器配置为经由执行所述可执行指令来执行上述的感应放大器感应边界确定方法。
本公开提供的技术方案可以包括以下有益效果:
本公开示例性实施方式中,通过在感应放大器两侧对应的一对第一字线和第二字线中写入相同数据,在激活第一字线并预充电后,读取对应的第二字线时,由于需要跨感应放大器,而在跨感应放大器的过程中,由于位线BL与互补位线/BL的互锁效应,导致第二字线上的互补位线/BL的电位会发生翻转,从而会导致第二字线上的互补位线/BL的电位偏离平衡值;进而在读取第二字线中的数据时,会出现读取错误的情况。进一步,通过预设行预充电时间,可以对读取错误的情况量化,从而可以将没有正确读取到数据的情况确定为临界行预充电时间,以作为行预充电时间边界值,用于对感应放大器的感应边界进行确定和衡量,从而可以用于衡量感应放大器的感应能力。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1示意性示出了根据本公开的示例性实施例的一种存储单元的结构示意图;
图2示意性示出了根据本公开的示例性实施例的一种感应放大器与存储单元连接关系结构示意图;
图3示意性示出了根据本公开的示例性实施例的一种感应放大器正常读取数据0的电位变化示意图;
图4示意性示出了根据本公开的示例性实施例的一种感应放大器非正常读取数据0的电位变化示意图;
图5示意性示出了根据本公开的示例性实施例的一种感应放大器读取数据1的电位变化对比示意图;
图6示意性示出了根据本公开的示例性实施例的感应放大器感应边界确定方法的流程图;
图7示意性示出了根据本公开的示例性实施例的一种存储阵列的结构示意图一;
图8示意性示出了根据本公开的示例性实施例的感应放大器在读取数据0的过程中的电位变化情况;
图9示意性示出了根据本公开的示例性实施例的感应放大器在读取数据1的过程中的电位变化情况;
图10示意性示出了根据本公开的示例性实施例的一种存储阵列的结构示意图二;
图11示意性示出了根据本公开的示例性实施例的一种存储阵列的结构示意图三;
图12示意性示出了根据本公开的示例性实施例的感应放大器感应边界确定装置的方框图;
图13示意性示出了根据本公开的示例性实施例的一种电子设备的模块示意图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本公开将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现、材料或者操作以避免模糊本公开的各方面。
附图中所示的方框图仅仅是功能实体,不一定必须与物理上独立的实体相对应。即,可以采用软件形式来实现这些功能实体,或在一个或多个软件硬化的模块中实现这些功能实体或功能实体的一部分,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
半导体存储器用于计算机、服务器、诸如移动电话等手持设备、打印机和许多其他电子设备和应用。半导体存储器在存储器阵列中包括多个存储单元,每个存储单元存储信息的至少一位。DRAM为这种半导体存储器的实例。本方案优选地用于DRAM中。因此,接下来的实施例描述是参考作为非限制性示例的DRAM进行的。
在DRAM集成电路设备中,存储单元阵列典型地以行和列布置,使得特定的存储单元可以通过指定其阵列的行和列来寻址。字线将行连接到一组探测单元中数据的位线感应放大器(Sense Amplifier,SA)。然后在读取操作中,选择或者“列选择”感应放大器中的数据子集用于输出。
参照图1,DRAM中的每个存储单元100通常包括电容器110、晶体管120、字线(WordLine,WL)130和位线(Bit Line,BL)140,晶体管120的栅极与字线130相连、晶体管120的漏极与位线140相连、晶体管120的源极与电容器110相连,字线130上的电压信号能够控制晶体管120的打开或关闭,进而通过位线140读取存储在电容器110中的数据信息,或者通过位线140将数据信息写入到电容器110中进行存储。存储阵列就是由上述的多个存储单元所组成,存储阵列一般会占用整个DRAM器件面积的50-65%,DRAM器件的其余面积则主要由外围电路所组成。
在对存储单元100中存储的数据读取过程中,需要通过感应放大器对位线上的微小电压变化进行放大,并转化成数字信号。参见图2,示出了一种感应放大器与存储单元连接关系结构示意图。其中包括位线BL、互补位线/BL、字线WL、感应放大器200及存储单元100,该存储单元100的栅极与字线WL相连、漏极与位线BL相连。感应放大器200利用位线BL和用作参考线的互补位线/BL来工作,以检测和放大一对位线BL和/BL上的电压差。
本公开示例性实施方式中,位线BL和互补位线/BL之间还设置有位线平衡模块210,其中,位线平衡模块210用于在位线平衡控制信号BLEQ作用下,捏合位线BL和互补位线/BL,以达到关闭对存储单元100的读写操作。
下面详细介绍感应放大器200对存储单元100中存储的数据进行放大的过程进行详细说明。参考图3,在接收到激活信号ACT的时候,提供VBLP电压,随后,位线平衡控制信号BLEQ关闭(即BLEQ Off),将捏合的位线BL和互补位线/BL分开;接着,字线WL打开(即WLON),与字线连接的晶体管打开,与晶体管连接的电容上的电压通过电荷分享(Chargesharing)释放到位线BL上,电容中存储的是数据1,也可以是数据0。
以电容中存储的为数据0为例,存储0是从位线BL分享到电容端,产生负的电压差ΔV,使得位线BL上的电压变为VBLP-ΔV,此时,互补位线/BL上的电压仍然为VBLP
图2中的感应放大器200包括第一晶体管①、第二晶体管②、第三晶体管③和第四晶体管④,其中,第一晶体管①和第二晶体管②均为NMOS(Negative channel Metal OxideSemiconductor,N型金属氧化物半导体)晶体管,第三晶体管③和第四晶体管④均为PMOS(Positive channel Metal Oxide Semiconductor)晶体管。
参照图3,示出了感应放大器读取数据0的过程示意图,在位线BL上的电压为VBLP-ΔV、互补位线/BL上的电压为VBLP的情况下,第一晶体管①和第二晶体管②会被打开,由于第一晶体管①比第二晶体管②打开的程度更大,因此,位线BL上的电位快速地被拉低到节点NCS处的电压VSS。同时,在位线BL上的电位被拉低的过程中,第二晶体管②会被关闭,第四晶体管④则会被打开,节点PCS处的电压VARY会施加在互补位线/BL上,使得互补位线/BL上的电位被拉高至VARY。此时,就可以进行正常的数据读取(Read Data,RD)工作了。在数据读取结束后,可以进行关闭字线(即WL OFF),此时感应放大器也被关闭(即SA OFF),并打开位线平衡控制信号(即BLEQ ON)等操作,完成存储单元100的读取过程。
需要说明的是,在下一个激活信号ACT到来之前,会有一个预充电(Precharge,PRE)的过程,该过程所耗费的时间为RAS Precharge Time行预充电时间tRP。该行预充电时间tRP的大小决定了位线BL和互补位线/BL的电位高低。如果行预充电时间tRP较小,那么有可能出现位线BL和互补位线/BL没有恢复到同一电位的情况。
图3中所示的感应放大器感应过程(Sense Amplifier sensing,SA sensing)属于感应放大器的正常感应0信号的过程。参照图4,示出了一种感应放大器的非正常感应0信号的电位变化示意图。图4中,感应放大器在感应0信号的过程中,会出现位线BL的电位被拉高到电压VARY的情况,导致读取的信号为1,而不是真正所存储的信号0,出现了读取错误。也就是说,根据读取数据的正确与否就可以判断感应放大器是否感应0失败。
对比图3和图4可以看出,感应放大器正常感应0信号的过程中,位线BL上的电位一直低于互补位线/BL上的电位,而感应放大器在非正常感应0信号时,会出现位线BL上的电位高于互补位线/BL上的电位的情况。基于此,本公开示例性实施方式提供了一种通过控制改变行预充电时间tRP的大小(即卡tRP),以产生位线BL上的电位高于互补位线/BL上的电位的情况,进而可以对感应放大器的感应边界进行判断,从而可以对感应放大器的感应能力进行对比分析。
在控制改变行预充电时间tRP大小的过程中,随着行预充电时间tRP越来越小,位线BL上的电位会逐渐高于互补位线/BL上的电位,当位线BL上的电位高于互补位线/BL上的电位达到某一临界值时,会出现上述的感应0失败的情况,此时对应的行预充电时间tRP就可以用来作为感应放大器的感应边界,用于衡量感应放大器的感应能力。
与感应0失败相应的,还有一种感应1失败的情况。参照图5所示,感应放大器正常感应1信号的过程中,位线BL上的电位一直高于互补位线/BL上的电位,而感应放大器非正常感应1信号时,会出现位线BL上的电位低于互补位线/BL上的电位的情况。同样的,通过控制改变行预充电时间tRP的大小,以产生位线BL上的电位低于互补位线/BL上的电位的情况,进而出现感应错误的情况,以用于对感应放大器的感应边界进行判断,从而可以对感应放大器的感应能力进行对比分析。
本公开示例性实施方式提供的感应放大器感应边界确定方法,参照图6,可以包括以下步骤:
步骤S610、在感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;
步骤S620、激活第一字线并预充电;
步骤S630、在预设行预充电时间之后,读取对应的第二字线中的数据;
步骤S640、当感应放大器在第二字线中没有正确读取到数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
本公开示例性实施方式提供的感应放大器感应边界确定方法中,通过在感应放大器两侧对应的一对第一字线和第二字线中写入相同数据,在激活第一字线并预充电后,读取对应的第二字线时,由于需要跨感应放大器,而在跨感应放大器的过程中,由于位线BL与互补位线/BL的互锁效应,导致第二字线上的互补位线/BL的电位会发生翻转,从而会导致第二字线上的互补位线/BL的电位偏离平衡值;进而在读取第二字线中的数据时,会出现读取错误的情况。进一步,通过预设行预充电时间,可以对读取错误的情况量化,从而可以将没有正确读取到数据的情况确定为临界行预充电时间,以作为行预充电时间边界值,用于对感应放大器的感应边界进行确定和衡量,从而可以用于衡量感应放大器的感应能力。
在步骤S610中,在感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据。
参照图7,示出了一种存储阵列的结构示意图。图7中,位线BL对应的感应放大器SA两侧设置有多个字线WL,假设,感应放大器SA左侧的字线WL为第一字线,那么,感应放大器SA右侧的字线WL为第二字线。图7中的XC为字线的编号,第XC号第一字线对应第XC+4号第二字线,在实际应用中,第XC号第一字线可对应第XC+5号第二字线等,本公开示例性实施方式对于第一字线和第二字线的对应方式不作限定。
本公开示例性实施方式中,如图7所示,第一字线和第二字线共用感应放大器对应的位线,也就是说,第一字线和第二字线共用同一位线。如此,第一字线翻转时位线BL上的电位变化会影响到第二字线,从而可以影响第二字线的读取结果,为感应放大器感应边界的确定提供基础。
在实际应用中,对应的第一字线和第二字线中写入的数据可以均为0,也可以均为1。在第一字线和第二字线中写入的数据均为0的情况下,确定的行预充电时间边界值为感应放大器感应0信号的边界值。在第一字线和第二字线中写入的数据均为1的情况下,确定的行预充电时间边界值为感应放大器感应1信号的边界值。
在实际应用中,在第一字线和第二字线中写入相同数据,可以是在第一字线和第二字线的所有存储单元中均写入数据,也可以根据突发长度(Burst Lengths)来确定第一字线或第二字线中写入数据的存储单元的数量,本公开示例性实施方式对此不作特殊限定。
在第一字线和第二字线有多对的情况下,可以开启位线上的一条字线(该字线可以是第一字线,也可以是第二字线),顺序在该条字线上的每个存储单元中写入相应数据;然后,关闭该字线,开启下一条字线,并顺序在下一条字线上的每个存储单元中写入数据,直到顺序开启并在同一条位线BL的所有字线上写完数据。也就是说,可以按照逐条字线的方式对同一条位线BL上所有字线均写入数据。
还可以按照上述方式对存储阵列中的下一条位线上的所有字线均写入数据,直到存储阵列中的所有字线均写入数据,获得如图7所示的结果。图7中,多对第一字线和第二字线之间写入的数据不完全一样,但每对中的第一字线和第二字线中的数据相同。
在步骤S620和步骤S630中,激活第一字线并预充电;在预设行预充电时间之后,读取对应的第二字线中的数据。
本公开示例性实施方式中,对于第一字线,只进行激活ACT和预充电PRE相应的动作,不进行读写动作。参照图8和图9,在预充电过程中,位线BL和互补位线/BL上的电位会发生翻转,该翻转后的电位会对第二字线的读取产生影响。也就是说,在预充电行预充电时间tRP之后,第二字线上读取的信号可能会出错。
以图8中的第一字线和第二字线中均写入数据0的情况为例,在激活第一字线后,预充电过程中,位线BL上的电位会升高,而互补位线/BL上的电位会降低,从而出现了位线BL上的电位高于互补位线/BL上的电位的情况。而在预设行预充电时间tRP之后,读取对应的第二字线时,如果读取的数据依然是0,那么说明感应放大器的感应正确;如果读取的数据是1,那么说明感应放大器的感应出错。基于此,就可以确定感应放大器的感应0信号的边界值,即对应的行预充电时间边界值,基于该边界值就可以对感应放大器的感应0能力进行评估。
以图9中的第一字线和第二字线中均写入数据1的情况为例,在激活第一字线后,预充电过程中,位线BL上的电位会降低,而互补位线/BL上的电位会升高,从而出现了位线BL上的电位低于互补位线/BL上的电位的情况。而在预设行预充电时间tRP之后,读取对应的第二字线时,如果读取的数据依然是1,那么说明感应放大器的感应正确;如果读取的数据是0,那么说明感应放大器的感应出错。基于此,就可以确定感应放大器的感应1信号的边界值,即对应的行预充电时间边界值,基于该边界值就可以对感应放大器的感应1能力进行评估。
需要说明的是,在读取第二字线中的数据过程中,可以从第二字线中的第一个存储单元开始,该第一个存储单元例如可以是系统预先设定的存储单元,也可以是人为指定的存储单元,另外,也可以是对第二字线上的突发长度上的相邻存储单元连续读取,本公开示例性实施方式对此不作特殊限定。
在步骤S640中,当感应放大器在第二字线中没有正确读取到数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
本公开的示例性实施方式中,通过改变行预充电时间tRP,可以确定出感应放大器的感应边界值,将在第二字线中没有正确读取到所写入的数据的情况下,所对应的临界行预充电时间确定为行预充电时间边界值。
在实际应用中,为了更加精确地获得行预充电时间tRP,可以通过同一个感应放大器两侧的多对第一字线和第二字线来确定临界行预充电时间。
具体的,在第一字线和第二字线有多对的情况下,当感应放大器在第二字线中正确读取到数据的情况下,激活下一个第一字线,并改变预设行预充电时间,即卡tRP,直到感应放大器在对应的第二字线上无法正确读取到数据时,将对应的临界行预充电时间,确定为行预充电时间边界值。
在第一字线和第二字线有多对的情况下,当感应放大器在第二字线中没有正确读取到数据的情况下,激活下一个第一字线,并改变预设行预充电时间,即卡tRP,直到感应放大器在对应的第二字线上正确读取到数据时,将对应的上一个预设行预充电时间,确定为行预充电时间边界值。
需要说明的是,上述用于确定同一个行预充电时间边界值的多对第一字线和第二字线中所写入的数据相同。例如,如图10所示,多对第一字线和第二字线中所写入的数据均为0,用于确定感应放大器感应0信号的边界值,其中的第XC号第一字线和第XC+4号第二字线对应;图11中,多对第一字线和第二字线中所写入的数据均为1,用于确定感应放大器感应1信号的边界值。
在实际确定临界行预充电时间的过程中,其大小会受到感应延迟时间(SensingDelay Time,SDT)的影响,感应延迟时间SDT越小,电荷分享Charging sharing的时间就越短,那么,如图8和图9所示,与正常SDT相比,减小SDT后,位线BL和互补位线/BL的电位差就会变小(如区域810所示),从而有利于制造临界边界条件。
因此,本公开示例性实施方式在激活第一字线之后,通过减小感应延迟时间SDT,有利于行预充电时间边界值的确定。在实际应用中,减小的感应延迟时间SDT的具体大小可以根据实际情况来定,例如减小正常感应延迟时间SDT的5/1-1/2之间,本公开示例性实施方式对于感应延迟时间SDT减小的程度不作限定。
需要说明的是,对于同一个位线上的多对第一字线和第二字线,在确定感应放大器感应0信号的边界值时,对感应延迟时间SDT的减小程度相同;同样,在确定感应放大器感应1信号的边界值时,对感应延迟时间SDT的减小程度也相同。在相同的延迟时间SDT下,所确定的临界行预充电时间更准确。
按照上述方法,参照图10,在确定感应放大器感应0信号的边界值过程中,可以将多对第一字线和第二字线中的数据均设为0,一对第一字线和第二字线执行完激活、预充电和第二字线数据读取之后,可以对下一对第一字线和第二字线执行同样过程,以此类推,对其他对第一字线和第二字线执行同样过程,直到确定出感应放大器感应0信号的边界值。其中,本公开示例性实施方式对于多对第一字线和第二字线的执行顺序不作限定。
同理,参照图11,在确定感应放大器感应1信号的边界值过程中,可以将多对第一字线和第二字线中的数据均设为1,一对第一字线和第二字线执行完激活、预充电和第二字线数据读取之后,可以对下一对第一字线和第二字线执行同样过程,以此类推,对其他对第一字线和第二字线执行同样过程,直到确定出感应放大器感应1信号的边界值。此处同样对于多对第一字线和第二字线的执行顺序不作限定。
在实际应用中,根据行预充电时间边界值的大小就可以衡量感应放大器的感应能力,在同一个感应延迟时间SDT下,如果行预充电时间边界值越小,就说明该感应放大器的感应能力越强。以感应0数据为例,如果行预充电时间边界值越小,说明图8中的感应区域820中的位线BL上的电位与互补位线/BL上的电位差值越大,说明感应放大器的容错能力更强,可靠性也更高。
在实际应用中,不同的感应放大器,所确定的行预充电时间边界值不同,本公开示例性实施方式中,对于常规的感应放大器,所确定的行预充电时间边界值为5-20ns之间的任一值。
本公开示例性实施方式中,还可以在激活第一字线的过程中,通过减小施加在第一字线上的电压,以使得第一字线打开的程度较小,从而可以降低电荷分享的程度,以进一步创造不利条件(即Worse condition),使得预充电后的位线BL上的电位与互补位线/BL上的电位差值更大,有利于第二字线上临界情况产生,便于确定出行预充电时间边界值。
需要说明的是,为了提高所确定的行预充电时间边界值的可比性,每对第一字线和第二字线中所施加在第一字线上的电压一致。
综上,本公开示例性实施方式通过在感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据,激活第一字线并预充电后,在读取第二字线中的数据过程中,再结合卡预设行预充电时间tRP的方式,可以改变位线BL上的电位与互补位线/BL上的电位差,在电位差达到某一临界值时,会出现读取数据出错的情况,在这种情况下所确定的临界行预充电时间,即为行预充电时间边界值,可以用来衡量感应放大器的感应能力。
需要说明的是,尽管在附图中以特定顺序描述了本发明中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
此外,在本示例实施例中,还提供了一种感应放大器感应边界确定装置。参照图12,该感应放大器感应边界确定装置1200可以包括:数据写入模块1210、第一字线处理模块1220、第二字线处理模块1230和边界值确定模块1240,其中:
数据写入模块1210,可以用于在所述感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;
第一字线处理模块1220,可以用于激活所述第一字线并预充电;
第二字线处理模块1230,可以用于在预设行预充电时间之后,读取对应的所述第二字线中的数据;
边界值确定模块1240,可以用于当所述感应放大器在所述第二字线中没有正确读取到所述数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,边界值确定模块1240,用于在第一字线和第二字线有多对的情况下,当感应放大器在第二字线中正确读取到数据的情况下,激活下一个第一字线,并改变预设行预充电时间,直到感应放大器在对应的第二字线上无法正确读取到数据时,将对应的临界行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,边界值确定模块1240,用于在第一字线和第二字线有多对的情况下,当感应放大器在第二字线中没有正确读取到数据的情况下,激活下一个第一字线,并改变预设行预充电时间tRP,直到感应放大器在对应的第二字线上正确读取到数据时,将对应的上一个预设行预充电时间,确定为行预充电时间边界值。
在本公开的一种示例性实施方式中,多对第一字线和第二字线中写入的数据相同。
在本公开的一种示例性实施方式中,在第一字线和第二字线中写入的数据均为0的情况下,确定的行预充电时间边界值为感应放大器感应0信号的边界值。
在本公开的一种示例性实施方式中,在第一字线和第二字线中写入的数据均为1的情况下,确定的行预充电时间边界值为感应放大器感应1信号的边界值。
在本公开的一种示例性实施方式中,第一字线处理模块1220,还用于在第一字线激活后,减小感应延迟时间,以缩短电荷分享的时间。
在本公开的一种示例性实施方式中,确定的行预充电时间边界值为5-20ns之间的任一值。
在本公开的一种示例性实施方式中,第一字线处理模块1220,还用于在激活第一字线过程中,减小施加在第一字线上的电压。
在本公开的一种示例性实施方式中,第一字线和第二字线共用感应放大器对应的位线。
上述中各感应放大器感应边界确定装置的虚拟模块的具体细节已经在对应的感应放大器感应边界确定方法中进行了详细的描述,因此,此处不再赘述。
应当注意,尽管在上文详细描述中提及了感应放大器感应边界确定装置的若干模块或者单元,但是这种划分并非强制性的。实际上,根据本公开的实施方式,上文描述的两个或更多模块或者单元的特征和功能可以在一个模块或者单元中具体化。反之,上文描述的一个模块或者单元的特征和功能可以进一步划分为由多个模块或者单元来具体化。
在本公开的示例性实施例中,还提供了一种能够实现上述方法的电子设备。
所属技术领域的技术人员能够理解,本发明的各个方面可以实现为系统、方法或程序产品。因此,本发明的各个方面可以具体实现为以下形式,即:完全的硬件实施方式、完全的软件实施方式(包括固件、微代码等),或硬件和软件方面结合的实施方式,这里可以统称为“电路”、“模块”或“系统”。
下面参照图13来描述根据本发明的这种实施方式的电子设备1300。图13显示的电子设备1300仅仅是一个示例,不应对本发明实施例的功能和使用范围带来任何限制。
如图13所示,电子设备1300以通用计算设备的形式表现。电子设备1300的组件可以包括但不限于:上述至少一个处理单元1310、上述至少一个存储单元1320、连接不同系统组件(包括存储单元1320和处理单元1310)的总线1330、显示单元1340。
其中,所述存储单元1320存储有程序代码,所述程序代码可以被所述处理单元1310执行,使得所述处理单元1310执行本说明书上述“示例性方法”部分中描述的根据本发明各种示例性实施方式的步骤。例如,所述处理单元1310可以执行如图6中所示的步骤S610、在感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;步骤S620、激活第一字线并预充电;步骤S630、在预设行预充电时间之后,读取对应的第二字线中的数据;步骤S640、当感应放大器在第二字线中没有正确读取到数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
存储单元1320可以包括易失性存储单元形式的可读介质,例如随机存取存储单元(RAM)13201和/或高速缓存存储单元13202,还可以进一步包括只读存储单元(ROM)13203。
存储单元1320还可以包括具有一组(至少一个)程序模块13205的程序/实用工具13204,这样的程序模块13205包括但不限于:操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。
总线1330可以为表示几类总线结构中的一种或多种,包括存储单元总线或者存储单元控制器、外围总线、图形加速端口、处理单元或者使用多种总线结构中的任意总线结构的局域总线。
电子设备1300也可以与一个或多个外部设备1370(例如键盘、指向设备、蓝牙设备等)通信,还可与一个或者多个使得用户能与该电子设备1300交互的设备通信,和/或与使得该电子设备1300能与一个或多个其它计算设备进行通信的任何设备(例如路由器、调制解调器等等)通信。这种通信可以通过输入/输出(I/O)接口1350进行。并且,电子设备1300还可以通过网络适配器1360与一个或者多个网络(例如局域网(LAN),广域网(WAN)和/或公共网络,例如因特网)通信。如图所示,网络适配器1360通过总线1330与电子设备1300的其它模块通信。应当明白,尽管图中未示出,可以结合电子设备1300使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理单元、外部磁盘驱动阵列、RAID系统、磁带驱动器以及数据备份存储系统等。
通过以上的实施方式的描述,本领域的技术人员易于理解,这里描述的示例实施方式可以通过软件实现,也可以通过软件结合必要的硬件的方式来实现。因此,根据本公开实施方式的技术方案可以以软件产品的形式体现出来,该软件产品可以存储在一个非易失性存储介质(可以是CD-ROM,U盘,移动硬盘等)中或网络上,包括若干指令以使得一台计算设备(可以是个人计算机、服务器、终端装置、或者网络设备等)执行根据本公开实施方式的方法。
在本公开的示例性实施例中,还提供了一种计算机可读存储介质,其上存储有能够实现本说明书上述方法的程序产品。在一些可能的实施方式中,本发明的各个方面还可以实现为一种程序产品的形式,其包括程序代码,当所述程序产品在终端设备上运行时,所述程序代码用于使所述终端设备执行本说明书上述“示例性方法”部分中描述的根据本发明各种示例性实施方式的步骤。
根据本发明的实施方式的用于实现上述方法的程序产品,其可以采用便携式紧凑盘只读存储器(CD-ROM)并包括程序代码,并可以在终端设备,例如个人电脑上运行。然而,本发明的程序产品不限于此,在本文件中,可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
所述程序产品可以采用一个或多个可读介质的任意组合。可读介质可以是可读信号介质或者可读存储介质。可读存储介质例如可以为但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。
计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了可读程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。可读信号介质还可以是可读存储介质以外的任何可读介质,该可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于无线、有线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言的任意组合来编写用于执行本发明操作的程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如Java、C++等,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算设备上执行、部分地在用户设备上执行、作为一个独立的软件包执行、部分在用户计算设备上部分在远程计算设备上执行、或者完全在远程计算设备或服务器上执行。在涉及远程计算设备的情形中,远程计算设备可以通过任意种类的网络,包括局域网(LAN)或广域网(WAN),连接到用户计算设备,或者,可以连接到外部计算设备(例如利用因特网服务提供商来通过因特网连接)。
此外,上述附图仅是根据本发明示例性实施例的方法所包括的处理的示意性说明,而不是限制目的。易于理解,上述附图所示的处理并不表明或限制这些处理的时间顺序。另外,也易于理解,这些处理可以是例如在多个模块中同步或异步执行的。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限定。

Claims (22)

1.一种感应放大器感应边界确定方法,其特征在于,所述方法包括:
在所述感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;
激活所述第一字线并预充电;
在预设行预充电时间之后,读取对应的所述第二字线中的数据;
当所述感应放大器在所述第二字线中没有正确读取到所述数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上无法正确读取到数据时,将对应的临界行预充电时间,确定为行预充电时间边界值。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中没有正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上正确读取到数据时,将对应的上一个所述预设行预充电时间,确定为所述行预充电时间边界值。
4.根据权利要求2或3所述的方法,其特征在于,多对所述第一字线和所述第二字线中写入的数据相同。
5.根据权利要求4所述的方法,其特征在于,在所述第一字线和所述第二字线中写入的数据均为0的情况下,确定的所述行预充电时间边界值为所述感应放大器感应0信号的边界值。
6.根据权利要求4所述的方法,其特征在于,在所述第一字线和所述第二字线中写入的数据均为1的情况下,确定的所述行预充电时间边界值为所述感应放大器感应1信号的边界值。
7.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在所述第一字线激活后,减小感应延迟时间,以缩短电荷分享的时间。
8.根据权利要求1-3中任一项所述的方法,其特征在于,确定的所述行预充电时间边界值为5-20ns之间的任一值。
9.根据权利要求1-3中任一项所述的方法,其特征在于,所述方法还包括:
在激活所述第一字线过程中,减小施加在所述第一字线上的电压。
10.根据权利要求1-3中任一项所述的方法,其特征在于,所述第一字线和所述第二字线共用所述感应放大器对应的位线。
11.一种感应放大器感应边界确定装置,其特征在于,所述装置包括:
数据写入模块,用于在所述感应放大器两侧对应的至少一对第一字线和第二字线中写入相同数据;
第一字线处理模块,用于激活所述第一字线并预充电;
第二字线处理模块,用于在预设行预充电时间之后,读取对应的所述第二字线中的数据;
边界值确定模块,用于当所述感应放大器在所述第二字线中没有正确读取到所述数据的情况下,将对应的临界行预充电时间,确定为行预充电时间边界值。
12.根据权利要求11所述的装置,其特征在于,所述边界值确定模块,用于在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上无法正确读取到数据时,将对应的临界行预充电时间,确定为行预充电时间边界值。
13.根据权利要求11所述的装置,其特征在于,所述边界值确定模块,用于在所述第一字线和所述第二字线有多对的情况下,当所述感应放大器在所述第二字线中没有正确读取到数据的情况下,激活下一个所述第一字线,并改变所述预设行预充电时间,直到所述感应放大器在对应的所述第二字线上正确读取到数据时,将对应的上一个所述预设行预充电时间,确定为所述行预充电时间边界值。
14.根据权利要求12或13所述的装置,其特征在于,多对所述第一字线和所述第二字线中写入的数据相同。
15.根据权利要求14所述的装置,其特征在于,在所述第一字线和所述第二字线中写入的数据均为0的情况下,确定的所述行预充电时间边界值为所述感应放大器感应0信号的边界值。
16.根据权利要求14所述的装置,其特征在于,在所述第一字线和所述第二字线中写入的数据均为1的情况下,确定的所述行预充电时间边界值为所述感应放大器感应1信号的边界值。
17.根据权利要求11所述的装置,其特征在于,所述第一字线处理模块,还用于在所述第一字线激活后,减小感应延迟时间,以缩短电荷分享的时间。
18.根据权利要求11-13中任一项所述的装置,其特征在于,确定的所述行预充电时间边界值为5-20ns之间的任一值。
19.根据权利要求11-13中任一项所述的装置,其特征在于,所述第一字线处理模块,还用于在激活所述第一字线过程中,减小施加在所述第一字线上的电压。
20.根据权利要求11-13中任一项所述的装置,其特征在于,所述第一字线和所述第二字线共用所述感应放大器对应的位线。
21.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1-10中任意一项所述的感应放大器感应边界确定方法。
22.一种电子设备,其特征在于,包括:
处理器;以及
存储器,用于存储所述处理器的可执行指令;
其中,所述处理器配置为经由执行所述可执行指令来执行权利要求1-10中任意一项所述的感应放大器感应边界确定方法。
CN202210293485.2A 2022-03-23 2022-03-23 感应放大器感应边界确定方法及装置、介质及设备 Pending CN116844591A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210293485.2A CN116844591A (zh) 2022-03-23 2022-03-23 感应放大器感应边界确定方法及装置、介质及设备
PCT/CN2022/096275 WO2023178829A1 (zh) 2022-03-23 2022-05-31 感应放大器感应边界确定方法及装置、介质及设备
US17/807,119 US11978504B2 (en) 2022-03-23 2022-06-15 Method and apparatus for determining sense boundary of sense amplifier, medium, and device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210293485.2A CN116844591A (zh) 2022-03-23 2022-03-23 感应放大器感应边界确定方法及装置、介质及设备

Publications (1)

Publication Number Publication Date
CN116844591A true CN116844591A (zh) 2023-10-03

Family

ID=88099708

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210293485.2A Pending CN116844591A (zh) 2022-03-23 2022-03-23 感应放大器感应边界确定方法及装置、介质及设备

Country Status (2)

Country Link
CN (1) CN116844591A (zh)
WO (1) WO2023178829A1 (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100573711C (zh) * 2006-10-13 2009-12-23 晶豪科技股份有限公司 动态随机存取存储器的位线预充电压产生器
KR20200004002A (ko) * 2018-07-03 2020-01-13 삼성전자주식회사 메모리 장치 및 그것의 동작 방법
CN112099734B (zh) * 2020-09-21 2021-05-07 海光信息技术股份有限公司 一种存储器的数据读出方法、数据写入方法及装置
CN114187956B (zh) * 2022-01-14 2023-09-05 长鑫存储技术有限公司 存储器预充电时长边界的测试方法、装置、设备及存储介质

Also Published As

Publication number Publication date
WO2023178829A1 (zh) 2023-09-28

Similar Documents

Publication Publication Date Title
CN112885400B (zh) 感应放大器失配确定方法及装置、存储介质及电子设备
US11978503B2 (en) Method and apparatus for determining signal margin of memory cell and storage medium
US8644101B2 (en) Local sense amplifier circuit and semiconductor memory device including the same
CN114187956B (zh) 存储器预充电时长边界的测试方法、装置、设备及存储介质
US10566034B1 (en) Memory device with control and test circuit, and method for test reading and writing using bit line precharge voltage levels
CN114550799A (zh) 存储阵列故障检测方法、装置与电子设备
WO2023201883A1 (zh) 存储器失效测试方法及装置、存储介质及电子设备
CN116844591A (zh) 感应放大器感应边界确定方法及装置、介质及设备
CN114566205B (zh) 存储芯片的测试方法、装置、存储介质与电子设备
CN116844616A (zh) 感应放大器感应边界确定方法及装置、介质及设备
US11978504B2 (en) Method and apparatus for determining sense boundary of sense amplifier, medium, and device
US11798617B2 (en) Method and apparatus for determining sense boundary of sense amplifier, medium, and device
CN114512174A (zh) 存储器的检测方法、检测系统、可读介质及电子设备
KR20150052632A (ko) 반도체장치
CN114512173A (zh) 存储器的检测方法、检测系统、可读介质及电子设备
CN116504297A (zh) 存储芯片的测试方法、装置、存储介质与电子设备
US11928355B2 (en) Method and apparatus for determining mismatch of sense amplifier, storage medium, and electronic equipment
CN110619903B (zh) 存储装置及其测试读写方法
CN114582412B (zh) 存储芯片的测试方法、装置、存储介质与电子设备
WO2023168806A1 (zh) 存储器失效测试方法及装置、存储介质及电子设备
CN116844592A (zh) 感应放大器的感应边界确定方法及装置、介质及电子设备
US11967392B2 (en) Method and apparatus for testing failure of memory, storage medium, and electronic device
CN114388019B (zh) 存储器的检测方法
CN114582412A (zh) 存储芯片的测试方法、装置、存储介质与电子设备
WO2024082343A1 (zh) 内存刷新参数确定、内存刷新方法、装置、介质和设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination