CN116800238A - 一种电源检测复位电路、集成电路及电子设备 - Google Patents
一种电源检测复位电路、集成电路及电子设备 Download PDFInfo
- Publication number
- CN116800238A CN116800238A CN202210265884.8A CN202210265884A CN116800238A CN 116800238 A CN116800238 A CN 116800238A CN 202210265884 A CN202210265884 A CN 202210265884A CN 116800238 A CN116800238 A CN 116800238A
- Authority
- CN
- China
- Prior art keywords
- module
- reset
- power supply
- power
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 title claims abstract description 205
- 239000003990 capacitor Substances 0.000 claims description 22
- 238000006243 chemical reaction Methods 0.000 claims description 22
- 238000012544 monitoring process Methods 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 48
- 101000746134 Homo sapiens DNA endonuclease RBBP8 Proteins 0.000 description 4
- 101000969031 Homo sapiens Nuclear protein 1 Proteins 0.000 description 4
- 102100021133 Nuclear protein 1 Human genes 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
- H03K17/223—Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electronic Switches (AREA)
Abstract
本发明提供了一种电源检测复位电路,包括第一检测模块,被配置为检测第一电源电压、第二电源电压,并基于所述第一电源电压和所述第二电源电压输出第一复位控制信号;第二检测模块,被配置为检测所述第一电源电压,并基于所述第一电源电压输出第二复位控制信号;处理模块,被配置为对所述第一复位控制信号和所述第二复位控制信号进行运算,得到目标复位控制信号,所述目标复位控制信号用于控制电路复位。在多电源域系统中,用户可根据实际应用需求灵活配置,可以支持多电源域系统任意顺序上电。
Description
技术领域
本发明涉及电子电路技术领域,尤其涉及一种电源检测复位电路、集成电路及电子设备。
背景技术
对于集成电路来说,上电复位模块是比较重要的模块。当电源电压过低时,芯片内部模拟模块可能无法正常稳定工作,数字电路可能也无法正常运转,导致系统出现死机现象。上电复位模块可实现当电源电压低于系统正常工作所需要的电压时,传递一个复位信号给各个模块,待电源达到期望值之后,再进行解复位。同时,当电源电压掉电到系统最小稳定工作电压时,上电复位模块也会生成复位信号关闭相关模块使能位。
在很多系统应用中,电源域系统多分为单电源系统和多电源系统。单电源系统中,上电复位模块不用设计得很复杂,大多数只需要一个自检测模块就可以满足系统要求。而多电源域系统中,需要固定电源上电顺序,在用户使用时受到限制,影响用户使用体验。
发明内容
基于此,本发明提供了一种电源检测复位电路、集成电路及电子设备,解决了多电源上电时因需要限制上电顺序而导致用户受到使用场景限制的问题。
本发明的技术方案如下:
本发明提供的一种电源检测复位电路,包括
第一检测模块,被配置为检测第一电源电压、第二电源电压,并基于所述第一电源电压和所述第二电源电压输出第一复位控制信号;
第二检测模块,被配置为检测所述第一电源电压,并基于所述第一电源电压输出第二复位控制信号;
处理模块,被配置为对所述第一复位控制信号和所述第二复位控制信号进行运算,得到目标复位控制信号,所述目标复位控制信号用于控制电路复位。
在一些实施例中,所述第一检测模块具体被配置为:
在第一电源、第二电源上电时,当所述第二电源电压未达到所述第一检测模块预设的阈值,所述第一检测模块输出的所述第一复位控制信号跟随所述第一电源电压,所述第一复位控制信号为第一电平;当所述第二电源电压达到所述第一检测模块预设的阈值,所述第一检测模块输出的所述第一复位控制信号为第二电平。
在一些实施例中,所述第二检测模块具体被配置为:
当所述第一电源电压未达到所述第二检测模块预设的阈值时,所述第二复位控制信号跟随所述第一电源电压,所述第二复位控制信号为第三电平;当所述第一电源电压达到所述第二检测模块预设的阈值,所述第二复位控制信号为第四电平。
在一些实施例中,所述电源检测复位电路还包括第一逻辑控制单元,所述第一逻辑控制单元的输入端用于接收第一输入信号、第二输入信号,其中,所述第二输入信号为所述第一复位控制信号;所述第一逻辑控制单元被配置为:
当所述第一输入信号置为低电平时,所述第一逻辑控制单元输出高电平以控制所述第二检测模块工作,所述第二检测模块常开;
当所述第一输入信号置为高电平时,所述第一逻辑控制单元受控于所述第一复位信号而输出能够控制所述第二检测模块工作的信号;当所述第二电源电压未达到所述第一检测模块预设的阈值时,开启所述第二检测模块,当所述第二电源电压达到所述第一检测模块预设的阈值后,关闭所述第二检测模块。
在一些实施例中,所述电源检测复位电路还包括:
电压监测单元,被配置为在第一电源和第二电源上电完成前,监测所述第一复位控制信号和所述第二复位控制信号是否跟随所述第一电源电压;若所述第一复位控制信号和所述第二复位控制信号没有跟随所述第一电源电压,则所述电压监测单元生成所述第一电源电压跟随信号传输至所述处理模块。
在一些实施例中,所述电源检测复位电路还包括:
第二逻辑控制单元,被配置为对所述目标复位控制信号进行电平转换,输出第二目标复位控制信号,所述第二目标复位控制信号用于控制电路复位。
在一些实施例中,所述电源检测复位电路还包括:
延时单元,被配置为将所述处理模块输出的所述目标复位控制信号延时传输至所述第二逻辑控制单元。
在一些实施例中,所述电源检测复位电路还包括:
电池电源检测模块,被配置为检测第三电源电压,并基于所述第三电源电压输出第三复位控制信号,并将第三复位控制信号传输至所述第二逻辑控制单元进行电平转换。
在一些实施例中,所述电池电源检测模块还被配置为:
当所述第三电源电压未达到电池电源检测模块预设的阈值时,输出第五电平的所述第三复位控制信号;
当所述第三电源电压达到电池电源检测模块预设的阈值时,输出第六电平的所述第三复位控制信号;
所述第三复位控制信号用于控制电路复位。
在一些实施例中,所述电源检测复位电路还包括:
可编程电压检测模块,所述可编程电压检测模块对所述第一检测模块的掉电阈值进行编程控制。
在一些实施例中,所述可编程电压检测模块与所述第一检测模块集成在一起。
在一些实施例中,所述第一检测模块,包括第一电源接口、第二电源接口、第一电阻串、第一电路连接控制模块、第一比较模块和第一电容,所述第一电源接口用于连接第一电源,所述第二电源接口用于连接第二电源,所述第一电阻串连接所述第一电源接口、第二电源接口,所述第一电路连接控制模块连接所述第一电阻串,所述第一比较模块连接所述第一电路连接控制模块,所述第一电容连接于所述第一电路连接控制模块与所述第一比较模块之间;所述第一比较模块输出所述第一复位控制信号。
在一些实施例中,所述第二检测模块,包括第二电阻串、第二电路连接控制模块、第二比较模块和第二电容,所述第二电阻串连接所述第一比较模块,所述第二电路连接控制模块连接所述第二电阻串,所述第二比较模块连接所述第二电路连接控制模块,所述第二电容连接于所述第二电路连接控制模块与所述第二比较模块之间,所述第二比较模块输出所述第二复位控制信号。
在一些实施例中,所述可编程电压检测模块,包括第三电阻串、阈值等级选择模块、第三比较模块和第三电容,所述第三电阻串连接所述第一电阻串,所述阈值等级选择模块连接所述第三电阻串,所述第三比较模块连接所述阈值等级选择模块,所述第三电容连接于所述阈值等级选择模块与所述第三比较模块之间,所述第三比较模块输出对所述第一检测模块的掉电阈值进行编程控制信号。
在一些实施例中,所述第二逻辑控制单元包括:第一逻辑非门模块、电平转换模块、防漏电模块与第二逻辑非门模块;
所述第一逻辑非门模块连接于所述延时单元,所述电平转换模块连接于所述第一逻辑非门模块,所述防漏电模块连接于所述电平转换模块,所述第二逻辑非门模块连接于所述防漏电模块,所述第二逻辑非门模块输出第二目标复位控制信号和第三目标复位控制信号。
本发明提供的一种集成电路,包括上述的电源检测复位电路。
本发明提供的一种电子设备,包括设备主体以及设于所述设备主体内的如上所述的集成电路。
本发明提供的电源检测复位电路、集成电路及电子设备,可实现在多电源域系统中,用户能够根据实际应用需求灵活配置,从而支撑多电源域系统任意顺序上电。进一步地,根据用户实际应用需求,所述第一逻辑控制单元可以控制所述第二检测模块打开或者关闭,降低了系统功耗。同时可编程电压检测模块电路支持第一检测模块的掉电阈值可编程控制。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明第一实施例提供的一种的电源检测复位电路框图;
图2为本发明第一实施例提供的一种的电源检测复位电路结构示意图;
图3为图1中第一检测模块一种电路示意图;
图4为图1中第二检测模块一种电路示意图;
图5为本发明第二实施例提供的一种电源检测复位电路框图;
图6为本发明第二实施例提供的一种电源检测复位电路结构示意图;
图7为图5中第一逻辑控制单元的逻辑功能示意图;
图8为本发明实施例提供的一种电源检测复位电路框图;
图9为本发明实施例提供的一种电源检测复位电路结构示意图;
图10为图8中电压监测单元的一种逻辑功能示意图;
图11为本发明实施例提供的一种电源检测复位电路框图;
图12为本发明实施例提供的一种电源检测复位电路结构示意图;
图13为图11中第二逻辑控制单元的一种电路示意图;
图14为本发明实施例提供的一种电源检测复位电路框图;
图15为本发明实施例提供的一种电源检测复位电路结构示意图;
图16为本发明实施例提供的一种电源检测复位电路框图;
图17为本发明实施例提供的一种电源检测复位电路结构示意图;
图18为本发明实施例提供的一种电源检测复位电路框图;
图19为本发明实施例提供的一种电源检测复位电路结构示意图;
图20为可编程电压检测模块PVD与第一检测模块POR集成在一起的电路示意图;
图21为第一电源AVDD先上电复位逻辑示意图;
图22为第二电源电压DVDD先上电复位逻辑示意图;
图23为本发明实施例提供的一种集成电路示意图;
图24为本发明实施例提供的一种电子设备示意图。
具体实施方式
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同;本文中在申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请;本申请的说明书和权利要求书及上述附图说明中的术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排他的包含。本申请的说明书和权利要求书或上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
为了使本申请的目的、技术方案及优点更加清楚明白,下面结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在后续的描述中,使用用于表示元件的诸如“模块”、“部件”或“单元”的后缀仅为了有利于本申请的说明,其本身并没有特定的意义。
本发明第一实施例提供的一种的电源检测复位电路框图如图1所示,第一实施例提供的一种的电源检测复位电路结构示意图如图2所示,所述电源检测复位电路包括:
第一检测模块POR,被配置为检测第一电源电压AVDD、第二电源电压DVDD,并基于所述第一电源电压AVDD和所述第二电源电压DVDD输出第一复位控制信号por_rstf;
其中,作为一种示例,第一检测模块POR的一种电路示意图如图3所示,包括第一电源接口、第二电源接口、第一电阻串、第一电路连接控制模块、第一比较模块和第一电容,其中第一电源接口用于接收第一电源电压AVDD,第二电源接口用于接收第二电源电压DVDD,第一电阻串包括第一电阻R11、第二电阻R12、第三电阻R13,第一电路连接控制模块包括开关S11、开关S12,第一电阻R11的一端用于接收第二电源电压DVDD,第一电阻R11的另一端通过串联的第二电阻R12、第三电阻R13接地。开关S11一端连接在第一电阻R11和第二电阻R12之间,一端连接在第一比较模块第一输入端,开关S12一端连接在第二电阻R12和第三电阻R13之间,一端连接在第一比较模块第一输入端,第一比较模块的第二输入端用于接收第一参考电压VBG1,第一比较模块用于检测第一电阻R11与第二电阻R12的连接节点处的电压并将其与第一参考电压VBG1进行比较,或者检测第二电阻R12与第三电阻R13的连接节点处的电压并将其与第一参考电压VBG1进行比较。在第二电源上电过程中,第一比较模块的第一输入端的电压随第二电源电压DVDD上升,当第一比较模块的第一输入端的电压大于或等于第一参考电压时,第一比较模块输出的第一复位控制信号por_rstf可以发生翻转,例如从第一电平翻转为第二电平。其中,第一电容的一端连接在开关S11、开关S12与第一比较模块之间,第一电容的另一端接地。第一比较模块还连接第一电源以将第一电源电压AVDD作为供电电压。可选地,第一电阻串中的电阻数量可以增加或减少,相应地第一电路连接控制模块中的开关数量也可以增加或减少。第一电阻串中每相邻两个电阻之间的连接节点可分别通过开关连接到第一比较模块的第一输入端。可以理解,在本示例中,各元器件的连接关系可以是直接连接或间接连接。例如,第一电阻串的一端可以是直接连接于第二电源接口或通过其他元器件间接地连接于第二电源接口,第一电阻串的另一端也可以是直接接地或通过其他元器件间接接地。
第二检测模块PDR,被配置为检测所述第一电源电压AVDD,并基于所述第一电源电压AVDD输出第二复位控制信号pdr_rstf。其中,作为一种示例,所述第二检测模块PDR的一种电路示意图如图4所示,包括第二电阻串、第二电路连接控制模块、第二比较模块和第二电容,其中,第二电阻串包括第四电阻R21、第五电阻R22、第六电阻R23,第二电路连接控制模块包括开关S21、开关S22。所述第四电阻R21的一端用于接收所述第一电源电压AVDD,所述第五电阻R22连接所述第四电阻R21,所述第六电阻R23连接所述第五电阻R22,所述第六电阻R23接地,所述开关S21一端连接在所述第四电阻R21和所述第五电阻R22之间,一端连接在第二比较模块第一输入端,所述开关S22一端连接在所述第五电阻R22和所述第六电阻R23之间,一端连接在第二比较模块第一输入端,第二比较模块的第二输入端用于接收第二参考电压VBG2,第二比较模块用于检测第四电阻R21与第五电阻R22的连接节点处的电压并将其与第二参考电压VBG2进行比较,或者检测第五电阻R22与第六电阻R23的连接节点处的电压并将其与第二参考电压VBG2进行比较。在第一电源上电过程中,第二比较模块的第一输入端的电压随第一电源电压AVDD上升,当第二比较模块的第一输入端的电压大于或等于第二参考电压时,第二比较模块输出的第二复位控制信号por_rstf可以发生翻转,例如从第三电平翻转为第四电平。其中,第一电容的一端连接开关S21、开关S22与第二比较器之间,第二电容的另一端接地。可选地,第二电阻串中的电阻数量可以增加或减少,相应地第二电路连接控制模块中的开关数量也可以增加或减少。第二电阻串中每相邻两个电阻之间的连接节点可分别通过开关连接到第二比较模块的第一输入端。可以理解,在本示例中,各元器件的连接关系可以是直接连接或间接连接。例如,第二电阻串的一端可以是直接连接于第一电源接口或通过其他元器件间接地连接于第一电源接口,第二电阻串的另一端也可以是直接接地或通过其他元器件间接接地。
处理模块,被配置为对所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf进行运算,得到目标复位控制信号power_rstf,所述目标复位控制信号power_rstf用于控制电路复位。
作为一种实施方式,将第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf进行与非处理,然后将与非处理后的信号进行非处理,得到控制电路的目标复位信号power_rstf。
在一些实施例中,第一检测模块POR被配置为:在第一电源、第二电源上电时,当第二电源电压未达到第一检测模块预设的阈值,第一检测模块输出的第一复位控制信号跟随第一电源电压,第一复位控制信号为第一电平;当第二电源电压达到第一检测模块预设的阈值,第一检测模块输出的第一复位控制信号为第二电平。具体地,以第一电平为低电平、第二电平为高电平为例,结合图3,在第一电源、第二电源上电时,开关S11断开,开关S12闭合,当所述第二电源电压DVDD未达到所述第一检测模块POR预设的阈值时,第一比较模块中的比较器COM0的第一输入端电压小于第一参考电压VBG1,所述第一检测模块POR输出的所述第一复位控制信号por_rstf跟随所述第一电源AVDD电压,此时第一复位控制信号por_rstf为高电平,电路处于上电复位状态;当所述第二电源DVDD电压达到所述第一检测模块POR预设的阈值时,即比较器COM0的第一输入端电压达到第一参考电压VBG1时,比较器COM0输出的第一复位控制信号por_rstf翻转为低电平,上电复位释放,电路开始进入工作状态。控制开关S11闭合,开关S12断开,使比较器COM0的第一输入端电压保持大于第一参考电压VBG1,从而使电路保持在正常工作状态。
在一些实施例中,第二检测模块PDR被配置为:当第一电源电压未达到第二检测模块预设的阈值时,第二复位控制信号跟随第一电源电压,第二复位控制信号为第三电平;当第一电源电压达到所述第二检测模块预设的阈值,所述第二复位控制信号为第四电平。具体地,以第三电平为高电平、第四电平为低电平为例,结合图4,在第一电源上电时,开关S21断开,开关S22闭合,当所述第一电源电压AVDD未达到所述第二检测模块PDR预设的阈值时,第二比较模块中的比较器COM1的第一输入端电压小于第二参考电压VBG2,所述第二复位控制信号pdr_rstf跟随所述第一电源电压AVDD,所述第二复位控制信号pdr_rstf为高电平,电路处于上电复位状态;当所述第一电源AVDD电压达到所述第二检测模块PDR预设的阈值时,即比较器COM1的第一输入端电压达到第二参考电压VBG2时,比较器COM1输出的第二复位控制信号pdr_rstf翻转为低电平,上电复位释放,电路开始进入工作状态。控制开关S21闭合,开关S22断开,使比较器COM1的第一输入端电压保持大于第二参考电压VBG2,从而使电路保持在正常工作状态。
若所述第一电源AVDD先上电,所述第二电源DVDD后上电,或者所述第一电源AVDD、第二电源DVDD同时上电,则所述第一电源AVDD上电到所述第二检测模块PDR复位释放预设的阈值之前,所述第二复位控制信号pdr_rstf跟随所述第一电源AVDD,达到阈值后输出低电平;当所述第二电源DVDD上电到所述第一检测模块POR复位释放阈值之前,所述第一复位控制信号por_rstf跟随所述第一电源AVDD,达到阈值后输出低电平。第一复位控制信号por_rstf和第二复位控制信号pdr_rstf经过或逻辑处理产生控制电路复位的目标复位控制信号power_rstf,目标复位控制信号power_rstf用于对AVDD电源域与DVDD电源域的电路进行复位控制。
若当所述第二电源DVDD先上电,所述第一电源AVDD后上电,所述第一复位控制信号por_rstf将一直保持为低电平,所述第一电源AVDD上电完成之前,所述第二复位控制信号pdr_rstf跟随所述第一电源AVDD,待所述第一电源AVDD上电完成后,所述第二复位控制信号pdr_rstf输出低电平。第一复位控制信号por_rstf和第二复位控制信号pdr_rstf经过或逻辑处理产生控制电路复位的目标复位控制信号power_rstf,目标复位控制信号power_rstf用于对电路进行复位控制。
因此,本申请实施例可以支持第一电源和第二电源以任意顺序上电。
在一个可选的实施方式中,如图5所示为一种电源检测复位电路框图,如图6所示为与图5对应的一种电源检测复位电路结构示意图,所述电源检测复位电路还包括第一逻辑控制单元Logic1,所述第一逻辑控制单元Logic1的输入端用于接收第一输入信号pdr_enb和第二输入信号,其中,所述第二输入信号为所述第一复位控制信号por_rstf;被配置为控制所述第二检测模块PDR打开或关闭,包括:
当所述第一输入信号pdr_enb置为低电平时,所述第一逻辑控制单元Logic1输出高电平以控制所述第二检测模块PDR工作,所述第二检测模块常开;
当第一输入信号pdr_enb置为高电平时,所述第一逻辑控制单元Logic1根据所述第一复位信号por_rstf输出用于控制所述第二检测模块PDR工作的信号;当所述第二电源电压DVDD未达到所述第一检测模块POR预设的阈值时,开启所述第二检测模块PDR,当所述第二电源DVDD电压达到所述第一检测模块POR预设的阈值后,关闭所述第二检测模块PDR。
如图7所示为第一逻辑控制单元Logic1的逻辑功能示意图,若所述第一电源AVDD先上电,所述第二电源DVDD后上电,或者所述第一电源AVDD、第二电源DVDD同时上电,则将所述第一逻辑控制单元Logic1的第一输入信号pdr_enb置为高电平,控制所述第二检测模块PDR的信号pdr_en跟随所述第一复位控制信号por_rstf,当所述第二电源电压DVDD未达到所述第一检测模块POR预设的阈值时,开启所述第二检测模块PDR,当所述第二电源电压DVDD达到所述第一检测模块POR预设的阈值后,关闭所述第二检测模块PDR,降低功耗。
若当所述第二电源DVDD先上电,所述第一电源AVDD后上电,则将所述第一逻辑控制单元Logic1的第一输入信号pdr_enb置为低电平,控制所述第二检测模块PDR的信号pdr_en为高电平,所述第二检测模块PDR处于常开状态。
在一个可选的实施方式中,如图8所示为一种电源检测复位电路框图,如图9所示为一种电源检测复位电路结构示意图,所述电源检测复位电路还包括:
电压监测单元Monitor,被配置为在第一电源AVDD和第二电源DVDD上电完成前,监测所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf是否跟随所述第一电源电压AVDD;若所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf没有跟随所述第一电源电压AVDD,则所述电压监测单元Monitor生成第一电源电压跟随信号avdd_monitor,并传输至所述处理模块。
其中,所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf可以先通过与非门处理,接着通过非门处理。
如图10所示为电压监测单元Monitor逻辑功能示意图,所述电压监测单元Monitor是用于监测所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf是否跟随所述第一电源电压AVDD;在第一电源AVDD、第二电源DVDD上电,所述第一检测模块POR和所述第二检测PDR复位释放之前,即在图10中t1之前,所述第一检测模块POR和所述第二检测PDR的输出信号理论上应该跟随所述第一电源电压AVDD,但是在实际中可能会出现所述第一电源电压AVDD、第二电源电压DVDD上电到了系统正常工作所需要的电压,但所述第一检测模块POR和所述第二检测PDR的输出信号依旧保持在低电平,这时系统可能会出现复位释放→复位→复位释放三个过程;在第一电源AVDD和第二电源DVDD上电完成前,若所述电压监测单元Monitor是监测到所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf没有跟随所述第一电源AVDD电压;则所述电压监测单元Monitor就会输出几乎完全跟随所述第一电源电压AVDD的第一电源电压AVDD跟随信号avdd_monitor,避免系统出现系统可能的出现复位释放→复位→复位释放三个过程。
在一个可选的实施方式中,如图11所示为一种电源检测复位电路框图,如图12所示为一种电源检测复位电路结构示意图,所述电源检测复位电路还包括:
第二逻辑控制单元Logic2,被配置为对所述目标复位控制信号power_rstf进行电平转换,输出第二目标复位控制信号dvdd_rstf,第二目标复位控制信号dvdd_rstf用于对AVDD电源域与DVDD电源域的电路进行复位控制。
进一步地,如图13所示,优选的第二逻辑控制单元Logic2包括:第一逻辑非门模块,电平转换模块,防漏电模块,第二逻辑非门模块。
一些示例中,所述第一逻辑非门模块包括第一逻辑非门1、第二逻辑非门2、第三逻辑非门3、第四逻辑非门4;所述防漏电模块包括NMOS管M1、M2、M4、M5、M8、M9、M13、M14、M15;PMOS管M3、M6、M7、M11、M12、M16;所述第二逻辑非门模块包括第五逻辑非门5、第六逻辑非门6。
所述第一逻辑非门1的输入端为所述目标复位信号power_rstf,输出端连接所述第二逻辑非门2、所述NMOS管M1的栅极、所述NMOS管M4的栅极和所述PMOS管M7的栅极;
所述第二逻辑非门2的输出端连接所述第一电平转换模块7;
所述第一电平转换模块7的输出端连接所述NMOS管M2的栅极和所述PMOS管M3的栅极;
所述NMOS管M1的源级和所述NMOS管M4的源级接地;所述PMOS管M7的漏极连接所述第五逻辑非门5的输入端;
所述NMOS管M2的漏极和所述PMOS管M3的漏极连接所述PMOS管M6的栅极和NMOS管M5的栅极;
所述NMOS管M2的源级连接所述NMOS管M1的漏极;
所述NMOS管M5的漏极和所述PMOS管M6的漏极连接所述第五逻辑非门5;
所述NMOS管M5的源极连接所述NMOS管M4的漏极;
所述PMOS管M3的源级、PMOS管M6的源级和PMOS管M7的源级相互连接;
所述第五逻辑非门5的输出端为第二目标复位控制信号avdd_rstf;
所述第三逻辑非门3输入端为为所述目标复位信号power_rstf,输出端连接所述第四逻辑非门4、所述NMOS管M8的栅极、所述NMOS管M15的栅极和所述PMOS管M16的栅极;
所述第四逻辑非门4的输出端连接所述第二电平转换模块8;
所述第二电平转换模块8输出端连接所述NMOS管M9的栅极和所述PMOS管M10的栅极;
所述NMOS管M8的源级和所述NMOS管M15的源级接地;
所述NMOS管M9的源级连接所述NMOS管M8的漏极;
所述NMOS管M9的漏极和所述PMOS管M10的漏极连接;
所述NMOS管M9的漏极和所述PMOS管M10的漏极连接所述PMOS管M11的栅极和NMOS管M14的栅极;
所述PMOS管M11的漏极连接所述第六逻辑非门6的输入端;
所述NMOS管M14的源级连接所述NMOS管M15的漏极;
所述PMOS管M16的漏极连接所述第六逻辑非门6的输入端;
所述NMOS管M13的源级连接所述NMOS管M14的漏极;
所述PMOS管M12和所述NMOS管M13的输入端均为第三复位控制信号;
所述PMOS管M12的漏极连接所述NMOS管M13的漏极;
所述PMOS管M10的源级、PMOS管M11的源级、PMOS管M12的源级和PMOS管M16的源级相互连接;
所述第六逻辑非门6的输出第三目标复位控制信号。
若所述第一电源AVDD先上电,所述第二电源DVDD后上电,或者所述第一电源AVDD、第二电源DVDD同时上电,将所述第一逻辑控制单元Logic1的第一输入信号pdr_enb置为高电平,则在所述目标复位信号power_rstf复位释放之前,所述第一逻辑非门1输出的信号S1为低电平,所述第三逻辑非门3输出的信号S3为低电平,控制NMOS管M1、M4、M8、M15关闭和弱上拉PMOS管M7、M16导通,第二目标复位控制信号dvdd_rstf保持为低电平。则当所述目标复位信号power_rstf复位释放后,第二目标复位控制信号dvdd_rstf跟随所述第二电源DVDD电压。
若当所述第二电源DVDD先上电,所述第一电源AVDD后上电,将所述第一逻辑控制单元Logic1的第一输入信号pdr_enb置为低电平,则在所述第一电源AVDD上电之前,所述第一逻辑非门1输出的信号S1、第二逻辑非门2输出的信号S2、第三逻辑非门3输出的信号S3和第四逻辑非门4输出的信号S4均为低电平,控制NMOS管M1、M4、M8、M15关闭和弱上拉PMOS管M7、M16导通,以避免因所述第一电平转换模块7和所述第二电平转换模块8输出浮空导致所述第二逻辑控制单元Logic2漏电较大,第二目标复位控制信号dvdd_rstf保持为低电平。则当所述目标复位信号power_rstf复位释放后,所述第一逻辑非门1输出的信号S1、第三逻辑非门3输出的信号S3被上拉到高电平,控制NMOS管M1、M4、M8、M15导通,第二目标复位控制信号dvdd_rstf输出为高电平。
在一个可选的实施例中,如图14所示为一种电源检测复位电路框图,如图15所示为一种电源检测复位电路结构示意图,所述电源检测复位电路还包括:
延时单元Delay,被配置为对所述处理模块的所述目标复位控制信号power_rstf延时,将延时的目标复位控制信号por_delay传输至所述第二逻辑控制单元Logic2。通过所述延时单元Delay可以保证目标复位控制信号power_rstf传递给系统各模块时电源电压已经达到比较高的水平,可以正常运行。可选地,延时单元的延时时间可以是若干ms。作为一种示例,延时时间可以为3ms。
在一个可选的实施方式中,如图16所示为一种电源检测复位电路框图,如图17所示为一种电源检测复位电路结构示意图,所述电源检测复位电路还包括:
电池电源检测模块VBAT_POR,被配置为检测第三电源VBAT电压,并基于所述第三电源VBAT电压输出第三复位控制信号vbat_rstn,并将第三复位控制信号vbat_rstn传输至所述第二逻辑控制单元Logic2以进行电平转换,电平转换后的第三复位控制信号为vbat_rstf,用于对VBAT电源域的电路进行控制。
基于所述第三电源VBAT电压输出第三复位控制信号vbat_rstn包括:
当所述第三电源VBAT电压未达到电池电源检测模块VBAT_POR预设的阈值时,所述第三复位控制信号vbat_rstn为高电平,上电复位释放;
当所述第三电源VBAT电压达到电池电源检测模块VBAT_POR预设的阈值时,所述第三复位控制信号vbat_rstn为低电平,上电复位。
所述第三复位控制信号vbat_rstn输入所述PMOS管M12和所述NMOS管M13的栅极,所述第六逻辑非门的输出第三目标复位控制信号vbat_rstf。
若所述第一电源AVDD先上电,所述第二电源DVDD后上电,或者所述第一电源AVDD、第二电源DVDD同时上电,将所述第一逻辑控制单元Logic1的第一输入信号pdr_enb置为高电平,当第三电源VBAT在第二电源DVDD之前上电完成,则在则在所述目标复位信号power_rstf复位释放之前,PMOS管M12管导通,所述PMOS管M11、M16输出的信号L4跟随所述第三电源VBAT电压,第三目标复位控制信号vbat_rstf保持低电平。当所述第一电源AVDD和所述电源DVDD都上电完成复位释放后,所述NMOS管M8、M15打开,第三目标复位控制信号vbat_rstf被上拉到高电平;当所述第三电源VBAT在所述第二电源DVDD之后上电,所述NMOS管M8、M15在所述第三复位控制信号vbat_rstn复位释放之前就已经打开,所述第二电平转换模块8输出低电平,所述NMOS管M9和所述PMOS管M10输出的信号L3被上拉到高电平,所述NMOS管M14导通,电池电源检测模块VBAT_POR输出的第三复位控制信号vbat_rstn可直接传递。
若当所述第二电源DVDD先上电,所述第一电源AVDD后上电,将所述第一逻辑控制单元Logic1的第一输入信号pdr_enb置为低电平,当第三电源VBAT在第二电源DVDD之前上电完成,则在则在所述目标复位信号power_rstf复位释放之前,PMOS管M12管导通,所述PMOS管M11、M16输出的信号L4跟随所述第三电源VBAT电压,第三目标复位控制信号vbat_rstf保持低电平。当所述第一电源AVDD和所述电源DVDD都上电完成复位释放后,所述NMOS管M8、M15打开,第三目标复位控制信号vbat_rstf被上拉到高电平;当所述第三电源VBAT在所述第二电源DVDD之后上电,所述NMOS管M8、M15在所述第三复位控制信号vbat_rstn复位释放之前就已经打开,所述第二电平转换模块8输出低电平,所述NMOS管M9和所述PMOS管M10输出的信号L3被上拉到高电平,所述NMOS管M14导通,电池电源检测模块VBAT_POR输出的第三复位控制信号vbat_rstn可直接传递。
在一个可选的实施例中,如图18所示为一种电源检测复位电路框图,如图19所示为一种电源检测复位电路结构示意图,所述电源检测复位电路还包括:
可编程电压检测模块PVD,所述可编程电压检测模块PVD对所述第一检测模块POR的掉电阈值进行编程控制。
进一步地,所述可编程电压检测模块PVD与所述第一检测模块POR集成在一起。
如图20所示为可编程电压检测模块PVD与第一检测模块POR集成在一起的电路示意图。所述可编程电压检测模块PVD,包括第三电阻串、阈值等级选择模块、第三比较模块和第三电容,所述第三电阻串连接所述第一电阻串,所述阈值等级选择模块连接所述第三电阻串,所述第三比较模块连接所述阈值等级选择模块,所述第三电容连接于所述阈值等级选择模块与所述第三比较模块之间,所述第三比较模块输出对所述第一检测模块的掉电阈值进行编程控制信号。其中,第三电阻串包括多个互相串联的电阻,每相邻两个电阻之间的连接节点为一个分压节点,即第三电阻串中包括一个或多个分压节点。在本实施例中选择阈值等级选择模块为选择器,通过选择器连接到第三电阻串的不同分压节点以选择对应的阈值,用户可以根据实际需要选择一个阈值作为第一检测模块的掉电阈值。
如图21所示为第一电源AVDD先上电复位逻辑示意图,如图22所示为第二电源电压DVDD先上电复位逻辑示意图。
如图23所示,本发明实施例还提供了一种集成电路200的示意图,该集成电路200包括上述的电源检测复位电路100。
本发明实施例提供的集成电路包括第一检测模块POR,被配置为检测第一电源电压AVDD、第二电源电压DVDD,并基于所述第一电源电压AVDD和所述第二电源电压DVDD输出第一复位控制信号por_rstf;第二检测模块PDR,被配置为检测所述第一电源电压,并基于所述第一电源电压AVDD输出第二复位控制信号pdr_rstf;处理模块,被配置为对所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf进行运算,得到目标复位控制信号power_rstf,所述目标复位控制信号power_rstf用于控制电路复位。在多电源域系统中,用户可根据实际应用需求灵活配置,可以支撑多电源域系统任意顺序上电。
如图24所示,本申请实施例还提供一种电子设备300的示意图,该电子设备300包括设备主体310以及上述的集成电路200。其中,集成电路200设于设备主体310内。
本发明实施例提供的电子设备,包括第一检测模块POR,被配置为检测第一电源电压AVDD、第二电源电压DVDD,并基于所述第一电源电压AVDD和所述第二电源电压DVDD输出第一复位控制信号por_rstf;第二检测模块PDR,被配置为检测所述第一电源电压,并基于所述第一电源电压AVDD输出第二复位控制信号pdr_rstf;处理模块,被配置为对所述第一复位控制信号por_rstf和所述第二复位控制信号pdr_rstf进行运算,得到目标复位控制信号power_rstf,所述目标复位控制信号power_rstf用于控制电路复位。在多电源域系统中,用户可根据实际应用需求灵活配置,可以支撑多电源域系统任意顺序上电。
以上所述的仅是本发明的实施方式,在此应当指出,对于本领域的普通技术人员来说,在不脱离本发明创造构思的前提下,还可以做出改进,但这些均属于本发明的保护范围。
Claims (17)
1.一种电源检测复位电路,其特征在于,包括
第一检测模块,被配置为检测第一电源电压、第二电源电压,并基于所述第一电源电压和所述第二电源电压输出第一复位控制信号;
第二检测模块,被配置为检测所述第一电源电压,并基于所述第一电源电压输出第二复位控制信号;
处理模块,被配置为对所述第一复位控制信号和所述第二复位控制信号进行运算,得到目标复位控制信号,所述目标复位控制信号用于控制电路复位。
2.根据权利要求1所述的一种电源检测复位电路,其特征在于,所述第一检测模块具体被配置为:
在第一电源、第二电源上电时,当所述第二电源电压未达到所述第一检测模块预设的阈值,所述第一检测模块输出的所述第一复位控制信号跟随所述第一电源电压,所述第一复位控制信号为第一电平;当所述第二电源电压达到所述第一检测模块预设的阈值,所述第一检测模块输出的所述第一复位控制信号为第二电平。
3.根据权利要求1所述的一种电源检测复位电路,其特征在于,所述第二检测模块具体被配置为:
当所述第一电源电压未达到所述第二检测模块预设的阈值时,所述第二复位控制信号跟随所述第一电源电压,所述第二复位控制信号为第三电平;当所述第一电源电压达到所述第二检测模块预设的阈值,所述第二复位控制信号为第四电平。
4.根据权利要求1所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路还包括第一逻辑控制单元,所述第一逻辑控制单元的输入端用于接收第一输入信号、第二输入信号,其中,所述第二输入信号为所述第一复位控制信号;所述第一逻辑控制单元被配置为:
当所述第一输入信号置为低电平时,所述第一逻辑控制单元输出高电平以控制所述第二检测模块工作,所述第二检测模块常开;
当所述第一输入信号置为高电平时,所述第一逻辑控制单元根据所述第一复位信号输出用于控制所述第二检测模块工作的信号;当所述第二电源电压未达到所述第一检测模块预设的阈值时,开启所述第二检测模块,当所述第二电源电压达到所述第一检测模块预设的阈值后,关闭所述第二检测模块。
5.根据权利要求4所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路还包括:
电压监测单元,被配置为在第一电源和第二电源上电完成前,监测所述第一复位控制信号和所述第二复位控制信号是否跟随所述第一电源电压;若所述第一复位控制信号和所述第二复位控制信号没有跟随所述第一电源电压,则所述电压监测单元生成所述第一电源电压跟随信号传输至所述处理模块。
6.根据权利要求5所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路还包括:
第二逻辑控制单元,被配置为对所述目标复位控制信号进行电平转换,输出第二目标复位控制信号,所述第二目标复位控制信号用于控制电路复位。
7.根据权利要求6所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路还包括:
延时单元,被配置为将所述处理模块输出的所述目标复位控制信号延时传输至所述第二逻辑控制单元。
8.根据权利要求6所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路还包括:
电池电源检测模块,被配置为检测第三电源电压,并基于所述第三电源电压输出第三复位控制信号,并将第三复位控制信号传输至所述第二逻辑控制单元进行电平转换。
9.根据权利要求8所述的一种电源检测复位电路,其特征在于,所述电池电源检测模块还被配置为:
当所述第三电源电压未达到电池电源检测模块预设的阈值时,输出第五电平的所述第三复位控制信号;
当所述第三电源电压达到电池电源检测模块预设的阈值时,输出第六电平的所述第三复位控制信号;
所述第三复位控制信号用于控制电路复位。
10.根据权利要求1所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路还包括:
可编程电压检测模块,所述可编程电压检测模块对所述第一检测模块的掉电阈值进行编程控制。
11.根据权利要求10所述的一种电源检测复位电路,其特征在于,所述可编程电压检测模块与所述第一检测模块集成在一起。
12.根据权利要求1所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路包括第一电源接口、第二电源接口,所述第一电源接口用于连接第一电源,所述第二电源接口用于连接第二电源;
所述第一检测模块,包括第一电阻串、第一电路连接控制模块、第一比较模块和第一电容,所述第一电阻串的一端连接所述第二电源接口,所述第一比较模块的输入端通过所述第一电路连接控制模块连接于所述第一电阻串,所述第一电容的一端连接于所述第一电路连接控制模块与所述第一比较模块之间、所述第一电容的另一端接地;所述第一比较模块输出所述第一复位控制信号。
13.根据权利要求1所述的一种电源检测复位电路,其特征在于,所述电源检测复位电路包括第一电源接口,所述第一电源接口用于连接第一电源;
所述第二检测模块,包括第二电阻串、第二电路连接控制模块、第二比较模块和第二电容,所述第二电阻串的一端连接所述第一电源接口,所述第二电路连接控制模块连接所述第二电阻串,所述第二比较模块通过所述第二电路连接控制模块连接于所述第二电阻串,所述第二电容的一端连接于所述第二电路连接控制模块与所述第二比较模块之间、所述第二电容的另一端接地,所述第二比较模块输出所述第二复位控制信号。
14.根据权利要求10所述的一种电源检测复位电路,其特征在于,所述可编程电压检测模块,包括第三电阻串、阈值等级选择模块、第三比较模块和第三电容,所述第三电阻串连接所述第一电阻串,所述阈值等级选择模块连接所述第三电阻串,所述第三比较模块连接所述阈值等级选择模块,所述第三电容连接于所述阈值等级选择模块与所述第三比较模块之间,所述第三比较模块输出对所述第二检测模块的阈值进行编程控制信号。
15.根据权利要求9所述的一种电源检测复位电路,其特征在于,所述第二逻辑控制单元包括:第一逻辑非门模块、电平转换模块、防漏电模块与第二逻辑非门模块;
所述第一逻辑非门模块连接于所述延时单元,所述电平转换模块连接于所述第一逻辑非门模块,所述防漏电模块连接于所述电平转换模块,所述第二逻辑非门模块连接于所述防漏电模块,所述第二逻辑非门模块输出第二目标复位控制信号和第三目标复位控制信号。
16.一种集成电路,其特征在于,包括权利要求1至15任一项所述的电源检测复位电路。
17.一种电子设备,其特征在于,包括设备主体以及设于所述设备主体内的如权利要求16所述的集成电路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210265884.8A CN116800238A (zh) | 2022-03-17 | 2022-03-17 | 一种电源检测复位电路、集成电路及电子设备 |
PCT/CN2023/076125 WO2023173985A1 (zh) | 2022-03-17 | 2023-02-15 | 一种电源检测复位电路、集成电路及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210265884.8A CN116800238A (zh) | 2022-03-17 | 2022-03-17 | 一种电源检测复位电路、集成电路及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116800238A true CN116800238A (zh) | 2023-09-22 |
Family
ID=88022294
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210265884.8A Pending CN116800238A (zh) | 2022-03-17 | 2022-03-17 | 一种电源检测复位电路、集成电路及电子设备 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN116800238A (zh) |
WO (1) | WO2023173985A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117728809A (zh) * | 2023-11-13 | 2024-03-19 | 中科南京智能技术研究院 | 一种复位阈值电压可编程的上电复位电路及集成电路系统 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008187475A (ja) * | 2007-01-30 | 2008-08-14 | Toshiba Corp | パワーオンリセット回路 |
JP2010147979A (ja) * | 2008-12-22 | 2010-07-01 | Elpida Memory Inc | 半導体装置およびパワーオンリセット回路の調整方法 |
JP5538939B2 (ja) * | 2010-02-12 | 2014-07-02 | ローム株式会社 | 半導体集積回路装置 |
KR20170006980A (ko) * | 2015-07-10 | 2017-01-18 | 에스케이하이닉스 주식회사 | 파워 온 리셋 회로 및 이를 포함하는 반도체 메모리 장치 |
CN110427089B (zh) * | 2019-09-11 | 2024-08-02 | 富满微电子集团股份有限公司 | 适用于led显示屏芯片中的上电复位系统及方法 |
-
2022
- 2022-03-17 CN CN202210265884.8A patent/CN116800238A/zh active Pending
-
2023
- 2023-02-15 WO PCT/CN2023/076125 patent/WO2023173985A1/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117728809A (zh) * | 2023-11-13 | 2024-03-19 | 中科南京智能技术研究院 | 一种复位阈值电压可编程的上电复位电路及集成电路系统 |
Also Published As
Publication number | Publication date |
---|---|
WO2023173985A1 (zh) | 2023-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN211086970U (zh) | 一种多电源上下电控制电路 | |
US5151614A (en) | Circuit having charge compensation and an operation method of the same | |
JP4540610B2 (ja) | 半導体集積回路装置及びそれを用いた電源電圧監視システム | |
CN101150313B (zh) | 半导体集成电路装置及电子装置 | |
JP6335069B2 (ja) | パワーオンリセット回路 | |
CN116800238A (zh) | 一种电源检测复位电路、集成电路及电子设备 | |
US20180172758A1 (en) | Voltage monitoring circuit and semiconductor device | |
CN109192177B (zh) | 一种控制电路、液晶显示驱动模组及液晶显示装置 | |
CN109660247B (zh) | 片内电压调节器间的时序控制系统及时序控制方法 | |
US6205077B1 (en) | One-time programmable logic cell | |
CN109801653B (zh) | 非挥发存储器的区块解码器与位准移位器 | |
US20090085676A1 (en) | Oscillator | |
US7764108B2 (en) | Electrical fuse circuit | |
CN112133238A (zh) | 驱动电路与电子设备 | |
CN104037940A (zh) | 数字电源闸控的集成电路及方法 | |
KR20100009779A (ko) | 반도체 장치의 출력구동장치 | |
CN108111150B (zh) | 上电复位电路及集成电路和eeprom系统 | |
US7990190B2 (en) | Power-on reset circuit, module including same, and electronic device including same | |
US8416013B1 (en) | Core circuit leakage control | |
CN109164746A (zh) | 一种下电时序控制电路及电源电路 | |
US20140175903A1 (en) | Discharge circuit for power supply unit | |
US5815464A (en) | Address transition detection circuit | |
CN115276633A (zh) | 上电顺序控制电路及电子设备 | |
CN115118262A (zh) | 上电复位电路 | |
CN211266563U (zh) | 一种双路供电互相切换的时序控制装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |