CN116743168A - 直流电压补偿信息处理方法、装置、电子设备及存储介质 - Google Patents

直流电压补偿信息处理方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN116743168A
CN116743168A CN202310705718.XA CN202310705718A CN116743168A CN 116743168 A CN116743168 A CN 116743168A CN 202310705718 A CN202310705718 A CN 202310705718A CN 116743168 A CN116743168 A CN 116743168A
Authority
CN
China
Prior art keywords
direct current
current
voltage
circuit
compensation value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310705718.XA
Other languages
English (en)
Inventor
李锡广
王蕊
陈金霞
张跃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KT MICRO Inc
Original Assignee
KT MICRO Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KT MICRO Inc filed Critical KT MICRO Inc
Priority to CN202310705718.XA priority Critical patent/CN116743168A/zh
Publication of CN116743168A publication Critical patent/CN116743168A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Amplifiers (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本申请提供了一种直流电压补偿信息处理方法、装置、电子设备及存储介质,该方法包括:向待测数字模拟转换系统电路输入信号,并施加当前直流补偿值,并从数模转换器输出模拟电压;向待测电路中施加直流预失调电压,并从功放电路输出当前转换后直流电压;根据当前转换后直流电压,确定是否结束测试;若否,根据当前电路的电路参数,确定当前直流补偿值,并根据当前直流补偿值,确定目标直流补偿值,并将目标直流补偿值作为下次测试的直流补偿值。本方案主要是在进行补偿时,通过综合考虑电路自身参数,并迭代修正,得到最优的待用直流补偿值。在保证失调电压补偿值较小的前提下,避免在数字模拟转换系统电路中产生不必要的功耗以及不必要的噪声。

Description

直流电压补偿信息处理方法、装置、电子设备及存储介质
技术领域
本申请涉及集成电路技术领域,具体而言,涉及一种直流电压补偿信息处理方法、装置、电子设备及存储介质。
背景技术
在由数字模拟转换器(Digital to analog converter,简称DAC)和功放电路(Driver)组成的数字模拟转换系统电路中,理想情况下,在功放电路打开且信号输入为0时,功放电路输出的直流电压尽可能接近0,以减少数字模拟转换系统中不该存在的功耗,和获得更高质量的音频信号。但现实中经常由于工艺等各种原因在数字模拟转换系统电路中产生失调电压,使得输出的直流电压并不为0,从而在数字模拟转换系统电路上电时产生多余的功耗以及明显的噪声。因此需要对数字模拟转换系统电路中的失调电压进行补偿。
目前,在对数字模拟转换系统电路中的失调电压进行补偿时,主要是将补偿值分为DAC以及功放电路本身的失调电压补偿值和人工施加的直流扰动电压补偿值,通过判断功放电路输出的直流电压值与人工施加的直流扰动电压补偿值的大小重新计算人工施加的直流扰动电压补偿值,并根据功放电路本身的失调电压补偿值与重新计算所得到的直流扰动电压补偿值进行下一次的测量和判断,直至数字模拟转换系统电路中的失调电压接近0。
但是,在现有的补偿方法中,虽然满足了施加较小补偿值的要求,但是在对不同芯片样品的补偿过程中得到的失调电压数据仍不够接近0,同时数据间离散性较大。
发明内容
本申请的目的在于,针对上述现有技术中的不足,提供一种直流电压补偿信息处理方法、装置、电子设备及存储介质,以解决现有技术中对不同芯片样品的补偿过程中得到的失调电压数据仍不够接近0,同时数据间离散性较大的问题。
为实现上述目的,本申请实施例采用的技术方案如下:
第一方面,本申请一实施例提供了一种直流电压补偿信息处理方法,所述方法包括:
向待测电路输入预设的输入信号,并向所述待测电路中施加当前直流补偿值,以将所述输入信号以及所述当前直流补偿值输入所述待测电路中的数模转换器,并从所述数模转换器输出模拟电压,其中,所述待测电路为数字模拟转换系统电路;
向所述待测电路中施加直流预失调电压,以将所述直流预失调电压以及所述模拟电压输入所述待测电路中的功放电路,并从所述功放电路输出当前转换后直流电压;
根据所述当前转换后直流电压,确定是否结束测试;
若否,根据所述数字模拟转换器的自身直流失调电压、所述直流预失调电压以及所述功放电路的电路参数,确定当前直流补偿值,并根据所述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,并将所述目标直流补偿值作为下次测试的直流补偿值,其中,所述自身直流失调电压为所述数字模拟转换器的输入数字量为0时输出的直流失调电压。
作为一种可能的实现方式,所述向所述待测电路中施加直流预失调电压,包括:
根据所述功放电路的增益信息以及预设的补偿电压阈值,确定所述直流预失调电压;
向所述待测电路施加所述直流预失调电压。
作为一种可能的实现方式,所述根据所述功放电路的增益信息以及预设的补偿电压阈值,确定所述直流预失调电压,包括:
获取所述功放电路的增益档位以及所述补偿电压阈值;
根据所述功放电路的增益档位以及所述的补偿电压阈值,确定所述增益档位对应的直流预失调档位;
将所述直流预失调档位对应的失调值作为所述直流预失调电压。
作为一种可能的实现方式,所述根据所述当前转换后直流电压,确定是否结束测试,包括:
确定所述当前转换后直流电压与目标阈值的差值是否小于预设阈值,若是,则确定结束测试,并将施加的所述当前直流补偿值作为所述待测电路的待用直流补偿值,其中,所述目标阈值为所述输入信号对应的电压阈值。
作为一种可能的实现方式,所述根据所述数字模拟转换器的自身直流失调电压、所述直流预失调电压以及所述功放电路的电路参数,确定当前直流补偿值,包括:
计算所述数字模拟转换器的自身直流失调电压与所述直流预失调电压的和,并计算所述数字模拟转换器的自身直流失调电压与所述直流预失调电压的和与所述功放电路的增益的乘积,得到第一乘积结果;
计算所述第一乘积结果与所述功放电路的输入电压为0时输出的直流失调电压的和;
计算所述第一乘积结果与所述功放电路输出的直流失调电压的和;
计算所述功放电路的增益与所述数模转换器的标度系数的乘积,得到第二乘积结果;
计算所述第一乘积结果与所述功放电路输出的直流失调电压的和与所述第二乘积结果的比值;
将所述比值的取反结果作为所述当前直流补偿值。
作为一种可能的实现方式,所述根据所述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,包括:
将所述当前直流补偿值与当前测试之前的各补偿值相加,得到所述目标直流补偿值。
作为一种可能的实现方式,所述当前测试之前的至少一个补偿值,包括:当前测试之前的所有补偿值。
第二方面,本申请另一实施例提供了一种直流补偿信息处理装置,所述装置包括:
第一施加模块,用于向待测电路输入预设的输入信号,并向所述待测电路中施加当前直流补偿值,以将所述输入信号以及所述当前直流补偿值输入所述待测电路中的数模转换器,并从所述数模转换器输出模拟电压,其中,所述待测电路为数字模拟转换系统电路;
第二施加模块,用于向所述待测电路中施加直流预失调电压,以将所述直流预失调电压以及所述模拟电压输入所述待测电路中的功放电路,并从所述功放电路输出当前转换后直流电压;
第一确定模块,用于根据所述当前转换后直流电压,确定是否结束测试;
第二确定模块,用于在确定不结束测试时,根据所述数字模拟转换器的自身直流失调电压、所述直流预失调电压以及所述功放电路的电路参数,确定当前直流补偿值,并根据所述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,并将所述目标直流补偿值作为下次测试的直流补偿值,其中,所述自身直流失调电压为所述数字模拟转换器的输入数字量为0时输出的直流失调电压。
作为一种可能的实现方式,所述第二施加模块具体用于:
根据所述功放电路的增益信息以及预设的补偿电压阈值,确定所述直流预失调电压;
向所述待测电路施加所述直流预失调电压。
作为一种可能的实现方式,所述第二施加模块具体用于:
获取所述功放电路的增益档位以及所述补偿电压阈值;
根据所述功放电路的增益档位以及所述的补偿电压阈值,确定所述增益档位对应的直流预失调档位;
将所述直流预失调档位对应的失调值作为所述直流预失调电压。
作为一种可能的实现方式,所述第一确定模块具体用于:
确定所述当前转换后直流电压与目标阈值的差值是否小于预设阈值,若是,则确定结束测试,并将施加的所述当前直流补偿值作为所述待测电路的待用直流补偿值,其中,所述目标阈值为所述输入信号对应的电压阈值。
作为一种可能的实现方式,所述第二确定模块具体用于:
计算所述数字模拟转换器的自身直流失调电压与所述直流预失调电压的和,并计算所述数字模拟转换器的自身直流失调电压与所述直流预失调电压的和与所述功放电路的增益的乘积,得到第一乘积结果;
计算所述第一乘积结果与所述功放电路的输入电压为0时输出的直流失调电压的和;
计算所述第一乘积结果与所述功放电路输出的直流失调电压的和;
计算所述功放电路的增益与所述数模转换器的标度系数的乘积,得到第二乘积结果;
计算所述第一乘积结果与所述功放电路输出的直流失调电压的和与所述第二乘积结果的比值;
将所述比值的取反结果作为所述当前直流补偿值。
作为一种可能的实现方式,所述第二确定模块具体用于:
将所述当前直流补偿值与当前测试之前的各补偿值相加,得到所述目标直流补偿值。
作为一种可能的实现方式,所述当前测试之前的至少一个补偿值,包括:当前测试之前的所有补偿值。
第三方面,本申请另一实施例提供了一种电子设备,包括:处理器、存储介质和总线,所述存储介质存储有所述处理器可执行的机器可读指令,当电子设备运行时,所述处理器与所述存储介质之间通过总线通信,所述处理器执行所述机器可读指令,以执行如上述第一方面所述的直流电压补偿信息处理方法的步骤。
第四方面,本申请另一实施例提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器运行时执行如上述第一方面所述的直流电压补偿信息处理方法的步骤。
本申请的有益效果是:在数字模拟转换系统电路中对失调电压进行补偿时,通过综合考虑数字模拟转换器的自身直流失调电压、功放电路的输入电压为0时输出的直流失调电压、功放电路的增益、以及直流预失调电压,并结合多次迭代修正,得到最优的待用直流补偿值。这样,在保证数字模拟转换系统电路中失调电压补偿值较小的前提下,进一步的实现在对不同芯片进行补偿时失调电压更接近0,从而使得数据间的离散性得到极大降低,进而避免在数字模拟转换系统电路中产生不必要的功耗以及不必要的噪声。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了现有技术中提供的数字模拟转换系统的结构示意图;
图2示出了本申请实施例提供的直流电压补偿信息处理方法的应用场景示意图;
图3示出了本申请实施例提供的一种直流电压补偿信息处理方法流程示意图;
图4示出了本申请实施例提供的一种直流电压补偿信息处理方法中施加直流预失调电压的流程示意图;
图5示出了本申请实施例提供的一种直流电压补偿信息处理方法中确定直流预失调电压的流程示意图;
图6示出了本申请实施例提供的一种直流电压补偿信息处理方法中确定当前直流补偿值的流程示意图;
图7示出了本申请实施例提供的一种直流电压补偿信息处理装置的模块结构图;
图8示出了本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,应当理解,本申请中附图仅起到说明和描述的目的,并不用于限定本申请的保护范围。另外,应当理解,示意性的附图并未按实物比例绘制。本申请中使用的流程图示出了根据本申请的一些实施例实现的操作。应该理解,流程图的操作可以不按顺序实现,没有逻辑的上下文关系的步骤可以反转顺序或者同时实施。此外,本领域技术人员在本申请内容的指引下,可以向流程图添加一个或多个其他操作,也可以从流程图中移除一个或多个操作。
另外,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,本申请实施例中将会用到术语“包括”,用于指出其后所声明的特征的存在,但并不排除增加其它的特征。
本申请实施例可以应用于任何需要对数字模拟转换系统中对直流电压补偿信息进行处理的场景,本申请实施例并不对具体的应用场景作限制。
首先,在对本申请提供的技术方案展开具体说明之前,先对本申请所涉及的相关背景进行简单说明。
目前,在对数字模拟转换系统电路中的失调电压进行补偿时,通常来说,会将补偿值分为数字模拟转换器以及功放电路本身的失调电压补偿值和人工施加的直流扰动电压补偿值。图1为现有技术中提供的数字模拟转换系统的结构示意图,参考图1,现有技术的一种实现方式,可以通过测试得到数字模拟转换器本身的失调电压Voffset,并结合数字模拟转换系统电路中人工施加的直流扰动电压补偿值Vdither,将Voffset与Vdither的和作为数字模拟转换系统电路中的待用直流补偿值。这种补偿值的确定方式分别得到在同一数字模拟转换系统电路中施加的两种补偿值,使得当数字模拟转换系统电路中不可避免的失调电压较小时,数字模拟转换系统电路中整体输出的结果中的失调电压会与预期效果产生较大偏差,使得数字模拟转换系统电路中仍存在较大噪声。
为了解决上述实现方式中噪声较大的问题,现有技术中提出了另一种实现方式。同样参考图1,该方式通过测试得到数字模拟转换器本身的失调电压Voffset,并确定数字模拟转换系统电路中直流扰动电压施加控制器待施加的直流扰动电压Vdither,并基于人工施加的直流扰动电压补偿值Vdither计算出直流扰动电压的绝对值最小值Vdith_thrd,进一步基于Voffset、Vdither、Vdith_thrd确定数字模拟转换系统电路中的待用直流补偿值。具体来说,首先通过测试得到输入Sdig为零下的模拟输出失调电压Vdcout,得到输出电压的补偿值Voffset,同时确定直流扰动电压的绝对值最小值Vdith_thrd,进一步确定输出电压的补偿值的绝对值|Voffset|、与直流扰动电压的绝对值最小值Vdith_thrd的差值记为Δ,当Δ大于或等于零,则确定直流扰动电压Vdither为零,反之,则根据输出电压的补偿值Voffset与直流扰动电压的绝对值最小值Vdith_thrd计算得到直流扰动电压Vdither,进一步确定待用直流补偿值Vtotal。这种补偿值的确定方式虽然将在同一数字模拟转换系统电路中施加的两种补偿值进行了关联处理,虽然能得到较符合预期的补偿值,但在对不同芯片样品的补偿值确定过程中,得到的失调电压数据间不够接近0,导致数据呈离散性分布,进而导致数字模拟转换系统中产生了不必要的功耗,在某些样品中噪声仍较大。
本申请实施例基于上述问题,提出了一种直流电压补偿信息处理方法。该方法通过综合考虑数字模拟转换器的自身直流失调电压、功放电路的输入电压为0时输出的直流失调电压、功放电路的增益、以及直流预失调电压,并结合多次迭代修正,得到最优的待用直流补偿值。这样,在保证数字模拟转换系统电路中失调电压补偿值较小的前提下,进一步的实现在对不同芯片进行补偿时失调电压更接近0,从而使得数据间的离散性得到极大降低,进而避免在数字模拟转换系统电路中产生不必要的功耗以及不必要的噪声。
图2为本申请实施例提供的直流电压补偿信息处理方法的应用场景示意图。如图2所示,该方法涉及电子设备100和待测电路200。其中,电子设备100包括存储器和处理器。处理器与待测电路200电连接。待测电路可以为任意的需要进行直流电压补偿的数字模拟转换系统电路。当需要确定待测电路200的直流电压补偿值时,可以将待测电路200连接至电子设备100的处理器,从而利用本申请的方法确定出待测电路200的直流电压补偿值。待测电路200包括:DC补偿控制器201、数字模拟转换器202、直流预失调施加电路203、功放电路204。
其中,待测电路200的输入端用于接入输入信号Dsig,数字模拟转换器202的输入端与DC补偿控制器201的输出端连接,数字模拟转换器202的输出端与直流预失调施加电路203、功放电路204的输入端连接。
DC补偿控制器201,用于向待测电路施加直流电压补偿值。DC补偿控制器201与电子设备100的处理器电连接,电子设备100可以通过DC补偿控制器201向待测电路迭代施加直流补偿值。
应理解,由于待测电路200中存在不可避免的失调电压,在无任何输入信号的情况下,即Dsig=0,在待测电路200上电的一瞬间,待测电路200的输出电压Vout会产生电压跳变,这种电压跳变是电路中的有害成分,在音频领域中会造成扬声器产生POP声,需要通过补偿的方式进行消除。与此同时,在待测电路200中输入音频信号Dsig较小的情况下,频带中会产生很多空闲音,这种空闲音会影响此时电路的信噪比,使得在扬声器中混入电流声与杂音,也需要通过补偿的方式进行消除。因此,可以通过上述图2中的DC补偿控制器201来对上述电压跳变与空闲音的现象进行补偿。
数字模拟转换器202,用于将待测电路200中的数字信号转换为模拟信号,并将转换后得到的模拟信号输出给功放电路204。
直流预失调施加电路203,用于对待测电路200预先施加直流预失调电压值。直流预失调施加电路203与电子设备100的处理器电连接。对于不同的待测电路200来说,其内部的功放电路的增益可能存在不同,因此,可以通过直流预失调施加电路203向待测电路200施加与功放电路的增益匹配的直流预失调电压值,从而保证最终确定出的直流电压补偿与待测电路200的实际情况匹配。
功放电路204,用于对数字模拟转换器202输出端输出的模拟信号和直流预失调施加电路203施加的直流预失调电压进行功率放大,得到功率放大后的信号,功放电路204的输出端输出功率放大后的信号,并基于功率放大后的信号来驱动输出设备。功放电路204与电子设备100的处理器电连接。在实际使用过程中,不同的待测电路200的增益需求不同,因此,电子设备100的处理器可以控制功放电路204的增益,从而使得功放电路204的增益满足当前待测电路200的增益需求。
可以理解,图2所示的结构仅为示意,待测电路200还可包括比图2中所示更多或者更少的组件,或者具有与图2所示不同的配置。图2中所示的各组件可以采用硬件、软件或其组合实现。
此外,也可以将待测电路200中各模块集成在一起,以片上系统(system-on-a-chip,简称SOC)的形式实现。
图3为本申请实施例提供的一种直流电压补偿信息处理方法流程示意图,该方法的执行主体可以为上述图2所示的电子设备100,具体可以为电子设备100中的处理器。
应理解,在其他实施例中其中部分步骤的顺序可以根据实际需要相互交换,或者其中的部分步骤也可以省略或者删除。如图3所示,该方法包括:
S301、向待测电路输入预设的输入信号,并向该待测电路中施加当前直流补偿值,以将上述输入信号以及上述当前直流补偿值输入上述待测电路中的数模转换器,并从上述数模转换器输出模拟电压,其中,上述待测电路为数字模拟转换系统电路。
值得说明的是,本实施例的步骤S301-S304可以迭代执行,在每次迭代过程结束时,均可以计算出一个直流补偿值,该直流补偿值作为下一次迭代的当前直流补偿值。本实施例描述的为其中一次的迭代过程,称为本次迭代过程。在进入本次迭代时,首先读取前一次迭代结束时的直流补偿值,作为上述的当前直流补偿值。
同时,电子设备向待测电路输入上述的输入信号。示例性的,该输入信号可以为音频信号,该输入信号可以为0V。
参照图2,向待测电路中输入上述输入信号Dsig,并施加当前直流补偿值Ddc_compen,以将输入信号Dsig与当前直流补偿值Ddc_compen输入待测电路中的数模转换器的输入端,此时数模转换器的输入端D1满足:
D1=Dsig+Ddc_compen (1),
相应的,数模转换器中输出当前的模拟电压V1,在理想情况下,数模转换器中输出的模拟电压V1满足:
V1=D1×fdac+Vdc_dac (2),
其中fdac为数模转换器的标度系数,物理含义为实现数字模拟转换电路中数字信号转换为模拟信号的换算因子;Vdc_dac为数字模拟转换器的自身直流失调电压,即数字模拟转换器输入数字量为0时输出的直流失调电压。
S302、向上述待测电路中施加直流预失调电压,以将上述直流预失调电压以及上述模拟电压输入上述待测电路中的功放电路,并从上述功放电路输出当前转换后直流电压。
继续参照图2,通过直流预失调施加电路选择合适档位的直流预失调电压Vpre_dc,以将直流预失调电压Vpre_dc及模拟电压V1施加至待测电路中的功放电路,此时功放电路的模拟输入信号V2满足:
V2=V1+Vpre_dc (3),
相应的,功放电路中输出当前转换后直流电压Vout,此时Vout满足:
Vout=V2×Gdri+Vdc_dri (4),
其中,Gdri为功放电路的增益,Vdc_dri为功放电路的输入电压为0时输出的直流失调电压。
可选地,电子设备可以通过选择合适的档位来调整功放电路的增益。
S303、根据上述当前转换后直流电压,确定是否结束测试。
可选地,如果当前转换后直流电压是0或者接近0,则可以确定结束测试,并将当前迭代所得到的当前转换后直流电压作为待测电路的待用直流补偿值。该待用直流补偿值、本次迭代所使用的直流预失调电压以及功放电路的增益可以被固化至待测电路,以在待测电路的使用过程中进行直流电压补偿。
如果当前转换后直流电压不接近0,则执行下述步骤S304。
S304、若否,根据上述数字模拟转换器的自身直流失调电压、上述直流预失调电压以及上述功放电路的电路参数,确定当前直流补偿值,并根据上述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,并将上述目标直流补偿值作为下次测试的直流补偿值,其中,上述自身直流失调电压为上述数字模拟转换器的输入数字量为0时输出的直流失调电压。
可选地,根据上述自身直流失调电压、上述直流预失调电压以及上述功放电路的电路参数,能够确定出当前直流补偿值。其中,功放电路的电路参数例如可以包括增益等。由于在确定当前直流补偿值时,同时结合了数字模拟转换器的自身直流失调电压、直流预失调电压以及功放电路的电路参数,因此,能够保持当前直流补偿值的准确性。
在确定出上述当前直流补偿值的基础上,可以根据该当前直流补偿值以及本次迭代之前的至少一次迭代结束时所得到的直流补偿值确定出本次迭代的目标直流补偿值,以将该目标直流补偿值用于下次迭代。由于目标直流补偿值是根据本次迭代的直流补偿值以及至少一个前次迭代的直流补偿值共同确定的,因此,能够使得迭代过程更加平稳。
在本实施例中,将现有技术中的两个补偿值结合为一个直流补偿值进行数模转换器输入前的补偿,同时施加直流预失调电压并结合功放电路的增益进行输出电压的测量。在直流补偿值的计算中结合数字模拟转换器的自身直流失调电压、直流预失调电压、功放电路的增益以及当前直流补偿值,并且对测试过程进行多次迭代,逐步对得到的当前直流补偿值进行修正,合理的确定了数字模拟转换系统电路中的待用直流补偿值。这种处理方式在保证数字模拟转换系统电路中失调电压补偿值较小的前提下,进一步的实现在对不同芯片进行补偿时失调电压更接近0,从而使得数据间的离散性得到极大降低,进而避免在数字模拟转换系统电路中产生不必要的功耗以及不必要的噪声。
作为一种可选地实施方式,参照图4,上述步骤S302包括:
S401、根据上述功放电路的增益信息以及预设的补偿电压阈值,确定上述直流预失调电压。
应理解,在数字模拟转换系统电路中,输入音频信号Dsig较小的情况下,频带中会产生很多空闲音,这种空闲音会影响此时电路的信噪比,使得在扬声器中混入电流声与杂音,也需要通过补偿的方式进行消除。而通过分析可得,该补偿值在数值上存在一个最小阈值Ddc_dith_thrd,即在对数字模拟转换系统电路施加补偿Ddc_compen时,满足:
电子设备的处理器可以通过上述预设的补偿电压的阈值Ddc_dith_thrd结合上述功放电路的增益Gdri,确定上述直流预失调电压Vpre_dc
S402、向上述待测电路施加上述直流预失调电压。
可选地,通过电子设备的处理器向待测电路的直流预失调控制器施加上述步骤S401确定的直流预失调电压Vpre_dc
可选地,施加上述确定的直流预失调电压的方式可以是调整直流预失调控制器的档位。
在本实施例中,直流预失调电压的施加需要与功放电路的增益信息、预设的补偿电压阈值保持对应关系,使得在对不同芯片的测试过程中,直流预失调施加的电压值更准确,避免电路中出现不必要的功耗。
作为一种可能的实现方式,参照图5,上述步骤S401包括:
S501、获取上述功放电路的增益档位以及上述补偿电压阈值。
可选地,电子设备的存储器中可以存储上述功放电路的增益Gdri与增益档位的匹配关系,电子设备的处理器可以通过上述功放电路的增益Gdri在存储器中查找对应的档位信息,以得到功放电路对应的档位,进一步控制待测电路的功放电路的增益。
可选地,上述功放电路的增益可以是增益系数。
可选地,电子设备的存储器中可以存储不同待测电路对应的上述预设的补偿电压阈值Ddc_dith_thrd,电子设备的处理器可以针对不同的待测电路从存储器中读取对应的预设的补偿电压阈值Ddc_dith_thrd
S502、根据上述功放电路的增益档位以及上述的补偿电压阈值,确定上述增益档位对应的直流预失调档位。
可选地,电子设备的存储器中可以存储功放电路的增益档位与直流预失调档位的对应关系及其他相关信息,在经过上述步骤S501确定出功放电路的档位信息后,可以在存储器中查找该对应关系,以得到对应的直流预失调档位。
可选地,其他相关信息可以是测试的迭代次数、预设的补偿电压阈值等。
S503、将上述直流预失调档位对应的失调值作为上述直流预失调电压。
可选地,电子设备的存储器中可以存储直流预失调档位与失调值的对应关系,在经过上述步骤S502确定出直流预失调档位后,可以查找该对应关系,以得到存储直流预失调档对应的失调值Vpre_dc
这种直流预失调电压的确定方式解决了在不同芯片测试中,由于待测电路的不同,使得测试过程中往往要因为待测电路的调整而产生多次重复计算与重复操作的问题,从而大大减少了在不同芯片测试的过程中产生的冗余操作,进一步的提高了测试效率。
作为一种可能的实现方式,上述步骤S303包括:
确定上述当前转换后直流电压与目标阈值的差值是否小于预设阈值,若是,则确定结束测试,并将施加的上述当前直流补偿值作为上述待测电路的待用直流补偿值,其中,上述目标阈值为上述输入信号对应的电压阈值。
可选地,在理想情况下,当前转换后直流电压值Vout可以是0。
可选地,目标阈值可以是,对多个同一型号不同芯片的数字模拟转换系统电路,输入特定的输入信号后,采用电压测量仪测量输出的直流电压值,经过分析后得到的最小电压值。
可选地,目标阈值可以是,对多个同一型号不同芯片的数字模拟转换系统电路,输入特定的输入信号后,采用电压测量仪测量输出的直流电压值,经过分析后得到的经验电压值。
可选地,当确定结束测试时,此时施加的当前直流补偿值Ddc_compen即为待测电路在当前直流预失调电压Vpre_dc及当前功放电路的增益Gdri下的待用补偿值。
作为一种可能的实现方式,参照图6所示,上述步骤S304包括:
S601、计算上述数字模拟转换器的自身直流失调电压与上述直流预失调电压的和,并计算上述数字模拟转换器的自身直流失调电压与上述直流预失调电压的和与上述功放电路的增益的乘积,得到第一乘积结果。
S602、计算上述第一乘积结果与上述功放电路的输入电压为0时输出的直流失调电压的和。
S603、计算上述第一乘积结果与上述功放电路输出的直流失调电压的和。
S604、计算上述功放电路的增益与上述数模转换器的标度系数的乘积,得到第二乘积结果。
S605、计算上述第一乘积结果与上述功放电路输出的直流失调电压的和与上述第二乘积结果的比值。
S606、将上述比值的取反结果作为上述当前直流补偿值。
应理解,在理想情况下,由于公式(1)-(4)的存在,可以得知数字模拟转换器的自身直流失调电压、直流预失调电压、功放电路的增益以及当前直流补偿值满足如下关系:
Vout=(Ddc_compen*fdac+Vdc_dac+Vpre_dc)*Gdri+Vdc_dri (6)
其中,Ddc_compen为上述当前直流补偿值,fdac为数模转换器的标度系数,Vdc_dac为数字模拟转换器的自身直流失调电压,Vpre_dc为直流预失调电压,Gdri为功放电路的增益,Vdc_dri为功放电路的输入电压为0时输出的直流失调电压。
相应的,可以基于下述公式(7)计算得到上述当前直流补偿值Ddc_compen
其中,Ddc_compen为上述当前直流补偿值,fdac为数模转换器的标度系数,Vdc_dac为数字模拟转换器的自身直流失调电压,Vpre_dc为直流预失调电压,Gdri为功放电路的增益,Vdc_dri为功放电路的输入电压为0时输出的直流失调电压。
可选地,电子设备的存储器中可以存储不同待测电路对应的数模转换器的标度系数fdac、数字模拟转换器的自身直流失调电压Vdc_dac、功放电路的输入电压为0时输出的直流失调电压Vdc_dri,电子设备的处理器通过读取上述的这些参数计算得到上述当前直流补偿值Ddc_compen
可选地,在对同一待测电路的迭代得到待用直流补偿值的过程中,电子设备的处理器可以通过一次或者若干次读取得到当前待测电路的数模转换器的标度系数fdac、数字模拟转换器的自身直流失调电压Vdc_dac、功放电路的输入电压为0时输出的直流失调电压Vdc_dri
作为一种可能的实现方式,上述步骤S304包括:
将上述当前直流补偿值与当前测试之前的各补偿值相加,得到所述目标直流补偿值。
可选地,在确定出上述当前直流补偿值的基础上,可以根据该当前直流补偿值以及本次迭代之前的至少一次迭代结束时所得到的直流补偿值进行求和,确定出本次迭代的目标直流补偿值,以将该目标直流补偿值用于下次迭代。
作为一种可能的实现方式,当前测试之前的至少一个补偿值,包括:当前测试之前的所有补偿值。
可选地,当前测试之前的至少一个补偿值,是指本次迭代之前的一次或者多次迭代结束时所得到的直流补偿值。
基于同一发明构思,本申请实施例中还提供了直流电压补偿信息处理方法对应的直流电压补偿信息处理装置,由于本申请实施例中的装置解决问题的原理与本申请实施例上述直流电压补偿信息处理方法相似,因此装置的实施可以参见方法的实施,重复之处不再赘述。
图7为本申请实施例提供的一种直流电压补偿信息处理装置的模块结构图,参照图7,该装置包括:
第一施加模块701,用于向待测电路输入预设的输入信号,并向上述待测电路中施加当前直流补偿值,以将上述输入信号以及上述当前直流补偿值输入上述待测电路中的数模转换器,并从上述数模转换器输出模拟电压,其中,上述待测电路为数字模拟转换系统电路。
第二施加模块702,用于向上述待测电路中施加直流预失调电压,以将上述直流预失调电压以及上述模拟电压输入上述待测电路中的功放电路,并从上述功放电路输出当前转换后直流电压。
第一确定模块703,用于根据上述当前转换后直流电压,确定是否结束测试。
第二确定模块704,用于在确定不结束测试时,根据上述数字模拟转换器的自身直流失调电压、上述直流预失调电压以及上述功放电路的电路参数,确定当前直流补偿值,并根据上述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,并将上述目标直流补偿值作为下次测试的直流补偿值,其中,上述自身直流失调电压为上述数字模拟转换器的输入数字量为0时输出的直流失调电压。
作为一种可能的实现方式,上述第二施加模块702具体用于:
根据上述功放电路的增益信息以及预设的补偿电压阈值,确定上述直流预失调电压;
向上述待测电路施加上述直流预失调电压。
作为一种可能的实现方式,上述第二施加模块702具体用于:
获取上述功放电路的增益档位以及上述补偿电压阈值;
根据上述功放电路的增益档位以及上述的补偿电压阈值,确定上述增益档位对应的直流预失调档位;
将上述直流预失调档位对应的失调值作为上述直流预失调电压。
作为一种可能的实现方式,上述第一确定模块703具体用于:
确定上述当前转换后直流电压与目标阈值的差值是否小于预设阈值,若是,则确定结束测试,并将施加的上述当前直流补偿值作为上述待测电路的待用直流补偿值,其中,上述目标阈值为上述输入信号对应的电压阈值。
作为一种可能的实现方式,上述第二确定模块704具体用于:
计算上述数字模拟转换器的自身直流失调电压与上述直流预失调电压的和,并计算上述数字模拟转换器的自身直流失调电压与上述直流预失调电压的和与上述功放电路的增益的乘积,得到第一乘积结果;
计算上述第一乘积结果与上述功放电路的输入电压为0时输出的直流失调电压的和;
计算上述第一乘积结果与上述功放电路输出的直流失调电压的和;
计算上述功放电路的增益与上述数模转换器的标度系数的乘积,得到第二乘积结果;
计算上述第一乘积结果与上述功放电路输出的直流失调电压的和与上述第二乘积结果的比值;
将上述比值的取反结果作为上述当前直流补偿值。
作为一种可能的实现方式,上述第二确定模块704具体用于:
将上述当前直流补偿值与当前测试之前的各补偿值相加,得到上述目标直流补偿值。
作为一种可能的实现方式,所述当前测试之前的至少一个补偿值,包括:当前测试之前的所有补偿值。
上述装置用于执行前述实施例提供的方法,其实现原理和技术效果类似,在此不再赘述。
以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit,简称ASIC),或,一个或多个微处理器(digital singnal processor,简称DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array,简称FPGA)等。再如,当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,例如中央处理器(CentralProcessing Unit,简称CPU)或其它可以调用程序代码的处理器。再如,这些模块可以集成在一起,以片上系统(system-on-a-chip,简称SOC)的形式实现。
图8为本申请实施例提供的一种电子设备的结构示意图,该电子设备可以是前述图2中的电子设备,该电子设备例如可以是计算机或者服务器等处理设备,以用于实现本申请提供的直流电压补偿信息处理方法。
参照图8,电子设备100包括:处理器1001、存储器1002,可选地,还可以包括总线1003。所述存储器1002存储有所述处理器1001可执行的机器可读指令(比如,图7中的第一施加模块701、第二施加模块702、第一确定模块703、第二确定模块704对应的执行指令等),当电子设备100运行时,所述处理器1001与所述存储器1002之间通过总线1003通信,所述机器可读指令被所述处理器1001执行时执行上述直流电压补偿信息处理方法的步骤。
本申请实施例还提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行上述直流电压补偿信息处理方法的步骤。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和装置的具体工作过程,可以参考方法实施例中的对应过程,本申请中不再赘述。在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,RandomAccess Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。

Claims (10)

1.一种直流电压补偿信息处理方法,其特征在于,包括:
向待测电路输入预设的输入信号,并向所述待测电路中施加当前直流补偿值,以将所述输入信号以及所述当前直流补偿值输入所述待测电路中的数模转换器,并从所述数模转换器输出模拟电压,其中,所述待测电路为数字模拟转换系统电路;
向所述待测电路中施加直流预失调电压,以将所述直流预失调电压以及所述模拟电压输入所述待测电路中的功放电路,并从所述功放电路输出当前转换后直流电压;
根据所述当前转换后直流电压,确定是否结束测试;
若否,根据所述数字模拟转换器的自身直流失调电压、所述直流预失调电压以及所述功放电路的电路参数,确定当前直流补偿值,并根据所述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,并将所述目标直流补偿值作为下次测试的直流补偿值,其中,所述自身直流失调电压为所述数字模拟转换器的输入数字量为0时输出的直流失调电压。
2.根据权利要求1所述的方法,其特征在于,所述向所述待测电路中施加直流预失调电压,包括:
根据所述功放电路的增益信息以及预设的补偿电压阈值,确定所述直流预失调电压;
向所述待测电路施加所述直流预失调电压。
3.根据权利要求2所述的方法,其特征在于,所述根据所述功放电路的增益信息以及预设的补偿电压阈值,确定所述直流预失调电压,包括:
获取所述功放电路的增益档位以及所述补偿电压阈值;
根据所述功放电路的增益档位以及所述的补偿电压阈值,确定所述增益档位对应的直流预失调档位;
将所述直流预失调档位对应的失调值作为所述直流预失调电压。
4.根据权利要求1所述的方法,其特征在于,根据所述当前转换后直流电压,确定是否结束测试,包括:
确定所述当前转换后直流电压与目标阈值的差值是否小于预设阈值,若是,则确定结束测试,并将施加的所述当前直流补偿值作为所述待测电路的待用直流补偿值,其中,所述目标阈值为所述输入信号对应的电压阈值。
5.根据权利要求1-4任一项所述的方法,其特征在于,所述根据所述数字模拟转换器的自身直流失调电压、所述直流预失调电压以及所述功放电路的电路参数,确定当前直流补偿值,包括:
计算所述数字模拟转换器的自身直流失调电压与所述直流预失调电压的和,并计算所述数字模拟转换器的自身直流失调电压与所述直流预失调电压的和与所述功放电路的增益的乘积,得到第一乘积结果;
计算所述第一乘积结果与所述功放电路的输入电压为0时输出的直流失调电压的和;
计算所述第一乘积结果与所述功放电路输出的直流失调电压的和;
计算所述功放电路的增益与所述数模转换器的标度系数的乘积,得到第二乘积结果;
计算所述第一乘积结果与所述功放电路输出的直流失调电压的和与所述第二乘积结果的比值;
将所述比值的取反结果作为所述当前直流补偿值。
6.根据权利要求1所述的方法,其特征在于,所述根据所述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,包括:
将所述当前直流补偿值与当前测试之前的各补偿值相加,得到所述目标直流补偿值。
7.根据权利要求6所述的方法,其特征在于,所述当前测试之前的至少一个补偿值,包括:当前测试之前的所有补偿值。
8.一种直流电压补偿信息处理装置,其特征在于,包括:
第一施加模块,用于向待测电路输入预设的输入信号,并向所述待测电路中施加当前直流补偿值,以将所述输入信号以及所述当前直流补偿值输入所述待测电路中的数模转换器,并从所述数模转换器输出模拟电压,其中,所述待测电路为数字模拟转换系统电路;
第二施加模块,用于向所述待测电路中施加直流预失调电压,以将所述直流预失调电压以及所述模拟电压输入所述待测电路中的功放电路,并从所述功放电路输出当前转换后直流电压;
第一确定模块,用于根据所述当前转换后直流电压,确定是否结束测试;
第二确定模块,用于在确定不结束测试时,根据所述数字模拟转换器的自身直流失调电压、所述直流预失调电压以及所述功放电路的电路参数,确定当前直流补偿值,并根据所述当前直流补偿值以及当前测试之前的至少一个补偿值,确定目标直流补偿值,并将所述目标直流补偿值作为下次测试的直流补偿值,其中,所述自身直流失调电压为所述数字模拟转换器的输入数字量为0时输出的直流失调电压。
9.一种电子设备,其特征在于,包括:处理器和存储器,所述存储器存储有所述处理器可执行的机器可读指令,当电子设备运行时,所述处理器执行所述机器可读指令,以执行如权利要求1至7任一所述的直流补偿信息处理方法的步骤。
10.一种计算机可读存储介质,其特征在于,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行如权利要求1至7任一所述的直流补偿信息处理方法的步骤。
CN202310705718.XA 2023-06-14 2023-06-14 直流电压补偿信息处理方法、装置、电子设备及存储介质 Pending CN116743168A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310705718.XA CN116743168A (zh) 2023-06-14 2023-06-14 直流电压补偿信息处理方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310705718.XA CN116743168A (zh) 2023-06-14 2023-06-14 直流电压补偿信息处理方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN116743168A true CN116743168A (zh) 2023-09-12

Family

ID=87912918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310705718.XA Pending CN116743168A (zh) 2023-06-14 2023-06-14 直流电压补偿信息处理方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN116743168A (zh)

Similar Documents

Publication Publication Date Title
EP2507908B1 (en) Pop-up noise reduction in a device
KR101056003B1 (ko) 확장 범위 rms-dc 변환기
US20130332099A1 (en) Current measurement system
US10901012B2 (en) Calibration of current sense amplifier with common-mode rejection
US20090109074A1 (en) Increased resolution analog to digital converter
CN111819796B (zh) 模数转换方法、装置、芯片、电子设备及存储介质
US7932849B2 (en) Method for achieving high-speed analog-to-digital conversion without degrading accuracy, and associated apparatus
EP1450482A3 (en) Circuit and method for compensating for nonlinear distortion of power amplifier
CN116743168A (zh) 直流电压补偿信息处理方法、装置、电子设备及存储介质
JPH10145231A (ja) A/d変換装置及びd/a変換装置におけるデータ補正方法
US20190325003A1 (en) Noise reduction apparatus and noise suppressing method
JP5023794B2 (ja) デジタル音声処理装置及びデジタル音声処理プログラム
JP2007189535A (ja) 歪補償増幅装置
JP4673594B2 (ja) 逆特性測定装置および歪み補償装置、方法、プログラム、記録媒体
CN218866381U (zh) 电压调节电路和电压测量电路
JP3935908B2 (ja) 量子化誤差を減少させる装置及び方法
CN113189412B (zh) 一种多通道相关的低频噪声测试装置及分析方法
CN111220897B (zh) 功率校准方法、装置、系统以及测试系统
CN114281139B (zh) 车辆的电压调节方法、电压调节电路和电动车辆
US20240235905A9 (en) Electronic device and offset calibration method
JP4623521B2 (ja) 消費電流計測装置
JP2716723B2 (ja) 信号変換装置
JP4361398B2 (ja) 高周波減衰装置及びそれを用いた信号発生装置
US7154424B2 (en) Digital equalization apparatus
KR101555646B1 (ko) 보정 테이블을 이용하여 오차를 보정하기 위한 전압 측정 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination