CN116599934A - 一种从机单元地址的修改方法、芯片及电子设备 - Google Patents

一种从机单元地址的修改方法、芯片及电子设备 Download PDF

Info

Publication number
CN116599934A
CN116599934A CN202310450914.7A CN202310450914A CN116599934A CN 116599934 A CN116599934 A CN 116599934A CN 202310450914 A CN202310450914 A CN 202310450914A CN 116599934 A CN116599934 A CN 116599934A
Authority
CN
China
Prior art keywords
slave unit
slave
module
signal
signal data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310450914.7A
Other languages
English (en)
Inventor
曹海杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Awinic Technology Co Ltd
Original Assignee
Shanghai Awinic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Awinic Technology Co Ltd filed Critical Shanghai Awinic Technology Co Ltd
Priority to CN202310450914.7A priority Critical patent/CN116599934A/zh
Publication of CN116599934A publication Critical patent/CN116599934A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • H04L61/5038Address allocation for local use, e.g. in LAN or USB networks, or in a controller area network [CAN]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R33/00Arrangements or instruments for measuring magnetic variables
    • G01R33/02Measuring direction or magnitude of magnetic fields or magnetic flux
    • G01R33/06Measuring direction or magnitude of magnetic fields or magnetic flux using galvano-magnetic devices
    • G01R33/07Hall effect devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40019Details regarding a bus master
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • H04L61/5046Resolving address allocation conflicts; Testing of addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • H04L61/5092Address allocation by self-assignment, e.g. picking addresses at random and testing if they are already in use
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

本申请涉及通信技术领域,公开了一种从机单元地址的修改方法、芯片及电子设备。修改方法包括:主机单元发送第一修改使能信号至各从机单元的处理模块;各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的ADC模块,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取;各从机单元的ADC模块分别对第一电压信号进行数字转换处理,获取第二信号数据;各从机单元基于各从机单元中的第二信号数据获取各从机单元对应的修改地址。基于上述方案,可以实现在不增加主控平台端的系统资源的情况下,实现修改从机单元地址,从而实现主机单元对各从机单元的独立控制,有效降低系统成本。

Description

一种从机单元地址的修改方法、芯片及电子设备
技术领域
本申请涉及通信技术领域,尤其涉及一种从机单元地址的修改方法、芯片及电子设备。
背景技术
目前,在主控平台一般需要实现主机单元对多个从机单元之间的通讯。多个从机设备挂在同一个集成电路总线(Inter-Integrated Circuit,IIC)上,为了便于主机设备访问,每个从机的都要有一个唯一的地址。目前区分每个从机设备的地址的方式一般为通过各从机设备上的地址管脚与不同的端口连接组合实现不同从机设备地址的设置,如此,在从机设备较多时,每个从机设备上所需设计的地址管脚将越多,导致系统成本较大。
发明内容
为解决上述问题,本申请提供一种从机单元地址的修改方法、芯片及电子设备。
第一方面,本申请提供了一种从机单元地址的修改方法,应用于电子设备,电子设备包括主机单元和多个从机单元,多个从机单元中的各从机单元包括霍尔检测模块、模拟数字转换器模块和处理模块;方法包括:主机单元发送第一修改使能信号至各从机单元的处理模块;各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的模拟数字转换器模块,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取;各从机单元的模拟数字转换器模块分别对第一电压信号进行数字转换处理,获取第二信号数据;各从机单元的处理模块基于各从机单元中的第二信号数据获取各从机单元对应的修改地址。
可以理解,各从机单元的霍尔检测模块检测到各从机单元电路中的磁场感应信号,由于各从机单元中的电路环境不同,所以各从机单元的磁场感应信号不同,使得各从机单元转换的第一电压信号不同,因此基于第一电压信号进行数字转换的第二信号数据不同。如此,可以实现基于从机单元中的第二信号数据获取各从机单元对应的修改地址。即本申请提供的方案,可以在不增加主控平台端的系统资源的情况下,实现修改从机单元地址,从而实现主机单元对各从机单元的独立控制,有效降低系统成本。
在一种可实施的方式中,各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的模拟数字转换器模块,包括:各从机单元中的霍尔检测模块检测到磁场感应信号;各从机单元中的霍尔检测模块将磁场感应信号转换为电压信号数据;各从机单元中的霍尔检测模块发送电压信号数据至各从机单元中的放大器模块;各从机单元的放大器模块对电压信号数据进行处理,获取第一电压信号;各从机单元的放大器模块分别发送第一电压信号至各从机单元的模拟数字转换器模块。
在一种可实施的方式中,电子设备还包括各磁性元件,各磁性元件的位置与对应从机单元之间的相对位置不同;第一电压信号基于霍尔检测模块检测到的磁场感应信号获取,包括:第一电压信号基于霍尔检测模块检测到的各磁性元件的位置与对应从机单元之间产生的磁场感应信号获取。
在一种可实施的方式中,多个从机单元包括第一从机单元、第二从机单元、第一磁性元件和第二磁性元件,第一磁性元件与第一从机单元之间的相对位置相同,第二磁性元件与第二从机单元之间的相对位置相同;所述第一从机单元与所述电子设备的数字模拟转化器模块之间的连接方向,与所述第二从机单元与所述数字模拟转化器之间的连接方向相反;第一电压信号基于霍尔检测模块检测到的磁场感应信号获取,包括:第一从机单元中的第一电压信号基于霍尔检测模块检测到的第一磁性元件与从机单元之间产生的磁场感应信号获取,第二从机单元中的第二电压信号基于霍尔检测模块检测到的第二磁性元件与第二从机单元之间产生的磁场感应信号获取。
在一种可实施的方式中,各从机单元的处理模块基于各从机单元中的第二信号数据获取各从机单元对应的修改地址,包括:各从机单元中的处理模块从第二信号数据中最大保真输出区间中选取第一预设比特数的数字作为各从机单元对应的修改地址。
在一种可实施的方式中,各从机单元中的处理模块从各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元的地址,包括:当第一噪声信号的比特数小于第二预设比特数,各从机单元的处理模块则将各从机单元对应的第一噪声信号中的至少部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接处理后的数据作为各从机单元对应的修改地址。
在一种可实施的方式中,各从机单元基于各从机单元中的第二信号获取各从机单元对应的修改地址,包括:各从机单元中的处理模块在确定第二信号数据的数值大于第一阈值时,将第二信号数据对应的磁场信号感应信号值作为各从机单元对应的修改地址。
第二方面,本申请提供一种电子设备,包括主机单元、多个从机单元和第一磁场;多个从机单元中的各从机单元包括霍尔检测模块和模拟数字转换器模块;主机单元,用于发送第一修改使能信号至各从机单元;各从机单元的霍尔检测模块,分别用于发送第一电压信号至各从机单元的模拟数字转换器模块,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取;各从机单元的模拟数字转换器模块,分别用于对第一电压信号进行数字转换处理,获取第二信号数据,各从机单元包括电压信号对应的第一转换信号和转换过程中的第一噪声信号,各从机单元中的第一噪声信号不同;各从机单元,用于基于各从机单元中的第二信号数据获取各从机单元对应的修改地址。
在一种可实施的方式中,处理模块,用于从第二信号数据中最大保真输出区间中选取第一预设比特数的数字作为各从机单元对应的修改地址。
第三方面,本申请提供一种芯片,芯片用于执行本申请提及的从机单元地址的修改方法。
附图说明
图1根据本申请的一些实施例,示出了一种本申请实施例的应用场景示意图;
图2根据本申请的一些实施例,示出了一种从机单元地址的修改方法的流程示意图;
图3根据本申请的一些实施例,示出了一种ADC模块将第一电压信号转化成第二信号数据的过程中受到噪声影响的示意图;
图4根据本申请的一些实施例,示出了一种ADC模块将第二信号数据转化成从机单元地址的示意图;
图5根据本申请的一些实施例,示出了一种ADC模块的第二信号数据与第一电路的第一电压信号的关系示意图;
图6根据本申请的一些实施例,示出了一种ADC模块的第二信号数据与第一电路的第一电压信号的关系示意图;
图7根据本申请的一些实施例,示出了一种本申请实施例提供的从机单元芯片结构的示意图。
具体实施方式
本申请实施例包括但不限于一种从机单元地址的修改方法、芯片及电子设备。
下面结合图1介绍本申请实施例的应用场景。如图1所示,本申请实施例中提及的从机单元地址的修改方法可以用于一个主机单元与多个从机单元,例如从机单元1、从机单元2、从机单元3进行通讯的场景中。本申请中,主机单元1可以为控制器,从机单元1、从机单元2、从机单元3可以分别为对应的存储器、显示器、传感器等应答设备。其中,上述从机单元的数量和种类可以根据需要设定,本申请不做限制。如前所述,在一个主机单元与多个从机单元的IIC或升级版集成电路总线(improved inter integrated circuit,I3C)总线系统架构下,需要同一个主机单元去控制多个设备地址相同的从机单元。由于IIC/I3C协议的限制,IIC/I3C主机单元会与所有相同设备地址的从机单元同时通讯,即下发给所有从机单元相同的指令。如果相同设备地址的IIC/I3C从机单元均返回给主机单元数据,IIC/I3C主机单元无法区分接收到的数据来源于哪个从机单元,即主机单元无法单独与每个从机单元进行通讯。
如前所述,现有方案中一般均需增加额外的系统资源才能实现主机单元与多个设备地址相同的从机单元之间的通讯。
为了解决上述问题,本申请实施例提供了一种从机单元地址的修改方法。该方法,用于电子设备,电子设备包括主机单元、多个从机单元;多个从机单元中的各从机单元包括霍尔检测模块、模拟数字转换器(Analog to Digital Converter,ADC)模块和处理模块;主机单元发送第一修改使能信号至各从机单元;各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的ADC模块,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取;各从机单元的ADC模块分别对第一电压信号进行数字转换处理,获取第二信号数据;各从机单元基于各从机单元中的第二信号数据获取各从机单元对应的修改地址。
可以理解,各从机单元的霍尔检测模块检测到各从机单元电路中的磁场感应信号,由于各从机单元中的电路环境不同,所以各从机单元的磁场感应信号不同,使得各从机单元转换的第一电压信号不同,因此基于第一电压信号进行数字转换的第二信号数据不同。如此,可以实现基于从机单元中的第二信号数据获取各从机单元对应的修改地址。即本申请提供的方案,可以在一主多从的IIC/I3C架构下,在不增加主控平台端的系统资源的情况下,实现修改IIC/I3C从机单元地址,从而实现主机单元对各从机单元的独立控制,有效降低系统成本。
下面结合图2对从机单元地址的修改方法进行详细介绍。图2示出了一种从机单元地址的修改方法的流程示意图,该方法包括:
S201:主机单元发送第一修改使能信号至各从机单元的处理模块。
在一些实施例中,第一修改使能信号可以是用于各从机单元对各自设备地址进行修改的触发指令。主机单元向各从机单元发送第一修改使能信号,以实现提示各从机单元进行修改设备地址的操作。主机单元可以向各从机单元上具有输入功能的管脚发送第一修改使能信号。
S202:各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的ADC模块,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取。
在一些实施例中,各从机单元中的霍尔检测模块检测到磁场感应信号;各从机单元中的霍尔检测模块将磁场感应信号转换为电压信号数据;各从机单元中的霍尔检测模块发送电压信号数据至各从机单元中的霍尔检测模块放大器模块;各从机单元的放大器模块对电压信号数据进行处理,获取第一电压信号;各从机单元的放大器模块分别发送第一电压信号至各从机单元的模拟数字转换器模块。
在一些实施例中,电子设备还包括各磁性元件,各磁性元件的位置与对应从机单元之间的相对位置不同;第一电压信号基于霍尔检测模块检测到的磁场感应信号获取,包括:第一电压信号基于霍尔检测模块检测到的各磁性元件的位置与对应从机单元之间产生的磁场感应信号获取。
可以理解,电子设备可以包括多个磁性元件,磁性元件的数量与从机单元的数量相同,通过各磁性元件的位置与对应从机单元之间的相对位置不同,可以实现霍尔检测模块检测到的各从机单元的磁场感应信号不同。
在一些实施例中,多个从机单元包括第一从机单元、第二从机单元、第一磁性元件和第二磁性元件,第一磁性元件与第一从机单元之间的相对位置相同,第二磁性元件与第二从机单元之间的相对位置相同;所述第一从机单元与所述电子设备的数字模拟转化器模块之间的连接方向,与所述第二从机单元与所述数字模拟转化器之间的连接方向相反;
在一些实施例中,本申请提及的第一磁性元件和第二磁性元件均可以为磁石或其他任意可实施的具有磁性的元件。在一些实施例中,若存在两个从机单元,例如上述第一从机单元和第二从机单元,且两个从机单元对应的磁场变化范围相同,例如第一磁性元件与第一从机单元之间的相对位置相同,第二磁性元件与第二从机单元之间的相对位置相同导致的两个从机单元对应的磁场变化范围相同。此时,可以通过改变磁场的极性方向,例如,可以在存在数字模拟转换器(Digital to analog converter,DAC)模块的情况下,将其中一个从机单元反接数字模拟转换器驱动(Driver)的两个输出口(out1,out2),以实现两个从机单元与DAC的连接方式不同,从而实现以实现改变磁场的极性方向,即实现间接改变磁石的运动方向,使得两个从机单元感应到的磁场方向不同,对应的ADC输出电压不同,从而获取不同的从机单元地址。
在一些实施例中,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取,包括:第一从机单元中的第一电压信号基于霍尔检测模块检测到的第一磁性元件与从机单元之间产生的磁场感应信号获取,第二从机单元中的第二电压信号基于霍尔检测模块检测到的第二磁性元件与第二从机单元之间产生的磁场感应信号获取。
S203:各从机单元分别对第一电压信号进行数字转换处理,获取第二信号数据。
在一些实施例中,各从机单元中的ADC模块可以对第一电压信号进行数字转换处理,获取第二信号数据。图3示出了ADC模块将第一电压信号转化第二信号数据的过程中受到噪声影响的示意图。如图3所示,ADC模块的电源端AVDD、时钟信号端CLK、以及接地端均存在不同大小、不同数据的噪声。同时,输入端的第一电压信号存在噪声,经过ADC模块转换输出的第二信号数据也会存在噪声。由于各从机单元的第二信号数据包括第一噪声信号,各从机单元产生的第一噪声信号具有随机性,各从机单元获取的第二信号数据不相同。
S204:各从机单元的处理模块基于各从机单元中的第二信号数据获取各从机单元对应的修改地址。
在一些实施例中,各从机单元中的处理模块从第二信号数据的最大保真输出区间中选取第一预设比特数(或称为预设bit数)的数字作为各从机单元对应的修改地址。下面以第一预设比特数为M bits,一个从机单元为例进行从机单元地址修改方式的说明:例如,如图4所示,从机单元的ADC模块接收第一电压信号,并通过转换输出的第二信号数据的比特数为N bits(即0bit位至N-1bit位)。从ADC模块输出的第二信号数据最大保真区间(即有效第二信号数据)中选取M bits(即0bit位至M-1bit位)的信号作为从机单元的设备地址,并输出至IIC模块。例如,当ADC模块输入的第一电压信号占到ADC模块分辨率的满摆幅(即ADC模块输入的第一电压信号均为有效信号),可以在ADC模块转换输出的第二信号数据中,从N-1bit位向0bit位(即从比特数的高位向比特数的低位)中选取M bits的数据作为从机单元的设备地址。其中,N、M为两个不相干的数值,即本申请不限制M与N的大小关系,即N>M或者N<M或者N=M的情况,都可以在本申请实施例的提及范围。
在一些实施例中,当第一噪声信号的比特数小于第二预设比特数,各从机单元则将各从机单元对应的第一噪声信号中的部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接后的数据作为各从机单元的地址。
例如,第一噪声信号的比特数为N bits,在N bits中选取P位(P<N)数据,并按照不同的阵列方式进行拼接得到M bits位从机单元的设备地址,或者打乱N bits位中第二信号数据的位置排序后将数据作为从机单元的设备地址。例如,例如,第一噪声信号的比特数为4bits,从机单元的设备地址的比特数为2bits,在第一噪声信号的比特数中选取1bit,并将选取的数值复制再拼接后得到从机单元比特数为2bits的设备地址。其中,N、M为两个不相干的数值,即本申请不限制M与N的大小关系,即N>M或者N<M或者N=M的情况,都可以在本申请实施例的提及范围。
在一些实施例中,各从机单元中的处理模块在确定第二信号数据大于第一阈值时,将第一阈值对应的磁场大小作为各从机单元对应的地址。
例如,可以将ADC模块输出的第二信号数据作为修改从机单元地址的间接评判标准。即选取ADC模块的某个输出的第二信号数据作为第一阈值,当第二信号数据满足第一阈值大小时,各从机单元的设备地址可以修改成磁场大小。图5示出了ADC模块的第二信号数据与磁场大小的关系示意图。如图5所示,纵坐标表示ADC模块的第二信号数据(例如Th1、Th2、Th-m等可以代表不同的信号阈值),横坐标表示磁场大小(例如M0、M1、M-n可以表示不同的磁场强度),理想状态下ADC模块的第二信号数据与磁场大小呈线性关系。例如,设定ADC模块的第二信号数据的第一阈值为Th0时,当第二信号数据满足第一阈值大小时,从机单元的设备地址可以修改成第一阈值对应的磁场大小M0的数据;设定ADC模块的第二信号数据的第一阈值为Th1时,当第二信号数据满足第一阈值大小时,从机单元的设备地址可以修改成第一阈值对应的磁场大小M1的数据。
再例如,图6示出了ADC模块的第二信号数据与磁场大小的关系示意图。如图6所示,纵坐标表示ADC模块的第二信号数据,横坐标表示磁场大小,理想状态下ADC模块的第二信号数据与磁场大小呈线性关系。例如,设定ADC模块的第二信号数据的第一阈值为Th0时,当第二信号数据满足第一阈值大小时,从机单元的设备地址可以修改成第一阈值对应的磁场大小A的数据;设定ADC模块的第二信号数据的第一阈值为Th1时,当第二信号数据满足第一阈值大小时,从机单元的设备地址可以修改成第一阈值对应的磁场大小B的数据。
在一些实施例中,各从机单元中的ADC模块与也可以发送第二信号数据至DSP数字信号处理(Digital Signal Process,DSP)模块,DSP模块对第二信号数据进行处理,获取第三信号数据,各从机单元基于各从机单元中的第三信号数据获取各从机单元对应的修改地址。其中,基于各从机单元中的第三信号数据获取各从机单元对应的修改地址的方式与上述基于各从机单元中的第二信号数据获取各从机单元对应的修改地址的方式类似,此处不再赘述。
通过上述方法,可以在一主多从的IIC/I3C架构下,不增加主控平台端的系统资源,从而实现修改IIC/I3C从机单元地址,基于不同设备地址的从机单元,实现主机单元对从机单元的独立控制,方案简单易于实现,且系统成本较低。
可以理解,在一些实施例中,可以通过将一个从机单元反接入串行数据线(serialdata,SDA)和串行时钟线(serial clock,SCL),另一个从机单元正常接入SCL和SDA,来进行修改从机单元地址的操作,实现主机单元对两个从机单元的独立控制。上述方案虽然无需额外增加系统资源,但只能应对系统架构中有且仅有两个从机单元的情况,适用场景受限。而本申请提供的方法能够在不增加系统资源的前提下,实现主机单元与大于两个从机单元之间的独立通讯。
下面结合图7介绍本申请实施例提供的从机单元芯片。如图7所示,本申请实施例提供的从机单元芯片具有模拟区域和数字区域,模拟区域连接数字区域。模拟区域中可以包括ADC模块、放大器模块、霍尔检测模块、DAC模块。其中,霍尔检测模块的输出端连接放大器模块的输入端,用于向放大器模块发送电压信号数据;放大器模块的输出端连接ADC模块的输入端,用于向ADC模块提供第一电压信号;ADC模块的输出端连接DSP模块的输入端,用于对第一电压信号进行数字转换处理,并向DSP模块发送第二信号数据;DAC模块用于给各从机单元提供驱动电流。
数字区域可以包括DSP模块和IIC/I3C模块(或称为处理模块),其中,DSP模块的输入端连接ADC模块,输出端连接IIC/I3C模块。DSP模块用于接收并处理ADC模块传入的第二信号数据,并将第三信号数据传入IIC/I3C模块。IIC/I3C模块用于接收DSP模块处理过的第三信号数据,并实现主机单元与各从机单元的数据传输。
在一些实施例中,处理模块,可以用于从第二信号数据中最大保真输出区间中选取第一预设比特数的数字作为各从机单元对应的修改地址。在一些实施例中,处理模块,可以用于从各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元对应的修改地址。在一些实施例中,处理模块,可以用于将各从机单元对应的第一噪声信号中的部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接后的数据作为各从机单元对应的修改地址。在一些实施例中,处理模块,可以用于在确定第二信号数据的数值大于第一阈值时,将第二信号数据作为各从机单元对应的修改地址。
本申请还提供一种电子设备,包括主机单元、多个从机单元和第一磁场;多个从机单元中的各从机单元包括霍尔检测模块和模拟数字转换器模块和处理模块;主机单元,用于发送第一修改使能信号至各从机单元的处理模块;各从机单元的霍尔检测模块,分别用于发送第一电压信号至各从机单元的模拟数字转换器模块,第一电压信号基于霍尔检测模块检测到的磁场感应信号获取;各从机单元的模拟数字转换器模块,分别用于对第一电压信号进行数字转换处理,获取第二信号数据;各从机单元的处理模块,用于基于各从机单元中的第二信号数据获取各从机单元对应的修改地址。
在一些实施例中,各从机单元的处理模块,用于从第二信号数据中最大保真输出区间中选取第一预设比特数的数字作为各从机单元的地址。
在一些实施例中,本申请实施例提供的电子设备可以用于执行本申请实施例中提及的从机单元地址的修改方法。
本申请实施例还提供一种芯片,芯片用于执行本申请实施例提及的从机单元地址的修改方法。
本申请公开的各实施例可以被实现在硬件、软件、固件或这些实现方法的组合中。本申请的实施例可实现为在可编程系统上执行的计算机程序或程序代码,该可编程系统包括至少一个处理器、存储系统(包括易失性和非易失性存储器和/或存储元件)、至少一个输入设备以及至少一个输出设备。
可将程序代码应用于输入指令,以执行本申请描述的各功能并生成输出信息。可以按已知方式将输出信息应用于一个或多个输出设备。为了本申请的目的,处理系统包括具有诸如例如数字信号处理器(DSP)、微控制器、专用集成电路(ASIC)或微处理器之类的处理器的任何系统。
程序代码可以用高级程序化语言或面向对象的编程语言来实现,以便与处理系统通信。在需要时,也可用汇编语言或机器语言来实现程序代码。事实上,本申请中描述的机制不限于任何特定编程语言的范围。在任一情形下,该语言可以是编译语言或解释语言。
在一些情况下,所公开的实施例可以以硬件、固件、软件或其任何组合来实现。所公开的实施例还可以被实现为由一个或多个暂时或非暂时性机器可读(例如,计算机可读)存储介质承载或存储在其上的指令,其可以由一个或多个处理器读取和执行。例如,指令可以通过网络或通过其他计算机可读介质分发。因此,机器可读介质可以包括用于以机器(例如,计算机)可读的形式存储或传输信息的任何机制,包括但不限于,软盘、光盘、光碟、只读存储器(CD-ROMs)、磁光盘、只读存储器(ROM)、随机存取存储器(RAM)、可擦除可编程只读存储器(EPROM)、电可擦除可编程只读存储器(EEPROM)、磁卡或光卡、闪存、或用于利用因特网以电、光、声或其他形式的传播信号来传输信息(例如,载波、红外信号数字信号等)的有形的机器可读存储器。因此,机器可读介质包括适合于以机器(例如,计算机)可读的形式存储或传输电子指令或信息的任何类型的机器可读介质。
在附图中,可以以特定布置和/或顺序示出一些结构或方法特征。然而,应该理解,可能不需要这样的特定布置和/或排序。而是,在一些实施例中,这些特征可以以不同于说明性附图中所示的方式和/或顺序来布置。另外,在特定图中包括结构或方法特征并不意味着暗示在所有实施例中都需要这样的特征,并且在一些实施例中,可以不包括这些特征或者可以与其他特征组合。
需要说明的是,本申请各设备实施例中提到的各单元/模块都是逻辑单元/模块,在物理上,一个逻辑单元/模块可以是一个物理单元/模块,也可以是一个物理单元/模块的一部分,还可以以多个物理单元/模块的组合实现,这些逻辑单元/模块本身的物理实现方式并不是最重要的,这些逻辑单元/模块所实现的功能的组合才是解决本申请所提出的技术问题的关键。此外,为了突出本申请的创新部分,本申请上述各设备实施例并没有将与解决本申请所提出的技术问题关系不太密切的单元/模块引入,这并不表明上述设备实施例并不存在其它的单元/模块。
需要说明的是,在本专利的示例和说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
虽然通过参照本申请的某些优选实施例,已经对本申请进行了图示和描述,但本领域的普通技术人员应该明白,可以在形式上和细节上对其作各种改变,而不偏离本申请的范围。

Claims (10)

1.一种从机单元地址的修改方法,其特征在于,用于电子设备,所述电子设备包括主机单元和多个从机单元,所述多个从机单元中的各从机单元包括霍尔检测模块、模拟数字转换器模块和处理模块;
所述方法包括:
所述主机单元发送第一修改使能信号至所述各从机单元的处理模块;
所述各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的所述模拟数字转换器模块,所述第一电压信号基于所述霍尔检测模块检测到的磁场感应信号获取;
所述各从机单元的模拟数字转换器模块分别对所述第一电压信号进行数字转换处理,获取第二信号数据;
所述各从机单元的所述处理模块基于所述各从机单元中的所述第二信号数据获取所述各从机单元对应的修改地址。
2.根据权利要求1所述的从机单元地址的修改方法,其特征在于,所述各从机单元的霍尔检测模块分别发送第一电压信号至各从机单元的所述模拟数字转换器模块,包括:
所述各从机单元中的霍尔检测模块检测到磁场感应信号;
所述各从机单元中的霍尔检测模块将所述磁场感应信号转换为电压信号数据;
所述各从机单元中的霍尔检测模块发送所述电压信号数据至所述各从机单元中的放大器模块;
所述各从机单元的放大器模块对所述电压信号数据进行处理,获取第一电压信号;
所述各从机单元的放大器模块分别发送第一电压信号至所述各从机单元的所述模拟数字转换器模块。
3.根据权利要求1或2所述的从机单元地址的修改方法,其特征在于,所述电子设备还包括各磁性元件,所述各磁性元件的位置与对应从机单元之间的相对位置不同;
所述第一电压信号基于所述霍尔检测模块检测到的磁场感应信号获取,包括:
所述第一电压信号基于所述霍尔检测模块检测到的各磁性元件的位置与对应从机单元之间产生的磁场感应信号获取。
4.根据权利要求1或2所述的从机单元地址的修改方法,其特征在于,所述多个从机单元包括第一从机单元、第二从机单元、第一磁性元件和第二磁性元件,所述第一磁性元件与所述第一从机单元之间的相对位置相同,所述第二磁性元件与所述第二从机单元之间的相对位置相同;
所述第一从机单元与所述电子设备的数字模拟转化器模块之间的连接方向,与所述第二从机单元与所述数字模拟转化器之间的连接方向相反;
所述第一电压信号基于所述霍尔检测模块检测到的磁场感应信号获取,包括:
所述第一从机单元中的第一电压信号基于所述霍尔检测模块检测到的所述第一磁性元件与所述从机单元之间产生的磁场感应信号获取,所述第二从机单元中的第二电压信号基于所述霍尔检测模块检测到的所述第二磁性元件与所述第二从机单元之间产生的磁场感应信号获取。
5.根据权利要求1或2所述的从机单元地址的修改方法,其特征在于,所述各从机单元的所述处理模块基于所述各从机单元中的第二信号数据获取所述各从机单元对应的修改地址,包括:
所述各从机单元中的所述处理模块从所述第二信号数据中最大保真输出区间中选取第一预设比特数的数字作为所述各从机单元对应的修改地址。
6.根据权利要求1或2所述的从机单元地址的修改方法,其特征在于,所述各从机单元中的所述处理模块从所述各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元的地址,包括:
当所述第一噪声信号的比特数小于所述第二预设比特数,所述各从机单元的所述处理模块则将各从机单元对应的所述第一噪声信号中的至少部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接处理后的数据作为所述各从机单元对应的修改地址。
7.根据权利要求1或2所述的从机单元地址的修改方法,其特征在于,所述各从机单元基于所述各从机单元中的第二信号获取所述各从机单元对应的修改地址,包括:
所述各从机单元中的所述处理模块在确定所述第二信号数据的数值大于第一阈值时,将所述第二信号数据对应的磁场信号感应信号值作为所述各从机单元对应的修改地址。
8.一种电子设备,其特征在于,包括主机单元、多个从机单元和第一磁场;所述多个从机单元中的各从机单元包括霍尔检测模块和模拟数字转换器模块和处理模块;
所述主机单元,用于发送第一修改使能信号至所述各从机单元的处理模块;
所述各从机单元的霍尔检测模块,分别用于发送第一电压信号至各从机单元的所述模拟数字转换器模块,所述第一电压信号基于所述霍尔检测模块检测到的磁场感应信号获取;
所述各从机单元的模拟数字转换器模块,分别用于对所述第一电压信号进行数字转换处理,获取第二信号数据;
所述各从机单元的所述处理模块,用于基于所述各从机单元中的所述第二信号数据获取所述各从机单元对应的修改地址。
9.根据权利要求8所述的电子设备,其特征在于,
所述处理模块,用于从所述第二信号数据中最大保真输出区间中选取第一预设比特数的数字作为所述各从机单元的地址。
10.一种芯片,其特征在于,包括电路,所述电路用于执行权利要求1-7任一项所述从机单元地址的修改方法。
CN202310450914.7A 2023-04-24 2023-04-24 一种从机单元地址的修改方法、芯片及电子设备 Pending CN116599934A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310450914.7A CN116599934A (zh) 2023-04-24 2023-04-24 一种从机单元地址的修改方法、芯片及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310450914.7A CN116599934A (zh) 2023-04-24 2023-04-24 一种从机单元地址的修改方法、芯片及电子设备

Publications (1)

Publication Number Publication Date
CN116599934A true CN116599934A (zh) 2023-08-15

Family

ID=87605348

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310450914.7A Pending CN116599934A (zh) 2023-04-24 2023-04-24 一种从机单元地址的修改方法、芯片及电子设备

Country Status (1)

Country Link
CN (1) CN116599934A (zh)

Similar Documents

Publication Publication Date Title
US10997386B2 (en) Image data transmission system and image data transmission method
CN106488151B (zh) 基于事件的传感器
JP5068884B2 (ja) 位置検出機能を有するマルチドロップシリアルバス及び方法
CN202837404U (zh) 电阻检测设备和自配置系统
US7965280B2 (en) Wait mode pen-touch detection and method for touch screen controller
US7587651B2 (en) Method and related apparatus for calibrating signal driving parameters between chips
KR20080071035A (ko) 히스테리시스 특성을 이용한 싱글 슬로프 adc와 그 변환 방법, 및 상기 싱글 슬로프 adc를 구비하는 cmos 이미지 센서
TWI572153B (zh) 單傳輸線傳輸介面與單傳輸線傳輸方法以及使用單傳輸線傳輸方法之電源供應系統
US7552258B2 (en) Method and system for extending the functionality of an embedded USB transceiver interface to handle threshold shift of a USB 2.0 bus during high-speed chirp
KR20120081426A (ko) 아날로그 디지털 컨버터 및 이를 포함하는 이미지 센서
CN116599934A (zh) 一种从机单元地址的修改方法、芯片及电子设备
US10191883B2 (en) Inter-integrated circuit bus arbitration system capable of avoiding host conflict
US20100271251A1 (en) Serial Interface, Apparatus Including the Same, and Method of Using the Same
JPH1098384A (ja) フラッシュ形アナログ−ディジタル変換器
CN116471143A (zh) 一种通讯方法、芯片及电子设备
CN109597781B (zh) 与双线总线相关的时间条件的检测
CN116389415A (zh) 一种地址分配方法、芯片及电子设备
CN109696250B (zh) 温度感测电路和具有该温度感测电路的半导体设备
JP2010049356A (ja) パラレル−シリアル変換装置、パラレル−シリアル変換システム、パラレル−シリアル変換制御方法、パラレル−シリアル変換制御プログラム及び記録媒体
US20120075219A1 (en) Detection method and detecting apparatus for detecting multiple touch points on touch panel
US8907827B2 (en) A/D converter reference calibration
KR100665258B1 (ko) 카메라 모듈의 이미지센서를 제어하는 패킷을 전송하는이미지신호처리기 및 그 방법
US6185714B1 (en) Address trap comparator capable of carrying out high speed fault detecting test
JP6099516B2 (ja) センサ制御回路とこのセンサ制御回路を用いたセンサ装置
US9569388B2 (en) Combo ID detection

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination