CN116389415A - 一种地址分配方法、芯片及电子设备 - Google Patents

一种地址分配方法、芯片及电子设备 Download PDF

Info

Publication number
CN116389415A
CN116389415A CN202310450952.2A CN202310450952A CN116389415A CN 116389415 A CN116389415 A CN 116389415A CN 202310450952 A CN202310450952 A CN 202310450952A CN 116389415 A CN116389415 A CN 116389415A
Authority
CN
China
Prior art keywords
slave unit
slave
address
signal data
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310450952.2A
Other languages
English (en)
Inventor
曹海杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Awinic Technology Co Ltd
Original Assignee
Shanghai Awinic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Awinic Technology Co Ltd filed Critical Shanghai Awinic Technology Co Ltd
Priority to CN202310450952.2A priority Critical patent/CN116389415A/zh
Publication of CN116389415A publication Critical patent/CN116389415A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Small-Scale Networks (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Selective Calling Equipment (AREA)

Abstract

本申请涉及通信技术领域,公开了一种地址分配方法、芯片及电子设备。方法包括:多个从机单元中的各从机单元的阻抗检测模块基于检测到的各从机单元电路中的阻抗获取电压信号;各从机单元的处理模块基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址。基于上述方案,可以实现在不增加主控平台端的系统资源的情况下,实现修改从机单元地址,从而实现主机单元对各从机单元的独立控制,有效降低系统成本。

Description

一种地址分配方法、芯片及电子设备
技术领域
本申请涉及通信技术领域,尤其涉及一种地址分配方法、芯片及电子设备。
背景技术
随着科技的快速发展,芯片的应用需求越来越多元化。主控平台一般需要实现主机单元对多个设备地址相同的从机单元之间的通讯。然而,在一个主机单元和多个从机单元的情况下,由于多个从机单元的设备地址相同,导致主机单元无法分别和每个从机单元单独进行通讯。
目前一些方案中,通过在主控平台上增加多个主从架构,从而实现一对一主从通讯。上述方案中需要增加主机单元,导致系统成本较大。
发明内容
为解决上述问题,本申请提供一种地址分配方法、芯片及电子设备。
第一方面,本申请提供一种地址分配方法,用于电子设备,电子设备包括多个从机单元;方法包括:多个从机单元中的各从机单元的阻抗检测模块基于检测到的各从机单元电路中的阻抗获取电压信号;各从机单元的处理模块基于电压信号经过数字转换处理后的数字数字信号数据获取各从机单元对应的修改地址。
本申请方案中,由于各从机单元中的电路环境不同,所以各从机单元的阻抗值不同,使得各从机单元转换的电压信号不同,因此基于电压信号进行数字转换的数字信号数据不同。如此,可以实现基于各从机单元中的数字信号数据获取各从机单元对应的修改地址,实现各从机单元拥有不同的地址。即本申请提供的方案,可以在不增加主控平台端的系统资源的情况下,实现修改从机单元地址,实现主机单元对各从机单元的独立控制,有效降低系统成本。
在一种可实施的方式中,各从机单元的模拟数字转换器模块分别对电压信号进行数字转换处理,获取对应的数字信号数据。
在一种可实施的方式中,各从机单元包括电源端、接地端和时钟信号端,各从机单元的模拟数字转换器模块分别与各从机单元的电源端、接地端和时钟信号端连接。
在一种可实施的方式中,数字信号数据包括电压信号对应的第一转换信号和数字转换处理过程中的第一噪声信号;其中,第一噪声信号来源于电源端、接地端和时钟信号端。
在一种可实施的方式中,各从机单元的阻抗检测模块分别发送电压信号至各从机单元的模拟数字转换器模块。
在一种可实施的方式中,各从机单元电路中的阻抗值为与各从机单元串联的第一电阻的阻值。
在一种可实施的方式中,各从机单元的处理模块基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址,包括:各从机单元的处理模块从数字信号数据中最大保真输出区间中选取第一预设比特数的数字作为各从机单元对应的修改地址。
在一种可实施的方式中,各从机单元的处理模块基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址,包括:各从机单元中的处理模块从各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元对应的修改地址。
在一种可实施的方式中,各从机单元中的处理模块从各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元的地址,包括:当第一噪声信号的比特数小于第二预设比特数,各从机单元的处理模块将各从机单元对应的第一噪声信号中的至少部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接后的数据作为各从机单元对应的修改地址。
在一种可实施的方式中,各从机单元的处理模块基于电压信号经过数字转换处理后数字信号获取各从机单元对应的修改地址,包括:各从机单元的处理模块在确定数字信号数据的数值大于第一阈值时,将数字信号数据对应的阻抗值作为各从机单元对应的修改地址。
在一种可实施的方式中,主机单元发送修改信号至各从机单元。
第二方面,本申请提供一种电子设备,包括主机单元和多个从机单元,多个从机单元中的各从机单元包括阻抗检测模块和处理模块;阻抗检测模块,用于基于检测到的各从机单元电路中的阻抗获取电压信号;处理模块,用于基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址。
第三方面,本申请提供一种芯片,芯片用于执行本申请提及的地址分配方法。
附图说明
图1根据本发明的一些实施例,示出了一种本申请实施例的应用场景示意图;
图2根据本发明的一些实施例,示出了一种地址分配方法的流程示意图;
图3根据本发明的一些实施例,示出了一种ADC模块将电压信号转化成数字信号数据的过程中受到噪声影响的示意图;
图4根据本发明的一些实施例,示出了一种ADC模块将电压信号转化成从机单元地址的示意图;
图5根据本发明的一些实施例,示出了一种数字信号数据与外接电阻阻值大小的关系示意图;
图6根据本发明的一些实施例,示出了另一种数字信号数据与外接电阻阻值大小的关系示意图;
图7根据本发明的一些实施例,示出了一种本申请实施例提供的从机单元芯片结构的示意图。
具体实施方式
本申请实施例包括但不限于一种地址分配方法、芯片及电子设备。
下面结合图1介绍本申请实施例的应用场景。如图1所示,本申请实施例中提及的地址分配方法可以用于一个主机单元与多个从机单元,例如从机单元1、从机单元2、从机单元3进行通讯的场景中。本申请中,主机单元可以为控制器,从机单元1、从机单元2、从机单元3可以分别为对应的存储器、显示器、传感器等应答设备。其中,上述从机单元的数量和种类可以根据需要设定,本申请不做限制。
如前所述,在一个主机单元与多个从机单元的集成电路总线(Inter-IntegratedCircuit,IIC)或升级版集成电路总线(improved inter integrated circuit,I3C)系统架构下,需要同一个主机单元去控制多个设备地址相同的从机单元。由于IIC/I3C协议的限制,IIC/I3C主机单元会与所有相同设备地址的从机单元同时通讯,即下发给所有从机单元相同的指令。如果相同设备地址的IIC/I3C从机单元均返回给主机单元数据,IIC/I3C主机单元无法区分接收到的数据来源于哪个从机单元,即主机单元无法单独与每个从机单元进行通讯。
现有方案中一般均需增加额外的系统资源才能实现主机单元与多个设备地址相同的从机单元之间的通讯,导致系统成本较大。
为了解决上述问题,本申请实施例提供了一种地址分配方法。该方法用于电子设备,电子设备包括多个从机单元;方法包括:多个从机单元中的各从机单元的阻抗检测模块基于检测到的各从机单元电路中的阻抗获取电压信号;各从机单元的处理模块基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址。
可以理解,各从机单元的阻抗检测模块检测到各从机单元电路中的阻抗值,将阻抗值转换为电压信号,由于各从机单元中的电路环境不同,所以各从机单元的阻抗值不同,使得各从机单元转换的电压信号不同,因此基于电压信号进行数字转换的数字信号数据不同。如此,可以实现基于各从机单元中的数字信号数据获取各从机单元对应的修改地址,实现各从机单元拥有不同的地址。即本申请提供的方案,可以在一主多从的IIC/I3C架构下,在不增加主控平台端的系统资源的情况下,实现修改IIC/I3C从机单元地址,从而实现主机单元对各从机单元的独立控制,有效降低系统成本。
下面结合图2对地址分配方法进行详细介绍。图2示出了一种地址分配方法的流程示意图,该方法包括:
S201:多个从机单元中的各从机单元的阻抗检测模块基于检测到的各从机单元电路中的阻抗获取电压信号。
在一些实施例中,各从机单元的模拟数字转换器模块(Analog to DigitalConverter,ADC)可以分别对电压信号进行数字转换处理,获取数字信号数据。
在一些实施例中,各从机单元包括电源端、接地端和时钟信号端,各从机单元的ADC模块分别与各从机单元的电源端、接地端和时钟信号端连接。
在一些实施例中,第二信号数字信号数据包括电压信号对应的第一转换信号和数字转换处理过程中的第一噪声信号;其中,第一噪声信号来源于电源端、接地端和时钟信号端。
在一些实施例中,各从机单元电路中的阻抗值为与各从机单元串联的第一电阻的阻值。根据欧姆定律的变形公式(1):
U=R*I(1)
各从机单元中的电压信号的大小是外接电阻阻值与各从机单元中的电流的乘积,保持各从机单元中的电流大小不变,若各从机单元外接电阻阻值的大小(例如将各从机单元接入不同的受控元件中)不同,则各从机单元中电压信号的大小将不同。在一些实施例中,各从机单元的阻抗检测模块分别发送电压信号至各从机单元的ADC模块。
在一些实施例中,各从机单元的阻抗检测模块检测到各从机单元电路中的阻抗值,将阻抗值转换为电压信号,各从机单元的阻抗检测模块发送各从机单元的电压信号至各从机单元的ADC模块。其中,各从机单元电路中的阻抗值可以为各从机单元串联的外接电阻的阻值,例如,各从机单元接入不同的受控元件中,各从机单元对应的串联的外接电阻的阻值将不同。
在一些实施例中,各从机单元中的ADC模块可以对电压信号进行数字转换处理,获取数字信号数据。图3示出了ADC模块将电压信号转化数字信号数据的过程中受到噪声影响的示意图。如图3所示,ADC模块接入的电源端AVDD、时钟信号端CLK、以及接地端均存在不同大小、不同数据的噪声。同时,经过ADC模块转换输出的数字信号数据也会存在噪声。由于各从机单元的数字信号数据包括第一噪声信号,各从机单元产生的第一噪声信号具有随机性,各从机单元获取的数字信号数据不相同。
S202:各从机单元的处理模块基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址。
在一些实施例中,各从机单元的处理模块基于各从机单元中的数字信号数据获取各从机单元对应的修改地址可以包括:各从机单元中的处理模块从数字信号数据的最大保真输出区间中选取第一预设比特数(或称为预设bit数)的数字作为各从机单元的地址。
下面以第一预设比特数为M bits,一个从机单元为例,对进行从机单元地址修改方式的说明:例如,如图4所示,各从机单元的ADC模块接收各从机单元的阻抗检测模块发送的电压信号,并通过转换输出的数字信号数据的比特数为N bits(即0bit位至N-1bit位)。从ADC模块输出的数字信号数据最大保真区间(即有效数字信号数据)中选取M bits(即0bit位至M-1bit位)的信号作为从机单元的设备地址,并输出至IIC模块。例如,当ADC模块输入的电压信号占到ADC模块分辨率的满摆幅(即ADC模块输入的电压信号均为有效信号),可以在ADC模块转换输出的数字信号数据中,从N-1bit位向0bit位(即从比特数的高位向比特数的低位)中选取M bits的数据作为从机单元的设备地址。
在一些实施例中,各从机单元中的处理模块从各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元对应的修改地址。
例如,如图4所示,ADC模块接收阻抗检测模块输入的电压信号,并通过转换输出的数字信号数据的比特数为N bits(即0bit位至N-1bit位)。ADC模块输出的数字信号数据中包含比特数为N bits的第一噪声信号,可以在第一噪声信号中选取M bits(即0bit位至M-1bit位)作为从机单元的设备地址。例如,可以在ADC模块输出的第一噪声信号中,从0bit位向N-1bit位(即从比特数的低位向比特数的高位)中选取M bits数据作为从机单元的设备地址。
例如,第一噪声信号的比特数为N bits,在N bits中选取P位(P<N)数据,并按照不同的阵列方式进行拼接得到M bits位从机单元的设备地址,或者打乱N bits位中数字信号数据的位置排序后将数据作为从机单元的设备地址。
在一些实施例中,当第一噪声信号的比特数小于第二预设比特数,各从机单元则将各从机单元对应的第一噪声信号中的至少部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接后的数据作为各从机单元的地址。其中,预设排布方式可以为将至少部分信号数据随机打乱顺序或者按照原始顺序排布。
例如,当ADC模块输出的第一噪声信号的比特数较小时,例如M/4bits,则可以将M/4bits的第一噪声信号按照不同的阵列排布方式得到M bits的数据,并作为从机单元的设备地址。例如,可以选取4个比特数为M/4bits的第一噪声信号通过复制、拼接成比特数为Mbits的数据,作为从机单元的设备地址。
再例如,第一噪声信号的比特数为4bits,从机单元的设备地址的比特数为2bits,在第一噪声信号的比特数中选取1bit,并将选取的数值复制再拼接后得到从机单元比特数为2bits的设备地址。
在一些实施例中,各从机单元中的处理模块在确定数字信号数据大于第一阈值时,将数字信号数据对应的阻抗值作为各从机单元对应的地址。
例如,可以将ADC模块输出的数字信号数据作为修改从机单元地址的间接评判标准。即选取ADC模块的某个输出的数字信号数据作为第一阈值,当数字信号数据满足第一阈值大小时,各从机单元的设备地址可以修改成数字信号数据对应的外接电阻阻值(其中数字信号数据可以以代码(code)的形式呈现)。图5示出了ADC模块的数字信号数据与外接电阻阻值大小的关系示意图。如图5所示,纵坐标表示ADC模块的数字信号数据,横坐标外接电阻阻值大小,理想状态下ADC模块的数字信号数据与外接电阻的阻值大小呈线性关系。例如,当ADC模块的数字信号数据的第一阈值为Th0时,当数字信号数据满足第一阈值大小时,从机单元的设备地址可以修改成外接电阻R0的阻值;当ADC模块的数字信号数据的第一阈值为Th1时,当数字信号数据满足第一阈值大小时,从机单元的设备地址可以修改成外接电阻R1的阻值。
再例如,图6示出了ADC模块的数字信号数据与外接电阻阻值大小的关系示意图。如图6所示,纵坐标表示ADC模块的数字信号数据,横坐标外接电阻阻值大小,理想状态下ADC模块的数字信号数据与外接电阻的阻值大小呈线性关系。例如,当ADC模块的数字信号数据的阈值为Th0时,当数字信号数据满足阈值大小时,从机单元的设备地址可以修改成外接电阻A的阻值;当ADC模块的数字信号数据的阈值为Th1时,当数字信号数据满足阈值大小时,从机单元的设备地址可以修改成外接电阻B的阻值。
在一些实施例中,各从机单元中的ADC模块与也可以发送数字信号数据至数字信号处理(Digital Signal Process,DSP)模块,DSP模块对数字信号数据进行处理,获取第三信号数据,各从机单元基于各从机单元中的第三信号数据获取各从机单元对应的修改地址。其中,基于各从机单元中的第三信号数据获取各从机单元对应的修改地址的方式与上述基于各从机单元中的数字信号数据获取各从机单元对应的修改地址的方式类似,此处不再赘述。
在一些实施例中,主机单元可以发送修改信号至各从机单元,以使各从机单元进行地址的修改。
通过上述方法,可以在一主多从的IIC/I3C架构下,不增加主控平台端的系统资源,从而实现修改IIC/I3C从机单元地址,基于不同设备地址的从机单元,实现主机单元对从机单元的独立控制,方案简单易于实现,且系统成本较低。
可以理解,在一些实施例中,可以通过将一个从机单元反接入串行时钟线(serialclock,SCL)和(serial data,SDA),另一个从机单元正常接入SCL和SDA,来进行修改从机单元地址的操作,实现主机单元对两个从机单元的独立控制。上述方案虽然无需额外增加系统资源,但只能应对系统架构中有且仅有两个从机单元的情况,适用场景受限。而本申请提供的方法能够在不增加系统资源的前提下,实现主机单元与大于两个从机单元之间的独立通讯。
下面结合图7介绍本申请实施例提供的从机单元芯片结构。如图7所示,本申请实施例提供的从机单元芯片具有模拟区域和数字区域,模拟区域连接数字区域。模拟区域中可以包括ADC模块、阻抗检测模块、模数转换器模块(Digital Anlog Converter,DAC)。
其中,阻抗检测模块的输出端与ADC模块的输入端连接,用于向ADC模块提供电压信号。ADC模块的输出端连接DSP模块,ADC模块用于接收电压信号,并进行数模转换获取数字信号数据,并向DSP模块输出数字信号数据。DAC模块用于向各从机单元提供驱动电流。
数字区域可以包括DSP模块和IIC/I3C模块(本申请中的IIC/I3C模块可以为本申请提及的处理模块,本申请中的IIC/I3C模块也可以包括本申请提及的处理模块),其中,DSP模块的输入端连接ADC模块,输出端连接IIC/I3C模块。DSP模块用于接收并处理ADC模块传入的数字信号数据,并将第三信号数据传入IIC/I3C模块。IIC/I3C模块用于接收DSP模块处理过的第三信号数据,并实现主机单元与各从机单元的数据传输。
在一些实施例中,处理模块,可以用于从数字信号数据中最大保真输出区间中选取第一预设比特数的数字作为各从机单元的地址。
在一些实施例中,处理模块,可以用于从各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元的地址。
在一些实施例中,处理模块,可以用于当第一噪声信号的比特数小于第二预设比特数时,各从机单元的处理模块将各从机单元对应的第一噪声信号中的至少部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接后的数据作为各从机单元对应的修改地址。
在一些实施例中,处理模块,可以用于在确定数字信号数据的数值大于第一阈值时,将数字信号数据作为各从机单元对应的修改地址。
本申请实施例还提供一种电子设备,包括多个从机单元,多个从机单元中的各从机单元包括阻抗检测模块和处理模块;
各从机单元的阻抗检测模块,用于基于检测到的各从机单元电路中的阻抗值获取电压信号;
各从机单元的处理模块,用于基于电压信号经过数字转换处理后的数字信号数据获取各从机单元对应的修改地址。
在一些实施例中,本申请实施例提供的电子设备可以用于执行本申请实施例中提及的地址分配方法。
本申请实施例还提供一种芯片,芯片可以用于执行本申请实施例提及的地址分配方法。
本申请公开的各实施例可以被实现在硬件、软件、固件或这些实现方法的组合中。本申请的实施例可实现为在可编程系统上执行的计算机程序或程序代码,该可编程系统包括至少一个处理器、存储系统(包括易失性和非易失性存储器和/或存储元件)、至少一个输入设备以及至少一个输出设备。
可将程序代码应用于输入指令,以执行本申请描述的各功能并生成输出信息。可以按已知方式将输出信息应用于一个或多个输出设备。为了本申请的目的,处理系统包括具有诸如例如数字信号处理器(DSP)、微控制器、专用集成电路(ASIC)或微处理器之类的处理器的任何系统。
程序代码可以用高级程序化语言或面向对象的编程语言来实现,以便与处理系统通信。在需要时,也可用汇编语言或机器语言来实现程序代码。事实上,本申请中描述的机制不限于任何特定编程语言的范围。在任一情形下,该语言可以是编译语言或解释语言。
在一些情况下,所公开的实施例可以以硬件、固件、软件或其任何组合来实现。所公开的实施例还可以被实现为由一个或多个暂时或非暂时性机器可读(例如,计算机可读)存储介质承载或存储在其上的指令,其可以由一个或多个处理器读取和执行。例如,指令可以通过网络或通过其他计算机可读介质分发。因此,机器可读介质可以包括用于以机器(例如,计算机)可读的形式存储或传输信息的任何机制,包括但不限于,软盘、光盘、光碟、只读存储器(CD-ROMs)、磁光盘、只读存储器(ROM)、随机存取存储器(RAM)、可擦除可编程只读存储器(EPROM)、电可擦除可编程只读存储器(EEPROM)、磁卡或光卡、闪存、或用于利用因特网以电、光、声或其他形式的传播信号来传输信息(例如,载波、红外信号数字信号等)的有形的机器可读存储器。因此,机器可读介质包括适合于以机器(例如,计算机)可读的形式存储或传输电子指令或信息的任何类型的机器可读介质。
在附图中,可以以特定布置和/或顺序示出一些结构或方法特征。然而,应该理解,可能不需要这样的特定布置和/或排序。而是,在一些实施例中,这些特征可以以不同于说明性附图中所示的方式和/或顺序来布置。另外,在特定图中包括结构或方法特征并不意味着暗示在所有实施例中都需要这样的特征,并且在一些实施例中,可以不包括这些特征或者可以与其他特征组合。
需要说明的是,本发明各设备实施例中提到的各单元/模块都是逻辑单元/模块,在物理上,一个逻辑单元/模块可以是一个物理单元/模块,也可以是一个物理单元/模块的一部分,还可以以多个物理单元/模块的组合实现,这些逻辑单元/模块本身的物理实现方式并不是最重要的,这些逻辑单元/模块所实现的功能的组合才是解决本发明所提出的技术问题的关键。此外,为了突出本发明的创新部分,本发明上述各设备实施例并没有将与解决本发明所提出的技术问题关系不太密切的单元/模块引入,这并不表明上述设备实施例并不存在其它的单元/模块。
需要说明的是,在本专利的示例和说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
虽然通过参照本发明的某些优选实施例,已经对本发明进行了图示和描述,但本领域的普通技术人员应该明白,可以在形式上和细节上对其作各种改变,而不偏离本发明的范围。

Claims (13)

1.一种地址分配方法,其特征在于,用于电子设备,所述电子设备包括多个从机单元;所述方法包括:
所述多个从机单元中的各从机单元的阻抗检测模块基于检测到的所述各从机单元电路中的阻抗值获取电压信号;
所述各从机单元的处理模块基于所述电压信号经过数字转换处理后的数字信号数据获取所述各从机单元对应的修改地址。
2.根据权利要求1所述的地址分配方法,其特征在于,还包括:所述各从机单元的模拟数字转换器模块分别对所述电压信号进行数字转换处理,获取所述数字信号数据。
3.根据权利要求2所述的地址分配方法,其特征在于,所述各从机单元包括电源端、接地端和时钟信号端,所述各从机单元的所述模拟数字转换器模块分别与所述各从机单元的所述电源端、所述接地端和所述时钟信号端连接。
4.根据权利要求3所述的地址分配方法,其特征在于,所述数字信号数据包括所述电压信号对应的第一转换信号和所述数字转换处理过程中的第一噪声信号;其中,所述第一噪声信号来源于所述电源端、所述接地端和所述时钟信号端。
5.根据权利要求2-4任一项所述的地址分配方法,其特征在于,还包括:所述各从机单元的阻抗检测模块分别发送所述电压信号至所述各从机单元的所述模拟数字转换器模块。
6.根据权利要求1所述的地址分配方法,其特征在于,所述各从机单元电路中的阻抗值为与所述各从机单元串联的第一电阻的阻值。
7.根据权利要求1-4任一项所述的地址分配方法,其特征在于,所述各从机单元的所述处理模块基于所述电压信号经过数字转换处理后的数字信号数据获取所述各从机单元对应的修改地址,包括:
所述各从机单元的处理模块从所述数字信号数据中最大保真输出区间中选取第一预设比特数的数字作为所述各从机单元对应的修改地址。
8.根据权利要求4所述的地址分配方法,其特征在于,所述各从机单元的所述处理模块基于所述电压信号经过数字转换处理后的数字信号数据获取所述各从机单元对应的修改地址,包括:
所述各从机单元中的处理模块从所述各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元对应的修改地址。
9.根据权利要求8所述的地址分配方法,其特征在于,所述各从机单元中的处理模块从所述各从机单元对应的第一噪声信号中选取第二预设比特数的数字作为各从机单元的地址,包括:
当所述第一噪声信号的比特数小于所述第二预设比特数,所述各从机单元的处理模块将所述各从机单元对应的所述第一噪声信号中的至少部分信号数据按照预设排布方式进行复制拼接处理,将复制拼接后的数据作为所述各从机单元对应的修改地址。
10.根据权利要求1-4任一项所述的地址分配方法,其特征在于,所述各从机单元的所述处理模块基于所述电压信号经过数字转换处理后的数字信号数据获取所述各从机单元对应的修改地址,包括:
所述各从机单元的处理模块在确定所述数字信号数据的数值大于第一阈值时,将所述数字信号数据对应的阻抗值作为所述各从机单元对应的修改地址。
11.根据权利要求1所述的地址分配方法,其特征在于,还包括:
主机单元发送修改信号至所述各从机单元。
12.一种电子设备,其特征在于,包括多个从机单元,所述多个从机单元中的各从机单元包括阻抗检测模块和处理模块;
所述阻抗检测模块,用于基于检测到的所述各从机单元电路中的阻抗值获取电压信号;
所述处理模块,用于基于所述电压信号经过数字转换处理后的数字信号数据获取所述各从机单元对应的修改地址。
13.一种芯片,其特征在于,所述芯片用于执行权利要求1-11任一项所述地址分配方法。
CN202310450952.2A 2023-04-24 2023-04-24 一种地址分配方法、芯片及电子设备 Pending CN116389415A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310450952.2A CN116389415A (zh) 2023-04-24 2023-04-24 一种地址分配方法、芯片及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310450952.2A CN116389415A (zh) 2023-04-24 2023-04-24 一种地址分配方法、芯片及电子设备

Publications (1)

Publication Number Publication Date
CN116389415A true CN116389415A (zh) 2023-07-04

Family

ID=86973303

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310450952.2A Pending CN116389415A (zh) 2023-04-24 2023-04-24 一种地址分配方法、芯片及电子设备

Country Status (1)

Country Link
CN (1) CN116389415A (zh)

Similar Documents

Publication Publication Date Title
CN109639957B (zh) 图像数据传输系统及图像数据传输方法
US6122284A (en) Multidrop analog signal bus
US9275000B2 (en) Electronic device with address programmable through reduced number of terminals
US20110156692A1 (en) Power injector detection
US7397576B2 (en) Apparatus for and method of recognizing trays in a printer
US10013389B2 (en) Automatic cascaded address selection
CN105518637A (zh) 用于使多个主控能在单主控总线架构中操作的方法和装置
US20060123168A1 (en) System and method for dynamically allocating addresses to devices coupled to an integrated circuit bus
JP6131767B2 (ja) 制御システム
JP2018513635A (ja) Nベース数から物理線状態シンボルへの転換方法
US11127468B2 (en) Method for addressing a non-volatile memory on I2C bus and corresponding memory device
CN116389415A (zh) 一种地址分配方法、芯片及电子设备
JP2017513307A (ja) N階乗またはcci拡張を用いた誤り訂正符号を使用するための方法
CN116471143A (zh) 一种通讯方法、芯片及电子设备
CN111865310A (zh) 时间交错式模拟至数字转换器装置及其控制方法
CN109597781B (zh) 与双线总线相关的时间条件的检测
CN116599934A (zh) 一种从机单元地址的修改方法、芯片及电子设备
US11228313B2 (en) Signal transmission circuit
JP7255325B2 (ja) 電源電圧決定装置、画像処理装置、電源電圧決定方法、及びプログラム
JP7149460B2 (ja) 通信端末装置およびそのアドレス設定方法
US20240330231A1 (en) Communication interface chip and address extension circuit thereof
KR100665258B1 (ko) 카메라 모듈의 이미지센서를 제어하는 패킷을 전송하는이미지신호처리기 및 그 방법
US20080104292A1 (en) Electronic network
US11537547B2 (en) Slave device, master device, and data transmission method
KR20190097809A (ko) I2c 통신 프로토콜을 이용하는 복수 개의 슬레이브 장치에 서로 다른 주소를 자동으로 할당하는 방법 및 이를 위한 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination