CN116339481A - 唤醒电路及处理电路 - Google Patents

唤醒电路及处理电路 Download PDF

Info

Publication number
CN116339481A
CN116339481A CN202210437991.4A CN202210437991A CN116339481A CN 116339481 A CN116339481 A CN 116339481A CN 202210437991 A CN202210437991 A CN 202210437991A CN 116339481 A CN116339481 A CN 116339481A
Authority
CN
China
Prior art keywords
signal
circuit
wake
enabled
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210437991.4A
Other languages
English (en)
Inventor
陈宽祐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuvoton Technology Corp
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Publication of CN116339481A publication Critical patent/CN116339481A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)

Abstract

本发明提供一种唤醒电路及处理电路,其中,唤醒电路用以产生一唤醒信号以及一中断信号,并包括一检测电路、一第一逻辑电路、一同步电路、一触发器以及一第二逻辑电路。在一唤醒事件发生并且一第一设定信号被使能时,检测电路使能一检测信号。当检测信号及一下电信号被使能时,第一逻辑电路使能该唤醒信号。同步电路根据检测信号,产生一同步信号。同步信号的边缘对齐一操作时钟的边缘。当同步信号被使能时,触发器使能一输出信号。当输出信号及一第二设定信号被使能时,第二逻辑电路使能该中断信号。

Description

唤醒电路及处理电路
技术领域
本发明有关于一种唤醒电路,特别是有关于一种在唤醒事件发生时,使能一唤醒信号的唤醒电路。
背景技术
随着科技的进步,电子装置的种类及功能愈来愈多。大部分的电子装置内建一充电电池,用以供电予电子装置内部的元件。为了减少电池的电量消耗,当使用者一段时间未使用电子装置时,电子装置可能自动进入一省电模式。然而,当电子装置由一正常模式切换至一省电模式的交接时间点,如果发生一唤醒事件,电子装置可能无法即时检测到唤醒事件。
发明内容
本发明的一实施例提供一种唤醒电路,用以产生一唤醒信号以及一中断信号,并包括一检测电路、一第一逻辑电路、一同步电路、一触发器以及一第二逻辑电路。在一唤醒事件发生并且一第一设定信号被使能时,检测电路使能一检测信号。当检测信号及一下电信号被使能时,第一逻辑电路使能该唤醒信号。同步电路根据检测信号,产生一同步信号。同步信号的边缘对齐一操作时钟的边缘。当同步信号被使能时,触发器使能一输出信号。当输出信号及一第二设定信号被使能时,第二逻辑电路使能该中断信号。
本发明的另一实施例提供一种处理电路,包括一操作系统以及一唤醒电路。唤醒电路用以提供一唤醒信号以及一中断信号予操作系统。唤醒电路包括一检测电路、一第一逻辑电路、一同步电路、一触发器以及一第二逻辑电路。在一唤醒事件发生并且一第一设定信号被使能时,检测电路使能一检测信号。当检测信号及一下电信号被使能时,第一逻辑电路使能唤醒信号,用以唤醒操作系统。同步电路根据检测信号,产生一同步信号。同步信号的边缘对齐一操作时钟的边缘。当同步信号被使能时,触发器使能一第一输出信号。当第一输出信号及一第二设定信号被使能时,第二逻辑电路使能中断信号。
由于触发器的设定端接收触发信号,故不论外部的操作系统操作于一正常模式、一省电模式(睡眠模式)、或是在正常模式与省电模式的交界处,只要发生一唤醒事件,唤醒电路均可即时得知,并根据设定信号决定是否使能唤醒信号。中断信号被使能的时间晚于唤醒信号,故可确保操作系统不会漏掉中断信号。
附图说明
图1为本发明的处理电路的示意图。
图2为本发明的唤醒电路的一示意图。
图3为本发明的唤醒电路的另一示意图。
图4为本发明的唤醒电路的另一示意图。
图5为本发明的检测电路的示意图。
附图标号
100:处理电路
110、200、300、400:唤醒电路
120:操作系统
121:电源管理电路
122:中央处理器
123:时钟产生电路
WKUP:唤醒信号
INT:中断信号
CKO:时钟信号
sig:触发信号
wken:设定信号
INTEN:设定信号
Sw_clr:清除信号
PWR_DN:下电信号
PW1、PW2:操作电压
205、210、305、310、405A、405B、410A、410B、500:检测电路
220、320、420A、420B:同步电路
230、330、430A、430B、530:触发器
240、250、340、350、360、440、450、460A、460B、470、480、540:逻辑电路
SD、SDA、SDB:检测信号
SS、SSA、SSB:同步信号
SO1、SO1A、SO1B、SO2A、SO2B:输出信号
clk:时钟信号
SI、SIA、SIB:输入信号
510:多工器
520:开关电路
VL:预设电平
具体实施方式
为让本发明的目的、特征和优点能更明显易懂,下文特举出实施例,并配合所附图式,做详细的说明。本发明说明书提供不同的实施例来说明本发明不同实施方式的技术特征。其中,实施例中的各元件的配置为说明之用,并非用以限制本发明。另外,实施例中图式标号的部分重复,是为了简化说明,并非意指不同实施例之间的关联性。
图1为本发明的处理电路的示意图。处理电路100包括一唤醒电路110及一操作系统120。唤醒电路110检测是否发生一唤醒事件。在发生一唤醒事件发生时,唤醒电路110使能一唤醒信号WKUP。在其它实施例中,在使能唤醒信号WKUP后,唤醒电路110更使能一中断信号INT。在此例中,唤醒电路110可能根据操作系统120所提供的一时钟信号CKO,产生中断信号INT。因此,中断信号INT的边缘(如上升边缘)对齐时钟信号CKO的边缘(如上升边缘或下降边缘)。
本发明并不限定唤醒事件的种类。在一可能实施例中,当一特定按键(未显示)被按下时,表示发生唤醒事件。在此例中,当特定按键未被按下时,表示未发生唤醒事件。在另一可能实施例中,当一特定元件(未显示)完成动作时,表示发生唤醒事件。然而,当该特定元件尚未完成动作时,表示未发生唤醒事件。举例而言,当一计数器完成一计数操作时,表示发生唤醒事件。在此例中,当该计数器尚未完成该计数操作时,表示未发生唤醒事件。
本发明并不限定唤醒电路110如何检测是否发生一唤醒事件。在一可能实施例中,唤醒电路110根据触发信号sig的电平,判断是否发生一唤醒事件。举例而言,当触发信号sig的电平不符合一预设值,表示未发生唤醒事件。因此,唤醒电路110不使能唤醒信号WKUP。然而,当触发信号sig的电平符合一预设值,表示发生唤醒事件。唤醒电路110使能唤醒信号WKUP。
在一些实施例中,触发信号sig的电平与一特定按键的状态有关。举例而言,当该特定按键未被按下时,触发信号sig的电平不等于一预设值。然而,当该按键被按下时,触发信号sig的电平等于一预设值。在其它实施例中,触发信号sig的电平与一特定元件的输出信号有关。举例而言,当特定元件完成动作时,特定元件可能使能一完成信号。当特定元件尚未完成动作时,特定元件不使能一完成信号。在此例中,完成信号作为触发信号sig。
在其它实施例中,唤醒电路110更依据一设定信号wken,决定是否使能唤醒信号WKUP。在此例中,使用者可能通过软件或硬件架构,设定设定信号wken的电平。当设定信号wken被设定成一第一特定电平(如低电平)时,表示使用者不希望唤醒操作系统120。因此,即使发生一唤醒事件,唤醒电路110不使能唤醒信号WKUP。然而,当设定信号wken不等于第一特定电平时,表示使用者希望在唤醒事件发生时唤醒操作系统120。因此,当一唤醒事件发生时,唤醒电路110使能唤醒信号WKUP。
在另一可能实施例中,唤醒电路110依据一设定信号INTEN,决定是否使能中断信号INT。在此例中,使用者可能通过软件或硬件架构,设定中断信号INT的电平。举例而言,当设定信号INTEN被设定成一第二特定电平(如低电平)时,即使唤醒电路110使能唤醒信号WKUP,唤醒电路110并不使能中断信号INT。然而,当设定信号INTEN不等于第二特定电平时,表示使用者希望唤醒电路110在使能唤醒信号WKUP后,使能中断信号INT。因此,在唤醒事件发生时,唤醒电路110先使能唤醒信号WKUP后,再使能中断信号INT。
在一些实施例中,唤醒电路110根据一清除信号Sw_clr,清除先前记录的唤醒事件。在此例中,当清除信号Sw_clr等于一第三特定电平(如高电平)时,唤醒电路110重置唤醒信号WKUP。此时,唤醒信号WKUP等于一初始值,如一低电平。当清除信号Sw_clr不等于第三特定电平时,唤醒电路110根据触发信号sig的电平,决定是否使能唤醒信号WKUP。在一可能实施例中,当唤醒电路110使能唤醒信号WKUP时,唤醒信号WKUP等于一高电平。在此例中,当唤醒电路110未使能唤醒信号WKUP时,唤醒信号WKUP等于一低电平。
在其它实施例中,唤醒电路110根据一下电信号PWR_DN,决定是否使能唤醒信号WKUP。举例而言,当操作系统120的操作电压等于一目标值时,表示操作系统120为一上电状态(power up)。当操作系统120的操作电压低于一临界值时,表示操作系统120为一下电状态(power down)。在此例中,下电信号PWR_DN表示操作系统120是否为下电状态。在一可能实施例中,当下电信号PWR_DN等于一第四特定电平(如低电平)时,表示操作系统120为上电状态。此时,即使发生一唤醒事件,唤醒电路110不使能唤醒信号WKUP及中断信号INT。然而,当下电信号PWR_DN不等于第四特定电平时,表示操作系统120为下电状态。此时,唤醒电路110根据触发信号sig的电平,使能唤醒信号WKUP及中断信号INT。
操作系统120接收唤醒信号WKUP及中断信号INT。在执行一下电指令后,操作系统120可能离开正常模式,并进入一省电模式。在正常模式与省电模式的切换交界处,如果发生一唤醒事件,操作系统120可能无法检测到唤醒事件。因此,借由唤醒电路110检测唤醒事件是否发生,便可确保不会漏掉任何唤醒事件。在本实施例中,唤醒电路110并未根据任何时钟信号,检测唤醒事件。由于唤醒电路110系以非同步方式检测唤醒事件,故不论操作系统120正式进入省电模式或是在正常模式与省电模式的切换交界处,唤醒电路110不会漏掉任何唤醒事件,并在唤醒事件发生时,即时唤醒操作系统120。在操作系统120被唤醒后,操作系统120根据中断信号INT执行中断程序。
本发明并不限定操作系统120的架构。在一可能实施例中,操作系统120包括一电源管理电路121。电源管理电路121接收唤醒信号WKUP。当电源管理电路121操作于一第一正常模式时,电源管理电路121提供一操作电压PW1。此时,操作电压PW1等于一第一目标值。当电源管理电路121进入一第一睡眠模式时,电源管理电路121减少操作电压PW1。此时,操作电压PW1低于第一目标值。在第一睡眠模式下,当唤醒信号WKUP被使能时,电源管理电路121离开第一睡眠模式并进入第一正常模式。在其它实施例中,当电源管理电路121进入第一睡眠模式时,电源管理电路121可能停止提供操作电压PW1。
本发明并不限定电源管理电路121的架构。电源管理电路121可能具有多个电源供应电路,用以提供多个操作电压。在其它实施例中,当电源管理电路121进入第一睡眠模式并完成操作电压PW1的调降操作后,下电信号PWR_DN被使能。
在其它实施例中,操作系统120更包括一中央处理器(CPU)122。中央处理器122接收操作电压PW1及中断信号INT。当操作电压PW1等于一第一目标值时,中央处理器122操作于一第二正常模式。当操作电压PW1低于一第一临界值时,中央处理器122离开第二正常模式并进入一第二睡眠模式。在第二睡眠模式下,中央处理器122可能停止运作。然而,当操作电压PW1回升到第一目标值时,中央处理器122离开第二睡眠模式并进入第二正常模式。在第二正常模式下,当中断信号INT被使能时,中央处理器122执行相对应的中断程序。
在一些实施例中,中央处理器122直接接收唤醒信号WKUP。在此例中,中央处理器122根据唤醒信号WKUP,控制电源管理电路121。举例而言,当中央处理器122执行一省电指令时,中央处理器122可能命令电源管理电路121进入第一睡眠模式。此时,电源管理电路121减少操作电压PW1。当操作电压PW1低于第一临界值时,中央处理器122进入第二睡眠模式。当唤醒信号WKUP被使能,中央处理器122唤醒电源管理电路121。因此,电源管理电路121离开第一睡眠模式并进入第一正常模式。此时,电源管理电路121增加操作电压PW1。当操作电压PW1达第一目标值时,中央处理器122离开第二睡眠模式并进入第二正常模式。在第二正常模式下,当中断信号INT被使能时,中央处理器122执行相对应的中断程序。
在其它实施例中,操作系统120更包括一时钟产生电路123。时钟产生电路123产生时钟信号CKO。在此例中,电源管理电路121提供操作电压PW2予时钟产生电路123。当操作电压PW2等于一第二目标值时,时钟产生电路123操作于一第三正常模式。在第三正常模式下,时钟产生电路123提供的时钟信号CKO具有一第一频率。然而,当电源管理电路121进入第一睡眠模式时,电源管理电路121减少操作电压PW2。因此,时钟产生电路123减少时钟信号CKO,并进入一第三睡眠模式。此时,时钟信号CKO具有一第二频率。第二频率低于第一频率。在其它实施例中,在第三睡眠模式下,时钟产生电路123停止提供时钟信号CKO。当电源管理电路121进入第一正常模式时,由于电源管理电路121提升操作电压PW2。因此,时钟产生电路123离开第三睡眠模式,并进入第三正常模式。在第三正常模式下,时钟产生电路123提升时钟信号CKO的频率,使得时钟信号CKO的频率等于第一频率。
在一些实施例中,时钟产生电路123直接接收唤醒信号WKUP。在此例中,当唤醒信号WKUP被使能时,时钟产生电路123离开第三睡眠模式,并进入第三正常模式。在其它实施例中,时钟产生电路123提供一时钟信号(未显示)予电源管理电路121。在此例中,电源管理电路121可能根据时钟产生电路123所提供的时钟信号,调整操作电压PW1及PW2的至少一者。
图2为本发明的唤醒电路的一示意图。唤醒电路200包括检测电路205、210、一同步电路220、一触发器230、逻辑电路240及250。检测电路205用以检测是否发生一唤醒事件,并根据检测结果控制触发信号sig的电平。举例而言,当一唤醒事件发生时,检测电路205设定触发信号sig的电平等于一预设值(如高电平)。当一唤醒事件未发生时,检测电路205设定触发信号sig的电平不等于一预设值。此时,检测电路205可能设定触发信号sig的电平等于一低电平。在一可能实施例中,唤醒事件系为一特定按键被按下,或是一特定元件完成本身的操作。
在一些实施例中,检测电路205根据一操作时钟的频率,判断是否发生一唤醒事件。举例而言,当该操作时钟的频率等于一预设频率时,表示发生一唤醒事件。因此,检测电路205设定触发信号sig的电平等于一预设值。当该操作时钟的频率不等于该预设频率时,表示未发生唤醒事件。因此,检测电路205设定触发信号sig的电平不等于预设值。
检测电路210根据触发信号sig的电平,使能检测信号SD。举例而言,当触发信号sig的电平不符合一预设值时,表示未发生唤醒事件。因此,检测电路210不检测信号SD。然而,当触发信号sig的电平符合一预设值时,表示发生唤醒事件。因此,检测电路210根据设定信号wken,决定是否检测信号SD。在此例中,当设定信号wken等于第一特定电平(如低电平)时,即使触发信号sig的电平符合一预设值,检测电路210不检测信号SD。此时,检测电路210可能设定检测信号SD为一低电平。然而,当设定信号wken不等于第一特定电平并且触发信号sig的电平符合一预设值时,检测电路210使能检测信号SD。此时,检测电路210可能设定检测信号SD为一高电平。
逻辑电路240根据检测信号SD及下电信号PWR_DN,使能唤醒信号WKUP。举例而言,当检测信号SD及下电信号PWR_DN被使能时,逻辑电路240使能唤醒信号WKUP。当检测信号SD或下电信号PWR_DN未被使能时,逻辑电路240不使能唤醒信号WKUP。本发明并不限定逻辑电路240的架构。在一可能实施例中,逻辑电路240系为一与门(AND gate)。
同步电路220根据检测信号SD,产生一同步信号SS。在一可能实施例中,同步信号SS的上升边缘对齐操作时钟CKO的边缘(如上升边缘或下降边缘)。在本实施例中,由于中断信号INT系提供予中央处理器122,故同步电路220根据中央处理器122的操作时钟CKO,处理检测信号SD,使得处理后的检测信号SD(即同步信号SS)的边缘对齐操作时钟CKO的边缘。
当同步信号SS被使能时,触发器230使能一输出信号SO1。在其它实施例中,触发器230更接收清除信号Sw_clr。当清除信号Sw_clr等于第三特定电平(如高电平)时,触发器230重置输出信号SO1。此时,输出信号SO1可能等于一低电平。当清除信号Sw_clr不等于第三特定电平时,触发器230根据同步信号SS,决定是否使能输出信号SO1。举例而言,当同步信号SS为高电平时,触发器230使能输出信号SO1。此时,输出信号SO1可能为高电平。
逻辑电路250根据输出信号SO1及设定信号INTEN,使能中断信号INT。举例而言,当输出信号SO1及设定信号INTEN被使能时,逻辑电路250使能中断信号INT。然而,当输出信号SO1或是设定信号INTEN未被使能时,逻辑电路250不使能中断信号INT。本发明并不限定逻辑电路250的架构。在一可能实施例中,逻辑电路250为一与门。
图3为本发明的唤醒电路的另一示意图。图3相似图2,不同之处在于,图3的唤醒电路300多了一逻辑电路360。由于图3的检测电路305、310、同步电路320、触发器330、逻辑电路340及350的特性相似于图2的检测电路205、210、同步电路220、触发器230、逻辑电路240及250的特性,故不再赘述。
在本实施例中,逻辑电路360用以产生一输入信号SI予同步电路320。在此例中,当触发信号sig的电平符合一预设值或是检测信号SD被使能时,逻辑电路360使能输入信号SI。此时,输入信号SI可能为高电平。当触发信号sig的电平不符合预设值并且检测信号SD未被使能时,逻辑电路360不使能输入信号SI。此时,输入信号SI可能为低电平。同步电路320处理输入信号SI,用以产生同步信号SS。在此例中,同步信号SS的边缘对齐操作时钟CKO的边缘。本发明并不限定逻辑电路360的架构。在一可能实施例中,逻辑电路360为一或门(OR gate)。
图4为本发明的唤醒电路的另一示意图。在本实施例中,唤醒电路包括检测电路405A、405B、410A、410B、同步电路420A、420B、触发器430A、430B、逻辑电路440、450、460A、460B、470及480。检测电路405A检测一第一唤醒事件是否发生。在一可能实施例中,检测电路405A检测一输入输出垫(input output pad)的电压电平。当输入输出垫的电压电平不等于一特定电平时,表示发生第一唤醒事件。因此,检测电路405A设定触发信号siga的电平等于一预设值。然而,当输入输出垫的电压电平等于特定电平时,表示第一唤醒事件未发生。因此,检测电路405A设定触发信号siga的电平不等于预设值。
逻辑电路460A根据触发信号siga及检测信号SDA,产生一输入信号SIA。同步电路420A同步化输入信号SIA与操作时钟CKO,用以产生一同步信号SSA。触发器430A根据同步信号SSA,产生一输出信号SO1A。触发器430A根据清除信号Sw_clr,设定输出信号SO1A的电平。由于逻辑电路460A、同步电路420A及触发器430A的特性与图3的逻辑电路360、同步电路320及触发器330的特性相似,故不再赘述。
检测电路405B检测一第二唤醒事件是否发生。在一可能实施例中,检测电路405B检测操作时钟CKO的频率。在此例中,当操作时钟的频率等于一预设频率时,表示发生一第二唤醒事件。因此,检测电路405B设定触发信号sigb的电平等于一预设值。当操作时钟的频率不等于一预设频率时,表示未发生第二唤醒事件。因此,检测电路405B设定触发信号sigb的电平不等于预设值。
逻辑电路460B根据触发信号sigb及检测信号SDB,产生一输入信号SIB。同步电路420B同步化输入信号SIB与操作时钟CKO,用以产生一同步信号SSB。触发器430B根据同步信号SSB,产生一输出信号SO1B。触发器430B根据清除信号Sw_clr,设定输出信号SO1B的电平。由于逻辑电路460B、同步电路420B及触发器430B的特性与图3的逻辑电路360、同步电路320及触发器330的特性相似,故不再赘述。
逻辑电路470接收检测信号SDA及SDB。当检测信号SDA及SDB的一者被使能时,逻辑电路470使能输出信号SO2A。当检测信号SDA及SDB均未被使能时,逻辑电路470不使能输出信号SO2A。本发明并不限定逻辑电路470的种类。在一可能实施例中,逻辑电路470为一或门。
逻辑电路480接收输出信号SO1A及SO1B。当输出信号SO1A及SO1B的一者被使能时,逻辑电路480使能输出信号SO2B。当输出信号SO1A及SO1B均未被使能时,逻辑电路480不使能输出信号SO2B。本发明并不限定逻辑电路480的种类。在一可能实施例中,逻辑电路480为一或门。
逻辑电路440根据输出信号SO2A及下电信号PWR_DN,使能唤醒信号WKUP。逻辑电路450根据输出信号SO2B及设定信号INTEN,使能中断信号INT。由于逻辑电路440及450的特性与图2的逻辑电路240及250的特性相似,故不再赘述。
在本实施例中,检测电路405A与405B检测不同的唤醒事件。当检测电路405A与405B所检测的任一唤醒事件发生时,唤醒电路400使能唤醒信号WKUP以及中断信号INT。本发明并不限定唤醒事件的数量。在其它实施例中,唤醒电路400检测更多的唤醒事件。
图5为本发明的检测电路的示意图。检测电路500包括一多工器510、一开关电路520、一触发器530以及一逻辑电路540。多工器510具有输入端IN1及IN2。输入端IN1耦接触发器530的输出端Q。输入端IN2接收一预设电平VL。在本实施例中,预设电平VL系为一低电平。多工器510根据清除信号Sw_clr,将输入端IN1或IN2的信号输出予触发器530。举例而言,当清除信号Sw_clr被使能时,多工器510输出输入端IN2的信号。当清除信号Sw_clr未被使能时,多工器510输出输入端IN1的信号。
开关电路520接收一时钟信号clk,并耦接触发器530的时钟端CK。当清除信号Sw_clr被使能时,开关电路520输出时钟信号clk至时钟端CK。当清除信号Sw_clr未被使能时,开关电路520停止输出时钟信号clk至时钟端CK。在一可能实施例中,开关电路520系为一积体时钟闸控电路(integrated clock gating;ICG)。
在本实施例中,触发器530为一D型触发器。触发器530具有一输入端D、一输出端Q、一时钟端CK以及一设定端SET。触发器530的输入端D耦接多工器510的输出端。触发器530的输出端Q耦接多工器510的输入端IN1。触发器530的时钟端CK耦接开关电路520的输出端,用以接收时钟信号clk。触发器530的设定端SET接收触发信号sig。
当触发信号sig被使能时,触发器530的输出端Q的电压电平等于设定端SET的电压电平。当开关电路520输出时钟信号clk时,触发器530的输出端Q的电压电平等于输入端D的电压电平。此时,输入端D的电压电平等于预设电平VL。
逻辑电路540耦接触发器530的输出端Q,并接收设定信号wken,用以产生检测信号SD。当触发信号sig及设定信号wken被使能时,逻辑电路540使能检测信号SD。当触发信号sig及设定信号wken的一者未被使能时,逻辑电路540不使能检测信号SD。在一可能实施例中,逻辑电路540为一与门。
由于触发器530的设定端SET接收触发信号sig,故不论外部的操作系统(如120)操作于一正常模式、一省电模式(睡眠模式)、或是在正常模式与省电模式的交界处,只要发生一唤醒事件,唤醒电路均可即时得知,并根据设定信号(如wken、INTEN),决定是否使能唤醒信号WKUP。在其它实施例中,中断信号INT被使能的时间晚于唤醒信号WKUP,故可确保操作系统不会漏掉中断信号INT。
除非另作定义,在此所有词汇(包含技术与科学词汇)均属本领域技术人员的一般理解。此外,除非明白表示,词汇于一般字典中的定义应解释为与其相关技术领域的文章中意义一致,而不应解释为理想状态或过分正式的语态。虽然“第一”、“第二”等术语可用于描述各种元件,但这些元件不应受这些术语的限制。这些术语只是用以区分一个元件和另一个元件。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰。举例来说,本发明实施例所述的系统、装置或是方法可以硬件、软件或硬件以及软件的组合的实体实施例加以实现。因此本发明的保护范围当视前附的权利要求范围所界定者为准。

Claims (10)

1.一种唤醒电路,其特征在于,用以产生一唤醒信号以及一中断信号,并包括:
一检测电路,在一唤醒事件发生并且一第一设定信号被使能时;使能一检测信号;
一第一逻辑电路,当该检测信号及一下电信号被使能时,使能该唤醒信号;
一同步电路,根据该检测信号,产生一同步信号,其中该同步信号的边缘对齐一操作时钟的边缘;
一第一触发器,当该同步信号被使能时,使能一第一输出信号;以及
一第二逻辑电路,当该第一输出信号及一第二设定信号被使能时,使能该中断信号。
2.如权利要求1所述的唤醒电路,其特征在于,该第一逻辑电路及该第二逻辑电路为一与门。
3.如权利要求1所述的唤醒电路,其特征在于,当一清除信号被使能时,该检测电路不使能该检测信号,使得该第一逻辑电路不使能该唤醒信号。
4.如权利要求3所述的唤醒电路,其特征在于,当该清除信号被使能时,该第一触发器不使能该第一输出信号,使得第二逻辑电路不使能该中断信号。
5.如权利要求3所述的唤醒电路,其特征在于,更包括:
一第三逻辑电路,用以产生一输入信号予该同步电路,其中当该唤醒事件发生或是该检测信号被使能时,该第三逻辑电路使能该输入信号,其中该同步电路处理该输入信号,用以产生该同步信号。
6.如权利要求5所述的唤醒电路,其特征在于,该检测电路包括:
一第二触发器,具有一输入端、一输出端及一时钟端;
一开关电路,接收一时钟信号,当该清除信号被使能时,输出该时钟信号至该时钟端;
一多工器,耦接该输出端,当该清除信号被使能时,输出一预设电平至该输入端,当该清除信号未被使能时,传送该输出端的电压至该输入端;以及
一第四逻辑电路,耦接该输出端,并接收该第一设定信号,用以产生该检测信号。
7.一种处理电路,其特征在于,包括:
一操作系统;以及
一唤醒电路,用以提供一唤醒信号以及一中断信号予该操作系统,并包括:
一检测电路,在一唤醒事件发生并且一第一设定信号被使能时,使能一检测信号;
一第一逻辑电路,当该检测信号及一下电信号被使能时,使能该唤醒信号,用以唤醒该操作系统;
一同步电路,根据该检测信号,产生一同步信号,其中该同步信号的边缘对齐一操作时钟的边缘;
一第一触发器,当该同步信号被使能时,使能一第一输出信号;以及
一第二逻辑电路,当该第一输出信号及一第二设定信号被使能时,使能该中断信号。
8.如权利要求7所述的处理电路,其特征在于,当一清除信号被使能时,该检测电路不使能该检测信号,使得该第一逻辑电路不使能该唤醒信号。
9.如权利要求8所述的处理电路,其特征在于,更包括:
一第三逻辑电路,用以产生一输入信号予该同步电路,其中当该唤醒事件发生或是该检测信号被使能时,该第三逻辑电路使能该输入信号,其中该同步电路处理该输入信号,用以产生该同步信号。
10.如权利要求9所述的处理电路,其特征在于,该检测电路包括:
一第二触发器,具有一输入端、一输出端及一时钟端;
一开关电路,接收一时钟信号,当该清除信号被使能时,输出该时钟信号至该时钟端;
一多工器,耦接该输出端,当该清除信号被使能时,输出一预设电平至该输入端,当该清除信号未被使能时,传送该输出端的电压至该输入端;以及
一第四逻辑电路,耦接该输出端,并接收该第一设定信号,用以产生该检测信号。
CN202210437991.4A 2021-12-20 2022-04-25 唤醒电路及处理电路 Pending CN116339481A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW110147694A TWI796881B (zh) 2021-12-20 2021-12-20 喚醒電路及處理電路
TW110147694 2021-12-20

Publications (1)

Publication Number Publication Date
CN116339481A true CN116339481A (zh) 2023-06-27

Family

ID=86692465

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210437991.4A Pending CN116339481A (zh) 2021-12-20 2022-04-25 唤醒电路及处理电路

Country Status (2)

Country Link
CN (1) CN116339481A (zh)
TW (1) TWI796881B (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI264873B (en) * 2005-02-05 2006-10-21 Neotec Semiconductor Ltd Wake up circuit
US9189048B2 (en) * 2008-09-10 2015-11-17 Apple Inc. Circuit having a low power mode
TWI417713B (zh) * 2010-12-23 2013-12-01 Au Optronics Corp 電子裝置的待機喚醒電路
US10346226B2 (en) * 2017-08-07 2019-07-09 Time Warner Cable Enterprises Llc Methods and apparatus for transmitting time sensitive data over a tunneled bus interface

Also Published As

Publication number Publication date
TWI796881B (zh) 2023-03-21
TW202326355A (zh) 2023-07-01

Similar Documents

Publication Publication Date Title
EP2324407B1 (en) Circuit having a low power mode
US5550489A (en) Secondary clock source for low power, fast response clocking
US6600345B1 (en) Glitch free clock select switch
CN110334445A (zh) 一种低功耗设计的控制方法
JP2009545262A (ja) クロックエッジ復元を有するパルスカウンタ
US9780644B1 (en) Methods and apparatus for always on domain finite state machine shutdown using a clock source from a power managed domain
US20100325451A1 (en) Power-saving trigger-type control device for dynamically and instantly varying frequency and method thereof
US7391241B2 (en) Bidirectional deglitch circuit
CN107645288B (zh) 用于产生脉冲的电子电路、方法及电子装置
CN116339481A (zh) 唤醒电路及处理电路
JP5125605B2 (ja) リセット制御を有する集積回路装置
CN110196678B (zh) 资料储存决定装置
US6496078B1 (en) Activating on-chip oscillator using ring oscillator
CN114578939A (zh) 一种单线唤醒和按键检测的电路
CN220671926U (zh) 一种pmu、唤醒电路和mcu
US10146367B2 (en) Synchronization method and touch signal processing system using the same
CN114385026A (zh) 控制芯片以及触碰侦测方法
CN106325461B (zh) 一种信息处理方法及电子设备
CN114039581B (zh) 一种时钟切换电路
TWI740764B (zh) 信號產生電路及操作系統
CN221860857U (zh) 唤醒复用电路及电子设备
CN220947579U (zh) 休眠唤醒电路及汽车、车载电子设备
CN116742737A (zh) 监测电池电压输送
US20230291216A1 (en) Monitoring battery voltage delivery
JP2003216267A (ja) クロック断検出回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination