CN116126100A - 一种多背板级联系统 - Google Patents
一种多背板级联系统 Download PDFInfo
- Publication number
- CN116126100A CN116126100A CN202211596059.2A CN202211596059A CN116126100A CN 116126100 A CN116126100 A CN 116126100A CN 202211596059 A CN202211596059 A CN 202211596059A CN 116126100 A CN116126100 A CN 116126100A
- Authority
- CN
- China
- Prior art keywords
- input
- output
- signal
- gate circuit
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 claims abstract description 65
- 238000010586 diagram Methods 0.000 description 18
- 238000000034 method Methods 0.000 description 14
- 238000004590 computer program Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000004075 alteration Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000003745 diagnosis Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/184—Mounting of motherboards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0016—Inter-integrated circuit (I2C)
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Human Computer Interaction (AREA)
- Multi Processors (AREA)
Abstract
本发明实施例提供了一种多背板级联系统,包括服务器主板、多个硬盘背板、两线式串行I2C连接器以及级联处理模块,服务器主板包括第一同轴连接器,一级级联背板包括第二同轴连接器,第一同轴连接器与第二同轴连接器连接,第一同轴连接器与级联处理模块的输入端连接,第二同轴连接器与级联处理模块的输出端连接,I2C连接器与服务器主板连接,I2C用于在接收到工作信号时,将工作信号转换为板卡输入地址,服务器主板用于通过第一同轴连接器将板卡输入地址发送至级联处理模块,级联处理模块用于接收板卡输入地址,并将板卡输入地址转换为板卡输出地址,一级级联背板和N个级联背板用于接收板卡输出地址。
Description
技术领域
本发明涉及服务器技术领域,特别是涉及一种多背板级联系统。
背景技术
背板是支撑其他电路板、器件和器件之间的相互连接,并为所支撑的器件(如主板)提供电源和数据信号的电路板或框架,硬盘背板则是用于电脑接入更多硬盘的电路板,其可以用于搭建个人存储系统,硬盘背板通过线缆直接连接主板或各类转接卡。服务器为了适应不同的应用场景,往往会在主板上配置多个背板以转接各种硬盘。
在现有技术中,一种方式为将不同的硬盘背板连接至主板不同的I2C(Inter-Integrated Circuit,两线式串行)连接器中,另一种方式为将不同的硬盘背板连接至主板的一路I2C总线,然而上述两种方式在主板所需连接的背板数量较多时,大大增加了主板和背板之间的电源线缆、高速线缆等线缆数量,使得硬盘背板的放置位置受到限制,并且主板中的I2C连接器负载过大,导致主板能够连接的背板数量较少。
发明内容
本发明实施例是提供一种多背板级联系统,以解决或部分解决现有技术中,在主板连接过多背板时,硬盘背板的放置位置受到限制、I2C的负载过大以及主板所连接的背板数量少的问题。
本发明实施例公开了一种多背板级联系统,所述多背板级联系统包括服务器主板、多个硬盘背板、两线式串行I2C连接器以及级联处理模块;
所述硬盘背板包括一级级联背板以及与所述一级级联背板连接的N个级联背板,所述N为大于1的整数;
所述服务器主板包括第一同轴连接器,所述一级级联背板包括第二同轴连接器,所述第一同轴连接器与所述第二同轴连接器连接;
所述第一同轴连接器与所述级联处理模块的输入端连接,所述第二同轴连接器与所述级联处理模块的输出端连接;
所述I2C连接器与所述服务器主板连接,所述I2C用于在接收到工作信号时,将所述工作信号转换为板卡输入地址;
所述服务器主板用于通过所述第一同轴连接器将所述板卡输入地址发送至所述级联处理模块;
所述级联处理模块用于接收所述板卡输入地址,并将所述板卡输入地址转换为板卡输出地址;
所述一级级联背板和所述N个级联背板用于接收所述板卡输出地址。
可选地,所述系统还包括接地端和供电端;
所述级联处理模块包括连接在所述接地端和所述供电端之间的三极管;
以及,与所述三极管和所述供电端连接的电阻,所述电阻包括第一电阻和第二电阻;
所述第一电阻与所述三极管的集电极连接,所述第二电阻和所述第一电阻连接。
可选地,所述板卡输入地址包括第一输入信号和第二输入信号;
所述板卡输出地址包括第一输出信号和第二输出信号;
所述第一同轴连接器包括与所述第一输入信号连接的第一输出连接线,与所述第二输入信号连接的第二输出连接线;
所述第二同轴连接器包括与所述第一输出信号连接的第一输入连接线,与所述第二输出信号连接的第二输入连接线。
可选地,所述N个级联背板为四级级联背板,所述级联处理模块包括非门电路以及或门电路;
所述非门电路的输入端与所述第一输出连接线连接,输出端与所述第一输入连接线连接;
所述或门电路的第一输入端与所述第一输出连接线连接,第二输入端与所述第二输出连接线连接,输出端与所述第二输入连接线连接。
可选地,所述非门电路用于接收所述第一输入信号,依据所述第一输入信号向所述第一输入连接线输出所述第一输出信号;
所述或门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号向所述第二输入连接线输出所述第二输出信号。
可选地,所述N个级联背板为五级级联背板;所述板卡输入地址还包括第三输入信号,所述板卡输出地址还包括第三输出信号;所述或门电路包括第一或门电路和第二或门电路;
所述第一同轴连接器还包括与所述第三输入信号连接的第三输出连接线;
所述第二同轴连接器还包括与所述第三输出信号连接的第三输入连接线;
所述第一或门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第二输入连接线连接;
所述第二或门电路的第一输入端与所述第二输出连接线连接,所述第二输入端与所述第三输出连接线连接,所述输出端与所述第三输入连接线连接。
可选地,所述第一或门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号向所述第二输入连接线输出所述第二输出信号;
所述第二或门电路用于接收所述第二输入信号和所述第三输入信号,依据所述第二输入信号和所述第三输入信号向所述第三输入连接线输出所述第三输出信号。
可选地,所述N个级联背板为六级级联背板;所述级联处理模块还包括与门电路;
所述与门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第二或门电路的第一输入端连接;
所述第二或门电路的第二输入端与所述第三输出连接线连接,所述输出端与所述第三输入连接线连接。
可选地,所述与门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号产生初始输出信号,并向所述第二或门电路的输入端输出所述初始输出信号;
所述第二或门电路用于接收所述初始输出信号和所述第三输入信号,依据所述初始输出信号和所述第三输入信号向所述第三输入连接线输出所述第三输出信号。
可选地,所述N个级联背板为七级级联背板;所述非门电路包括第一非门电路和第二非门电路,所述或门电路包括第一或门电路和第二或门电路,所述与门电路包括第一与门电路和第二与门电路;
所述第一非门电路的输入端与所述第一输出连接线连接,输出端与所述第一输入连接线连接;
所述第一或门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第一与门电路的第一输入端连接;
所述第二非门电路的输入端与所述第三输出连接线连接,所述输出端与所述第一与门电路的第二输入端连接;
所述第一与门电路的第一输入端与所述第一或门电路的输出端连接,所述第二输入端与所述第二非门电路的输出端连接,所述输出端与所述第二输入连接线连接;
所述第二与门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第二或门电路的第一输入端连接;
所述第二或门电路的第二输入端与所述第三输出连接线连接,所述输出端与所述第三输入连接线连接。
可选地,所述第一非门电路用于接收所述第一输入信号,依据所述第一输入信号向所述第一输入连接线输出所述第一输出信号;
所述第一或门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号产生第一初始输出信号,并向所述第一与门电路的第一输入端输出所述第一初始输出信号;
所述第二非门电路用于接收所述第三输入信号,依据所述第三输入信号产生第二初始输出信号,并向所述第一与门电路的第二输入端输出所述第二初始输出信号;
所述第一与门电路用于接收所述第一初始输出信号和所述第二初始输出信号,依据所述第一初始输出信号和所述第二初始输出信号向所述第二输入连接线输出所述第二输出信号;
所述第二与门电路用于所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号产生第三初始输出信号,并向所述第二或门电路的第一输入端输出所述第三初始输出信号;
所述第二或门电路用于接收所述第三初始输出信号和所述第三输入信号,依据所述第三初始输出信号和所述第三输入信号向所述第三输入连接线输出所述第三输出信号。
本发明实施例包括以下优点:
在本发明实施例中,多背板级联系统包括服务器主板、多个硬盘背板、两线式串行I2C连接器以及级联处理模块,硬盘背板包括一级级联背板以及与一级级联背板连接的N个级联背板,N为大于1的整数,服务器主板包括第一同轴连接器,一级级联背板包括第二同轴连接器,第一同轴连接器与第二同轴连接器连接,第一同轴连接器与级联处理模块的输入端连接,第二同轴连接器与级联处理模块的输出端连接,I2C连接器与服务器主板连接,I2C用于在接收到工作信号时,将工作信号转换为板卡输入地址,服务器主板用于通过第一同轴连接器将板卡输入地址发送至级联处理模块,级联处理模块用于接收板卡输入地址,并将板卡输入地址转换为板卡输出地址,一级级联背板和N个级联背板用于接收板卡输出地址,从而主板通过I2C连接器与硬盘背板实现数据传输,并且通过将板卡输入地址发送至级联处理模块,控制级联处理模块对板卡输入地址进行处理,获得对应的板卡输出地址,实现多个与板卡输出地址适配的硬盘背板共享主板中的一个I2C连接器,增加主板级联硬盘背板的数量以及实时监控所级联的各个硬盘背板对应的不同设备的工作状态。
附图说明
图1是本发明实施例中提供的多背板级联系统的通信连接示意图;
图2是本发明实施例中提供的多背板级联电路的示意图;
图3是本发明实施例中提供的四级级联背板的级联处理模块示意图;
图4是本发明实施例中提供的五级级联背板的级联处理模块示意图;
图5是本发明实施例中提供的六级级联背板的级联处理模块示意图;
图6是本发明实施例中提供的七级级联背板的级联处理模块示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
参照图1,示出了本发明实施例中提供的一种多背板级联系统的通信连接示意图,多背板级联系统具体包括服务器主板、多个硬盘背板、两线式串行I2C连接器以及级联处理模块,服务器主板和各个硬盘背板中均配置有I2C连接器,并且服务器主板与硬盘之间连接有级联处理模块。
具体的,硬盘背板包括一级级联背板以及与一级级联背板连接的N个级联背板,N为大于1的整数,例如,N为4、5、6、7等整数,相应的,服务器主板所连接的硬盘背板数量为4个硬盘背板、5个硬盘背板、6个硬盘背板、7个硬盘背板。
服务器主板包括第一同轴连接器,一级级联背板包括第二同轴连接器,第一同轴连接器与第二同轴连接器连接,第一同轴连接器与级联处理模块的输入端连接,第二同轴连接器与级联处理模块的输出端连接,通过第一同轴连接器和第二同轴连接器,服务器主板、级联处理模块以及硬盘背板之间可以形成有效的通信链路,例如,同轴连接器可以为SMB(SubMiniature version B,射频连接器),SMB同轴连接器是一种小型的推入锁紧式射频同轴连接器,其具有体积小、重量轻、使用方便、电性能优良等特点,适用于无线电设备和电子仪器的高频回路中连接同轴电缆用。
I2C连接器与服务器主板连接,I2C用于在接收到工作信号时,将工作信号转换为板卡输入地址,I2C连接器配置有I2C总线,I2C总线只需要一根数据线和一根时钟线两根线,总线接口已经集成在芯片内部,不需要特殊的接口电路,因此,I2C总线简化了硬件电路PCB布线,并且I2C总线是一个真正的多主机总线,如果两个或多个主机同时初始化数据传输,可以通过冲突检测和仲裁防止数据破坏,每个连接到总线上的器件都有唯一的地址,任何器件既可以作为主机也可以作为从机,但同一时刻只允许有一个主机,I2C总线还可以通过外部连线进行在线检测,便于系统故障诊断和调试,故障可以立即被寻址,软件也利于标准化和模块化,缩短开发时间。
服务器主板用于通过第一同轴连接器将板卡输入地址发送至级联处理模块,级联处理模块用于接收板卡输入地址,并将板卡输入地址转换为板卡输出地址,一级级联背板和N个级联背板用于接收板卡输出地址,从而服务器主板可以通过板卡输入地址和板卡输出地址实时监控各个硬盘背板关联的设备的工作状态和设备状态信息。
在本发明的实施例中,参照图2示出了多背板级联电路的示意图,多背板级联系统中还包括接地端和供电端(P3V3),级联处理模块包括连接在接地端和供电端之间的三极管,以及与三极管和供电端连接的电阻,电阻包括第一电阻和第二电阻,第一电阻与三极管的集电极连接,第二电阻和第一电阻连接。
具体的,三极管可以为NPN三极管,通过NPN三极管可以放大主板所发送的输入信号,NPN三极管包括基极、集电极以及发射极,信号通过基极输入,集电极与第一电阻连接,并输出信号,发射极接地。
在本发明的实施例中,板卡输入地址包括第一输入信号和第二输入信号,板卡输出地址包括第一输出信号和第二输出信号,第一同轴连接器包括与第一输入信号连接的第一输出连接线,与第二输入信号连接的第二输出连接线,第二同轴连接器包括与第一输出信号连接的第一输入连接线,与第二输出信号连接的第二输入连接线。
具体的,第一输入信号对应于ADDR0_IN,第二输入信号对应于ADDR1_IN,则板卡输入地址为ADDR0_IN||ADDR1_IN,如ADDR1_IN为1、ADDR0_IN为0,板卡输入地址为10,第一输出信号对应于ADDR0_OUT,第二输出信号对应于ADDR1_OUT,则板卡输出地址为ADDR0_OUT||ADDR1_OUT,如ADDR1_OUT为0、ADDR0_OUT为0,板卡输出地址为00。
在本发明的实施例中,参照图3示出了四级级联背板的级联处理模块示意图,N个级联背板为四级级联背板,级联处理模块包括非门电路以及或门电路,非门电路的输入端与第一输出连接线连接,输出端与第一输入连接线连接,或门电路的第一输入端与第一输出连接线连接,第二输入端与第二输出连接线连接,输出端与第二输入连接线连接。
在具体实现中,非门电路用于接收第一输入信号,依据第一输入信号向第一输入连接线输出第一输出信号,或门电路用于接收第一输入信号和第二输入信号,依据第一输入信号和第二输入信号向第二输入连接线输出第二输出信号。
具体的,板卡输出地址(ADDR1_OUT=ADDR0_IN||ADDR1_IN,!ADDR0_IN),其由或门电路输出的第二输出信号以及非门电路输出的第一输出信号组成,若服务器主板与四个硬盘背板(N为4)进行级联,则第一级背板的板卡输出地址①为00,与第一级背板连接的其他背板的板卡输出地址的逻辑处理过程为:第一级背板的板卡输出地址为“00”,则ADDR0_IN为“0”,其经过非门电路取反后,输出为“1”(第一输出信号),ADDR0_IN和ADDR1_IN均为“0”,其经过或门电路后,输出为“0”(第二输出信号),因此,第二级背板的板卡输出地址②为“01”,相应的,第三级背板的板卡输出地址③为“10”,第四级背板的板卡输出地址④为“11”,若第四级背板继续连接下一背板,则第五级背板的板卡输出地址⑤为“10”,与板卡输出地址③存在冲突,当前系统能够实现四级级联。
在本发明的实施例中,参照图4示出了五级级联背板的级联处理模块示意图,N个级联背板为五级级联背板;板卡输入地址还包括第三输入信号,板卡输出地址还包括第三输出信号;或门电路包括第一或门电路和第二或门电路,第一同轴连接器还包括与第三输入信号连接的第三输出连接线,第二同轴连接器还包括与第三输出信号连接的第三输入连接线,第一或门电路的第一输入端与第一输出连接线连接,第二输入端与第二输出连接线连接,输出端与第二输入连接线连接,第二或门电路的第一输入端与第二输出连接线连接,第二输入端与第三输出连接线连接,输出端与第三输入连接线连接。
在具体实现中,第一或门电路用于接收第一输入信号和第二输入信号,依据第一输入信号和第二输入信号向第二输入连接线输出第二输出信号,第二或门电路用于接收第二输入信号和第三输入信号,依据第二输入信号和第三输入信号向第三输入连接线输出第三输出信号,第三输入信号对应于ADDR2_IN,第三输出信号对应于ADDR2_OUT。
具体的,板卡输出地址(ADDR2_OUT=ADDR2_IN||ADDR1_IN,ADDR1_OUT=ADDR1_IN||ADDR0_IN,!ADDR0_OUT),其由第二或门电路输出的第三输出信号、第一或门电路输出的第二输出信号以及非门电路输出的第一输出信号组成,若服务器主板与五个硬盘背板(N为5)进行级联,则第一级背板的板卡输出地址①为000,与第一级背板连接的其他背板的板卡输出地址的逻辑处理过程为:第一级背板的板卡输出地址为“000”,则ADDR0_IN为“0”,其经过非门电路取反后,输出为“1”,ADDR0_IN和ADDR1_IN均为“0”,其经过第一或门电路后,输出为“0”,ADDR2_IN和ADDR1_IN均为“0”,其经过第二或门电路后,输出为“0”,因此,第二级背板的板卡输出地址②为“001”;第二级背板的板卡输出地址②为“001”,则ADDR0_IN为“1”,其经过非门电路取反后,输出为“0”(第一输出信号),ADDR0_IN为“1”、ADDR1_IN为“0”,其经过第一或门电路后,输出为“1”(第二输出信号),ADDR2_IN和ADDR1_IN均为“0”(第三输出信号),其经过第二或门电路后,输出为“0”,因此,第三级背板的板卡输出地址③为“010”,相应的,第四级背板的板卡输出地址④为“111”,第五级背板的板卡输出地址⑤为“110”,若第五级背板继续连接下一背板,则第六级背板的板卡输出地址⑥为“111”,与板卡输出地址④存在冲突,当前系统能够实现五级级联。
在本发明的实施例中,参照图5示出了六级级联背板的级联处理模块示意图,N个级联背板为六级级联背板;级联处理模块还包括与门电路,与门电路的第一输入端与第一输出连接线连接,第二输入端与第二输出连接线连接,输出端与第二或门电路的第一输入端连接,第二或门电路的第二输入端与第三输出连接线连接,输出端与第三输入连接线连接。
在具体实现中,与门电路用于接收第一输入信号和第二输入信号,依据第一输入信号和第二输入信号产生初始输出信号,并向第二或门电路的输入端输出初始输出信号,第二或门电路用于接收初始输出信号和第三输入信号,依据初始输出信号和第三输入信号向第三输入连接线输出第三输出信号。
具体的,板卡输出地址(ADDR2_OUT=ADDR2_IN||(ADDR1_IN&&ADDR0_IN),ADDR1_OUT=ADDR1_IN||ADDR0_IN,!ADDR0_OUT),其由与门电路和第二或门电路输出的第三输出信号、第一或门电路输出的第二输出信号以及非门电路输出的第一输出信号组成,若服务器主板与六个硬盘背板(N为6)进行级联,则第一级背板的板卡输出地址①为000,与第一级背板连接的其他背板的板卡输出地址的逻辑处理过程为:第一级背板的板卡输出地址为“000”,则ADDR0_IN为“0”,其经过非门电路取反后,输出为“1”(第一输出信号),ADDR0_IN和ADDR1_IN均为“0”,其经过第一或门电路后,输出为“0”(第二输出信号),ADDR0_IN和ADDR1_IN均为“0”,其经过与门电路后,输出“0”,且ADDR2_I为“0”,与门电路输出的“0”和ADDR2_I输出的“0”经过第二或门电路后,输出“0”(第三输出信号),因此,第二级背板的板卡输出地址②为“001”;第二级背板的板卡输出地址②为“001”,则ADDR0_IN为“1”,其经过非门电路取反后,输出为“0”(第一输出信号),ADDR0_IN为“1”、ADDR1_IN为“0”,其经过第一或门电路后,输出为“1”(第二输出信号),ADDR0_IN为“1”、ADDR1_IN为“0”,其经过与门电路后,输出“0”,且ADDR2_I为“0”,与门电路输出的“0”和ADDR2_I输出的“0”经过第二或门电路后,输出“0”(第三输出信号),因此,第三级背板的板卡输出地址③为“010”,相应的,第四级背板的板卡输出地址④为“011”,第五级背板的板卡输出地址⑤为“110”,第六级背板的板卡输出地址⑥为“111”,若第六级背板继续连接下一背板,则第七级背板的板卡输出地址⑦为“110”,与板卡输出地址⑤存在冲突,当前系统能够实现六级级联。
在本发明的实施例中,参照图6示出了七级级联背板的级联处理模块示意图,N个级联背板为七级级联背板;非门电路包括第一非门电路和第二非门电路,或门电路包括第一或门电路和第二或门电路,与门电路包括第一与门电路和第二与门电路,第一非门电路的输入端与第一输出连接线连接,输出端与第一输入连接线连接,第一或门电路的第一输入端与第一输出连接线连接,第二输入端与第二输出连接线连接,输出端与第一与门电路的第一输入端连接,第二非门电路的输入端与第三输出连接线连接,输出端与第一与门电路的第二输入端连接,第一与门电路的第一输入端与第一或门电路的输出端连接,第二输入端与第二非门电路的输出端连接,输出端与第二输入连接线连接,第二与门电路的第一输入端与第一输出连接线连接,第二输入端与第二输出连接线连接,输出端与第二或门电路的第一输入端连接,第二或门电路的第二输入端与第三输出连接线连接,输出端与第三输入连接线连接。
在具体实现中,第一非门电路用于接收第一输入信号,依据第一输入信号向第一输入连接线输出第一输出信号,第一或门电路用于接收第一输入信号和第二输入信号,依据第一输入信号和第二输入信号产生第一初始输出信号,并向第一与门电路的第一输入端输出第一初始输出信号,第二非门电路用于接收第三输入信号,依据第三输入信号产生第二初始输出信号,并向第一与门电路的第二输入端输出第二初始输出信号,第一与门电路用于接收第一初始输出信号和第二初始输出信号,依据第一初始输出信号和第二初始输出信号向第二输入连接线输出第二输出信号,第二与门电路用于第一输入信号和第二输入信号,依据第一输入信号和第二输入信号产生第三初始输出信号,并向第二或门电路的第一输入端输出第三初始输出信号,第二或门电路用于接收第三初始输出信号和第三输入信号,依据第三初始输出信号和第三输入信号向第三输入连接线输出第三输出信号。
具体的,板卡输出地址(ADDR2_OUT=ADDR2_IN||(ADDR1_IN&&ADDR0_IN),ADDR1_OUT=!ADDR2_IN&&(ADDR1_IN||ADDR0_IN),!ADDR0_OUT),其由与门电路和第二或门电路输出的第三输出信号、第一或门电路输出的第二输出信号以及非门电路输出的第一输出信号组成,若服务器主板与六个硬盘背板(N为7)进行级联,则第一级背板的板卡输出地址①为000,与第一级背板连接的其他背板的板卡输出地址的逻辑处理过程为:第一级背板的板卡输出地址为“000”,则ADDR0_IN为“0”,其经过第一非门电路取反后,输出为“1”(第一输出信号),ADDR0_IN和ADDR1_IN均为“0”,其经过第一或门电路后,输出为“0”,ADDR2_I为“0”,其经过第二非门电路取反后,输出为“1”,然后将“0”“1”输入至第一与门电路中,输出为“0”(第二输出信号),ADDR0_IN和ADDR1_IN均为“0”,其经过第二与门电路后,输出“0”,且ADDR2_I为“0”,然后将“0”“0”输入至第二或门电路,输出为“0”(第三输出信号),因此,第二级背板的板卡输出地址②为“001”;第二级背板的板卡输出地址②为“001”,则ADDR0_IN为“1”,其经过非门电路取反后,输出为“0”(第一输出信号),ADDR0_IN为“1”、ADDR1_IN为“0”,其经过第一或门电路后,输出为“1”,ADDR2_I为“0”,其经过第二非门电路取反后,输出为“1”,然后将“1”“1”输入至第一与门电路中,输出为“1”(第二输出信号),ADDR0_IN为“1”、ADDR1_IN为“0”,其经过第二与门电路后,输出“0”,且ADDR2_I为“0”,然后将“0”“0”输入至第二或门电路,输出为“0”(第三输出信号),因此,第三级背板的板卡输出地址③为“010”,相应的,第四级背板的板卡输出地址④为“011”,第五级背板的板卡输出地址⑤为“110”,第六级背板的板卡输出地址⑥为“101”,第七级背板的板卡输出地址⑦为“100”,若第七级背板继续连接下一背板,则第八级背板的板卡输出地址⑧为“101”,与板卡输出地址⑥存在冲突,当前系统能够实现七级级联。
在本发明实施例中,多背板级联系统包括服务器主板、多个硬盘背板、两线式串行I2C连接器以及级联处理模块,硬盘背板包括一级级联背板以及与一级级联背板连接的N个级联背板,N为大于1的整数,服务器主板包括第一同轴连接器,一级级联背板包括第二同轴连接器,第一同轴连接器与第二同轴连接器连接,第一同轴连接器与级联处理模块的输入端连接,第二同轴连接器与级联处理模块的输出端连接,I2C连接器与服务器主板连接,I2C用于在接收到工作信号时,将工作信号转换为板卡输入地址,服务器主板用于通过第一同轴连接器将板卡输入地址发送至级联处理模块,级联处理模块用于接收板卡输入地址,并将板卡输入地址转换为板卡输出地址,一级级联背板和N个级联背板用于接收板卡输出地址,从而主板通过I2C连接器与硬盘背板实现数据传输,并且通过将板卡输入地址发送至级联处理模块,控制级联处理模块对板卡输入地址进行处理,获得对应的板卡输出地址,实现多个与板卡输出地址适配的硬盘背板共享主板中的一个I2C连接器,增加主板级联硬盘背板的数量以及实时监控所级联的各个硬盘背板对应的不同设备的工作状态。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种多背板级联系统,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (11)
1.一种多背板级联系统,其特征在于,所述多背板级联系统包括服务器主板、多个硬盘背板、两线式串行I2C连接器以及级联处理模块;
所述硬盘背板包括一级级联背板以及与所述一级级联背板连接的N个级联背板,所述N为大于1的整数;
所述服务器主板包括第一同轴连接器,所述一级级联背板包括第二同轴连接器,所述第一同轴连接器与所述第二同轴连接器连接;
所述第一同轴连接器与所述级联处理模块的输入端连接,所述第二同轴连接器与所述级联处理模块的输出端连接;
所述I2C连接器与所述服务器主板连接,所述I2C用于在接收到工作信号时,将所述工作信号转换为板卡输入地址;
所述服务器主板用于通过所述第一同轴连接器将所述板卡输入地址发送至所述级联处理模块;
所述级联处理模块用于接收所述板卡输入地址,并将所述板卡输入地址转换为板卡输出地址;
所述一级级联背板和所述N个级联背板用于接收所述板卡输出地址。
2.根据权利要求1所述的系统,其特征在于,所述系统还包括接地端和供电端;
所述级联处理模块包括连接在所述接地端和所述供电端之间的三极管;
以及,与所述三极管和所述供电端连接的电阻,所述电阻包括第一电阻和第二电阻;
所述第一电阻与所述三极管的集电极连接,所述第二电阻和所述第一电阻连接。
3.根据权利要求1所述的系统,其特征在于,
所述板卡输入地址包括第一输入信号和第二输入信号;
所述板卡输出地址包括第一输出信号和第二输出信号;
所述第一同轴连接器包括与所述第一输入信号连接的第一输出连接线,与所述第二输入信号连接的第二输出连接线;
所述第二同轴连接器包括与所述第一输出信号连接的第一输入连接线,
与所述第二输出信号连接的第二输入连接线。
4.根据权利要求3所述的系统,其特征在于,所述N个级联背板为四级级联背板,所述级联处理模块包括非门电路以及或门电路;
所述非门电路的输入端与所述第一输出连接线连接,输出端与所述第一输入连接线连接;
所述或门电路的第一输入端与所述第一输出连接线连接,第二输入端与所述第二输出连接线连接,输出端与所述第二输入连接线连接。
5.根据权利要求4所述的系统,其特征在于,
所述非门电路用于接收所述第一输入信号,依据所述第一输入信号向所述第一输入连接线输出所述第一输出信号;
所述或门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号向所述第二输入连接线输出所述第二输出信号。
6.根据权利要求4所述的系统,其特征在于,所述N个级联背板为五级级联背板;所述板卡输入地址还包括第三输入信号,所述板卡输出地址还包括第三输出信号;所述或门电路包括第一或门电路和第二或门电路;
所述第一同轴连接器还包括与所述第三输入信号连接的第三输出连接线;
所述第二同轴连接器还包括与所述第三输出信号连接的第三输入连接线;
所述第一或门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第二输入连接线连接;
所述第二或门电路的第一输入端与所述第二输出连接线连接,所述第二输入端与所述第三输出连接线连接,所述输出端与所述第三输入连接线连接。
7.根据权利要求6所述的系统,其特征在于,
所述第一或门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号向所述第二输入连接线输出所述第二输出信号;
所述第二或门电路用于接收所述第二输入信号和所述第三输入信号,依据所述第二输入信号和所述第三输入信号向所述第三输入连接线输出所述第三输出信号。
8.根据权利要求6所述的系统,其特征在于,所述N个级联背板为六级级联背板;所述级联处理模块还包括与门电路;
所述与门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第二或门电路的第一输入端连接;
所述第二或门电路的第二输入端与所述第三输出连接线连接,所述输出端与所述第三输入连接线连接。
9.根据权利要求8所述的系统,其特征在于,
所述与门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号产生初始输出信号,并向所述第二或门电路的输入端输出所述初始输出信号;
所述第二或门电路用于接收所述初始输出信号和所述第三输入信号,依据所述初始输出信号和所述第三输入信号向所述第三输入连接线输出所述第三输出信号。
10.根据权利要求4所述的系统,其特征在于,所述N个级联背板为七级级联背板;所述非门电路包括第一非门电路和第二非门电路,所述或门电路包括第一或门电路和第二或门电路,所述与门电路包括第一与门电路和第二与门电路;
所述第一非门电路的输入端与所述第一输出连接线连接,输出端与所述第一输入连接线连接;
所述第一或门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第一与门电路的第一输入端连接;
所述第二非门电路的输入端与所述第三输出连接线连接,所述输出端与所述第一与门电路的第二输入端连接;
所述第一与门电路的第一输入端与所述第一或门电路的输出端连接,所述第二输入端与所述第二非门电路的输出端连接,所述输出端与所述第二输入连接线连接;
所述第二与门电路的第一输入端与所述第一输出连接线连接,所述第二输入端与所述第二输出连接线连接,所述输出端与所述第二或门电路的第一输入端连接;
所述第二或门电路的第二输入端与所述第三输出连接线连接,所述输出端与所述第三输入连接线连接。
11.根据权利要求10所述的系统,其特征在于,
所述第一非门电路用于接收所述第一输入信号,依据所述第一输入信号向所述第一输入连接线输出所述第一输出信号;
所述第一或门电路用于接收所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号产生第一初始输出信号,并向所述第一与门电路的第一输入端输出所述第一初始输出信号;
所述第二非门电路用于接收所述第三输入信号,依据所述第三输入信号产生第二初始输出信号,并向所述第一与门电路的第二输入端输出所述第二初始输出信号;
所述第一与门电路用于接收所述第一初始输出信号和所述第二初始输出信号,依据所述第一初始输出信号和所述第二初始输出信号向所述第二输入连接线输出所述第二输出信号;
所述第二与门电路用于所述第一输入信号和所述第二输入信号,依据所述第一输入信号和所述第二输入信号产生第三初始输出信号,并向所述第二或门电路的第一输入端输出所述第三初始输出信号;
所述第二或门电路用于接收所述第三初始输出信号和所述第三输入信号,依据所述第三初始输出信号和所述第三输入信号向所述第三输入连接线输出所述第三输出信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211596059.2A CN116126100A (zh) | 2022-12-13 | 2022-12-13 | 一种多背板级联系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211596059.2A CN116126100A (zh) | 2022-12-13 | 2022-12-13 | 一种多背板级联系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116126100A true CN116126100A (zh) | 2023-05-16 |
Family
ID=86301891
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211596059.2A Pending CN116126100A (zh) | 2022-12-13 | 2022-12-13 | 一种多背板级联系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116126100A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116541335A (zh) * | 2023-07-05 | 2023-08-04 | 安擎计算机信息股份有限公司 | 一种分配串行地址的方法及电子设备 |
-
2022
- 2022-12-13 CN CN202211596059.2A patent/CN116126100A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116541335A (zh) * | 2023-07-05 | 2023-08-04 | 安擎计算机信息股份有限公司 | 一种分配串行地址的方法及电子设备 |
CN116541335B (zh) * | 2023-07-05 | 2023-09-19 | 安擎计算机信息股份有限公司 | 一种分配串行地址的方法及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8898358B2 (en) | Multi-protocol communication on an I2C bus | |
US20100017552A1 (en) | Converter and control system | |
EP2849079A1 (en) | Universal SPI (Serial Peripheral Interface) | |
CN112286857A (zh) | 一种支持多背板级联的服务器i2c总线分配方法与系统 | |
US9570824B1 (en) | Reinforced right-angle type board edge connector | |
CN116126100A (zh) | 一种多背板级联系统 | |
US7631133B2 (en) | Backplane interconnection system and method | |
CN116932450B (zh) | PCIe Retimer系统时钟架构及其工作方法 | |
US20230297533A1 (en) | Signal bridging using an unpopulated processor interconnect | |
EP3637270A1 (en) | External electrical connector and computer system | |
CN114020669B (zh) | 一种基于cpld的i2c链路系统及服务器 | |
CN112783814B (zh) | 用于多模式pcie扩频的时钟电路、电子装置及其方法 | |
CN113641613A (zh) | 背板、硬盘池、服务器以及通信方法 | |
CN216161088U (zh) | 一种显卡切换装置、主板及计算机设备 | |
CN112445657A (zh) | 一种支持排除故障的电路切换方法及系统 | |
JP2867649B2 (ja) | 電子機器の接続装置 | |
CN115064133B (zh) | 多屏显示装置及其驱动方法 | |
CN114326980A (zh) | 多背板级联的服务器 | |
CN112702056B (zh) | 集成电路、集成电路的广播方法、中继模块及电子设备 | |
CN116028394B (zh) | 设备信息获取方法、装置、系统、通信设备及存储介质 | |
CN113595841B (zh) | 一种peci总线扩展方法及系统 | |
CN221200334U (zh) | 一种双路服务器 | |
CN218124727U (zh) | 控制装置和控制系统 | |
CN113032317B (zh) | 一种基于服务器pcie信号扩展的方法及设备 | |
CN210776675U (zh) | 一种用于解决pcb复用设计中i2c地址冲突的电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |