CN116031212A - 一种基板及其制作方法、显示装置 - Google Patents
一种基板及其制作方法、显示装置 Download PDFInfo
- Publication number
- CN116031212A CN116031212A CN202211567583.7A CN202211567583A CN116031212A CN 116031212 A CN116031212 A CN 116031212A CN 202211567583 A CN202211567583 A CN 202211567583A CN 116031212 A CN116031212 A CN 116031212A
- Authority
- CN
- China
- Prior art keywords
- substrate
- solder
- layer
- tin
- circuit substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 155
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 36
- 229910000679 solder Inorganic materials 0.000 claims abstract description 109
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims abstract description 66
- 238000000034 method Methods 0.000 claims abstract description 62
- 238000005476 soldering Methods 0.000 claims abstract description 44
- 239000002184 metal Substances 0.000 claims description 20
- 229910052751 metal Inorganic materials 0.000 claims description 20
- 229920002120 photoresistant polymer Polymers 0.000 claims description 10
- 238000005240 physical vapour deposition Methods 0.000 claims description 7
- 238000000151 deposition Methods 0.000 claims description 6
- 238000005530 etching Methods 0.000 claims description 6
- 238000000059 patterning Methods 0.000 claims description 5
- 238000009713 electroplating Methods 0.000 claims description 3
- 238000007740 vapor deposition Methods 0.000 claims description 2
- 230000008569 process Effects 0.000 abstract description 53
- 238000004806 packaging method and process Methods 0.000 abstract description 17
- 238000005516 engineering process Methods 0.000 abstract description 13
- 230000009286 beneficial effect Effects 0.000 abstract description 11
- 239000010408 film Substances 0.000 description 16
- 239000011521 glass Substances 0.000 description 11
- 230000004907 flux Effects 0.000 description 9
- 239000000463 material Substances 0.000 description 7
- 238000007639 printing Methods 0.000 description 6
- 229910000831 Steel Inorganic materials 0.000 description 5
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 239000010959 steel Substances 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 238000007650 screen-printing Methods 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 239000002585 base Substances 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 239000003513 alkali Substances 0.000 description 2
- 238000010923 batch production Methods 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 210000002858 crystal cell Anatomy 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/15—Ceramic or glass substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
Abstract
本申请公开了一种基板及其制作方法、显示装置,基板包括电路基板和位于电路基板上的焊锡层;其中,所述焊锡层包括呈阵列分布的多个焊锡单元,每个所述焊锡单元包括间隔设置的两个焊锡部,且每个所述焊锡部与所述电路基板电连接。本申请提供的基板自带焊锡层,可以在节省封装成本的基础上有效的提高SMT制程的良率,从而有利于直显技术的量产和推广。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种基板及其制作方法、显示装置。
背景技术
微型发光二极管(Micro Light-Emitting Diode,Micro LED)或次毫米发光二极管(Mini Light-Emitting Diode,Mini LED)直显技术是继液晶显示装置(Liquid CrystalDisplay,LCD)、有机发光二极管(Organic Light-Emitting Diode,OLED)、以及Mini-LED背光之后新一代的显示技术,是未来显示技术的热点之一。
目前,实现玻璃基Mini-LED或Micro-LED直显装置的量产仍较困难,其原因主要集中在玻璃基板对LED bin档(Bin Code档次范围)要求严格、器件易漂移、以及在玻璃基板上贴装LED的良率难以保证等几个方面。通常,LED通过SMT(Surface Mounted Technology,表面贴装技术)制程固定在玻璃基板上,而现有的SMT制程中,焊锡膏和助焊剂通常采用钢网印刷工艺单独制作到玻璃基板上,由于钢网印刷精度差,导致焊锡膏和助焊剂的印刷精度差,从而导致贴装LED时发生偏移,进而导致SMT制程的良率下降。
为了解决焊锡膏导致的SMT制程的良率差的问题,一种自带锡的器件(LED或IC)被开发出来。由于器件自带锡,在SMT制程中只需要印刷助焊剂,钢网上可以开更大的孔,使得印刷难度下降,从而使得SMT制程的良率明显提升。虽然自带锡的器件在贴装过程中降低了印刷难度且明显提升了SMT制程的良率,但是这种自带锡的器件需要进行锡bump封装,导致器件的封装成本上升。并且,由于Mini-LED或Micro-LED直显装置为自发光显示,需要的LED器件或IC器件的数量巨大,自带锡器件的封装成本导致直显装置的生产成本巨大,不利于Mini-LED或Micro-LED直显技术的快速量产和推广。
发明内容
本申请提供一种基板及其制作方法、显示装置,由于基板自带焊锡层,在贴装电子器件的过程中可以有效的降低成本且提高贴装良率,从而有利于直显技术的量产和推广。
本申请提供一种基板,用于贴装电子器件,包括电路基板和位于电路基板上的焊锡层;
其中,所述焊锡层包括呈阵列分布的多个焊锡单元,每个所述焊锡单元包括间隔设置的两个焊锡部,且每个所述焊锡部与所述电路基板电连接。
可选地,所述电路基板包括衬底基板和位于所述衬底基板上的走线层;所述焊锡层位于所述走线层远离所述衬底基板的一侧,且每个所述焊锡部与所述走线层电连接。
可选地,所述电路基板还包括位于所述焊锡层和所述走线层之间的多个焊盘组;所述多个焊盘组与所述多个焊锡单元一一对应设置,且与所述走线层电连接;
每个所述焊盘组包括间隔设置的两个焊盘,所述焊锡单元中的两个所述焊锡部分别位于对应的所述焊盘组中的两个所述焊盘上。
本申请还提供一种以上所述的基板的制作方法,包括以下步骤:
提供电路基板;以及
在所述电路基板上形成焊锡层;其中,所述焊锡层包括呈阵列分布的多个焊锡单元,每个所述焊锡单元包括间隔设置的两个焊锡部,且每个所述焊锡部与所述电路基板电连接。
可选地,所述在所述电路基板上形成焊锡层,包括以下步骤:
在所述电路基板上整面沉积锡金属膜;
对所述锡金属膜进行图案化处理,形成焊锡层。
可选地,所述锡金属膜的沉积方法包括物理气相沉积、电镀和蒸镀中的任意一种。
可选地,所述对所述锡金属膜进行图案化处理,包括以下步骤:
在所述锡金属膜上形成图案化的光阻层;
以所述图案化的光阻层为掩膜对所述锡金属膜进行刻蚀,以形成焊锡层;以及
移除所述图案化的光阻层。
本申请还提供一种显示装置,包括以上所述的基板和位于所述基板上的多个电子器件;其中,所述多个电子器件与所述多个焊锡单元一一对应固定连接。
可选地,所述显示装置还包括位于每个所述电子器件和对应的所述焊锡单元之间的助焊层。
可选地,所述电子器件包括发光芯片、集成电路芯片和电阻中的任意一种或多种。
本申请提供的基板及其制作方法、显示装置,由于基板为自带锡基板,当采用SMT制程在基板上贴装电子器件时,不需要额外的制作焊锡膏,只需要印刷一层图案化的助焊剂即可,可以在SMT制程中降低印刷助焊剂的难度,从而有利于提高SMT制程的良率;另外,基板自带焊锡层,当待贴装的电子器件为发光芯片或IC时,焊锡层中的焊锡单元可以充当发光芯片或IC的焊盘,使得发光芯片或IC不需要单独进行封装就可以与基板进行贴装,有利于节省巨额的封装费用。因此,本申请可以在节省封装成本的基础上有效的提高SMT制程的良率,从而有利于直显技术的量产和推广。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的一种基板的结构示意图。
图2为本申请实施例提供的一种基板的制作方法的流程示意图。
图3为本申请实施例提供的一种基板的制作方法的结构示意图。
图4为本申请实施例提供的一种发光装置的结构示意图。
图5为本申请实施例提供的一种显示装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
如图1所示,本申请实施例提供了一种用于贴装电子器件的基板1,基板1包括电路基板2和位于电路基板2上的焊锡(Sn)层3;其中,焊锡层3包括呈阵列分布的多个焊锡单元4,每个焊锡单元4包括间隔设置的两个焊锡部5,且每个焊锡部5与电路基板2电连接。
具体的,如图1所示,电路基板2包括衬底基板6和位于衬底基板6上的走线层7;其中,焊锡层3位于走线层7远离衬底基板6的一侧,且每个焊锡部5与走线层7电连接。
具体的,衬底基板6的材料包括玻璃,例如含碱玻璃或无碱玻璃,但不限于此。
具体的,如图1所示,电路基板2还包括位于焊锡层3和走线层7之间的多个焊盘组8;多个焊盘组8与多个焊锡单元4一一对应设置,且多个焊盘组8与走线层7电连接。
具体的,如图1所示,每个焊盘组8包括间隔设置的两个焊盘9,焊锡单元4中的两个焊锡部5分别位于对应的焊盘组8中的两个焊盘9上。可以理解的,焊锡部5覆盖在对应的焊盘9远离衬底基板6的一侧。
具体的,焊盘9的材料包括金属铜(Cu),但不限于此。
通常,现有技术中的基板上的焊盘都处于裸露状态,而焊盘在外界环境下易氧化腐蚀,导致在焊盘上贴装电子器件时,容易出现焊盘无法上锡的问题,从而影响了产品的可靠性。而本申请实施例所提供的基板1自带焊锡层3,使得每个焊盘9上都覆盖有性能稳定的焊锡部5,故在贴装电子器件时不需要再上锡。因此,本申请实施例所提供的基板1可以有效的防止焊盘9被氧化腐蚀,还可以提高焊盘9与焊锡部5的连接稳定性,从而有利于提高产品的可靠性,例如提高产品的良率和使用寿命。
具体的,走线层7包括与多个焊锡单元4一一对应电连接的多个驱动电路单元(图中未示出);多个焊盘组8与多个驱动电路单元一一对应电连接。可以理解的,焊锡单元4通过焊盘组8与驱动电路单元电连接。
在一具体实施方式中,电路基板2为阵列(Array)基板,对应的,每个驱动电路单元至少包括一个薄膜晶体管(Thin Film Transistor,TFT)和一条低压电源走线(VSS)。其中,驱动电路单元中的薄膜晶体管与对应的焊盘组8中的其中一个焊盘9电连接,且低压电源走线与对应的焊盘组8中的另一个焊盘9连接。
具体的,电路基板2上的走线之间的间距(pitch)不作限制。
具体的,本申请实施例对电路基板2的膜层结构不作限制。根据制程不同,电路基板2可以采用12道光罩(Mask)制程制备得到,也可以采用16道Mask制程的制备得到,但不限于此。根据TFT的类型不同,电路基板2中的TFT包括顶栅(Top gate)型TFT、背沟道蚀刻(Back Channel Etched,BCE)型TFT、以及刻蚀阻挡层(Etched-stopper Layer,ESL)型TFT中的任意一种或多种,但不限于此。根据有源层的材料不同,电路基板2可以是IGZO(IndiumGallium Zinc Oxide,铟镓锌氧化物)基板,也可为LTPS(Low Temperature Poly-Silicon,低温多晶硅)基板。根据驱动方式不同,电路基板2可以采用主动矩阵(AM)式TFT驱动,也可以采用AM Micro IC驱动。
具体的,本申请实施例中的焊锡层3可以结合物理气相沉积(PVD)工艺、黄光制程和刻蚀工艺制备得到,因此,焊锡层3与阵列基板中的部分膜层的制程匹配度较高。也就是说,本申请实施例中的焊锡层3的制程与现有的制作阵列基板的设备兼容性较高。由于现有的阵列基板的制程精度高,使得焊锡层3的制程精度也较高,故本申请实施中的基板1可以用于贴装尺寸较小的电子器件,还有利于提高SMT制程的良率。
因此,当本申请实施例中的基板1应用于直显产品时,可以制作高分辨率且高良率的直显产品。
另外,PVD、黄光制程和刻蚀工艺都是很成熟的工艺,且与制作阵列基板的设备兼容性高,因此,本申请实施例所提供的基板适合大规模批量生产。
具体的,每个焊锡单元4中的两个焊锡部5之间的间距大小由待贴装的电子器件的尺寸决定,此处不做限制。
具体的,电子器件的尺寸可以是300um*300um,也可以是1100um*500um,此处不作限制。
具体的,焊锡单元4的数量不作限制,具体根据基板1的尺寸和待贴装电子器件的数量决定。
具体的,电子器件包括发光芯片、集成电路芯片(IC)、电阻和电容中的任意一种或多种,且不限于以上列举的几种。其中,发光芯片包括LED芯片、Mini-LED芯片和Micro-LED芯片中的任意一种或多种。
具体的,电子器件可以通过SMT制程贴装到基板1上,且一个电子器件对应一个焊锡单元4。电子器件与对应的焊锡单元4中的焊锡部5通过焊接工艺(例如回流焊)固定连接。
可以理解的,由于本申请实施例所提供的基板1为自带锡基板,当采用SMT制程在基板1上贴装电子器件时,不需要额外的制作焊锡膏,只需要印刷一层图案化的助焊剂即可。因此,本申请实施例所提供的自带锡基板和自带锡器件一样,可以在SMT制程中降低印刷助焊剂的难度,从而有利于提高SMT制程的良率。
具体的,由于本申请实施例所提供的基板1自带焊锡层3,当待贴装的电子器件为发光芯片或IC时,焊锡层3中的焊锡单元4可以充当发光芯片或IC的焊盘,使得发光芯片或IC不需要单独进行封装就可以与基板1进行贴装。也就是说,本申请实施例中的电子器件可以为裸晶。因此,使用本申请实施例所提供的基板1制作显示产品或发光产品时,不需要进行芯片封装,有利于节省巨额的封装费用,且可以摆脱对器件封装工厂的依赖。
因此,与自带锡器件相比,本申请实施例所提供的自带锡基板可以在节省封装成本的基础上有效的提高SMT制程的良率。
综上,本申请实施例所提供的基板1具有以下优势:有效的避免焊盘氧化、有效的提高SMT制程的良率、有利于提高直显产品的分辨率、有利于基板和直显产品的大规模批量生产、以及大大的节省封装成本等。
如图2和图3所示,本申请实施例还提供了一种基板的制作方法,可用于制作前述实施例所述的基板;其中,制作方法包括步骤S201至S202。
S201:提供电路基板。
在一具体实施方式中,电路基板为阵列基板。
具体的,如图1所示,电路基板2包括衬底基板6以及依次设置在衬底基板6上的走线层7和多个焊盘组8;每个焊盘组8包括间隔设置的两个焊盘9。
具体的,焊盘9的材料包括金属铜,但不限于此。
具体的,衬底基板6的材料包括玻璃,例如含碱玻璃或无碱玻璃,但不限于此。
具体的,走线层7包括与多个焊盘组8一一对应电连接的多个驱动电路单元;每个驱动电路单元至少包括一个薄膜晶体管和一条低压电源走线。
具体的,本申请实施例对电路基板2的膜层结构不作限制,具体可参考前述实施例的描述。
具体的,电路基板2上的走线之间的间距(pitch)不作限制。
在另一具体实施方式中,电路基板2可以为其他类型的基板,不限于阵列基板。
S202:在电路基板上形成焊锡层;其中,焊锡层包括呈阵列分布的多个焊锡单元,每个焊锡单元包括间隔设置的两个焊锡部,且每个焊锡部与电路基板电连接。
如图1和图3所示,焊锡层3位于电路基板2上,且包括呈阵列分布的多个焊锡单元4,每个焊锡单元4包括间隔设置的两个焊锡部5,且每个焊锡部5与电路基板2电连接。
具体的,多个焊锡单元4与多个焊盘组8一一对应设置,且焊锡单元4中的两个焊锡部5分别位于对应的焊盘组8中的两个焊盘9上。
具体的,多个焊锡单元4与多个驱动电路单元一一对应电连接;其中,驱动电路单元中的TFT与对应的焊锡单元4中的其中一个焊锡部5电连接,且低压电源走线与对应的焊锡单元4中的另一个焊锡部5电连接。
可以理解的,焊锡单元4通过焊盘组8与驱动电路单元电连接。
通常,现有技术中的基板上的焊盘都处于裸露状态,而焊盘在外界环境下易氧化腐蚀,导致在焊盘上贴装电子器件时,容易出现焊盘无法上锡的问题,从而影响了产品的可靠性。而本申请实施例所提供的基板1自带焊锡层3,使得每个焊盘9上都覆盖有性能稳定的焊锡部5,故在贴装电子器件时不需要再上锡。因此,本申请实施例所提供的基板1可以有效的防止焊盘9被氧化腐蚀,还可以提高焊盘9与焊锡部5的连接稳定性,从而有利于提高产品的可靠性,例如提高产品的良率和使用寿命。
如图3所示,步骤S202包括以下步骤:
在电路基板2上整面沉积锡金属膜10;
对锡金属膜10进行图案化处理,形成焊锡层3。
具体的,锡金属膜10的沉积方法包括PVD、电镀和蒸镀中的任意一种。沉积过程中使用的金属锡靶材的种类和型号不做限制。
具体的,如图3所示,对锡金属膜10进行图案化处理,包括以下步骤:
在锡金属膜10上形成图案化的光阻层11;
以图案化的光阻层11为掩膜对锡金属膜10进行刻蚀,以形成焊锡层3;以及
移除图案化的光阻层11。
具体的,采用掩膜板和黄光制程形成图案化的光阻层11。其中,掩膜板的材料包括金属,但不限于此。
可以理解的,本申请实施例中的焊锡层3与阵列基板中的部分膜层的制程匹配度较高。也就是说,本申请实施例中的焊锡层3的制程与现有的制作阵列基板的设备兼容性较高。由于现有的阵列基板的制程精度高,使得焊锡层3的制程精度也较高,故本申请实施中的基板1可以贴装尺寸更小的电子器件,还有利于提高SMT制程的良率。
因此,当本申请实施例中的基板1应用于直显产品时,可以制作高分辨率且高良率的直显产品。另外,物理气相沉积工艺、黄光制程和刻蚀工艺都是很成熟的工艺,且与制作阵列基板的设备兼容性高,因此,本申请实施例所提供的基板适合大规模批量生产。
具体的,可以在本申请所提供的基板1上采用SMT制程贴装电子器件;其中,SMT制程包括贴片、固晶和刺晶中的任意一种。
具体的,电子器件包括发光芯片、集成电路芯片(IC)、电阻和电容中的任意一种或多种,且不限于以上列举的几种。其中,发光芯片包括LED芯片、Mini-LED芯片和Micro-LED芯片中的任意一种或多种。
需要说明的是,由于本申请实施例所提供的基板1为自带锡基板,当采用SMT制程在基板1上贴装电子器件时,不需要额外的制作焊锡膏,只需要印刷一层图案化的助焊剂即可。因此,本申请实施例所提供的自带锡基板和自带锡器件一样,可以在SMT制程中降低印刷助焊剂的难度,从而有利于提高SMT制程的良率。
具体的,由于本申请实施例所提供的基板1自带焊锡层3,当待贴装的电子器件为发光芯片或IC时,焊锡层3中的焊锡单元4可以充当发光芯片或IC的焊盘,使得发光芯片或IC不需要单独进行封装就可以与基板1进行贴装。也就是说,本申请实施例中的电子器件可以为裸晶。因此,使用本申请实施例所提供的基板1制作显示产品或发光产品时,不需要进行芯片封装,有利于节省巨额的封装费用,且可以摆脱对器件封装工厂的依赖。
因此,与自带锡器件相比,本申请实施例所提供的自带锡基板可以在节省封装成本的基础上有效的提高SMT制程的良率。
综上,本申请实施例所提供的基板的制作方法具有以下优势:有效的避免焊盘氧化、有效的提高SMT制程的良率、有利于提高直显产品的分辨率、有利于基板和直显产品的大规模批量生产、以及大大的节省封装成本等。
如图4所示,本申请实施例还提供一种采用前述实施例所述的基板制作得到的发光装置12,发光装置12包括前述实施例提供的基板1以及位于基板1上的多个电子器件13;其中,多个电子器件13与多个焊锡单元4一一对应固定连接。
具体的,电子器件13包括发光芯片、集成电路芯片(IC)、电阻和电容中的任意一种或多种,且不限于以上列举的几种。其中,发光芯片包括LED芯片、Mini-LED芯片和Micro-LED芯片中的任意一种或多种。
在本申请实施例中,以电子器件13为发光芯片为例进行说明。具体的,发光芯片为裸晶。
具体的,电子器件13与对应的焊锡单元4中的焊锡部5通过焊接工艺(例如回流焊)固定连接。
在一具体实施方式中,发光装置12还包括位于每个电子器件13和对应的焊锡单元4之间的助焊层14。具体的,助焊层14可以采用钢网印刷制作得到。
本申请实施例中,由于发光装置12中的基板1为自带锡基板,一方面可以在大幅地节省封装成本的基础上有效的提高SMT制程的良率,从而可以大幅地降低生产成本以及提高产品良率;另一方面有利于发光装置12大规模批量生产。
如图5所示,本申请实施例还提供一种显示装置15,显示装置15包括前述任意一个实施例提供的基板1、位于基板1上的多个电子器件13、以及位于电子器件13远离基板1一侧的功能结构16;其中,多个电子器件13与多个焊锡单元4一一对应固定连接。
具体的,电子器件13包括发光芯片、集成电路芯片(IC)、电阻和电容中的任意一种或多种,且不限于以上列举的几种。其中,发光芯片包括LED芯片、Mini-LED芯片和Micro-LED芯片中的任意一种或多种。
在本申请实施例中,以电子器件13为发光芯片为例进行说明。具体的,发光芯片为裸晶。
具体的,电子器件13与对应的焊锡单元4中的焊锡部5通过焊接工艺(例如回流焊)固定连接。
在一具体实施方式中,显示装置15还包括位于每个电子器件13和对应的焊锡单元4之间的助焊层14。具体的,助焊层14可以采用钢网印刷制作得到。
在一具体实施方式中,显示装置15为Mini-LED或Micro-LED直显装置;对应的,功能结构16为彩色滤光层。
在另一具体实施方式中,显示装置15为液晶显示装置15;对应的,功能结构16为液晶盒。可以理解的,此时基板1和电子器件13组合用作背光源,为液晶盒提供光源。
本申请实施例中,由于显示装置15中的基板1为自带锡基板,一方面可以在大幅地节省封装成本的基础上有效的提高SMT制程的良率,从而可以大幅地降低生产成本以及提高产品良率;另一方面可以有效的提高显示装置15的分辨率,从而提高显示效果;再一方面还有利于显示装置15大规模批量生产。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种基板及其制作方法、显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (10)
1.一种基板,用于贴装电子器件,其特征在于,包括电路基板和位于电路基板上的焊锡层;
其中,所述焊锡层包括呈阵列分布的多个焊锡单元,每个所述焊锡单元包括间隔设置的两个焊锡部,且每个所述焊锡部与所述电路基板电连接。
2.根据权利要求1所述的基板,其特征在于,所述电路基板包括衬底基板和位于所述衬底基板上的走线层;所述焊锡层位于所述走线层远离所述衬底基板的一侧,且每个所述焊锡部与所述走线层电连接。
3.根据权利要求2所述的基板,其特征在于,所述电路基板还包括位于所述焊锡层和所述走线层之间的多个焊盘组;所述多个焊盘组与所述多个焊锡单元一一对应设置,且与所述走线层电连接;
每个所述焊盘组包括间隔设置的两个焊盘,所述焊锡单元中的两个所述焊锡部分别位于对应的所述焊盘组中的两个所述焊盘上。
4.一种如权利要求1至3任意一项所述的基板的制作方法,其特征在于,包括以下步骤:
提供电路基板;
在所述电路基板上形成焊锡层;其中,所述焊锡层包括呈阵列分布的多个焊锡单元,每个所述焊锡单元包括间隔设置的两个焊锡部,且每个所述焊锡部与所述电路基板电连接。
5.根据权利要求4所述的基板的制作方法,其特征在于,所述在所述电路基板上形成焊锡层,包括以下步骤:
在所述电路基板上整面沉积锡金属膜;
对所述锡金属膜进行图案化处理,形成焊锡层。
6.根据权利要求5所述的基板的制作方法,其特征在于,所述锡金属膜的沉积方法包括物理气相沉积、电镀和蒸镀中的任意一种。
7.根据权利要求6所述的基板的制作方法,其特征在于,所述对所述锡金属膜进行图案化处理,包括以下步骤:
在所述锡金属膜上形成图案化的光阻层;
以所述图案化的光阻层为掩膜对所述锡金属膜进行刻蚀,以形成焊锡层;以及
移除所述图案化的光阻层。
8.一种显示装置,包括如权利要求1至3任意一项所述的基板和位于所述5基板上的多个电子器件;其中,所述多个电子器件与所述多个焊锡单元一一对应固定连接。
9.根据权利要求8所述的显示装置,其特征在于,所述显示装置还包括位于每个所述电子器件和对应的所述焊锡单元之间的助焊层。
10.根据权利要求8所述的显示装置,其特征在于,所述电子器件包括发0光芯片、集成电路芯片和电阻中的任意一种或多种。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211567583.7A CN116031212A (zh) | 2022-12-07 | 2022-12-07 | 一种基板及其制作方法、显示装置 |
PCT/CN2023/128046 WO2024120061A1 (zh) | 2022-12-07 | 2023-10-31 | 一种基板及其制作方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211567583.7A CN116031212A (zh) | 2022-12-07 | 2022-12-07 | 一种基板及其制作方法、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116031212A true CN116031212A (zh) | 2023-04-28 |
Family
ID=86090258
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211567583.7A Pending CN116031212A (zh) | 2022-12-07 | 2022-12-07 | 一种基板及其制作方法、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN116031212A (zh) |
WO (1) | WO2024120061A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024120061A1 (zh) * | 2022-12-07 | 2024-06-13 | 惠州华星光电显示有限公司 | 一种基板及其制作方法、显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN206519637U (zh) * | 2017-02-21 | 2017-09-26 | 东莞市先飞电子材料有限公司 | 一种锡膏的固化设备 |
CN109491139A (zh) * | 2018-10-31 | 2019-03-19 | 武汉华星光电技术有限公司 | 背光源的制作方法 |
CN110703501A (zh) * | 2019-10-29 | 2020-01-17 | 深圳市华星光电半导体显示技术有限公司 | 发光基板、背光模组及显示面板 |
CN114121868A (zh) * | 2020-08-28 | 2022-03-01 | 京东方科技集团股份有限公司 | 基板及其制造方法、显示装置及其制造方法 |
CN116031212A (zh) * | 2022-12-07 | 2023-04-28 | Tcl华星光电技术有限公司 | 一种基板及其制作方法、显示装置 |
-
2022
- 2022-12-07 CN CN202211567583.7A patent/CN116031212A/zh active Pending
-
2023
- 2023-10-31 WO PCT/CN2023/128046 patent/WO2024120061A1/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024120061A1 (zh) * | 2022-12-07 | 2024-06-13 | 惠州华星光电显示有限公司 | 一种基板及其制作方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2024120061A1 (zh) | 2024-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11961949B2 (en) | Light emitting device and manufacturing method thereof, backlight module, display panel and display device | |
US10181507B2 (en) | Display tile structure and tiled display | |
CN109116626B (zh) | 一种背光源及其制作方法、显示装置 | |
EP3128505B1 (en) | Mounting substrate and electronic device | |
CN111724696B (zh) | Led显示模块 | |
US10403650B2 (en) | Electronic device and manufacturing method thereof | |
JP2003255850A (ja) | 表示パネル基板及び表示装置 | |
CN112366220B (zh) | 一种显示基板及其制备方法、显示装置 | |
US11063108B2 (en) | Organic light emitting diode array substrate and electronic device | |
KR101818471B1 (ko) | 유기 전계 발광소자 및 그 제조방법 | |
WO2024120061A1 (zh) | 一种基板及其制作方法、显示装置 | |
CN110071068B (zh) | 显示装置及其制造方法 | |
KR100797716B1 (ko) | 회로기판이 없는 led-백라이트유닛 및 그 제조방법 | |
TW202137597A (zh) | Led顯示模組及其顯示器 | |
CN101022124A (zh) | 有机电激发光显示面板 | |
US20240038775A1 (en) | Display panel and method for manufacturing same | |
JP4581664B2 (ja) | 半導体基板の製造方法、半導体素子の製造方法及び電気光学装置の製造方法 | |
CN114121914A (zh) | 显示面板及其制作方法、显示装置 | |
CN113488457A (zh) | 发光基板及其制备方法 | |
CN101884111A (zh) | 控制基板及该控制基板的制造方法 | |
KR20140114091A (ko) | 엘이디 칩 어레이 모듈 및 이의 제조 방법 | |
US11948928B2 (en) | Display apparatus and manufacturing method thereof | |
CN112736178B (zh) | mini-LED装置及制作方法 | |
JP2006186154A (ja) | 配線基板の製造方法及び電気光学装置の製造方法 | |
CN117497675A (zh) | 一种布线基板及其制备方法、发光面板、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |