CN115687187A - 一种仿真验证方法、装置、电子设备和存储介质 - Google Patents
一种仿真验证方法、装置、电子设备和存储介质 Download PDFInfo
- Publication number
- CN115687187A CN115687187A CN202211612390.9A CN202211612390A CN115687187A CN 115687187 A CN115687187 A CN 115687187A CN 202211612390 A CN202211612390 A CN 202211612390A CN 115687187 A CN115687187 A CN 115687187A
- Authority
- CN
- China
- Prior art keywords
- target
- interface
- verification
- parameter
- macro
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Abstract
本申请提供了一种仿真验证方法、装置、电子设备和存储介质,方法包括:方法包括:在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和目标验证接口对应的目标仿真验证模型;确定目标仿真验证模型的初始带参宏,其中,初始带参宏用于描述目标仿真验证模型待挂载的验证接口的接口特征,初始带参宏具有路径形参,路径形参指目标验证接口所需的接口路径的形式参数;通过接收到的路径实参,将初始带参宏调整为目标带参宏,其中,目标带参宏中的路径实参指示目标验证接口对应的实际的目标接口路径;通过携带有目标带参宏的目标仿真验证模型,对目标验证接口进行仿真验证。本申请提高了仿真验证效率。
Description
技术领域
本申请涉及仿真技术领域,尤其涉及一种仿真验证方法、装置、电子设备和存储介质。
背景技术
总线VIP(Verification IP)是一种用来做验证使用的总线IP模块,可以模拟实际总线支持的各种操作类型。总线VIP被用来植入到验证平台中,用来检查协议操作和接口。大多数标准协议和总线IP可以帮助检查基本的特性,例如系统启动,VIP会做更多细致的检查。在开发SoC过程中,验证将占比超过一半的时间和人力。到了系统级别,集成程度更高,就会涉及到系统级别的VIP,如DDR VIP、PCIe VIP等等,模拟数据传输。还有一个重要的原因就是多种类型、多样化、不断升级的总线模块。现有UVM验证框架下,高效可靠的验证环境已经成为验证迭代进度的关键因素。
目前主要的挂接总线VIP的方式是:根据每一组总线接口例化一个相应的总线VIP并将VIP的信号一一对应连接到RTL的对应信号上。假如一个SOC芯片总共有20组总线接口,每组总线接口有300根信号线,那么工程师需要在搭建验证环境初期例化20个总线VIP并手动连接6000根信号线,而且一旦总线接口有改动,这些都需要重新修改。
当前的挂载总线VIP的方式,验证初期搭建验证环境会耗费时间和精力,产生很大的工作量,由于每一根信号线都是工程师人工连接,极易引入由于连线错误引入的bug,进而浪费时间重新连线。上述问题都拉长了仿真验证周期,降低了仿真验证效率。
发明内容
本申请实施例的目的在于提供一种仿真验证方法、装置、电子设备和存储介质,以解决仿真验证效率低的问题。具体技术方案如下:
第一方面,提供了一种仿真验证方法,所述方法包括:
在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和所述目标验证接口对应的目标仿真验证模型;
确定所述目标仿真验证模型的初始带参宏,其中,所述初始带参宏用于描述所述目标仿真验证模型待挂载的验证接口的接口特征,所述初始带参宏具有路径形参,所述路径形参指所述目标验证接口所需的接口路径的形式参数;
通过接收到的路径实参,将所述初始带参宏调整为目标带参宏,其中,所述目标带参宏中的路径实参指示所述目标验证接口对应的实际的目标接口路径;
通过携带有所述目标带参宏的目标仿真验证模型,对所述目标验证接口进行仿真验证。
可选的,对所述目标验证接口进行仿真验证包括:
若所述目标验证接口的接口特征或所述目标接口路径发生改动,则修改所述目标带参宏;
采用携带有修改后目标带参宏的目标仿真验证模型和所述目标验证接口进行仿真验证。
可选的,通过接收到的路径实参,将所述初始带参宏调整为目标带参宏包括:
获取接收到的第一路径实参,其中,每个验证接口对应的路径实参不相同,所述第一路径实参指示所述目标验证接口对应的目标接口路径;
采用所述第一路径实参替换所述初始带参宏中的路径形参,得到所述目标带参宏。
可选的,在仿真验证之前,所述方法还包括:
在搭建验证环境时,采用带参宏描述每个仿真验证模型对应的验证接口的接口特征,其中,每个仿真验证模型对应同一类型的至少一个验证接口,每个仿真验证模型对应一类带参宏。
可选的,采用初始带参宏描述每个仿真验证模型对应的验证接口的接口特征之后,所述方法还包括:
在验证环境顶层例化所述仿真验证模型。
可选的,若所述目标接口路径发生改动,则修改所述目标带参宏包括:
在所述目标接口路径发生改动的情况下,获取接收到的第二路径实参,其中,所述第二路径实参用于指示所述目标验证接口对应的改动后的接口路径;
采用所述第二路径实参替换所述目标带参宏中的第一路径实参。
可选的,若所述目标验证接口的接口特征发生改动,则修改所述目标带参宏包括:
在所述目标验证接口的接口特征发生改动的情况下,获取接收到的改动特征参数,其中,所述改动特征参数用于指示所述目标验证接口改动后的接口特征;
采用所述改动特征参数替换所述目标带参宏中的原来的特征参数。
第二方面,提供了一种仿真验证装置,所述装置包括:
第一确定模块,在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和所述目标验证接口对应的目标仿真验证模型;
第二确定模块,用于确定所述目标仿真验证模型的初始带参宏,其中,所述初始带参宏用于描述所述目标仿真验证模型待挂载的验证接口的接口特征,所述初始带参宏具有路径形参,所述路径形参指所述目标验证接口所需的接口路径的形式参数;
调整模块,用于通过接收到的路径实参,将所述初始带参宏调整为目标带参宏,其中,所述目标带参宏中的路径实参指示所述目标验证接口对应的实际的目标接口路径;
验证模块,用于通过携带有所述目标带参宏的目标仿真验证模型,对所述目标验证接口进行仿真验证。
第三方面,提供了一种电子设备,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现任一所述的仿真验证方法步骤。
第四方面,提供了一种计算机可读存储介质,所述计算机可读存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现任一所述的仿真验证方法步骤。
本申请实施例有益效果:
本申请实施例提供了一种仿真验证方法,采用初始带参宏描述目标验证接口的接口特性,并采用目标带参宏的路径实参描述目标验证接口待挂载的目标接口路径,通过接收到的路径实参,将初始带参宏调整为目标带参宏,实现目标仿真验证模型和目标验证接口的挂载,大大减少了验证环境工作量,减少了人为因素引入的错误,提高了验证效率。
当然,实施本申请的任一产品或方法并不一定需要同时达到以上的所有优点。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种仿真验证的方法流程图;
图2为本申请实施例提供的一种仿真验证的流程示意图;
图3为本申请实施例提供的一种仿真验证装置的结构示意图;
图4为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
在后续的描述中,使用用于表示元件的诸如“模块”、“部件”或“单元”的后缀仅为了有利于本申请的说明,其本身并没有特定的意义。因此,“模块”与“部件”可以混合地使用。
为了解决背景技术中提及的问题,根据本申请实施例的一方面,提供了一种仿真验证方法的实施例,可以由终端来执行,用于提高仿真验证效率。
下面将结合具体实施方式,对本申请实施例提供的一种仿真验证方法进行详细的说明,如图1所示,具体步骤如下:
步骤101:在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和目标验证接口对应的目标仿真验证模型。
在本申请实施例中,仿真验证模型是一个方便快捷的有效工具,可以帮助技术人员迅速找出自己写的测试用例中的bug,节省验证的工作量,同时提高了验证的有效性。示例性的,仿真验证模型为Verification IP。
SOC总线的待测芯片中包括多个待测的验证接口,每个验证接口都具有对应的仿真验证模型,其中,一个仿真验证验证模块对应同一类型的至少一个验证接口。
在仿真验证过程中,当前待测的验证接口为目标验证接口,终端确定目标验证接口对应目标仿真验证模型。
步骤102:确定目标仿真验证模型的初始带参宏。
其中,初始带参宏用于描述目标仿真验证模型待挂载的验证接口的接口特征,初始带参宏具有路径形参,路径参数指目标验证接口所需的接口路径的参数。
每个验证接口具有接口特征,接口特征包括地址位宽、数据包类型和接口id等。每个验证接口对应一条接口路径,且每个验证接口的接口路径不同。
每个仿真验证模型对应一类带参宏,该带参宏中的特征参数,用于描述仿真验证模型对应待挂载的验证接口的接口特征,即,同一类验证接口采用一种初始带参宏进行描述,带参宏中还具有路径形参,路径形参指验证接口对应的接口路径的形式参数。
其中,带参宏的含义是允许宏带有参数,在宏定义中的参数称为形式参数,在宏调用中的参数称为实际参数,对带参数的宏,在调用中不仅要宏展开,而且要用实参去代换形参。
接口路径是编写的测试用例,用于验证仿真模块的各种功能属性和性能指标,然后观察或检测相应输出和期望值匹同优配状况。示例性的,接口路径为RTL(RegisterTransfer Level)。
目标仿真验证模型对应的初始带参宏,本身就可以描述目标验证接口的接口特征,初始带参宏中的路径形参是一个形式参数,用于描述目标验证接口对应有接口路径,但没有描述其具体是哪条路径,具体的路径要用路径实参来描述。
步骤103:通过接收到的路径实参,将初始带参宏调整为目标带参宏。
其中,目标带参宏中的路径实参指示目标验证接口对应的实际的目标接口路径。
在本申请实施例中,由于初始带参宏中的路径参数为形参,并没有准确描述目标验证接口对应哪个接口路径,因此,在实际仿真验证过程中,用户在终端传入路径实参,路径实参指示目标验证接口实际对应的目标接口路径,这样初始带参宏的路径形参被替换为路径实参,得到目标验证接口的目标带参宏。
步骤104:通过携带有目标带参宏的目标仿真验证模型,对目标验证接口进行仿真验证。
携带有目标带参宏的目标仿真验证模型,既可以描述目标验证接口的接口特征,又可以描述目标验证接口对应的实际的目标接口路径,这时目标仿真验证模型和目标验证接口连接完成,可以对目标验证接口进行仿真验证。
本申请实施例提供了一种仿真验证方法,采用初始带参宏描述目标验证接口的接口特性,并采用目标带参宏的路径实参描述目标验证接口待挂载的目标接口路径,通过接收到的路径实参,将初始带参宏调整为目标带参宏实现挂载总线VIP,大大减少了验证环境工作量,减少了人为因素引入的错误,提高了验证效率。
作为一种可选的实施方式,对目标验证接口进行仿真验证包括:若目标验证接口的接口特征或目标接口路径发生改动,则修改目标带参宏;采用携带有修改后目标带参宏的目标仿真验证模型和目标验证接口进行仿真验证。
在本申请实施例中,若接口特征和目标接口路径均没有发生改动,则直接采用该目标仿真验证模型对该目标验证接口进行仿真验证。
若目标验证接口的接口特征发生改动,则修改目标带参宏中用于描述接口特征的特征参数,这样接口特征进行调整。若目标接口路径发生改动,则修改目标带参宏中用于描述接口路径的路径参数,这样目标接口路径进行调整。修改后的目标带参宏符合当前发生变动的目标验证接口,则终端针对携带有修改后目标带参宏的目标仿真验证模型和目标验证接口,进行仿真验证。
在本申请中,仿真验证过程中,即使接口特征或目标接口路径发生变动,只需要需改目标带参宏即可满足验证后续的各种需求,无需让人工手动重新连线,减少验证工作量,也减少人为连线引入的错误,提高仿真验证效率。
此外,该方案在项目中进行迭代也十分高效,不同项目中可以快速切换带参宏,提高适用场景。
作为一种可选的实施方式,通过接收到的路径实参,将初始带参宏调整为目标带参宏包括:获取接收到的第一路径实参,其中,每个验证接口对应的路径实参不相同,第一路径实参指示目标验证接口对应的目标接口路径;采用第一路径实参替换初始带参宏中的路径形参,得到目标带参宏。
每个验证接口对应的路径实参不相同,即,每个验证接口对应的接口路径不相同。终端获取用户接收到的目标验证接口的第一路径实参,第一路径实参指示目标验证接口对应的目标接口路径,终端采用第一路径实参替换初始带参宏中的路径形参,得到目标带参宏。
作为一种可选的实施方式,修改目标带参宏包括三种实施例:
在一种实施例中:若目标接口路径发生改变,则获取用户接收到的第二路径实参,第二路径实参指示目标验证接口对应的改动后的接口路径,然后采用第二路径实参替换目标带参宏中的第一路径实参。
在另一种实施例中:若目标验证接口的接口特征发生改动,则获取用户接收到的改动后的接口特征对应的改动特征参数,然后采用该改动特征参数替换目标带参宏中原来的特征参数。
在又一种实施例中:若目标接口路径和目标验证接口的接口特征均发生改变,则将采用第二路径实参替换第一路径实参、且采用改动特征参数替换原来的特征参数。
作为一种可选的实施方式,终端在仿真验证之前需要搭建验证环境,在搭建验证环境时,采用带参宏描述每个仿真验证模型对应的验证接口的接口特征,其中,每个仿真验证模型对应同一类型的至少一个验证接口,每个仿真验证模型对应一类带参宏。验证环境顶层例化仿真验证模型。
终端在仿真验证之前需要搭建验证环境,终端的数据库或服务器的数据库中预先存储有每种仿真验证模型和带参宏之间的对应关系,此时的带参宏中具有路径形参,终端从数据库获取该对应关系,然后使用带参宏描述对应的仿真验证模型待搭载的验证接口的接口特征,最后在验证环境顶层例化仿真验证模型。其中,例化采用常规的例化方式即可,本申请不做具体描述。
可选的,本申请实施例还提供了一种仿真验证的处理流程图,如图2所示,具体步骤如下。
步骤201:使用带参宏描述每个仿真验证模型对应的验证接口的接口特征。
步骤202:在验证环境顶层例化仿真验证模型。
步骤203:确定目标验证接口、目标仿真验证模型以及目标仿真验证模型的初始带参宏。
步骤204:采用路径实参替换初始带参宏中的路径形参,得到目标带参宏。
步骤205:判断目标验证接口的接口特征或目标接口路径是否发生改动,若否,则执行步骤206;若是,则执行步骤207。
步骤206:根据当前的目标验证接口和目标仿真验证模型进行仿真验证。
步骤207:调整目标带参宏的参数。
步骤208:根据修改后的目标带参宏对应的目标仿真验证模型和目标验证接口进行仿真验证。
基于相同的技术构思,本申请实施例还提供了一种仿真验证装置,如图3所示,该装置包括:
第一确定模块301,在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和目标验证接口对应的目标仿真验证模型;
第二确定模块302,用于确定目标仿真验证模型的初始带参宏,其中,初始带参宏用于描述目标仿真验证模型待挂载的验证接口的接口特征,初始带参宏具有路径形参,路径形参指目标验证接口所需的接口路径的形式参数;
调整模块303,用于通过接收到的路径实参,将初始带参宏调整为目标带参宏,其中,目标带参宏中的路径实参指示目标验证接口对应的实际的目标接口路径;
验证模块304,用于通过携带有目标带参宏的目标仿真验证模型,对目标验证接口进行仿真验证。
可选的,验证模块304用于:
若目标验证接口的接口特征或目标接口路径发生改动,则修改目标带参宏;
采用携带有修改后目标带参宏的目标仿真验证模型和目标验证接口进行仿真验证。
可选的,调整模块303用于:
获取接收到的第一路径实参,其中,每个验证接口对应的路径实参不相同,第一路径实参指示目标验证接口对应的目标接口路径;
采用第一路径实参替换初始带参宏中的路径形参,得到目标带参宏。
可选的,该装置还用于:
在搭建验证环境时,采用带参宏描述每个仿真验证模型对应的验证接口的接口特征,其中,每个仿真验证模型对应同一类型的至少一个验证接口,每个仿真验证模型对应一类带参宏。
可选的,该装置还用于:
在验证环境顶层例化仿真验证模型。
可选的,验证模块304用于:
在目标接口路径发生改动的情况下,获取接收到的第二路径实参,其中,第二路径实参用于指示目标验证接口对应的改动后的接口路径;
采用第二路径实参替换目标带参宏中的第一路径实参。
可选的,验证模块304用于:
在目标验证接口的接口特征发生改动的情况下,获取接收到的改动特征参数,其中,改动特征参数用于指示目标验证接口改动后的接口特征;
采用改动特征参数替换目标带参宏中的原来的特征参数。
根据本申请实施例的另一方面,本申请提供了一种电子设备,如图4所示,包括存储器403、处理器401、通信接口402及通信总线404,存储器403中存储有可在处理器401上运行的计算机程序,存储器403、处理器401通过通信接口402和通信总线404进行通信,处理器401执行计算机程序时实现上述方法的步骤。
上述电子设备中的存储器、处理器通过通信总线和通信接口进行通信。通信总线可以是外设部件互连标准(Peripheral Component Interconnect,简称PCI)总线或扩展工业标准结构(Extended Industry Standard Architecture,简称EISA)总线等。该通信总线可以分为地址总线、数据总线、控制总线等。
存储器可以包括随机存取存储器(Random Access Memory,简称RAM),也可以包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
根据本申请实施例的又一方面还提供了一种具有处理器可执行的非易失的程序代码的计算机可读介质。
可选地,在本申请实施例中,计算机可读介质被设置为存储用于处理器执行上述方法的程序代码。
可选地,本实施例中的具体示例可以参考上述实施例中所描述的示例,本实施例在此不再赘述。
本申请实施例在具体实现时,可以参阅上述各个实施例,具有相应的技术效果。
可以理解的是,本文描述的这些实施例可以用硬件、软件、固件、中间件、微码或其组合来实现。对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ApplicationSpecific Integrated Circuits,ASIC)、数字信号处理器(Digital Signal Processing,DSP)、数字信号处理设备(DSP Device,DSPD)、可编程逻辑设备(Programmable LogicDevice,PLD)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、通用处理器、控制器、微控制器、微处理器、用于执行本申请功能的其它电子单元或其组合中。
对于软件实现,可通过执行本文功能的单元来实现本文的技术。软件代码可存储在存储器中并通过处理器执行。存储器可以在处理器中或在处理器外部实现。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实施例的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种仿真验证方法,其特征在于,所述方法包括:
在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和所述目标验证接口对应的目标仿真验证模型;
确定所述目标仿真验证模型的初始带参宏,其中,所述初始带参宏用于描述所述目标仿真验证模型待挂载的验证接口的接口特征,所述初始带参宏具有路径形参,所述路径形参指所述目标验证接口所需的接口路径的形式参数;
通过接收到的路径实参,将所述初始带参宏调整为目标带参宏,其中,所述目标带参宏中的路径实参指示所述目标验证接口对应的实际的目标接口路径;
通过携带有所述目标带参宏的目标仿真验证模型,对所述目标验证接口进行仿真验证。
2.根据权利要求1所述的方法,其特征在于,对所述目标验证接口进行仿真验证包括:
若所述目标验证接口的接口特征或所述目标接口路径发生改动,则修改所述目标带参宏;
采用携带有修改后目标带参宏的目标仿真验证模型和所述目标验证接口进行仿真验证。
3.根据权利要求1所述的方法,其特征在于,通过接收到的路径实参,将所述初始带参宏调整为目标带参宏包括:
获取接收到的第一路径实参,其中,每个验证接口对应的路径实参不相同,所述第一路径实参指示所述目标验证接口对应的目标接口路径;
采用所述第一路径实参替换所述初始带参宏中的路径形参,得到所述目标带参宏。
4.根据权利要求1所述的方法,其特征在于,在仿真验证之前,所述方法还包括:
在搭建验证环境时,采用带参宏描述每个仿真验证模型对应的验证接口的接口特征,其中,每个仿真验证模型对应同一类型的至少一个验证接口,每个仿真验证模型对应一类带参宏。
5.根据权利要求4所述的方法,其特征在于,采用初始带参宏描述每个仿真验证模型对应的验证接口的接口特征之后,所述方法还包括:
在验证环境顶层例化所述仿真验证模型。
6.根据权利要求2所述的方法,其特征在于,若所述目标接口路径发生改动,则修改所述目标带参宏包括:
在所述目标接口路径发生改动的情况下,获取接收到的第二路径实参,其中,所述第二路径实参用于指示所述目标验证接口对应的改动后的接口路径;
采用所述第二路径实参替换所述目标带参宏中的第一路径实参。
7.根据权利要求2所述的方法,其特征在于,若所述目标验证接口的接口特征发生改动,则修改所述目标带参宏包括:
在所述目标验证接口的接口特征发生改动的情况下,获取接收到的改动特征参数,其中,所述改动特征参数用于指示所述目标验证接口改动后的接口特征;
采用所述改动特征参数替换所述目标带参宏中的原来的特征参数。
8.一种仿真验证装置,其特征在于,所述装置包括:
第一确定模块,在仿真验证过程中,确定待测芯片中当前待测的目标验证接口和所述目标验证接口对应的目标仿真验证模型;
第二确定模块,用于确定所述目标仿真验证模型的初始带参宏,其中,所述初始带参宏用于描述所述目标仿真验证模型待挂载的验证接口的接口特征,所述初始带参宏具有路径形参,所述路径形参指所述目标验证接口所需的接口路径的形式参数;
调整模块,用于通过接收到的路径实参,将所述初始带参宏调整为目标带参宏,其中,所述目标带参宏中的路径实参指示所述目标验证接口对应的实际的目标接口路径;
验证模块,用于通过携带有所述目标带参宏的目标仿真验证模型,对所述目标验证接口进行仿真验证。
9.一种电子设备,其特征在于,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现权利要求1-7任一的方法步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现权利要求1-7任一的方法步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211612390.9A CN115687187B (zh) | 2022-12-15 | 2022-12-15 | 一种仿真验证方法、装置、电子设备和存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211612390.9A CN115687187B (zh) | 2022-12-15 | 2022-12-15 | 一种仿真验证方法、装置、电子设备和存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115687187A true CN115687187A (zh) | 2023-02-03 |
CN115687187B CN115687187B (zh) | 2023-03-31 |
Family
ID=85056588
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211612390.9A Active CN115687187B (zh) | 2022-12-15 | 2022-12-15 | 一种仿真验证方法、装置、电子设备和存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115687187B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104699524A (zh) * | 2015-04-01 | 2015-06-10 | 山东华芯半导体有限公司 | 一种静态编译动态仿真的soc芯片验证系统及验证方法 |
CN104899075A (zh) * | 2015-06-18 | 2015-09-09 | 国网智能电网研究院 | 一种基于宏模型的igbt开关暂态实时仿真系统 |
US20160314228A1 (en) * | 2015-04-27 | 2016-10-27 | Zipalog, Inc. | System and method for passive verification |
CN112270149A (zh) * | 2020-10-16 | 2021-01-26 | 山东云海国创云计算装备产业创新中心有限公司 | 验证平台自动化集成方法、系统及电子设备和存储介质 |
US20220066801A1 (en) * | 2020-08-25 | 2022-03-03 | Siemens Industry Software Inc. | System and method for modeling memory devices with latency |
CN114398152A (zh) * | 2022-01-20 | 2022-04-26 | 工银科技有限公司 | 接口仿真服务调用方法及装置 |
CN114707453A (zh) * | 2022-03-29 | 2022-07-05 | 上海阵量智能科技有限公司 | 芯片功能的验证方法、装置、电子设备及存储介质 |
-
2022
- 2022-12-15 CN CN202211612390.9A patent/CN115687187B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104699524A (zh) * | 2015-04-01 | 2015-06-10 | 山东华芯半导体有限公司 | 一种静态编译动态仿真的soc芯片验证系统及验证方法 |
US20160314228A1 (en) * | 2015-04-27 | 2016-10-27 | Zipalog, Inc. | System and method for passive verification |
CN104899075A (zh) * | 2015-06-18 | 2015-09-09 | 国网智能电网研究院 | 一种基于宏模型的igbt开关暂态实时仿真系统 |
US20220066801A1 (en) * | 2020-08-25 | 2022-03-03 | Siemens Industry Software Inc. | System and method for modeling memory devices with latency |
CN112270149A (zh) * | 2020-10-16 | 2021-01-26 | 山东云海国创云计算装备产业创新中心有限公司 | 验证平台自动化集成方法、系统及电子设备和存储介质 |
CN114398152A (zh) * | 2022-01-20 | 2022-04-26 | 工银科技有限公司 | 接口仿真服务调用方法及装置 |
CN114707453A (zh) * | 2022-03-29 | 2022-07-05 | 上海阵量智能科技有限公司 | 芯片功能的验证方法、装置、电子设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN115687187B (zh) | 2023-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021212948A1 (zh) | 存储系统启动方法、装置及计算机可读存储介质 | |
CN107907814B (zh) | 一种提高芯片量产测试效率的方法 | |
CN109726061B (zh) | 一种SoC芯片的验证方法 | |
CN111859832B (zh) | 一种芯片仿真验证方法、装置及相关设备 | |
CN113434355B (zh) | 模块验证方法、uvm验证平台、电子设备及存储介质 | |
US20100017656A1 (en) | System on chip (SOC) device verification system using memory interface | |
CN116089281A (zh) | 一种芯片测试方法、测试平台和设备 | |
CN114417768B (zh) | 一种以太网芯片的数模混合仿真方法及系统 | |
CN113569509B (zh) | 面向amba总线架构芯片的性能验证系统及应用 | |
CN111381150B (zh) | 芯片自动验证系统及其方法 | |
CN107293330B (zh) | 对随机存取存储器ram进行仿真验证的方法和仿真验证系统 | |
CN112698640B (zh) | 一种ecu升级测试系统 | |
CN115687187B (zh) | 一种仿真验证方法、装置、电子设备和存储介质 | |
CN108006925A (zh) | 空调应力测试方法、计算机装置、计算机可读存储介质 | |
CN101299223B (zh) | 一种高速串行通道接收器均衡的仿真方法及装置 | |
CN103576667A (zh) | 主控板的测试方法、装置及系统 | |
CN108490911A (zh) | 一种基于ecu-test的ptcan中bcu节点的测试方法 | |
CN110198222A (zh) | 一种配电自动化终端即插即用测试方法及测试主站 | |
CN104866640A (zh) | 一种全fifo电路设计方法及其通用验证平台 | |
CN116305806A (zh) | 仿真模型的验证方法、装置、处理设备及介质 | |
CN110022243A (zh) | 一种低功耗蓝牙芯片性能参数自动调整的系统及方法 | |
CN115629596A (zh) | 联网控制器远控测试方法、装置、电子设备及存储介质 | |
CN113986600A (zh) | 一种用于芯片串行接口的测试方法、装置和芯片 | |
WO2019029105A1 (zh) | 一种混合模型信号完整性仿真方法 | |
CN106100920A (zh) | 一种网络互连芯片的可复用模型验证方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |