CN115499293A - 国产dsp的srio入网异常恢复方法、设备及介质 - Google Patents

国产dsp的srio入网异常恢复方法、设备及介质 Download PDF

Info

Publication number
CN115499293A
CN115499293A CN202211012040.9A CN202211012040A CN115499293A CN 115499293 A CN115499293 A CN 115499293A CN 202211012040 A CN202211012040 A CN 202211012040A CN 115499293 A CN115499293 A CN 115499293A
Authority
CN
China
Prior art keywords
chip
dsp
srio
network
domestic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211012040.9A
Other languages
English (en)
Other versions
CN115499293B (zh
Inventor
张伟达
邵龙
费霞
赵衡
韩永青
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 10 Research Institute
Original Assignee
CETC 10 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 10 Research Institute filed Critical CETC 10 Research Institute
Priority to CN202211012040.9A priority Critical patent/CN115499293B/zh
Publication of CN115499293A publication Critical patent/CN115499293A/zh
Application granted granted Critical
Publication of CN115499293B publication Critical patent/CN115499293B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/14Session management
    • H04L67/141Setup of application sessions

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明公开了一种国产DSP的SRIO入网异常恢复方法、设备及介质,属于国产芯片应用领域,包括:S1,DSP芯片启动;S2,DSP芯片打开并完成SRIO端口初始化,设定超时等待时间后,等待网管节点发现并给当前DSP芯片分配SrioID;S3,DSP芯片成功分配节点并接入SRIO网络,建立链路完成通信;S4,DSP芯片在超时时间内未能分配到SrioID,入网失败;S5,DSP芯片通知MSU芯片;S6,MSU芯片复位网络交换芯片端口,并在完成复位后通知DSP芯片,DSP关闭SRIO时钟,重新进行Srio端口的初始化和入网动作。本发明解决了国产DSP芯片在国产交换芯组成的RapIDIO网络中存在的入网异常问题,具有简单高效、稳定可靠的优点。

Description

国产DSP的SRIO入网异常恢复方法、设备及介质
技术领域
本发明涉及国产芯片应用领域,更为具体的,涉及一种国产DSP的SRIO入网异常恢复方法、设备及介质。
背景技术
综合化电子系统的特点是系统中大部分功能都是通过对通用硬件模块加注不同的软件来实现。通用硬件模块常用的嵌入式处理器包括现场可编程门阵列FPGA、数字信号处理器DSP、通用处理器GPP。FPGA具有丰富输入输出管脚和任务并行执行性,DSP具有高效数据处理能力和方便灵活的调试开发环境,GPP能够有效支持这些非数字信号处理类的控制密集型应用,这三类嵌入式处理器各有优势,用于综合化系统中运行不同程序以处理不同类型的任务,其强大的性能通过运行在其中程序发挥出来。
目前综合化电子信息系统主要包括通用数据处理模块(DPM)、通用信号处理模块(SPM)、网络交换模块(RCM)、系统控制模块(SCM)和高速大规模存储模块(MMM)。模块在功能单元划分与设计上,遵循模块通用功能框架要求进行。模块通用功能框架要求为:每个模块由模块支持单元(MSU)、处理单元(PU)、路由单元(RU)、网络接口单元(NIU)、电源支持部件(PSE)、模块物理接口(MPI)等单元组成,实现模块硬件电路的标准化通用化与综合化设计。其中,MSU是每个硬件模块都具备的单元,通常通过控制总线与系统控制相连,用于接收系统控制指令完成上电控制、复位控制、程序加载、程序更新、电流采集、电压采集、温度采集、健康状态上报等板级管理。
在现有技术中,NRS1800为天津市滨海新区信息技术创新中心研制的国内首款自主RapIDIO第二代交换芯片,符合RapIDIO第二代规范,提供了240Gbps的无阻塞交换能力,最多可支持18个端口和48路通道,适用于板内芯片到芯片互连、板间互连以及机柜间互连,是当前综合化电子系统主力交换芯片,通常用于综合化电子系统网络交换硬件模块。
在现有技术中,飞腾M6678(简写为FT-M6678)为国防科大完全自主研发的国产化DSP,单核心的浮点理论运算速度达到16GFLOPS,具有功能强大的FFT协处理器,是当前综合化电子系统主力DSP芯片,通常用于综合化电子系统通用信号处理硬件模块。
本发明针对国产DSP芯片在由国产交换芯片组成的RapIDIO网络管理系统中存在的入网异常进行研究改进,提出解决方案,旨在提升操作的简便性、效率以及稳定可靠性方面的技术问题。其中,涉及的DSP芯片包括常见的FT-M6678芯片。
发明内容
本发明的目的在于克服现有技术的不足,提供一种国产DSP的SRIO入网异常恢复方法、设备及介质,解决了国产DSP芯片在RapIDIO网络中存在的入网异常问题,具有简单高效、稳定可靠的优点。
本发明的目的是通过以下方案实现的:
一种国产DSP的SRIO入网异常恢复方法,包括以下步骤:
S1,DSP芯片启动后打开SRIO时钟,在配置接口参数前先手动向SRIO的ACK寄存器写0;
S2,DSP芯片打开并完成SRIO端口初始化,设定超时等待时间后,等待网管节点发现并给当前DSP芯片分配SrioID,如果分配到SrioID,进行步骤S3,否则,进行步骤S4;
S3,DSP芯片成功分配节点并接入SRIO网络,建立链路完成通信;
S4,DSP芯片在超时时间内未能分配到SrioID,入网失败,进行步骤S5;
S5,DSP芯片通知MSU芯片,由MSU芯片根据反馈的DSP编号,索引并复位网络交换芯片中连接DSP芯片的端口;
S6,MSU芯片复位网络交换芯片端口,并在完成复位后通知DSP芯片,DSP关闭SRIO时钟,重新进行Srio端口的初始化和入网动作。
进一步地,所述MSU芯片包括95T型号。
进一步地,打开/关闭SRIO时钟即为对SRIO接口使能/失效,FT-M6678编程无法完成对SRIO接口的上电/下电操作,仅能通过打开/关闭SRIO时钟达到类似的效果。
进一步地,DSP芯片判断是否入网分配节点的方式为直接访问寄存器,入网未成功时,DSP芯片通知MSU芯片的方式,以及MSU芯片反馈DSP芯片的方式均为EMIF,MSU芯片复位网络交换芯片的方式为通过I2C总线设置网络交换芯片端口复位寄存器,复位交互芯片对应端口。
进一步地,DSP芯片入网的超时时间为设定值,该设定值用于防止因同时入网节点过多造成网管节点忙碌而产生延迟入网现象。
进一步地,DSP芯片入网失败后重新初始化SRIO接口和交换芯片对应端口的方法尝试上限为设定次数,尝试恢复设定次数后次仍未能入网后,不再尝试,继续执行后续其他逻辑。
进一步地,所述DSP芯片包括FT-M6678型号。
进一步地,所述网络交换芯片包括NRS1800芯片。
一种计算机设备,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,当所述计算机程序被所述处理器加载并执行如上任一项所述的方法。
一种计算机可读存储介质,在可读存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行如上任一项所述的方法。
本发明的有益效果包括:
本发明仅需由MSU复位交换芯片的一个端口、DSP重新初始化SRIO接口,实现恢复简单,并且仅针对异常的DSP和交换芯片端口进行操作,同时对在初始化过程中容易受其他网络节点干扰而复位不完全的ACK寄存器进行手动清零,更加的高效省时。
本发明采用DSP芯片SRIO接口和对端交换芯片端口双复位的方式,将发生异常的SRIO链路两端同时重新初始化,使异常状态的各节点恢复的更彻底有效,达到和模块整体重新上电相仿的效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例的国产DSP在国产交换芯片组成的RapIDIO网络中入网异常恢复方法的流程示意图;
图2为综合化电子系统中DSP、MSU及RapIDIO网络简单结构示意图。
具体实施方式
本说明书中所有实施例公开的所有特征,或隐含公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合和/或扩展、替换。
在国产芯片的应用中,本发明的发明人发现如下技术问题:综合化电子系统中DSP、MSU及RapIDIO网络简单结构如图2,在DSP初始化好SRIO接口后,会触发NRS1800的中断并通知网管系统,网管系统会通过维护包命令与DSP进行交互并分配SrioID。
本发明的发明人发现,在DSP不下电并进行多次复位重启的情况下,存在芯片复位后SRIO ACK寄存器不为0(默认初始值为0)以及因国产芯片兼容性或使用环境复杂等原因未触发NRS1800中断上报的情况,此两种情况均会导致DSP与网管系统交互异常,从而无法完成分配对应的SRIO节点ID的入网过程,SRIO ACK寄存器不为0可能由于复位不彻底或复位过程中受到系统干扰产生,未触发NRS1800中断上报则可能涉及国产芯片的兼容稳定性及使用场景的复杂性。
在认识到上述技术问题后,本发明的发明人进一步进行创造性的思考后,提出如下技术构思:需要在DSP未入网的情况的找到纠正异常的有效方法。由于当前的解决方法为该模块全部下电再重新上电,并重新加载部署于模块中的各功能程序。该方法在模块中存在多片DSP时,任何一片DSP未入网,便需要全部下电再重新上电,并重新加载部署于模块中地全部功能程序,操作非常繁琐复杂且效率低下。如图1所示,本发明实施例针对上述现有技术存在的国产DSP在国产交换芯片NRS1800组成的RapIDIO网络中入网异常现象,提供了一种基于模块架构的国产DSP入网错误时恢复技术方案。在具体实施中,提供一种国产DSP的SRIO入网异常恢复方法,包括以下步骤:
S1,DSP启动后打开SRIO时钟,在配置接口参数前先手动向SRIO的ACK寄存器写0,来保证该寄存器初始化为默认的0值,免受复位过程中其他网络节点的影响;
S2,DSP打开并完成SRIO端口初始化,设定超时等待时间后,等待网管节点发现并给当前DSP分配SrioID,如果分配到ID,进行步骤S3,否则,进行步骤S4;
S3,DSP成功分配节点并接入SRIO网络,建立链路完成通信;
S4,DSP在超时时间内未能分配到SrioID,入网失败,进行步骤S5;
S5,DSP通知MSU,由MSU根据反馈的DSP编号,索引并复位网络交换芯片中连接DSP的端口;
S6,MSU芯片复位网络交换芯片端口,并在完成复位后通知DSP芯片,DSP关闭SRIO时钟,重新进行SRIO端口的初始化和入网动作
在可选的实施方式中,MSU为95T型号,DSP为FT-M6678型号,网络交换芯片为NRS1800芯片。
在可选的实施方式中,打开/关闭SRIO时钟即为对SRIO接口使能/失效,M6678编程无法完成对SRIO接口的上电下电操作,仅能通过打开/关闭时钟达到类似的效果。
在可选的实施方式中,DSP判断是否入网分配节点的方式为直接访问寄存器(默认初始化为0xFF),入网未成功时,DSP通知MSU及MSU反馈DSP的方式均为EMIF,MSU复位交换芯片的方式为通过I2C总线设置交换芯片端口复位寄存器复位交互芯片对应端口。
在可选的实施方式中,DSP入网的超时时间3秒,以防止因同时入网节点过多造成网管节点忙碌而产生延迟入网现象。
在可选的实施方式中,DSP入网失败后重新初始化SRIO接口和交换芯片对应端口的方法尝试上限为3次,尝试恢复3次仍未能入网后,不再尝试,继续执行后续其他逻辑。
本发明相比于现有技术具有如下有益效果:
1)简单高效:针对DSP与网管系统交互异常,无法完成分配节点ID入网的问题,原恢复方法为单模块全部下电再重新上电,并重新加载部署于模块中多个芯片上的功能程序,模块中存在多片片DSP,若存在一片DSP未入网便要重新进行整个模块的重新上电加载操作非常繁琐复杂;本发明仅需由MSU复位交换芯片的一个端口、DSP重新初始化SRIO接口,相比之下实现简单,并且仅针对异常的DSP和交换芯片端口进行操作,对于在初始化过程中容易受其他网络节点干扰而复位不完全的ACK寄存器手动清零,更加的高效省时。
2)稳定可靠:针对DSP无法完成节点ID分配并入网的问题,发现异常的DSP芯片仅能通过重新初始化自身SRIO接口尝试恢复,但通过实验发现,上述由国产芯片兼容性或复杂使用场景产生的问题,单纯的进行DSP的接口复位并不能够彻底解决。本发明采用DSP芯片SRIO接口和对端交换芯片端口双复位的方式,将发生异常的SRIO链路两端同时重新初始化,使异常状态的各节点恢复的更彻底有效,达到和模块整体重新上电相仿的效果。
实施例1
一种国产DSP的SRIO入网异常恢复方法,包括以下步骤:
S1,DSP芯片启动后打开SRIO时钟,在配置接口参数前先手动向SRIO的ACK寄存器写0;
S2,DSP芯片打开并完成SRIO端口初始化,设定超时等待时间后,等待网管节点发现并给当前DSP芯片分配SrioID,如果分配到SrioID,进行步骤S3,否则,进行步骤S4;
S3,DSP芯片成功分配节点并接入SRIO网络,建立链路完成通信;
S4,DSP芯片在超时时间内未能分配到SrioID,入网失败,进行步骤S5;
S5,DSP芯片通知MSU芯片,由MSU芯片根据反馈的DSP编号,索引并复位网络交换芯片中连接DSP芯片的端口;
S6,MSU芯片复位网络交换芯片端口,并在完成复位后通知DSP芯片,DSP关闭SRIO时钟,重新进行Srio端口的初始化和入网动作。
实施例2
在实施例1的基础上,所述MSU芯片包括95T型号。
实施例3
在实施例1的基础上,打开/关闭SRIO时钟即为对SRIO接口使能/失效,FT-M6678编程无法完成对SRIO接口的上电/下电操作,仅能通过打开/关闭SRIO时钟达到类似的效果。
实施例4
在实施例1的基础上,DSP芯片判断是否入网分配节点的方式为直接访问寄存器,入网未成功时,DSP芯片通知MSU芯片的方式,以及MSU芯片反馈DSP芯片的方式均为EMIF,MSU芯片复位网络交换芯片的方式为通过I2C总线设置网络交换芯片端口复位寄存器,复位交互芯片对应端口。
实施例5
在实施例1的基础上,DSP芯片入网的超时时间为设定值,该设定值用于防止因同时入网节点过多造成网管节点忙碌而产生延迟入网现象。
实施例6
在实施例1的基础上,DSP芯片入网失败后重新初始化SRIO接口和交换芯片对应端口的方法尝试上限为设定次数,尝试恢复设定次数后次仍未能入网后,不再尝试,继续执行后续其他逻辑。
实施例7
在实施例1的基础上,所述DSP芯片包括FT-M6678型号。
实施例8
在实施例1的基础上,所述网络交换芯片包括NRS1800芯片。
实施例9
一种计算机设备,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,当所述计算机程序被所述处理器加载并执行如实施例1~实施例8任一项所述的方法。
实施例10
一种计算机可读存储介质,在可读存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行如实施例1~实施例8任一项所述的方法。
描述于本发明实施例中所涉及到的单元可以通过软件的方式实现,也可以通过硬件的方式来实现,所描述的单元也可以设置在处理器中。其中,这些单元的名称在某种情况下并不构成对该单元本身的限定。
根据本申请的一个方面,提供了一种计算机程序产品或计算机程序,该计算机程序产品或计算机程序包括计算机指令,该计算机指令存储在计算机可读存储介质中。计算机设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该计算机设备执行上述各种可选实现方式中提供的方法。
作为另一方面,本申请还提供了一种计算机可读介质,该计算机可读介质可以是上述实施例中描述的电子设备中所包含的;也可以是单独存在,而未装配入该电子设备中。上述计算机可读介质承载有一个或者多个程序,当上述一个或者多个程序被一个该电子设备执行时,使得该电子设备实现上述实施例中所述的方法。
本发明未涉及部分均与现有技术相同或可采用现有技术加以实现。
上述技术方案只是本发明的一种实施方式,对于本领域内的技术人员而言,在本发明公开了应用方法和原理的基础上,很容易做出各种类型的改进或变形,而不仅限于本发明上述具体实施方式所描述的方法,因此前面描述的方式只是优选的,而并不具有限制性的意义。
除以上实例以外,本领域技术人员根据上述公开内容获得启示或利用相关领域的知识或技术进行改动获得其他实施例,各个实施例的特征可以互换或替换,本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。

Claims (10)

1.一种国产DSP的SRIO入网异常恢复方法,其特征在于,包括以下步骤:
S1,DSP芯片启动后打开SRIO时钟,在配置接口参数前先手动向SRIO的ACK寄存器写0;
S2,DSP芯片打开并完成SRIO端口初始化,设定超时等待时间后,等待网管节点发现并给当前DSP芯片分配SrioID,如果分配到SrioID,进行步骤S3,否则,进行步骤S4;
S3,DSP芯片成功分配节点并接入SRIO网络,建立链路完成通信;
S4,DSP芯片在超时时间内未能分配到SrioID,入网失败,进行步骤S5;
S5,DSP芯片通知MSU芯片,由MSU芯片根据反馈的DSP编号,索引并复位网络交换芯片中连接DSP芯片的端口;
S6,MSU芯片复位网络交换芯片端口,并在完成复位后通知DSP芯片,DSP关闭SRIO时钟,重新进行Srio端口的初始化和入网动作。
2.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,所述MSU芯片包括95T型号。
3.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,打开/关闭SRIO时钟即为对SRIO接口使能/失效,FT-M6678编程无法完成对SRIO接口的上电/下电操作,仅能通过打开/关闭SRIO时钟达到类似的效果。
4.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,DSP芯片判断是否入网分配节点的方式为直接访问寄存器,入网未成功时,DSP芯片通知MSU芯片的方式,以及MSU芯片反馈DSP芯片的方式均为EMIF,MSU芯片复位网络交换芯片的方式为通过I2C总线设置网络交换芯片端口复位寄存器,复位交互芯片对应端口。
5.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,DSP芯片入网的超时时间为设定值,该设定值用于防止因同时入网节点过多造成网管节点忙碌而产生延迟入网现象。
6.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,DSP芯片入网失败后重新初始化SRIO接口和交换芯片对应端口的方法尝试上限为设定次数,尝试恢复设定次数后次仍未能入网后,不再尝试,继续执行后续其他逻辑。
7.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,所述DSP芯片包括FT-M6678型号。
8.根据权利要求1所述的国产DSP的SRIO入网异常恢复方法,其特征在于,所述网络交换芯片包括NRS1800芯片。
9.一种计算机设备,其特征在于,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,当所述计算机程序被所述处理器加载并执行如权利要求1~8任一项所述的方法。
10.一种计算机可读存储介质,其特征在于,在可读存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行如权利要求1~8任一项所述的方法。
CN202211012040.9A 2022-08-23 2022-08-23 国产dsp的srio入网异常恢复方法、设备及介质 Active CN115499293B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211012040.9A CN115499293B (zh) 2022-08-23 2022-08-23 国产dsp的srio入网异常恢复方法、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211012040.9A CN115499293B (zh) 2022-08-23 2022-08-23 国产dsp的srio入网异常恢复方法、设备及介质

Publications (2)

Publication Number Publication Date
CN115499293A true CN115499293A (zh) 2022-12-20
CN115499293B CN115499293B (zh) 2023-08-18

Family

ID=84467315

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211012040.9A Active CN115499293B (zh) 2022-08-23 2022-08-23 国产dsp的srio入网异常恢复方法、设备及介质

Country Status (1)

Country Link
CN (1) CN115499293B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9809201D0 (en) * 1998-04-29 1998-07-01 Sgs Thomson Microelectronics Microcomputer chips with interconnected address and data paths
CN109828769A (zh) * 2018-12-24 2019-05-31 同济大学 一种基于tcp/ip的嵌入式程序远程更新系统及方法
CN109917887A (zh) * 2019-03-06 2019-06-21 深圳芯马科技有限公司 一种应用于mcu芯片的数字复位电路
CN109992547A (zh) * 2017-12-29 2019-07-09 深圳市优必选科技有限公司 主从设备地址分配系统及方法
CN110032262A (zh) * 2019-04-17 2019-07-19 北京无线电测量研究所 一种基于jesd204b接口高速数字收发系统上电配置方法
CN112019457A (zh) * 2020-08-31 2020-12-01 北京计算机技术及应用研究所 一种基于国产化srio的高速交换装置
CN112667060A (zh) * 2020-12-30 2021-04-16 湖南博匠信息科技有限公司 一种基于龙芯处理器的外部设备复位方法
CN113891389A (zh) * 2020-07-02 2022-01-04 华为技术有限公司 一种承载标识分配方法及装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9809201D0 (en) * 1998-04-29 1998-07-01 Sgs Thomson Microelectronics Microcomputer chips with interconnected address and data paths
CN109992547A (zh) * 2017-12-29 2019-07-09 深圳市优必选科技有限公司 主从设备地址分配系统及方法
CN109828769A (zh) * 2018-12-24 2019-05-31 同济大学 一种基于tcp/ip的嵌入式程序远程更新系统及方法
CN109917887A (zh) * 2019-03-06 2019-06-21 深圳芯马科技有限公司 一种应用于mcu芯片的数字复位电路
CN110032262A (zh) * 2019-04-17 2019-07-19 北京无线电测量研究所 一种基于jesd204b接口高速数字收发系统上电配置方法
CN113891389A (zh) * 2020-07-02 2022-01-04 华为技术有限公司 一种承载标识分配方法及装置
CN112019457A (zh) * 2020-08-31 2020-12-01 北京计算机技术及应用研究所 一种基于国产化srio的高速交换装置
CN112667060A (zh) * 2020-12-30 2021-04-16 湖南博匠信息科技有限公司 一种基于龙芯处理器的外部设备复位方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
于东英,陈俊,康令州: "基于国产FPGA 的高速SRIO 接口设计与实现", 《通信技术》, pages 255 - 258 *
曹朋朋,田泽,赵强: "SoC 芯片中 SRIO 接口的 FPGA 验证平台设计验证", 《计算机技术与发展》, pages 183 - 185 *

Also Published As

Publication number Publication date
CN115499293B (zh) 2023-08-18

Similar Documents

Publication Publication Date Title
CN107209671B (zh) 计算机中启动操作的动态自动监测和控制
Choi et al. Fboss: building switch software at scale
US7222268B2 (en) System resource availability manager
JP6409229B2 (ja) 複数のモジュールを備えるサーバ
US20170346723A1 (en) Fabric discovery for a cluster of nodes
CN104077199B (zh) 基于共享磁盘的高可用集群的隔离方法和系统
JP2005500622A (ja) データ転送ルーティングメカニズムを用いるコンピュータシステムパーティショニング
CN102110035B (zh) 多处理器计算机系统中的dmi冗余
KR20090084897A (ko) 병렬 컴퓨터 시스템과 병렬 컴퓨터 시스템 구동 방법과 컴퓨터 판독가능한 기록 매체
CN109194497B (zh) 面向软件无线电系统的双srio网络备份系统
CN103078747A (zh) PCIe交换机及其工作方法
US20200153682A1 (en) System and method for processing messages during a reboot of a network device
Chau et al. Design of a fault-tolerant COTS-based bus architecture
US20150103644A1 (en) Unconstrained supervisor switch upgrade
CN109344115A (zh) 一种通用化的fpga配置系统及方法与重配置系统及方法
CN100479368C (zh) 交换机防火墙插板
KR101039185B1 (ko) 대용량 병렬 컴퓨터 시스템의 연산 노드의 패스트 백업
CN115499293B (zh) 国产dsp的srio入网异常恢复方法、设备及介质
CN107547277B (zh) 一种虚拟化控制板实现方法及网络通信设备
US20230244550A1 (en) Computer device and management method
US7103639B2 (en) Method and apparatus for processing unit synchronization for scalable parallel processing
WO2013013540A1 (zh) Atca机框系统、构建方法及后插单板
CN111262745A (zh) 信息处理平台冗余系统设计
CN112069106A (zh) 一种基于fpga的多路服务器peci链路控制系统
CN107291653B (zh) 一种多处理器系统及配置多处理器系统的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant