CN115497522B - 一种存储装置及其数据保护方法 - Google Patents

一种存储装置及其数据保护方法 Download PDF

Info

Publication number
CN115497522B
CN115497522B CN202211439515.2A CN202211439515A CN115497522B CN 115497522 B CN115497522 B CN 115497522B CN 202211439515 A CN202211439515 A CN 202211439515A CN 115497522 B CN115497522 B CN 115497522B
Authority
CN
China
Prior art keywords
power supply
time
supply voltage
main controller
preset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211439515.2A
Other languages
English (en)
Other versions
CN115497522A (zh
Inventor
许展榕
陈俊
祝欣
余玉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Kangxinwei Storage Technology Co Ltd
Original Assignee
Hefei Kangxinwei Storage Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Kangxinwei Storage Technology Co Ltd filed Critical Hefei Kangxinwei Storage Technology Co Ltd
Priority to CN202211439515.2A priority Critical patent/CN115497522B/zh
Publication of CN115497522A publication Critical patent/CN115497522A/zh
Application granted granted Critical
Publication of CN115497522B publication Critical patent/CN115497522B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/148Details of power up or power down circuits, standby circuits or recovery circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明提供一种存储装置及其数据保护方法,包括:至少一个闪存存储器;以及主控制器,与所述闪存存储器电性连接,所述主控制器包括:电压检测模块,用以获取所述主控制器的电源电压与所述闪存存储器的电源电压,其中,所述主控制器的电源电压表示为第一电源电压,所述闪存存储器的电源电压表示为第二电源电压;以及运算单元,用以将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式。通过本发明公开的一种存储装置及其数据保护方法,能够在供电异常的情况下,对内嵌式存储装置内的数据进行保护。

Description

一种存储装置及其数据保护方法
技术领域
本发明涉及数据保护领域,特别是涉及一种存储装置及其数据保护方法。
背景技术
闪存存储器是一种非易失性数据存储设备,通常使用电子方法进行数据擦除和数据编程。内嵌式存储装置内设有闪存存储器,由于电源会出现供电异常的情况,例如,终端突然异常掉电行为或者系统板端供应电源模块失真,会导致内嵌式存储装置的数据读写不稳定。因此,内嵌式存储装置会由于供电异常的情况将造成数据失效与错误的问题。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种存储装置,能够在供电异常的情况下,对存储装置内的数据进行保护。
为实现上述目的及其他相关目的,本发明提供一种存储装置,包括:
至少一个闪存存储器;以及
主控制器,与所述闪存存储器电性连接,所述主控制器包括:
电压检测模块,用以获取所述主控制器的电源电压与所述闪存存储器的电源电压,其中,所述主控制器的电源电压表示为第一电源电压,所述闪存存储器的电源电压表示为第二电源电压;以及
运算单元,用以将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式。
在本发明一实施例中,当所述运算单元判断所述第一电源电压不在第一预设电压范围内时和/或所述第二电源电压不在第二预设电压范围内时,所述主控制器启用禁止模式。
在本发明一实施例中,当所述运算单元判断所述第一电源电压在第一预设电压范围内且所述第二电源电压在第二预设电压范围内时,所述主控制器启用正常模式,并关闭所述禁止模式。
在本发明一实施例中,所述运算单元还根据第一电源电压与所述第二电源电压超出相应的预设电压范围的时间,以使所述主控制器启用相应的数据保护模式。
在本发明一实施例中,所述运算单元统计所述第一电源电压超出第一预设电压范围的时间,表示为第一时间,当所述第一时间大于第一预设时间,则所述主控制器启用第一数据保护模式,所述运算单元统计所述第二电源电压超出第二预设电压范围的时间,表示为第二时间,当所述第二时间大于第二预设时间,则所述主控制器启用第二数据保护模式。
在本发明一实施例中,当所述运算单元判断所述主控制器启用禁止模式的时间大于第三预设时间后,控制所述主控制器启用读取禁止模式和/或写入禁止模式。
本发明还提供一种存储装置的数据保护方法,包括:
通过电压检测模块每间隔预设读取时间获取主控制器的电源电压与闪存存储器的电源电压,其中,所述主控制器的电源电压表示为第一电源电压,所述闪存存储器的电源电压表示为第二电源电压;
通过运算单元将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式。
在本发明一实施例中,所述将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式的步骤包括:
判断所述第一电源电压是否在第一预设电压范围内,同时判断所述第二电源电压是否在第二预设电压范围内;
当所述第一电源电压不在所述第一预设电压范围内时和/或所述第二电源电压不在所述第二预设电压范围内时,所述主控制器启用禁止模式;
当所述第一电源电压在所述第一预设电压范围内且所述第二电源电压在所述第二预设电压范围内时,所述主控制器启用正常模式,并关闭所述禁止模式。
在本发明一实施例中,在所述电压检测模块每间隔预设读取时间获取主控制器的电源电压与闪存存储器的电源电压,分别表示为第一电源电压与第二电源电压的步骤后,还包括:
统计所述第一电源电压超出第一预设电压范围的时间,表示为第一时间,统计所述第二电源电压超出第二预设电压范围的时间,表示为第二时间;
判断所述第一时间是否大于第一预设时间,若所述第一时间大于所述第一预设时间,则所述主控制器启用第一数据保护模式;
判断所述第二时间是否大于第二预设时间,若所述第二时间大于所述第二预设时间,则所述主控制器启用第二数据保护模式。
在本发明一实施例中,在所述将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式的步骤后,还包括:
统计所述主控制器启用禁止模式的时间,表示启用时间;
判断所述启用时间是否大于所述第三预设时间;
若所述启用时间小于或等于所述第三预设时间,则所述主控制器启用普通禁止模式;
若所述启用时间大于所述第三预设时间,则所述主控制器启用读取禁止模式和/或写入禁止模式。
如上所述,本发明提供一种存储装置,在供电异常的情况下,可进入禁止模式,进而能够对存储装置内的数据进行保护。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1显示为本发明的一种存储装置的结构示意图。
图2显示为本发明的一种存储装置的数据保护方法的流程图。
图3显示为图2中步骤S20的流程图。
图4显示为图3中步骤S30的流程图。
图5显示为图4中步骤S40的流程图。
元件标号说明:
100、内嵌式存储装置;
110、主控制器;111、运算单元;112、ROM只读存储器;113、RAM随机存储器;114、电压检测模块;
120、闪存存储器;
200、主处理器。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图1所示,本发明提供了一种存储装置,存储装置可以包括主控制器110与至少一个闪存存储器120,主控制器110可以与闪存存储器120电性连接,进而主控制器110可以将数据写入到闪存存储器120内,或者主控制器110也可以从闪存存储器120内进行数据读取。其中,主控制器110可以包括运算单元111、ROM只读存储器112、RAM随机存储器113以及电压检测模块114,ROM只读存储器112中的程序代码和数据可以构成固件,并由运算单元111执行,从而主控制器110可通过固件控制闪存存储器120。
在本发明的一个实施例中,电压检测模块114可用于每间隔预设读取时间获取主控制器110的电源电压VCCQ与闪存存储器120的电源电压VCC,其中,主控制器110的电源电压VCCQ表示为第一电源电压,闪存存储器120的电源电压VCC表示为第二电源电压。预设读取时间的大小可根据实际需求进行设定,可以为几十纳秒、几百纳秒等。
在本发明的一个实施例中,运算单元111可用于将第一电源电压和/或第二电源电压与相应的预设电压范围进行比较,以使主控制器110启用禁止模式。具体的,运算单元111可判断第一电源电压是否在第一预设电压范围内,同时运算单元111可判断第二电源电压是否在第二预设电压范围内。当运算单元111判断第一电源电压不在第一预设电压范围内时和/或第二电源电压不在第二预设电压范围内时,运算单元111控制主控制器110启用禁止模式。禁止模式可以表示为主控制器110禁用从主处理器200接收的所有命令或者某单一命令。当启用禁止模式后,电压检测模块114将相应的错误信息回传到运算单元111,运算单元111将错误信息传输至主处理器200。当第一电源电压在第一预设电压范围内且第二电源电压在第二预设电压范围内时,运算单元111控制主控制器110启用正常模式,并关闭禁止模式。
在本发明的一个实施例中,运算单元111还可用于根据第一电源电压与第二电源电压超出相应的预设电压范围的时间,以使主控制器110启用相应的数据保护模式。具体的,运算单元111统计第一电源电压超出第一预设电压范围的时间,表示为第一时间,运算单元111统计第二电源电压超出第二预设电压范围的时间,表示为第二时间。当运算单元111判断第一时间是否大于第一预设时间,若第一时间大于第一预设时间,则主控制器110启用第一数据保护模式。第一数据保护模式可以表示为主控制器110将RAM随机存储器113的数据优先写入闪存存储器120,避免发生数据丢失或者不稳定的现象。判断第二时间是否大于第二预设时间,若第二时间大于第二预设时间,则主控制器110启用第二数据保护模式。第二数据保护模式表示为主控制器110忽略从主处理器200收到的存取命令,同时回传相应的错误信息,并将相应的错误信息传输到主处理器200。
在本发明的一个实施例中,运算单元111还可用于根据主控制器110启用禁止模式的时间,以使主控制器110启用不同的禁止模式。具体的,运算单元111统计主控制器110启用禁止模式的时间,表示启用时间。运算单元111判断启用时间是否大于第三预设时间。若启用时间小于或等于第三预设时间,则主控制器110启用普通禁止模式。若启用时间大于第三预设时间,则主控制器110启用读取禁止模式和/或写入禁止模式。写入禁止模式可以表示为主控制器110的数据禁止写入到闪存存储器120内,同时主控制器110将相应的错误信息回传至主处理器200内。读取禁止模式可以表示为禁止主处理器200从闪存存储器120中读取数据,同时主控制器110将相应的错误信息回传至主处理器200内。
请参阅图2所示,本发明还提供了一种存储装置的数据保护方法,可以应用在存储装置中,例如应用在内嵌式((Embedded Multi Media Card,eMMC)存储装置100中,在供电异常的情况下,能够对内嵌式存储装置100内的数据进行保护。存储器数据的保护方法可以包括如下步骤:
步骤S10、电压检测模块每间隔预设读取时间获取主控制器的电源电压VCCQ与闪存存储器的电源电压VCC,其中,主控制器110的电源电压VCCQ表示为第一电源电压,闪存存储器120的电源电压VCC表示为第二电源电压;
步骤S20、将第一电源电压和/或第二电源电压与相应的预设电压范围进行比较,以使主控制器启用禁止模式;
步骤S30、根据第一电源电压与第二电源电压超出相应的预设电压范围的时间,以使主控制器启用相应的数据保护模式;
步骤S40、根据主控制器启用禁止模式的时间,以使主控制器启用不同的禁止模式。
在本发明的一个实施例中,当执行步骤S10时,即电压检测模块每间隔预设读取时间获取主控制器的电源电压VCCQ与闪存存储器的电源电压VCC,分别表示为第一电源电压与第二电源电压。具体的,以内嵌式存储装置100为例进行说明,主处理器200可以通过eMMC协议与内嵌式存储装置100进行访问控制。内嵌式存储装置100可包括主控制器110与闪存存储器120,主控制器110可以接受来自主处理器200的指令,以将数据通过主控制器110写入到闪存存储器120中,闪存存储器120可以用于存储数据。主控制器110可以包括运算单元111、ROM只读存储器112、RAM随机存储器113以及电压检测模块114。其中,ROM只读存储器112中的程序代码和数据可以构成固件,并由运算单元111执行,从而主控制器110可通过固件控制闪存存储器120。电压检测模块114可以用来检测主控制器110的电源电压VCCQ与闪存存储器120的电源电压VCC。电压检测模块114可以每隔一个预设读取时间,分别读取主控制器110的电源电压VCCQ与闪存存储器120的电源电压VCC。预设读取时间的大小可根据实际需求进行设定,可以为几十纳秒、几百纳秒等。主控制器110的电源电压VCCQ可以表示为第一电源电压,闪存存储器的电源电压VCC可以表示为第二电源电压。
请参阅图3所示,在本发明的一个实施例中,当执行步骤S20时,即将第一电源电压和/或第二电源电压与相应的预设电压范围进行比较,以使主控制器启用禁止模式。具体的,步骤S20可包括如下步骤:
步骤S21、判断第一电源电压是否在第一预设电压范围内,同时判断第二电源电压是否在第二预设电压范围内;
步骤S22、当第一电源电压不在第一预设电压范围内时和/或第二电源电压不在第二预设电压范围内时,主控制器启用禁止模式,其中,禁止模式表示为主控制器禁用从主处理器接收的所有命令或者某单一命令,当启用禁止模式后,电压检测模块将相应的错误信息回传到运算单元,运算单元将错误信息传输至主处理器;
步骤S23、当第一电源电压在第一预设电压范围内且第二电源电压在第二预设电压范围内时,主控制器启用正常模式,并关闭禁止模式。
在本发明的一个实施例中,当执行步骤S21时,即判断第一电源电压是否在第一预设电压范围内,同时判断第二电源电压是否在第二预设电压范围内。具体的,当供电异常时,第一电源电压与第二电源电压都会受到一定程度的影响,进而需要分别对第一电源电压与第二电源电压进行判断,以判断主控制器110是否需要启用禁止模式。因此需要判断第一电源电压是否在第一预设电压范围内,同时判断第二电源电压是否在第二预设电压范围内。其中,由于不同型号的主处理器200的电压范围是不同的,因此,第一预设电压范围可以为2.65V~3.65V,第一预设电压范围的大小可根据实际需求进行设定。由于不同品牌的闪存存储器120的电压范围也是不同的,因此,第二预设电压范围可以为2.2V~2.6V,第二预设电压范围的大小可根据实际需求进行设定。
在本发明的一个实施例中,当执行步骤S22时,即当第一电源电压不在第一预设电压范围内时和/或第二电源电压不在第二预设电压范围内时,主控制器启用禁止模式。具体的,由于第一电源电压与第二电源电压都可能会出现异常,当第一电源电压出现异常时,表示主控制器110处于异常工作状态,主控制器110会启用禁止模式,当第二电源电压出现异常时,表示闪存存储器120处于异常工作状态,主控制器110也会启用禁止模式。因此,当第一电源电压不在第一预设电压范围内,第二电源电压在第二预设电压范围内时,主控制器110会启用禁止模式。或者,当第一电源电压在第一预设电压范围内,第二电源电压不在第二预设电压范围内时,主控制器110会启用禁止模式。或者,当第一电源电压不在第一预设电压范围内,第二电源电压不在第二预设电压范围内时,主控制器110会启用禁止模式。其中,禁止模式可以表示为主控制器110禁用从主处理器200接收的所有命令或者某单一命令,当主控制器110启用禁止模式后,电压检测模块114会将相应的错误信息回传到运算单元111,运算单元111可以将该错误信息传输至主处理器200。
在本发明的一个实施例中,当执行步骤S23时,即当第一电源电压在第一预设电压范围内且第二电源电压在第二预设电压范围内时,主控制器启用正常模式,并关闭禁止模式。具体的,当第一电源电压在第一预设电压范围内时,表示主控制器110处于正常工作状态,当第二电源电压在第二预设电压范围内时,表示闪存存储器120处于正常工作状态。当主控制器110与闪存存储器120同时处于正常工作状态时,主控制器110才会处于正常模式。当主控制器110和/或闪存存储器120处于异常工作状态时,主控制器110会开启禁止模式。由于电压检测模块114每间隔预设时间都会获取主控制器110的电源电压VCCQ与闪存存储器120的电源电压VCC,因此每隔预设时间,都会对主控制器110的电源电压VCCQ与闪存存储器120的电源电压VCC进行更新。进而可以重新判断第一电源电压是否在第一预设电压范围内,第二电源电压是否在第二预设电压范围内。当某次获取到的第一电源电压在第一预设电压范围内且第二电源电压在第二预设电压范围内,此时主控制器110会启用正常模式,并关闭禁止模式。
请参阅图4所示,在本发明的一个实施例中,当执行步骤S30时,即根据第一电源电压与第二电源电压超出相应的预设电压范围的时间,以使主控制器启用相应的数据保护模式。具体的,步骤S30可包括如下步骤:
步骤S31、统计第一电源电压超出第一预设电压范围的时间,表示为第一时间,统计第二电源电压超出第二预设电压范围的时间,表示为第二时间;
步骤S32、判断第一时间是否大于第一预设时间,若第一时间大于第一预设时间,则主控制器启用第一数据保护模式,其中,第一数据保护模式表示为主控制器将RAM随机存储器的数据优先写入闪存存储器,避免发生数据丢失或者不稳定的现象;
步骤S33、判断第二时间是否大于第二预设时间,若第二时间大于第二预设时间,则主控制器启用第二数据保护模式,其中,第二数据保护模式表示为主控制器忽略从主处理器收到的存取命令,同时回传相应的错误信息,并将相应的错误信息传输到主处理器。
在本发明的一个实施例中,当执行步骤S31时,即统计第一电源电压超出第一预设电压范围的时间,表示为第一时间,统计第二电源电压超出第二预设电压范围的时间,表示为第二时间。具体的,当主控制器110启用禁止模式时,此时主控制器110的第一电源电压可能会出现异常,闪存存储器120的第二电源电压也可能会出现异常。因此,可以统计第一电源电压超出第一预设电压范围的时间,表示为第一时间,可以统计第二电源电压超出第二预设电压范围的时间,表示为第二时间。其中,当主控制器110的第一电源电压未出现异常时,第一时间可以为零,当主控制器110的第一电源电压出现异常时,第一时间不为零。当闪存存储器120的第二电源电压未出现异常时,第二时间可以为零,闪存存储器120的第二电源电压出现异常时,第二时间不为零。
在本发明的一个实施例中,当执行步骤S32时,即判断第一时间是否大于第一预设时间,若第一时间大于第一预设时间,则主控制器启用第一数据保护模式。具体的,由于供电电源可能会出现波动的情况,但是波动的时间极短,对内嵌式存储装置100造成影响前就恢复正常。因此需要预先设置一个第一预设时间,通过第一预设时间来对第一时间进行判断。判断第一时间是否大于第一预设时间,若第一时间小于或等于第一预设时间,则主控制器110不启用第一数据保护模式,此时可认为不会对内嵌式存储装置100产生影响。若第一时间大于第一预设时间,则主控制器110会启用第一数据保护模式。其中,第一数据保护模式可以表示为主控制器110将RAM随机存储器113的数据优先写入闪存存储器120,避免因供电异常发生数据丢失或者不稳定的现象。
在本发明的一个实施例中,当执行步骤S33时,即判断第二时间是否大于第二预设时间,若第二时间大于第二预设时间,则主控制器启用第二数据保护模式。具体的,由于供电电源可能会出现波动的情况,但是波动的时间极短,对内嵌式存储装置100造成影响前就恢复正常。因此需要预先设置一个第二预设时间,通过第二预设时间来对第二时间进行判断。判断第二时间是否大于第二预设时间,若第二时间小于或等于第二预设时间,则主控制器110不启用第二数据保护模式,此时可认为不会对内嵌式存储装置100产生影响。若第二时间大于第二预设时间,则主控制器110会启用第二数据保护模式。其中,第二数据保护模式可以表示为主控制器110忽略从主处理器200收到的存取命令,同时回传相应的错误信息,并将相应的错误信息传输到主处理器200。
在本发明的一个实施例中,当第一时间大于第一预设时间,而第二时间小于或等于第二预设时间时,此时主控制器110仅启用第一数据保护模式。当第一时间小于或等于第一预设时间,而第二时间大于第二预设时间时,此时主控制器110仅启用第二数据保护模式。只有当第一时间大于第一预设时间,且第二时间大于第二预设时间时,此时主控制器110同时启用第一数据保护模式与第二数据保护模式。当然,当第一电源电压在第一预设电压范围内且第二电源电压在第二预设电压范围内,此时主控制器110会启用正常模式,并关闭第一数据保护模式和/或第二数据保护模式。第一预设时间可以为几微秒,也可以为几十微秒,还可以为几百微秒。第二预设时间可以为几微秒,也可以为几十微秒,还可以为几百微秒。第一预设时间与第二预设时间的大小可相同,也可不相同,可根据实际需求进行设定。第一预设时间大于预设间隔时间,第二预设时间也大于预设间隔时间。
请参阅图5所示,在本发明的一个实施例中,当执行步骤S40时,即根据主控制器启用禁止模式的时间,以使主控制器启用不同的禁止模式。具体的,步骤S40可包括如下步骤:
步骤S41、统计主控制器启用禁止模式的时间,表示启用时间;
步骤S42、判断启用时间是否大于第三预设时间;
步骤S43、若启用时间小于或等于第三预设时间,则主控制器启用普通禁止模式;
步骤S44、若启用时间大于第三预设时间,则主控制器启用读取禁止模式和/或写入禁止模式。
在本发明的一个实施例中,当执行步骤S41时,即统计主控制器启用禁止模式的时间,表示启用时间。具体的,当第一电源电压不在第一预设电压范围内时和/或第二电源电压不在第二预设电压范围内时,此时主控制器110启用禁止模式。由于禁止模式可以进一步分为普通禁止模式、读取禁止模式以及写入禁止模式,随着电压异常时间的增加,需要使主控制器110启用不同的禁止模式,以对相应的数据进行保护。因此需要统计主控制器110启用禁止模式的时间,表示启用时间,以便于后续对其进行判断。
在本发明的一个实施例中,当执行步骤S42、步骤S43及步骤S44时,即判断启用时间是否大于第三预设时间,若启用时间小于或等于第三预设时间,则主控制器启用普通禁止模式,若启用时间大于第三预设时间,则主控制器启用读取禁止模式和/或写入禁止模式。具体的,可以通过预设一个第三预设时间,将启用时间与第三预设时间进行比较,根据比较结果,进而使主控制器110启用不同的禁止模式,以对相应的数据进行保护。例如,当启用时间小于或等于第三预设时间时,主控制器110可以启用普通禁止模式。当启用时间大于第三预设时间时,主控制器110可以启用读取禁止模式和/或写入禁止模式。第三预设时间可以为1秒,也可以为2秒、3秒等,或者,第三预设时间还可以为1毫秒,也可以为2毫秒、3毫秒等。第三预设时间可以在毫秒到秒的范围之间,具体大小可根据实际需求进行设定。当启用时间大于第三预设时间时,主控制器110可以仅启用读取禁止模式,主控制器110也可以仅启用写入禁止模式,主控制器110还可以同时启用读取禁止模式和写入禁止模式。当闪存存储器120的电源电压VCC异常时,主控制器110可以启用读取禁止模式和/或写入禁止模式。当主控制器110的电源电压VCCQ异常时,主控制器110也可以启用读取禁止模式和/或写入禁止模式。例如,当闪存存储器120的电源电压VCC异常时,主控制器110可以启用写入禁止模式,当主控制器110的电源电压VCCQ异常时,主控制器110可以启用读取禁止模式。或者,当闪存存储器120的电源电压VCC异常时,主控制器110可以启用读取禁止模式和写入禁止模式,当主控制器110的电源电压VCCQ异常时,主控制器110可以启用读取禁止模式。普通禁止模式可以表示为主控制器110禁用从主处理器200接收的所有命令或者某单一命令,当启用普通禁止模式后,电压检测模块114将相应的错误信息回传到运算单元111,运算单元111将错误信息传输至主处理器200。写入禁止模式可以表示为主控制器110的数据禁止写入到闪存存储器120内,同时主控制器110将相应的错误信息回传至主处理器200内。读取禁止模式可以表示为禁止主处理器200从闪存存储器120中读取数据,同时主控制器110将相应的错误信息回传至主处理器200内。
可见,在上述方案中,针对在供电异常的情况下,可进入不同的保护模式,进而能够对存储装置内的数据进行保护。可以根据相应的电源电压与预测范围进行比较,进而确定数据是否需要读取,当电源电压超出预定范围时,执行禁止模式且可忽略从主处理器下发的从闪存存储器的读取数据命令。可以根据相应的电源电压与预测范围进行比较,进而确定数据是否需要接收,当电源电压超出预定范围时,执行禁止模式且可忽略从主处理器写入到闪存存储器的写入数据命令。可以根据相应的电源电压超出相应的预设电压范围的时间,以使主控制器启用相应的数据保护模式。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
在本说明书的描述中,参考术语“本实施例”、“示例”、“具体示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上公开的本发明实施例只是用于帮助阐述本发明。实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施方式。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地理解和利用本发明。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (7)

1.一种存储装置,其特征在于,包括:
至少一个闪存存储器;以及
主控制器,与所述闪存存储器电性连接,所述主控制器包括:
电压检测模块,用以获取所述主控制器的电源电压与所述闪存存储器的电源电压,其中,所述主控制器的电源电压表示为第一电源电压,所述闪存存储器的电源电压表示为第二电源电压;以及
运算单元,用以将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式,所述运算单元还根据第一电源电压与所述第二电源电压超出相应的预设电压范围的时间,以使所述主控制器启用相应的数据保护模式;
其中,所述运算单元统计所述第一电源电压超出第一预设电压范围的时间,表示为第一时间,当所述第一时间大于第一预设时间,则所述主控制器启用第一数据保护模式,所述运算单元统计所述第二电源电压超出第二预设电压范围的时间,表示为第二时间,当所述第二时间大于第二预设时间,则所述主控制器启用第二数据保护模式;
所述第一数据保护模式表示为所述主控制器将随机存储器的数据写入至所述闪存存储器中,所述第二数据保护模式表示为所述主控制器忽略从主处理器收到的存取命令,同时回传相应的错误信息,并将相应的错误信息传输到所述主处理器。
2.根据权利要求1所述的存储装置,其特征在于,当所述运算单元判断所述第一电源电压不在第一预设电压范围内时和/或所述第二电源电压不在第二预设电压范围内时,所述主控制器启用禁止模式。
3.根据权利要求1所述的存储装置,其特征在于,当所述运算单元判断所述第一电源电压在第一预设电压范围内且所述第二电源电压在第二预设电压范围内时,所述主控制器启用正常模式,并关闭所述禁止模式。
4.根据权利要求1所述的存储装置,其特征在于,当所述运算单元判断所述主控制器启用禁止模式的时间大于第三预设时间后,控制所述主控制器启用读取禁止模式和/或写入禁止模式。
5.一种存储装置的数据保护方法,其特征在于,包括:
通过电压检测模块每间隔预设读取时间获取主控制器的电源电压与闪存存储器的电源电压,其中,所述主控制器的电源电压表示为第一电源电压,所述闪存存储器的电源电压表示为第二电源电压;
通过运算单元将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式;
统计所述第一电源电压超出第一预设电压范围的时间,表示为第一时间,统计所述第二电源电压超出第二预设电压范围的时间,表示为第二时间;
判断所述第一时间是否大于第一预设时间,若所述第一时间大于第一预设时间,则所述主控制器启用第一数据保护模式,其中,所述第一数据保护模式表示为所述主控制器将随机存储器的数据写入至所述闪存存储器中;
判断所述第二时间是否大于第二预设时间,若所述第二时间大于第二预设时间,则所述主控制器启用第二数据保护模式,其中,所述第二数据保护模式表示为所述主控制器忽略从主处理器收到的存取命令,同时回传相应的错误信息,并将相应的错误信息传输到所述主处理器。
6.根据权利要求5所述的存储装置的数据保护方法,其特征在于,所述将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式的步骤包括:
判断所述第一电源电压是否在第一预设电压范围内,同时判断所述第二电源电压是否在第二预设电压范围内;
当所述第一电源电压不在所述第一预设电压范围内时和/或所述第二电源电压不在所述第二预设电压范围内时,所述主控制器启用禁止模式;
当所述第一电源电压在所述第一预设电压范围内且所述第二电源电压在所述第二预设电压范围内时,所述主控制器启用正常模式,并关闭所述禁止模式。
7.根据权利要求5所述的存储装置的数据保护方法,其特征在于,在所述将所述第一电源电压和/或所述第二电源电压与相应的预设电压范围进行比较,以使所述主控制器启用禁止模式的步骤后,还包括:
统计所述主控制器启用禁止模式的时间,表示启用时间;
判断所述启用时间是否大于第三预设时间;
若所述启用时间小于或等于所述第三预设时间,则所述主控制器启用普通禁止模式;
若所述启用时间大于所述第三预设时间,则所述主控制器启用读取禁止模式和/或写入禁止模式。
CN202211439515.2A 2022-11-17 2022-11-17 一种存储装置及其数据保护方法 Active CN115497522B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211439515.2A CN115497522B (zh) 2022-11-17 2022-11-17 一种存储装置及其数据保护方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211439515.2A CN115497522B (zh) 2022-11-17 2022-11-17 一种存储装置及其数据保护方法

Publications (2)

Publication Number Publication Date
CN115497522A CN115497522A (zh) 2022-12-20
CN115497522B true CN115497522B (zh) 2023-03-14

Family

ID=85116052

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211439515.2A Active CN115497522B (zh) 2022-11-17 2022-11-17 一种存储装置及其数据保护方法

Country Status (1)

Country Link
CN (1) CN115497522B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1202255A (zh) * 1995-11-13 1998-12-16 勒克萨微型系统股份有限公司 复合电压应用中的自动电压检测
CN104346296A (zh) * 2013-08-09 2015-02-11 慧荣科技股份有限公司 数据储存装置及其电压保护方法
KR20150018459A (ko) * 2013-08-09 2015-02-23 실리콘 모션 인코포레이티드 데이터 저장 디바이스 및 그의 전압 보호 방법
US10102916B1 (en) * 2017-05-22 2018-10-16 Innodisk Corporation Flash memory device having abnormal power protection
CN114356229A (zh) * 2021-12-22 2022-04-15 合肥康芯威存储技术有限公司 一种数据存储设备的参数优化方法及其优化系统
CN114830239A (zh) * 2019-10-04 2022-07-29 Lg伊诺特有限公司 用于控制nand快闪存储器器件的装置及其控制方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11487343B2 (en) * 2020-05-26 2022-11-01 Winbond Electronics Corp. Semiconductor storing apparatus and flash memory operation method

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1202255A (zh) * 1995-11-13 1998-12-16 勒克萨微型系统股份有限公司 复合电压应用中的自动电压检测
CN104346296A (zh) * 2013-08-09 2015-02-11 慧荣科技股份有限公司 数据储存装置及其电压保护方法
KR20150018459A (ko) * 2013-08-09 2015-02-23 실리콘 모션 인코포레이티드 데이터 저장 디바이스 및 그의 전압 보호 방법
US10102916B1 (en) * 2017-05-22 2018-10-16 Innodisk Corporation Flash memory device having abnormal power protection
CN114830239A (zh) * 2019-10-04 2022-07-29 Lg伊诺特有限公司 用于控制nand快闪存储器器件的装置及其控制方法
CN114356229A (zh) * 2021-12-22 2022-04-15 合肥康芯威存储技术有限公司 一种数据存储设备的参数优化方法及其优化系统

Also Published As

Publication number Publication date
CN115497522A (zh) 2022-12-20

Similar Documents

Publication Publication Date Title
US11062777B2 (en) Nonvolatile semiconductor memory device which performs improved erase operation
US20070168793A1 (en) Device and method capable of verifying program operation of non-volatile memory and method card including the same
JP4227149B2 (ja) 電子制御装置の情報記憶方法
CN107239411B (zh) 一种车载控制器内存管理方法及系统
US8913435B2 (en) Method and device for programming data into non-volatile memories
US20080195893A1 (en) A repairable semiconductor memory device and method of repairing the same
KR102620349B1 (ko) 반도체 기억장치 및 이의 동작 방법
CN115497522B (zh) 一种存储装置及其数据保护方法
US7808837B2 (en) Non-volatile memory control device
US20020174310A1 (en) Non-volatile memory
KR20050076156A (ko) 플래시 메모리의 데이터 복구 장치 및 방법
JP4983096B2 (ja) 不揮発性半導体記憶装置、不揮発性半導体記憶装置の消去方法および不揮発性半導体記憶装置の試験方法
CN110865906B (zh) 一种电机初始位置角度存储方法、装置、车辆及存储介质
JPH0822422A (ja) メモリ装置
JP2005078489A (ja) マイクロコントローラ装置及びその制御方法
US20110153961A1 (en) Storage device with function of voltage abnormal protection and operation method thereof
KR100936849B1 (ko) 첫번째 유효한 nand 명령에 따른 구성설정의 마무리
CN116701041B (zh) 一种内存数据保留方法、保留装置和相关设备
US7463527B2 (en) Method and apparatus for collecting data related to the status of an electrical power system
US11941281B2 (en) Non-volative memory system configured to mitigate errors in read and write operations
JP2005141827A (ja) 半導体記憶装置およびその不揮発性メモリ検証方法、マイクロコンピュータおよびその不揮発性メモリ制御方法
US11231871B2 (en) Electronic control device with non-volatile memory
CN114115755B (zh) 用于数据写入的方法及装置、存储介质
CN112925475A (zh) 微处理器电路以及其存储器的数据保护方法
CN113391690A (zh) Flash异常掉电保护电路、装置及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant