CN115497427A - 包括单元矩阵的显示装置 - Google Patents

包括单元矩阵的显示装置 Download PDF

Info

Publication number
CN115497427A
CN115497427A CN202210692752.3A CN202210692752A CN115497427A CN 115497427 A CN115497427 A CN 115497427A CN 202210692752 A CN202210692752 A CN 202210692752A CN 115497427 A CN115497427 A CN 115497427A
Authority
CN
China
Prior art keywords
cell
line
memory
cells
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210692752.3A
Other languages
English (en)
Inventor
李佾浩
权容一
姜受炅
权泰铉
金江柱
金善券
朴炫相
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN115497427A publication Critical patent/CN115497427A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
    • G09G3/2088Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination with use of a plurality of processors, each processor controlling a number of individual elements of the matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种显示装置,其包括:单元矩阵,其包括第一单元线和第二单元线,其中第一单元线包括共享第一行线的第一单元,第二单元线包括共享第二行线的第二单元;冗余集成电路,其包括具有冗余单元的冗余单元线,其中冗余单元共享第三行线并且通过多条列线和多条连接线连接至第一单元和第二单元;以及显示驱动器集成电路(DDI),其被配置为基于第一单元线和第二单元线是否包括坏单元,通过第一行线、第二行线和第三行线用冗余单元线替换第一单元线或第二单元线。

Description

包括单元矩阵的显示装置
相关申请的交叉引用
本申请基于并要求于2021年6月18日在韩国知识产权局提交的韩国专利申请No.10-2021-0079519的优先权,该申请的公开内容通过引用整体并入本文。
技术领域
实施例涉及一种显示装置,更具体地讲,涉及一种包括单元矩阵的显示装置。
背景技术
随着信息化社会的发展,对显示图像的显示装置的需求不断增加,并且已经使用了各种类型的显示装置,诸如液晶显示装置、等离子体显示装置、有机发光显示装置等。
发明内容
根据实施例,提供了一种显示装置,包括:单元矩阵,其包括第一单元线和第二单元线,其中,第一单元线包括共享第一行线的第一单元,第二单元线包括共享第二行线的第二单元;冗余集成电路,其包括具有冗余单元的冗余单元线,其中,冗余单元共享第三行线并且通过多条列线和多条连接线连接至第一单元和第二单元;以及显示驱动器集成电路(DDI),其被配置为基于第一单元线和第二单元线是否包括坏单元,通过第一行线、第二行线和第三行线用冗余单元线替换第一单元线或第二单元线。
根据另一实施例,提供了一种显示装置,包括:单元矩阵,其包括被配置为共享第一行线的第一单元、分别与第一单元对应的第一存储器元件、被配置为共享第二行线的第二单元、以及分别与第二单元对应的第二存储器元件;以及冗余集成电路,其包括冗余单元,其中,冗余单元被配置为共享第三行线并且通过多条列线和多条连接线连接至第一单元和第二单元,其中,第一单元中的每一个被配置为:基于存储在第一存储器元件中的一个第一存储器元件中的值,用冗余单元中的一个冗余单元选择性地替换,所述一个冗余单元连接至第一单元,所述一个第一存储器元件连接至第一单元,并且第二单元中的每一个被配置为:基于存储在第二存储器元件中的一个第二存储器元件中的值,用冗余单元中的一个冗余单元选择性地替换,所述一个冗余单元连接至第二单元,所述一个第二存储器元件连接至第二单元。
根据另一实施例,提供了一种显示装置,包括:单元矩阵,其包括第一单元;以及冗余集成电路,其包括通过第一连接线连接至第一单元的第一冗余单元,其中,第一冗余单元包括被配置为存储和输出第一数据的第一移位器,并且第一单元包括:第二移位器,其被配置为存储和输出第二数据;第一复用器,其被配置为基于第一替换选择信号选择并输出第二数据和通过所述第一连接线从所述第一移位器接收到的所述第一数据中的一个;逻辑门,其被配置为基于输出使能信号输出第一复用器的输出信号;以及发光元件,其被配置为响应于从逻辑门接收到的第一复用器的输出信号而发光。
附图说明
通过参照附图详细描述示例实施例,对于本领域的技术人员而言,特征将变得更加显而易见,在附图中:
图1是根据示例实施例的显示装置的框图;
图2是根据示例实施例的显示装置的框图;
图3是示出根据示例实施例的显示装置的各方面的示图;
图4是用于解释根据示例实施例的显示装置的线连接结构的示图;
图5A和图5B是用于解释根据示例实施例的操作方法的示图;
图6是示出根据示例实施例的显示装置的操作方法的流程图;
图7是根据示例实施例的显示装置的框图;
图8是示出根据示例实施例的显示装置的示图;
图9是用于解释根据示例实施例的显示装置的线连接结构的示图;
图10是用于解释根据示例实施例的显示装置的操作方法的示图;
图11是示出图7的第一存储器元件的示例的示图;
图12是示出根据示例实施例的显示装置的操作方法的流程图;
图13是示出图12的操作S200的示例的流程图;
图14是根据示例实施例的显示装置的框图;
图15A和图15B是分别示出图14的补充电路的示例的示图;以及
图16是示出根据示例实施例的制造显示装置的操作的示意图。
具体实施方式
图1是根据示例实施例的显示装置10的框图。
显示装置10可安装在具有图像显示功能的电子装置上。
电子装置的示例可包括例如智能电话、平板个人计算机(PC)、移动电话、视频电话、电子书阅读器、台式PC、膝上型PC、上网本计算机、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器、移动医疗装置、相机和可穿戴装置(例如,头戴式装置(HMD),诸如电子眼镜、电子衣服、电子手镯、电子项链、电子配件、电子纹身或智能手表)。电子装置可以是具有图像显示功能的智能家用电器。智能家用电器可包括例如电视机、数字视频盘(DVD)播放器、音响、冰箱、空调、真空吸尘器、烤箱、微波炉、洗衣机、空气净化器、机顶盒(例如,Samsung HomeSyncTM、Apple TVTM或Google TVTM)、游戏控制台、电子词典、电子钥匙、摄像机和电子相框中的至少一个。电子装置的示例可包括各种医疗设备(例如,磁共振血管造影(MRA)设备、磁共振成像(MRI)设备、计算断层摄影(CT)设备、射线照相设备、超声设备等)、导航装置、全球定位系统(GPS)接收器、事件数据记录器(EDR)、飞行数据记录器(FDR)、汽车信息娱乐装置、用于船舶的电子装置(例如,用于船舶的导航装置和陀螺罗盘等)、航空电子装置、安全装置、用于车辆的头单元、工业或家用机器人、自动柜员机(ATM)和商店的销售点(POS)中的至少一个。电子装置的示例可包括具有图像显示功能的一件家具或建筑物/结构的一部分、电子板、电子签名接收装置、投影仪和各种测量装置(例如,供水、电、气或无线电波测量装置等)中的至少一个。电子装置可以是柔性显示装置。电子装置可以是上述一个或多个各种装置的组合。
参照图1,显示装置10可包括显示驱动器集成电路(DDI)20、显示面板30和冗余集成电路(冗余IC)40。
冗余IC 40可包括用于替换显示面板30的单元矩阵32中的坏单元的多个冗余单元RC11至RCkn。
坏单元可以是其中包括的控制电路没有正确操作的单元。冗余单元可包括用于替换坏单元的控制电路的操作的控制电路。冗余单元可不包括单独的发光元件。在替换坏单元时,冗余单元的控制电路可用于控制坏单元的发光元件,而不是使用坏单元的控制电路来控制坏单元的发光元件。
单元矩阵32可包括多个单元C11至Cmn。多个单元C11至Cmn可以以m行×n列(m×n)矩阵形式布置。冗余单元可以以k行×n列(k×n)矩阵形式布置。单元矩阵32的列数n可等于冗余单元矩阵的列数n。
显示装置10可以是其中DDI 20、显示面板30和冗余IC 40被实现为一个模块的装置。DDI 20和冗余IC 40可安装在显示面板30的基板上。冗余IC 40可通过诸如柔性印刷电路板(FPCB)等的连接构件电连接至显示面板30。
冗余IC 40可以以最小化到单元矩阵32中的多个单元C11至Cmn的距离的方式被布置在单元矩阵32的旁边或外部。冗余IC 40可被布置为与显示面板30分离,或者可被布置为被包括在显示面板30中并与单元矩阵32分离。冗余IC 40在图1中被示为与DDI 20分离的组件,但是冗余IC 40可被包括在DDI 20中。
显示面板30可显示真实图像,显示面板30的示例可包括接收电发送的图像信号以显示图像的显示装置,诸如发光二极管(LED)或有机发光二极管(OLED)显示器、薄膜晶体管液晶显示器(TFT-LCD)、场发射显示器、等离子体显示面板(PDP)等。在下文中,可假设显示面板30是其中多个像素中的每一个包括OLED的OLED显示面板,但是显示面板30可被实现为不同种类的平面显示面板或柔性显示面板。
显示面板30可包括单元矩阵32,单元矩阵32可包括各自能够发射光信号的多个单元C11至Cmn。多个单元C11至Cmn中的每一个可包括发光元件和连接至发光元件的控制电路。下面将参照图3和图8描述多个单元C11至Cmn的详细配置。
在实施方案(未图示)中,显示面板30可包括额外的单元矩阵,并且包括在额外的单元矩阵中的坏单元也可用多个冗余单元RC11至RCkn替换。
DDI 20可将从主处理器接收到的图像数据转换成多个模拟信号以驱动显示面板30,并将转换后的多个模拟信号供应至显示面板30,DDI 20也可将多个模拟信号供应至多个冗余单元RC11至RCkn以替换多个单元C11至Cmn中的一些坏单元。
多个冗余单元RC11至RCkn中的一些或全部可用于替换坏单元。在各种实施方式中,在冗余单元在使用中失效或以其它方式发展失效的情况下,可准备多个冗余单元RC11至RCkn中的一些。
冗余IC 40可通过多条线连接至单元矩阵32,使得多个冗余单元RC11至RCkn可替换包括在多个单元C1至Cmn中的坏单元。下面将参照图2描述单元矩阵32和冗余IC 40之间的连接结构。
可(例如,相对于多个冗余单元RC11至RCkn)最小化单元矩阵32中的多个单元C11至Cmn之间的距离,并且可通过将冗余IC 40布置在单元矩阵32旁边或外部来同时减少单元矩阵32的输出(例如,图像输出)中的缺陷。
图2是根据示例实施例的显示装置100的框图。
结合图2,将描述这样的示例实施例:其中,单元矩阵140包括以3×3矩阵形式布置的第一单元C11至第九单元C33,并且冗余IC150包括第一冗余单元RC1至第三冗余单元RC3,但是将认识到,单元矩阵中的单元和冗余单元的数量和布置可变化。
参照图2,显示装置100可包括控制逻辑110、行驱动器120、数据驱动器130、单元矩阵140、冗余IC 150和存储器160。
行驱动器120和数据驱动器130可以是包括在图1的DDI 20中的组件。显示装置100还可包括电压发生器、时钟发生器等,作为包括在图1的DDI 20中的组件。
控制逻辑110可控制行驱动器120和数据驱动器130的整体操作。控制逻辑110可控制行驱动器120和数据驱动器130输出信号,以允许第一冗余单元RC1至第三冗余单元RC3替换第一单元C11至第九单元C33中的一些。
行驱动器120可包括第一线驱动电路121至第四线驱动电路124,其中,第一线驱动电路121可通过第一行线RLs1驱动第一单元C11至第三单元C13,第二线驱动电路122可通过第二行线RLs2驱动第四单元C21至第六单元C23,第三线驱动电路123可通过第三行线RLs3驱动第七单元C31至第九单元C33,并且第四线驱动电路124可通过第四行线RLs4驱动第一冗余单元RC1至第三冗余单元RC3。行驱动器120可被称为扫描驱动器。
第一线驱动电路121至第四线驱动电路124在图2中被示为彼此分离,但是它们可集成到一个电路中。
数据驱动器130可通过第一数据线DL1至第三数据线DL3将数据发送至第一单元C11至第九单元C33和第一冗余单元RC1至第三冗余单元RC3。数据线可被称为列线。
第一单元C11至第三单元C13可共享第一行线RLs1,并且可分别连接至第一数据线DL1至第三数据线DL3。第四单元C21至第六单元C23可共享第二行线RLs2,并且可分别连接至第一数据线DL1至第三数据线DL3。第七单元C31至第九单元C33可共享第三行线RLs3,并且可分别连接至第一数据线DL1至第三数据线DL3。第一冗余单元RC1至第三冗余单元RC3可共享第四行线RLs4,并且可分别连接至第一数据线DL1至第三数据线DL3。
第一冗余单元RC1可通过第一连接线CL1连接至第一单元C11、第四单元C21和第七单元C31中的每一个。第二冗余单元RC2可通过第二连接线CL2连接至第二单元C12、第五单元C22和第八单元C32中的每一个。第三冗余单元RC3可通过第三连接线CL3连接至第三单元C13、第六单元C23和第九单元C33中的每一个。
在下文中,共享同一行线的单元可被定义为单元线。例如,第一单元C11至第三单元C13可定义为第一单元线,第四单元C21至第六单元C23可定义为第二单元线,第七单元C31至第九单元C33可定义为第三单元线。此外,第一冗余单元RC1至第三冗余单元RC3可被定义为冗余单元线。
在实例实施例中,具有坏单元(或一个以上坏单元)的单元线可由冗余单元线替换。例如,如果第一单元C11是第一单元线中的坏单元,则冗余单元线可使用通过第一行线RLs1和第四行线RLs4接收的信号替换第一单元线(即,第一单元C11至第三单元C13)。
在示例实施例中,控制逻辑110可检测单元矩阵140中的坏单元,并且可基于检测结果来控制行驱动器120和数据驱动器130。控制逻辑110可将(指示检测结果的)坏单元相关信息BC_INFO存储在存储器160中,并通过访问存储器160获得坏单元相关信息BC_INFO。坏单元相关信息BC_INFO可包括诸如与单元矩阵140中的坏单元相关的位置、数量等的信息。因此,控制逻辑110可基于坏单元相关信息BC_INFO控制行驱动器120和数据驱动器130,而无需重复执行坏单元检测操作。
在另一示例实施例中,坏单元相关信息BC_INFO可从显示装置100的批量生产操作中获得,并可在产品被装运时预先存储在存储器160中。
存储器160的示例可包括非易失性存储器,诸如只读存储器(ROM)、闪速存储器、电阻随机存取存储器(ReRAM)和磁随机存取存储器(MRAM)。
图3是示出根据示例实施例的显示装置100的各方面的示图。
图3示出图2中的第一单元C11、第一冗余单元RC1、第一线驱动电路121和第四线驱动电路124的示例。图3中示出的示例也可应用于图2的第二单元C12至第九单元C33、第二冗余单元RC2和第三冗余单元RC3、第二线驱动电路122和第三线驱动电路123。
参照图3,第一线驱动电路121可包括第一与门121_1和第一复用器121_2。第四线驱动电路124可包括第四与门124_1和第四复用器124_2。
第一单元C11可包括第一移位器141、第五复用器142、第五与门143、晶体管144和发光元件145。
第一冗余单元RC1可包括第二移位器151。
参照第一线驱动电路121,第一与门121_1可接收数据时钟D_CLK和第一写使能信号WEN[1]。第一复用器121_2可基于第一时钟选择信号SEL_CLK[1]来选择并输出脉宽调制(PWM)时钟CLK_PWM和从第一与门121_1接收的数据时钟D_CLK之一。此外,第一线驱动电路121可输出第一输出使能信号EN_OUT[1]和第一替换选择信号SEL_R[1]。第一输出使能信号EN_OUT[1]、第一复用器121_2的输出以及第一替换选择信号SEL_R[1]可通过图2的第一行线RLs1被发送到第一单元C11。
参照第四线驱动电路124,第四与门124_1可接收数据时钟D_CLK和冗余写使能信号WEN_RD。第四复用器124_2可基于冗余时钟选择信号SEL_CK_RD选择并输出PWM时钟CLK_PWM和从第四与门124_1接收的数据时钟D_CLK之一。第四复用器124_2的输出可通过图2的第四行线RsL4(其可被实现为第四行线RL4(见图4))被发送到第一冗余单元RC1。
参照第一单元C11,第一移位器141可连接至第一数据线DL1以接收包括多个比特的第一数据D1。第一移位器141可基于从第一复用器121_2接收的数据时钟D_CLK存储第一数据D1。第一移位器141可基于从第一复用器121_2接收的PWM时钟CLK_PWM以比特为单位顺序地输出第一数据D1。
参照第一冗余单元RC1,第二移位器151可连接至第一数据线DL1以接收包括多个比特的第一数据D1。第二移位器151可基于从第四复用器124_2接收的数据时钟D_CLK来存储第一数据D1。第二移位器151可基于从第四复用器124_2接收的PWM时钟CLK_PWM以比特为单位顺序地输出第一数据D1。第二移位器151的输出可通过第一连接线CL1被发送到第一单元C11。
再次参照第一单元C11,第五复用器142可基于第一替换选择信号SEL_R[1]来选择并输出第一移位器141的输出和第二移位器151的输出之一。例如,当第一替换选择信号SEL_R[1]为逻辑高时,第一单元C11可被识别为坏单元,并且第五复用器142可将第二移位器151的输出输出至第五与门143。因此,第一冗余单元RC1可替换第一单元C11的控制。作为另一示例,当第一替换选择信号SEL_R[1]为逻辑低时,第一单元C11可被识别为正常单元,并且第五复用器142可将第一移位器141的输出输出至第五与门143。
第五与门143可接收第五复用器142的输出和第一输出使能信号EN_OUT[1]。晶体管144可响应于第五与门143的输出向发光元件145提供电源电压VDD。晶体管144可以是p沟道金属氧化物半导体场效应晶体管(MOSFET)。
图4是用于解释根据示例实施例的显示装置的线连接结构的示图。
图4的线连接结构是其中体现了图2所示的单元矩阵140和冗余IC 150的实施例。
参照图4,第一单元C11至第三单元C13可共享第一行线RLs1。第四单元C21至第六单元C23可共享第二行线RLs2。第七单元C31至第九单元C33可共享第三行线RLs3。图2的第四行线RLs4可被提供为第四行线RL4,并且第一冗余单元RC1至第三冗余单元RC3可共享第四行线RL4。
第一单元至第三单元C11、C12和C13可通过第一行线RLs1从行驱动器接收第一输出使能信号EN_OUT[1]、第一替换选择信号SEL_R[1]和数据时钟D_CLK或PWM时钟CLK_PWM。第四单元至第六单元C21、C22和C23可通过第二行线RLs2从行驱动器接收第二输出使能信号EN_OUT[2]、第二替换选择信号SEL_R[2]和数据时钟D_CLK或PWM时钟CLK_PWM。第七单元到第九单元C31、C32和C33可通过第三行线RLs3从行驱动器接收第三输出使能信号EN_OUT[3]、第三替换选择信号SEL_R[3]和数据时钟D_CLK或PWM时钟CLK_PWM。第一冗余单元RC1至第三冗余单元RC3可通过第四行线RL4接收数据时钟D_CLK或PWM时钟CLK_PWM。
第一单元C11、第四单元C21和第七单元C31以及第一冗余单元RC1可连接至第一数据线DL1和第一连接线CL1。第二单元C12、第五单元C22和第八单元C32以及第二冗余单元RC2可连接至第二数据线DL2和第二连接线CL2。第三单元C13、第六单元C23和第九单元C33以及第三冗余单元RC3可连接至第三数据线DL3和第三连接线CL3。
第一单元C11、第四单元C21和第七单元C31以及第一冗余单元RC1可通过第一数据线DL1接收第一数据D1。第二单元C12、第五单元C22、第八单元C32以及第二冗余单元RC2可通过第二数据线DL2接收第二数据D2。第三单元C13、第六单元C23和第九单元C33以及第三冗余单元RC3可通过第三数据线DL3接收第三数据D3。
使用上面结合图4描述的线连接结构,包括第一冗余单元RC1至第三冗余单元RC3的冗余单元线可替换包括第一单元至第三单元C11、C12和C13的第一单元线、包括第四单元至第六单元C21、C22和C23的第二单元线、或包括第七单元至第九单元C31、C32和C33的第三单元线。
图5A和图5B是用于解释根据示例实施例的操作方法的示图。
图5A的线连接结构是其中体现了图2所示的行驱动器120、单元矩阵140和冗余IC150的实施例。在下文中,在描述图5A时,可省略已经参照图4给出的描述。
在图5A中,假设第四单元C21是坏单元,并且图5B的时序图对应于图5A。
参照图5A,行驱动器120可包括第一与门121_1至第四与门124_1以及第一复用器121_2至第四复用器124_2。
第一与门121_1可接收数据时钟D_CLK与第一写使能信号WEN[1]。第一复用器121_2可基于第一时钟选择信号SEL_CLK[1]选择并输出PWM时钟CLK_PWM和从第一与门121_1接收的数据时钟D_CLK之一。
第二与门122_1可接收数据时钟D_CLK与第二写使能信号WEN[2]。第二复用器122_2可基于第二时钟选择信号SEL_CLK[2]来选择并输出PWM时钟CLK_PWM和从第二与门122_1接收的数据时钟D_CLK之一。
第三与门123_1可接收数据时钟D_CLK与第三写使能信号WEN_[3]。第三复用器123_2可基于第三时钟选择信号SEL_CLK[3]来选择并输出PWM时钟CLK_PWM和从第三与门123_1接收的数据时钟D_CLK之一。
第四与门124_1可接收数据时钟D_CLK和冗余写使能信号WEN_RD。第四复用器124_2可基于冗余时钟选择信号SEL_CK_RD选择并输出PWM时钟CLK_PWM和从第四与门124_1接收的数据时钟D_CLK之一。
进一步参照图5B,第一单元C11在第一时间t1至第二时间t2的第一时段中操作,第四单元C21在第二时间t2至第三时间t3的第二时段中操作,并且第七单元C31在第三时间t3至第四时间t4的第三时段中操作。
在第一时段中,第一时钟选择信号SEL_CLK[1]和第一写使能信号WEN[1]可为逻辑高。此时,第一复用器121_2可输出数据时钟D_CLK。第一单元C11可基于数据时钟D_CLK将第一数据D1存储在第一单元C11的移位器中。因为第一替换选择信号SEL_R[1]为逻辑低,所以第一单元C11的移位器(见图3的移位器141)的输出可被选择,并基于响应于第一PWM起始信号I_PWM[1]而启用的PWM时钟被提供至第一单元C11中的晶体管。
在第二时段中,第二时钟选择信号SEL_CLK[2]和第二写使能信号WEN[2]可为逻辑高。此时,第二复用器122_2可输出数据时钟D_CLK。第四单元C21可基于数据时钟D_CLK将第一数据D1存储在第四单元C21的移位器中。第四单元C21的移位器可基于响应于第一PWM起始信号I_PWM[1]而启用的PWM时钟来输出第一数据D1。同时,冗余写使能信号WEN_RD和冗余时钟选择信号SEL_CK_RD可以是逻辑高。此时,第四复用器124_2可输出数据时钟D_CLK。第一冗余单元RC1可基于数据时钟D_CLK将第一数据D1存储在第一冗余单元RC1的移位器中。因为第二替换选择信号SEL_R[2]为逻辑低,所以第一冗余单元RC1可替换第四单元C21。也就是说,第一冗余单元RC1的移位器的输出可被选择,并且第一数据D1可基于响应于第四PWM起始信号I_PWM[4]而启用的PWM时钟被输出到第四单元C21中的晶体管。
在第三时段中,第三时钟选择信号SEL_CLK[3]和第三写使能信号WEN_[3]可为逻辑高。此时,第三复用器123_2可输出数据时钟D_CLK。第七单元C31可基于数据时钟D_CLK将第一数据D1存储在第七单元C31的移位器中。因为第三替换选择信号SEL_R[3]为逻辑低,所以第七单元C31的移位器的输出可被选择,并基于响应于第三PWM起始信号I_PWM[3]而启用的PWM时钟来被提供至第七单元C31中的晶体管。
图6是示出根据示例实施例的显示装置的操作方法的流程图。
参照图6,在操作S100中,显示装置可获得单元矩阵的坏单元相关信息。坏单元相关信息可被存储在显示装置中的存储器中并且从存储器获得。显示装置可对单元矩阵执行坏单元检测操作以从检测结果获得坏单元相关信息。坏单元相关信息可从显示装置的大量生产操作导出,并且可在装运产品时预先存储在存储器中。
在操作S110中,显示装置可用包括冗余单元的冗余单元线替换包括至少一个坏单元的单元线。
在操作S120中,显示装置可通过使用正常单元线(各自包括正常单元)和冗余单元线(替换包括至少一个坏单元的单元线)执行显示。
图7是根据示例实施例的显示装置200的框图。
在图7中,可省略已参照图2的显示装置100给出的描述。
参照图7,显示装置200可包括控制逻辑210、行驱动器220、数据驱动器230、单元矩阵240、冗余IC 250和存储器260。
单元矩阵240可包括分别连接至第一单元C11至第九单元C33的第一存储器元件MEM11至第九存储器元件MEM33。第一单元C11至第九单元C33可被实现为包括分别与之对应的第一存储器元件MEM11至第九存储器元件MEM33。
第一存储器元件MEM11至第三存储器元件MEM13可共享第一存储器行线MRL1。第一存储器元件MEM11至第三存储器元件MEM13可分别连接至第一存储器列线MCL1至第三存储器列线MCL3。
第四存储器元件MEM21至第六存储器元件MEM23可共享第二存储器行线MRL2。第四存储器元件MEM21至第六存储器元件MEM23可分别连接至第一存储器列线MCL1至第三存储器列线MCL3。
第七存储器元件MEM31至第九存储器元件MEM33可共享第三存储器行线MRL3。第七存储器元件MEM31至第九存储器元件MEM33可分别连接至第一存储器列线MCL1至第三存储器列线MCL3。
第一存储器元件MEM11至第九存储器元件MEM33可存储指示分别与其连接的第一单元C11至第九单元C33是否是坏单元的值。作为示例,当第一单元C11是坏单元时,第一存储器元件MEM11可存储值“1”。作为另一示例,当第二单元C12是正常单元时,第二存储器元件MEM12可存储值“0”。
在第一单元C11至第九单元C33中,可基于存储在第一存储器元件MEM11至第九存储器元件MEM33中的值,用第一冗余单元RC1至第三冗余单元RC3替换坏单元。这将在下面参照图8进行更详细地描述。
在行驱动器220中,第一线驱动电路221可连接至第一存储器行线MRL1。第二线驱动电路222可连接至第二存储器行线MRL2。第三线驱动电路223可连接至第三存储器行线MRL3。
数据驱动器230可连接至第一存储器列线至第三存储器列线MCL1、MCL2和MCL3。
行驱动器220可通过第一存储器行线MRL1发送第一存储器使能信号,并且可响应于第一存储器使能信号启用第一存储器元件MEM11至第三存储器元件MEM13。然后,数据驱动器230可分别通过第一存储器列线MCL1至第三存储器列线MCL3发送第一存储器设定信号至第三存储器设定信号,并且第一存储器元件MEM11至第三存储器元件MEM13可存储分别与第一存储器设定信号至第三存储器设定信号对应的值。
行驱动器220可通过第二存储器行线MRL2发送第二存储器使能信号,并且可响应于第二存储器使能信号启用第四存储器元件MEM21至第六存储器元件MEM23。然后,数据驱动器230可分别通过第一存储器列线MCL1至第三存储器列线MCL3发送第一存储器设定信号至第三存储器设定信号,并且第四存储器元件MEM21至第六存储器元件MEM23可存储分别与第一存储器设定信号至第三存储器设定信号对应的值。
行驱动器220可通过第三存储器行线MRL3发送第三存储器使能信号,并且第七存储器元件MEM31至第九存储器元件MEM33可响应于第三存储器使能信号被启用。然后,数据驱动器230可分别通过第一存储器列线MCL1至第三存储器列线MCL3发送第一存储器设定信号至第三存储器设定信号,并且第七存储器元件MEM31至第九存储器元件MEM33可存储分别与第一存储器设定信号至第三存储器设定信号相对应的值。
控制逻辑210可获得存储在存储器260中的坏单元相关信息BC_INFO,并可通过基于坏单元相关信息BC_INFO控制行驱动器220和数据驱动器230将某些值存储在第一存储器元件MEM11至第九存储器元件MEM33中。
控制逻辑210可包括坏单元管理逻辑212。坏单元管理逻辑212可控制行驱动器220和数据驱动器230以执行检测包括在单元矩阵240中的坏单元的操作。坏单元管理逻辑212可基于检测结果产生坏单元相关信息BC_INFO,然后将其存储在存储器260中。坏单元管理逻辑212可通过周期性或非周期性地控制检测坏单元的操作来更新坏单元相关信息BC_INFO。
如上所述,并且如下面结合图8进一步描述的,相对于图2中示出的显示装置100,根据本示例实施例的显示装置200可通过使用第一存储器元件MEM11至第九存储器元件MEM33仅用冗余单元替换坏单元。
图8是示出根据示例实施例的显示装置200的实现实施例的示图。
图8显示图7的第一单元C11、第一冗余单元RC1、第一线驱动电路221及第四线驱动电路224的实现实施例。图8所示的实施例也可应用于图7的第二单元C12至第九单元C33、第二冗余单元RC2和第三冗余单元RC3、以及第二驱动电路222和第三驱动电路223。
在下文中,将主要描述与图3的显示装置100的不同之处。
参照图8,第一单元C11可包括第一移位器241、第一存储器元件MEM11、第五复用器242、第五与门243、晶体管244和发光元件245。
第一存储器元件MEM11可通过第一存储器行线MRL1连接至第一线驱动电路221。第一存储器元件MEM11可通过第一存储器行线MRL1从第一线驱动电路221接收第一存储器使能信号SET_EN[1]。第一存储器元件MEM11可通过第一存储器列线MCL1连接至(图7中的)数据驱动器230。第一存储器元件MEM11可通过第一存储器列线MCL1接收第一存储器设定信号SET[1]。第一存储器元件MEM11可存储与第一存储器设定信号SET[1]对应的值。
第一存储器元件MEM11可将(对应于其中储存的值的)第一替换选择信号SEL_R[1]输出至第五复用器242。
第五复用器242可基于第一替换选择信号SEL_R[1]来选择并输出第一移位器241的输出和第二移位器251的输出之一。例如,当第一替换选择信号SEL_R[1]为逻辑高时,第一单元C11可被识别为坏单元,并且第五复用器242可将第二移位器251的输出输出到第五与门243。因此,第一冗余单元RC1可替换第一单元C11的控制。作为另一示例,当第一替换选择信号SEL_R[1]为逻辑低时,第一单元C11可被识别为正常单元,并且第五复用器242可将第一移位器241的输出输出到第五与门243。
图9是用于解释根据示例实施例的显示装置的线连接结构的示图。
图9的线连接结构是其中体现了图7所示的单元矩阵240和冗余IC 250的实施例。
在下文中,以下主要描述与图4所示的结构不同的结构。
参照图9,第一存储器元件MEM11至第九存储器元件MEM33可分别连接至第一单元C11至第九单元C33。第一存储器元件MEM11至第九存储器元件MEM33可共享第一存储器行线MRL1以通过第一存储器行线MRL1接收第一存储器使能信号SET_EN[1]。第四存储器元件MEM21至第六存储器元件MEM23可共享第二存储器行线MRL2以通过第二存储器行线MRL2接收第二存储器使能信号SET_EN[2]。第七存储器元件MEM31至第九存储器元件MEM33可共享第三存储器行线MRL3以通过第三存储器行线MRL3接收第三存储器使能信号SET_EN[3]。
第一存储器元件MEM11、第四存储器元件MEM21和第七存储器元件MEM31可共享第一存储器列线MCL1,以通过第一存储器列线MCL1接收第一存储器设定信号SET[1]。第二存储器元件MEM12、第五存储器元件MEM22和第八存储器元件MEM32可共享第二存储器列线MCL2,以通过第二存储器列线MCL2接收第二存储器设定信号SET[2]。第三存储器元件MEM13、第六存储器元件MEM23和第九存储器元件MEM33可共享第三存储器列线MCL3,以通过第三存储器列线MCL3接收第三存储器设定信号SET[3]。
图10是用于解释根据示例实施例的显示装置的操作方法的示图。
在图10中,假设第一单元C11、第三单元C13和第五单元C22是坏单元。
参照图10,值“1”可存储在分别对应于第一单元C11、第三单元C13和第五单元C22的第一存储器元件MEM11、第三存储器元件MEM13和第五存储器元件MEM22中,以指示第一单元C11、第三单元C13和第五单元C22是坏单元。值“0”可存储在分别对应于其余的第二单元C12、第四单元C21和第六单元至第九单元C23、C31、C32和C33的其余的第二存储器元件MEM12、第四存储器元件MEM21和第六存储器元件至第九存储器元件MEM23、MEM31、MEM32和MEM33中,以指示其余的第二单元C12、第四单元C21和第六单元到第九单元C23、C31、C32和C33是正常单元。
响应于从第一存储器元件MEM11接收的替换选择信号,第一单元C11可用通过第一连接线CL1连接的第一冗余单元RC1替换。响应于从第三存储器元件MEM13接收的替换选择信号,第三单元C13可用通过第三连接线CL3连接的第三冗余单元RC3替换。响应于从第五存储器元件MEM22接收的替换选择信号,第五单元C22可用通过第二连接线CL2连接的第二冗余单元RC2替换。
图11是示出图7的第一存储器元件MEM11的示例的示图。
图11的第一存储器元件MEM11的实现实施例也可应用于图7的其余的第二存储器元件MEM12至第九存储器元件MEM33。
参照图11,第一存储器元件MEM11可包括第一晶体管TR1、第二晶体管TR2、第一反相器INV1和第二反相器INV2。第一晶体管TR1和第二晶体管TR2可以是n沟道MOSFET。第一晶体管TR1和第二晶体管TR2中的每一个的栅极端子可连接至第一存储器行线MRL1,第一晶体管TR1的漏极端子可连接至第一存储器列线MCL1,并且第二晶体管TR2的源极端子可连接至第一反相存储器列线/MCL1。第一反相器INV1及第二反相器INV2可在相互输出被提供作为输入的结构中连接在第一晶体管TR1的源极端子与第二晶体管TR2的漏极端子之间。
第一存储器元件MEM11可实现为易失性存储器(诸如静态随机存取存储器(SRAM)或动态随机存取存储器(DRAM)),或者实现为非易失性存储器(诸如ROM、闪存、ReRAM或MRAM)。
图12是示出根据示例实施例的显示装置的操作方法的流程图。
参照图12,在操作S200中,显示装置可设定(或存储)分别与单元矩阵中的多个单元对应的多个存储器元件的值。
在操作210中,显示装置可基于在多个存储器元件中设定的值,用冗余IC的冗余单元替换单元矩阵中的坏单元。
在操作S220中,显示装置可使用单元矩阵中的正常单元和冗余IC的冗余单元执行显示。
图13是示出图12的操作S200的示例的流程图。
参照图13,在操作S201中,可将显示装置通电。
在操作S202中,显示装置可在通电之后检测单元矩阵中的坏单元。
在操作S203中,显示装置可基于检测结果设定(或存储)分别与单元矩阵中的多个单元对应的多个存储器元件的值。
图14是根据示例实施例的显示装置400的框图。
参照图14,显示装置400可包括显示面板410和冗余IC 420。
显示面板410可包括单元矩阵412和补充电路414。补充电路414可被配置为改善从冗余IC 420输出到单元矩阵412的信号的特性。补充电路414可包括例如用于放大信号的放大器、用于去除噪声的噪声去除器等。
可通过考虑单元矩阵412和冗余IC 420之间的距离来实现补充电路414。例如,补充电路414可为从远离单元矩阵412中的坏单元的冗余单元输出的信号提供更大的增益,并且可为从靠近单元矩阵412中的坏单元的冗余单元输出的信号提供更小的增益。
图15A和图15B是分别示出图14的补充电路的示例的示图。
参照图15A,辅助电路414a可包括第一级STG_1至第三级STG_3。
第一级STG_1可包括第一放大器至第三放大器Amp11、Amp12和Amp13,并且可位于第一冗余单元RC1至第三冗余单元RC3与第七单元C31至第九单元C33之间的位置处。第一放大器至第三放大器Amp11、Amp12和Amp13可分别形成在第一连接线CL1至第三连接线CL3上。
第二级STG_2可包括第四放大器Amp21至第六放大器Amp23,并且可位于第四单元C21至第六单元C23与第七单元C31至第九单元C33之间的位置处。第四放大器Amp21至第六放大器Amp23可分别形成在第一连接线CL1至第三连接线CL3上。
第三级STG_3可包括第七放大器Amp31至第九放大器Amp33,并且可位于第一单元C11至第三单元C13与第四单元C21至第六单元C23之间的位置处。第七放大器Amp31至第九放大器Amp33可分别形成在第一连接线CL1至第三连接线CL3上。
参照图15B,补充电路414b可包括第一放大器Amp11至第九放大器Amp33,并且可位于第一冗余单元RC1至第三冗余单元RC3与第七单元C31至第九单元C33之间的位置处。第一放大器Amp11至第九放大器Amp33可分别形成在第一连接线CL1至第三连接线CL3上。
图15A和图15B的补充电路414a和414b仅仅是示例,并且用于改善从冗余IC输出到单元矩阵的信号的特性的各种示例可被应用于补充电路。
图16是示出根据示例实施例的制造显示装置1030的操作的示意图。
参照图16,显示装置1030可包括发光元件阵列1010和驱动电路基板1020。发光元件阵列1010可耦接至驱动电路基板1020。
发光元件阵列1010可包括多个发光元件。多个发光元件中的每一个可以是发光二极管(LED)。发光元件可以是具有微米到纳米单位尺寸的LED。可通过在硅晶片上生长多个发光元件来制造至少一个发光元件阵列1010。因此,可通过将发光元件阵列1010耦接到驱动电路基板1020而不用将发光元件单独地转移到驱动电路基板1020来制造显示装置1030。
分别与发光元件阵列1010上的多个发光元件对应的单元可以以矩阵形式布置在驱动电路基板1020上。发光元件阵列1010上的多个发光元件和驱动电路基板1020的控制电路可电连接以形成单元。
例如,如上参照图1所述的冗余IC可形成在与驱动电路基板1020和发光元件阵列1010不同的基板上,以包括在显示装置1030中。
驱动电路基板1020可包括单元中包括的控制电路,并且控制电路可被实现为可被冗余IC的冗余单元的控制电路替换。其详细描述已经在上文给出。
通过总结和回顾,对使用微发光二极管(μLED)的显示装置的关注正在增加。硅上微型LED或硅上有源矩阵有机发光二极管(AMOLED)的发展可改进显示装置的特性,例如,用于虚拟现实(VR)、增强现实(AR)和混合现实(混合现实)技术。最小化单元尺寸可有助于实现具有高分辨率的图像。
如上所述,实施例涉及包括单元矩阵的显示装置。实施例可提供一种显示装置,其中,可用冗余单元有效地替换坏单元,从而输出没有缺陷的高质量图像。
本文已经公开了示例性实施例,并且尽管采用了特定术语,但是它们仅以一般性和描述性意义使用并且将以一般性和描述性意义解释,而不是为了限制的目的。在一些情况下,如本领域普通技术人员在提交本申请时将显而易见的,结合特定实施例描述的特征、特性和/或元件可单独使用或与结合其它实施例描述的特征、特性和/或元件组合使用,除非另外具体指示。因此,本领域技术人员将理解,在不脱离权利要求中阐述的本发明的精神和范围的情况下,可进行形式和细节上的各种改变。

Claims (20)

1.一种显示装置,包括:
单元矩阵,其包括第一单元线和第二单元线,其中,所述第一单元线包括共享第一行线的第一单元,并且所述第二单元线包括共享第二行线的第二单元;
冗余集成电路,其包括具有冗余单元的冗余单元线,其中,所述冗余单元共享第三行线并且通过多条列线和多条连接线连接至所述第一单元和所述第二单元;以及
显示驱动器集成电路,其被配置为:基于所述第一单元线和所述第二单元线是否包括坏单元,通过所述第一行线、所述第二行线和所述第三行线用所述冗余单元线替换所述第一单元线或所述第二单元线。
2.如权利要求1所述的显示装置,其中,当所述第一单元包括至少一个坏单元时,用所述冗余单元线替换所述第一单元线。
3.如权利要求2所述的显示装置,其中,当用所述冗余单元线替换所述第一单元线时,所述显示驱动器集成电路还被配置为:在第一时段内通过所述第一行线中的一条和所述第三行线将数据时钟发送至所述第一单元中的每一个和所述冗余单元中的每一个,并且在第二时段内通过所述第二行线中的一条将所述数据时钟发送到所述第二单元。
4.如权利要求1所述的显示装置,其中,所述第一单元和所述第二单元中的每一个包括:
第一移位器,其被配置为基于数据时钟存储通过所述多条列线中的一条列线接收到的第一数据,并且基于脉冲宽度调制时钟输出所述第一数据,其中,所述一条列线连接至所述第一移位器;
复用器,其被配置为基于替换选择信号选择性地输出所述第一数据和通过所述多条连接线中的一条连接线接收到的第二数据中的一个,其中,所述一条连接线连接至所述复用器;以及
发光元件,其被配置为基于所述复用器的输出来发光。
5.如权利要求4所述的显示装置,其中,所述冗余单元中的每一个包括第二移位器,所述第二移位器被配置为基于所述数据时钟存储所述第二数据,并基于所述脉冲宽度调制时钟通过所述多条连接线中的一条连接线输出所述第二数据,其中,所述一条连接线连接至所述第二移位器。
6.如权利要求4所述的显示装置,其中:
所述第一行线和所述第二行线中的每一条包括:
第一线,其被配置为发送所述数据时钟或所述脉冲宽度调制时钟,以及
第二线,其被配置为发送所述替换选择信号;并且
所述第三行线包括被配置为发送所述数据时钟或所述脉冲宽度调制时钟的第三线。
7.如权利要求1所述的显示装置,还包括被配置为基于与所述单元矩阵中的坏单元有关的信息来控制所述显示驱动器集成电路的控制逻辑。
8.如权利要求7所述的显示装置,还包括被配置为存储所述信息的非易失性存储器。
9.一种显示装置,包括:
单元矩阵,其包括被配置为共享第一行线的第一单元、分别与所述第一单元对应的第一存储器元件、被配置为共享第二行线的第二单元、以及分别与所述第二单元对应的第二存储器元件;以及
冗余集成电路,其包括冗余单元,其中,所述冗余单元被配置为共享第三行线并且通过多条列线和多条连接线连接至所述第一单元和所述第二单元,其中:
所述第一单元中的每一个被配置为:基于存储在所述第一存储器元件中的连接的第一存储器元件中的值,用所述冗余单元中的与其连接的一个冗余单元选择性地替换,以及
所述第二单元中的每一个被配置为:基于存储在所述第二存储器元件中连接的第二存储器元件中的值,用所述冗余单元中的与其连接的一个冗余单元选择性地替换。
10.如权利要求9所述的显示装置,其中,所述第一单元和所述第二单元中的每一个包括:
第一移位器,其被配置为基于数据时钟存储通过所述多条列线中的一条列线接收到的第一数据,并且基于脉冲宽度调制时钟输出所述第一数据,其中,所述一条列线连接至所述第一移位器;
复用器,其被配置为:基于从所述第一存储器元件和所述第二存储器元件中的对应的存储器元件接收到的替换选择信号,选择性地输出所述第一数据和第二数据中的一个,其中,所述对应的存储器元件连接至所述复用器,所述第二数据从所述多条连接线中的一条连接线接收,并且所述一条连接线连接至所述复用器;以及
发光元件,其被配置为响应于所述复用器的输出而发光。
11.如权利要求10所述的显示装置,其中,所述冗余单元中的每一个包括第二移位器,所述第二移位器被配置为基于所述数据时钟存储通过所述一条列线接收到的所述第二数据,并且基于所述脉冲宽度调制时钟通过所述一条连接线输出所述第二数据,其中,所述一条列线连接至所述第二移位器,并且所述一条连接线连接至所述第二移位器。
12.如权利要求9所述的显示装置,其中:
所述第一存储器元件被配置为共享第一存储器行线,并且分别连接至多条存储器列线,并且
所述第二存储器元件被配置为共享第二存储器行线,并且分别连接至多条存储器列线。
13.如权利要求12所述的显示装置,其中,所述第一存储器元件和所述第二存储器元件各自被配置为:从与其连接的所述第一存储器行线或所述第二存储器行线接收存储器使能信号,从所述多条存储器列线中的与其连接的一条存储器列线接收存储器设定信号,并且存储指示所述第一单元中的与其连接的一个或所述第二单元中的与其连接的一个是否是坏单元的值。
14.如权利要求9所述的显示装置,还包括显示驱动器集成电路,其被配置为通过所述第一行线、所述第二行线和所述第三行线将多个驱动信号发送到所述单元矩阵和所述冗余集成电路。
15.如权利要求14所述的显示装置,其中,所述显示驱动器集成电路还被配置为:在发送所述多个驱动信号之前的存储器设定时段内,存储所述第一存储器元件和所述第二存储器元件的特定值。
16.如权利要求15所述的显示装置,还包括控制逻辑,其中:
所述控制逻辑被配置为控制所述显示驱动器集成电路的整体操作,并且
所述控制逻辑还被配置为控制所述显示驱动器集成电路以检测所述单元矩阵中的坏单元并基于检测结果确定所述特定值。
17.一种显示装置,包括:
单元矩阵,其包括第一单元;以及
冗余集成电路,其包括通过第一连接线连接至所述第一单元的第一冗余单元,其中:
所述第一冗余单元包括被配置为存储和输出第一数据的第一移位器,并且
所述第一单元包括:
第二移位器,其被配置为存储和输出第二数据;
第一复用器,其被配置为基于第一替换选择信号选择并输出所述第二数据和通过所述第一连接线从所述第一移位器接收到的所述第一数据中的一个;
逻辑门,其被配置为基于输出使能信号输出所述第一复用器的输出信号;以及
发光元件,其被配置为响应于从所述逻辑门接收到的所述第一复用器的输出信号而发光。
18.如权利要求17所述的显示装置,还包括显示驱动器集成电路,其中:
所述显示驱动器集成电路被配置为驱动所述单元矩阵和所述冗余集成电路,并且
所述显示驱动器集成电路还被配置成将所述输出使能信号和所述第一替换选择信号发送到所述第一单元。
19.如权利要求17所述的显示装置,其中:
所述第一单元还包括存储器元件,
所述存储器元件被配置为存储指示所述第一单元是否为坏单元的值,并且
所述存储器元件还被配置为将所述值作为所述第一替换选择信号发送到所述第一复用器。
20.如权利要求19所述的显示装置,还包括显示驱动器集成电路,其中:
所述显示驱动器集成电路被配置为驱动所述单元矩阵和所述冗余集成电路,并且
所述显示驱动器集成电路还被配置为通过连接至所述存储器元件的第一存储器行线和第一存储器列线将所述值存储在所述存储器元件中。
CN202210692752.3A 2021-06-18 2022-06-17 包括单元矩阵的显示装置 Pending CN115497427A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0079519 2021-06-18
KR1020210079519A KR20220169286A (ko) 2021-06-18 2021-06-18 셀 매트릭스를 포함하는 디스플레이 장치

Publications (1)

Publication Number Publication Date
CN115497427A true CN115497427A (zh) 2022-12-20

Family

ID=84464421

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210692752.3A Pending CN115497427A (zh) 2021-06-18 2022-06-17 包括单元矩阵的显示装置

Country Status (3)

Country Link
US (1) US11942024B2 (zh)
KR (1) KR20220169286A (zh)
CN (1) CN115497427A (zh)

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1495523A (zh) 1996-08-27 2004-05-12 ������������ʽ���� 转移方法和有源矩阵基板的制造方法
USRE38466E1 (en) 1996-11-12 2004-03-16 Seiko Epson Corporation Manufacturing method of active matrix substrate, active matrix substrate and liquid crystal display device
US7208725B2 (en) 1998-11-25 2007-04-24 Rohm And Haas Electronic Materials Llc Optoelectronic component with encapsulant
JP3906654B2 (ja) 2000-07-18 2007-04-18 ソニー株式会社 半導体発光素子及び半導体発光装置
US7280090B2 (en) 2000-12-22 2007-10-09 Electronics For Imaging, Inc. Methods and apparatus for repairing inoperative pixels in a display
KR20040029301A (ko) 2001-08-22 2004-04-06 소니 가부시끼 가이샤 질화물 반도체소자 및 질화물 반도체소자의 제조방법
JP2003218034A (ja) 2002-01-17 2003-07-31 Sony Corp 選択成長方法、半導体発光素子及びその製造方法
JP3815335B2 (ja) 2002-01-18 2006-08-30 ソニー株式会社 半導体発光素子及びその製造方法
KR100499129B1 (ko) 2002-09-02 2005-07-04 삼성전기주식회사 발광 다이오드 및 그 제조방법
US7002182B2 (en) 2002-09-06 2006-02-21 Sony Corporation Semiconductor light emitting device integral type semiconductor light emitting unit image display unit and illuminating unit
KR100714639B1 (ko) 2003-10-21 2007-05-07 삼성전기주식회사 발광 소자
KR100506740B1 (ko) 2003-12-23 2005-08-08 삼성전기주식회사 질화물 반도체 발광소자 및 그 제조방법
KR100664985B1 (ko) 2004-10-26 2007-01-09 삼성전기주식회사 질화물계 반도체 소자
KR100665222B1 (ko) 2005-07-26 2007-01-09 삼성전기주식회사 확산재료를 이용한 엘이디 패키지 및 그 제조 방법
KR100661614B1 (ko) 2005-10-07 2006-12-26 삼성전기주식회사 질화물계 반도체 발광소자 및 그 제조방법
KR100723247B1 (ko) 2006-01-10 2007-05-29 삼성전기주식회사 칩코팅형 led 패키지 및 그 제조방법
KR100735325B1 (ko) 2006-04-17 2007-07-04 삼성전기주식회사 발광다이오드 패키지 및 그 제조방법
KR101182327B1 (ko) 2006-06-29 2012-09-24 엘지디스플레이 주식회사 평판표시장치와 그 화질제어 방법
KR100930171B1 (ko) 2006-12-05 2009-12-07 삼성전기주식회사 백색 발광장치 및 이를 이용한 백색 광원 모듈
KR100855065B1 (ko) 2007-04-24 2008-08-29 삼성전기주식회사 발광 다이오드 패키지
KR100982980B1 (ko) 2007-05-15 2010-09-17 삼성엘이디 주식회사 면 광원 장치 및 이를 구비하는 lcd 백라이트 유닛
KR101164026B1 (ko) 2007-07-12 2012-07-18 삼성전자주식회사 질화물계 반도체 발광소자 및 그 제조방법
KR100891761B1 (ko) 2007-10-19 2009-04-07 삼성전기주식회사 반도체 발광소자, 그의 제조방법 및 이를 이용한 반도체발광소자 패키지
KR101332794B1 (ko) 2008-08-05 2013-11-25 삼성전자주식회사 발광 장치, 이를 포함하는 발광 시스템, 상기 발광 장치 및발광 시스템의 제조 방법
KR20100030470A (ko) 2008-09-10 2010-03-18 삼성전자주식회사 다양한 색 온도의 백색광을 제공할 수 있는 발광 장치 및 발광 시스템
KR101530876B1 (ko) 2008-09-16 2015-06-23 삼성전자 주식회사 발광량이 증가된 발광 소자, 이를 포함하는 발광 장치, 상기 발광 소자 및 발광 장치의 제조 방법
US8008683B2 (en) 2008-10-22 2011-08-30 Samsung Led Co., Ltd. Semiconductor light emitting device
US9153171B2 (en) * 2012-12-17 2015-10-06 LuxVue Technology Corporation Smart pixel lighting and display microcontroller
KR102090706B1 (ko) 2012-12-28 2020-03-19 삼성디스플레이 주식회사 디스플레이 장치, 광학 보상 시스템 및 광학 보상 방법
KR102096056B1 (ko) * 2013-10-23 2020-04-02 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102154709B1 (ko) 2013-11-08 2020-09-11 삼성디스플레이 주식회사 유기 발광 표시 장치, 및 유기 발광 표시 장치의 리페어 방법
KR102141204B1 (ko) * 2013-11-20 2020-08-05 삼성디스플레이 주식회사 유기 발광 표시 장치, 및 유기 발광 표시 장치의 리페어 방법
TWI552319B (zh) * 2014-05-23 2016-10-01 友達光電股份有限公司 顯示裝置
KR102218057B1 (ko) * 2014-09-16 2021-02-22 삼성디스플레이 주식회사 유기전계발광 표시장치
US9468050B1 (en) 2014-09-25 2016-10-11 X-Celeprint Limited Self-compensating circuit for faulty display pixels
KR102240676B1 (ko) * 2015-06-10 2021-04-14 애플 인크. 디스플레이 패널 리던던시 스킴
US9930277B2 (en) * 2015-12-23 2018-03-27 X-Celeprint Limited Serial row-select matrix-addressed system
KR102505328B1 (ko) 2016-04-28 2023-03-03 삼성디스플레이 주식회사 유기 발광 표시 장치
US10360846B2 (en) * 2016-05-10 2019-07-23 X-Celeprint Limited Distributed pulse-width modulation system with multi-bit digital storage and output device
US10468397B2 (en) * 2017-05-05 2019-11-05 X-Celeprint Limited Matrix addressed tiles and arrays
KR102131264B1 (ko) 2018-10-18 2020-07-07 주식회사 사피엔반도체 마이크로 표시장치

Also Published As

Publication number Publication date
US11942024B2 (en) 2024-03-26
KR20220169286A (ko) 2022-12-27
US20220406246A1 (en) 2022-12-22

Similar Documents

Publication Publication Date Title
US10115334B2 (en) Display driving circuit and display device including the same
US10825391B2 (en) Pixel of organic light emitting display device and organic light emitting display device having the same
US10127861B2 (en) Scan driver and display device having the same
KR20170133578A (ko) 발광 제어 구동부 및 이를 포함하는 표시 장치
US9727297B2 (en) Dual organic light-emitting diode display and head mount display electronic device having the same
US11257438B2 (en) Display device and method of driving the same
US9552770B2 (en) Emission driver, organic light-emitting diode (OLED) display including the same, and electronic device
CN107204169B (zh) 显示装置
CN110678919B (zh) 无需初始化电压的可反向偏压有机发光二极管(oled)驱动电路
CN111179856A (zh) 显示装置
KR102518914B1 (ko) 화소 및 이를 포함하는 유기 발광 표시 장치
US10825398B2 (en) Scan driving device and display device having the same
US10565914B2 (en) Scan driver and display device including the same
US20170243545A1 (en) Display device and electronic device having the same
US20070152672A1 (en) Organic electroluminescent display panel testing apparatus and method thereof
US10140926B2 (en) Display device and electronic device having the same
US11493552B2 (en) Display panel test circuit
US20080172570A1 (en) Data line repair mechanism and method for a display
US7239564B2 (en) Semiconductor device for rectifying memory defects
JP2004199054A (ja) 画像表示装置およびその検査方法
US11069857B2 (en) Display device and method of inspecting the same
CN115497427A (zh) 包括单元矩阵的显示装置
US9197823B2 (en) X-ray detection device and method of driving an X-ray detection panel
CN112614469B (zh) 电子装置、驱动设备、电源及电子设备
US8294697B2 (en) Register circuit and display driving circuit having the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication