CN115472604A - 具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构 - Google Patents
具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构 Download PDFInfo
- Publication number
- CN115472604A CN115472604A CN202210685009.5A CN202210685009A CN115472604A CN 115472604 A CN115472604 A CN 115472604A CN 202210685009 A CN202210685009 A CN 202210685009A CN 115472604 A CN115472604 A CN 115472604A
- Authority
- CN
- China
- Prior art keywords
- type ion
- well
- trench isolation
- shallow trench
- ion implantation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 229910052710 silicon Inorganic materials 0.000 title claims abstract description 17
- 239000010703 silicon Substances 0.000 title claims abstract description 17
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 title claims abstract description 16
- 230000008878 coupling Effects 0.000 title abstract description 4
- 238000010168 coupling process Methods 0.000 title abstract description 4
- 238000005859 coupling reaction Methods 0.000 title abstract description 4
- 238000002955 isolation Methods 0.000 claims abstract description 34
- 239000000758 substrate Substances 0.000 claims abstract description 34
- 238000002347 injection Methods 0.000 claims abstract description 31
- 239000007924 injection Substances 0.000 claims abstract description 31
- 238000005468 ion implantation Methods 0.000 claims description 50
- 150000002500 ions Chemical class 0.000 claims description 42
- -1 boron ions Chemical class 0.000 claims description 14
- 229910052796 boron Inorganic materials 0.000 claims description 10
- 229910052785 arsenic Inorganic materials 0.000 claims description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 229920005591 polysilicon Polymers 0.000 claims description 3
- 229910052698 phosphorus Inorganic materials 0.000 claims 1
- 239000011574 phosphorus Substances 0.000 claims 1
- 238000000034 method Methods 0.000 abstract description 10
- 230000001105 regulatory effect Effects 0.000 abstract description 7
- 230000007704 transition Effects 0.000 abstract description 4
- 238000012423 maintenance Methods 0.000 abstract 2
- 239000010410 layer Substances 0.000 description 59
- 239000011229 interlayer Substances 0.000 description 9
- 230000008569 process Effects 0.000 description 9
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 6
- 230000015556 catabolic process Effects 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 230000001808 coupling effect Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 235000012239 silicon dioxide Nutrition 0.000 description 3
- 239000000377 silicon dioxide Substances 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 238000013461 design Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 150000003376 silicon Chemical class 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
- H01L27/0262—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供一种具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,包括P型衬底,P型衬底上形成有相邻的N阱和P阱;N阱与P型衬底交界处设有第一浅沟槽隔离,N阱上设有第二浅沟槽隔离,从第一浅沟槽隔离至第二浅沟槽隔离间的N阱依次形成有间隔设置的第一N型离子注入层和第一P型离子注入层;第一N型离子注入层上设有第一连接结构,用于引出阳极;P型衬底上形成有横跨N阱与P型衬底的交界处的第二P型离子注入层,第二浅沟槽隔离至第二P型离子注入层间的N阱上形成有栅极。本发明通过改变RC的值可以调控触发电压;具有较高的维持电压,并且通过改变过渡区的宽度来调控维持电压;具有更高的闩锁抗性。
Description
技术领域
本发明涉及半导体技术领域,特别是涉及一种具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构。
背景技术
随着集成电路的发展,工作电压越来越低,片上ESD(低电容静电)防护的能力越来越难以满足需求,并且闩锁风险也逐渐提高。制成工艺的不断缩小,晶体管的栅氧化层厚度也越来越薄,栅氧化击穿电压及工作电压都不断降低。此外,芯片工作电压下降的速率相比于晶体管栅氧化层击穿电压和源漏击穿电压的下降速率要低。因此,在进行ESD设计时,必须考虑10%的安全余量,导致了ESD设计窗口越变越窄,可选择的ESD方案极为有限。硅控整流器(SCR)是单位面积下鲁棒性最高的ESD保护器件,可以看作为两个寄生晶体管PNP和NPN构成的正反馈环路。其IV(电流电压)特性呈现很明显的回滞特性,维持电压往往很低,极容易导致闩锁效应。
GGNMOS(接地NMOS管)利用N型注入离子与P阱的结击穿电压触发,具有相对较低的触发电压,而有研究表明,将GGNMOS嵌入到SCR中可以有效地降低触发电压,并将此种新结构命名为低触发电压硅控整流器(LVTSCR)。GGNMOS加速了LVTSCR的触发过程,但SCR的强回滞性导致LVTSCR的维持电压依旧很低,面临着较高的闩锁风险。因此,通过在N阱和P阱结接触处引入一个N型或者P型的跨接区域,形成的调控横向硅控整流器(MLSCR,modifiedlateral silicon controlled rectifier)也可以降低SCR的触发电压。此外,MLSCR中的跨接区域提供了一个ESD分流路径,可以减少体内寄生SCR路径的ESD电流,从而提高了MLSCR的维持电压,但MLSCR的触发电压在低压工作下可能高于栅氧的击穿电压,仍不足以保护内部电路防止失效。
为解决上述问题,需要一种新型的可调低触发电压、高维持电压的硅控整流器结构。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,用于解决现有技术中低电容静电设计窗口越变越窄,可选择的低电容静电方案极为有限;硅控整流器电流电压特性呈现很明显的回滞特性,维持电压往往很低,极容易导致闩锁效应的问题。
为实现上述目的及其他相关目的,本发明提供一种具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,包括:
P型衬底,所述P型衬底上形成有相邻的N阱和P阱;
所述N阱与所述P型衬底交界处设有第一浅沟槽隔离,所述N阱上设有第二浅沟槽隔离,从所述第一浅沟槽隔离至所述第二浅沟槽隔离间的所述N阱依次形成有间隔设置的第一N型离子注入层和第一P型离子注入层;
所述第一N型离子注入层上设有第一连接结构,用于引出阳极;
所述P型衬底上形成有横跨所述N阱与所述P型衬底的交界处的第二P型离子注入层,所述第二浅沟槽隔离至所述第二P型离子注入层间的所述N阱上形成有栅极;
所述栅极与所述第二P型离子注入层上形成用于电性连接两者的第二连接结构;
所述P阱与所述P型衬底交界处设有第五浅沟槽隔离,从所述第二P型离子注入层至所述第五浅沟槽隔离间的所述P阱,依次设有第三浅沟槽隔离、第二N型离子注入层、第四浅沟槽隔离、第三P型离子注入层;
所述第二N型离子注入层和所述第三P型离子注入层上设有用于连接两者的第三连接结构,用于引出阴极。
优选地,所述为硅衬底。
优选地,所述第二P型离子注入层位于所述N阱和所述P阱的面积相等。
优选地,所述N阱中掺杂的离子为硼离子。
优选地,所述N阱中掺杂的离子为硼离子。
优选地,所述N阱中掺杂的离子为硼离子。
优选地,所述第一N型离子注入层、所述第二N型离子注入层中掺杂的离子均为砷离子。
优选地,所述第一P型离子注入层、所述第二P型离子注入层、所述第三P型离子注入层中掺杂的离子均为硼离子。
优选地,所述栅极的材料为掺杂后的多晶硅。
如上所述,本发明的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,具有以下有益效果:
本发明由于阱电阻Rp和栅电容C耦合效应的存在,其结构的触发电压更低,同时通过改变RC的值可以调控触发电压;由于阳极的P型离子注入层浮接,等效于串联一个反偏二极管,电流需要导通反偏二极管方可导通硅控整流器路径,因此具有较高的维持电压,并且通过改变过渡区的宽度来调控维持电压;更低的触发电压和更高的维持电压使得新结构具有更高的闩锁抗性;未改变原有版图面积,具有一定的工艺兼容性。
附图说明
图1显示为本发明的硅控整流器结构示意图;
图2显示为本发明的硅控整流器结构寄生电路示意图。
附图标记:
P型衬底-01
N阱-02
P阱-03
第一浅沟槽隔离-04
第二浅沟槽隔离-05
第三浅沟槽隔离-06
第四浅沟槽隔离-07
第五浅沟槽隔离-08
第一N型离子注入层-09
第一P型离子注入层-10
栅极-11
第二P型离子注入层-12
第二N型离子注入层-13
第三P型离子注入层-14
第一连接结构-15
第二连接结构-16
第三连接结构-17
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1,本发明提供一种具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,包括:
P型衬底01,P型衬底01上形成有相邻的N阱02和P阱03;
N阱02与P型衬底01交界处设有第一浅沟槽隔离04,N阱02上设有第二浅沟槽隔离05,从第一浅沟槽隔离04至第二浅沟槽隔离05间的N阱02依次形成有间隔设置的第一N型离子注入层09和第一P型离子注入层10;
在本发明的实施例中,P型衬底01为硅衬底,可在硅衬底上首先通过离子注入形成N阱02和P阱03,之后通过光刻和刻蚀在衬底上形成用于形成浅沟槽隔离(STI)的凹槽,之后在凹槽中通过淀积绝缘材料、研磨形成浅沟槽隔离结构。在本发明的实施例中
第一N型离子注入层09上设有第一连接结构15,用于引出阳极;
在本发明的实施例中,前段工序完成器件制作后,通过后段工序进行器件之间的互连,用以形成第一连接结构15。具体地,可在离子注入完成后的器件上通过化学气相淀积一层层间介质层,层间介质层的材料可采用二氧化硅,之后刻蚀层间介质层形成与第一N型离子注入层09相通的接触孔,之后在接触孔中填充导电材料,填充材料可采用钨(W),互连可采用Al。
P型衬底01上形成有横跨N阱02与P型衬底01的交界处的第二P型离子注入层12,第二浅沟槽隔离05至第二P型离子注入层12间的N阱02上形成有栅极11;
栅极11与第二P型离子注入层12上形成用于电性连接两者的第二连接结构16;
在本发明的实施例中,前段工序完成器件制作后,通过后段工序进行器件之间的互连,用以形成第二连接结构16。具体地,可在离子注入完成后的器件上通过化学气相淀积一层层间介质层,层间介质层的材料可采用二氧化硅,之后刻蚀层间介质层形成与栅极11与第二P型离子注入层12相通的接触孔,之后在接触孔中填充导电材料,填充材料可采用钨(W),互连可采用Al。
在本发明的实施例中,第二P型离子注入层12位于N阱02和P阱03的面积相等。
P阱03与P型衬底01交界处设有第五浅沟槽隔离08,从第二P型离子注入层12至第五浅沟槽隔离08间的P阱03,依次设有第三浅沟槽隔离06、第二N型离子注入层13、第四浅沟槽隔离07、第三P型离子注入层14;
第二N型离子注入层13和第三P型离子注入层14上设有用于连接两者的第三连接结构17,用于引出阴极。
在本发明的实施例中,前段工序完成器件制作后,通过后段工序进行器件之间的互连,用以形成第二连接结构17。具体地,可在离子注入完成后的器件上通过化学气相淀积一层层间介质层,层间介质层的材料可采用二氧化硅,之后刻蚀层间介质层形成与第二N型离子注入层13和第三P型离子注入层14相通的接触孔,之后在接触孔中填充导电材料,填充材料可采用钨(W),互连可采用Al。
请参阅图2,也就是说,本发明的实施例将将阱电阻Rp和栅电容C组成RC电路嵌入到LVTSCR结构中,阱电阻Rp和栅电容C的值主要由P阱的掺杂浓度和局部场氧化物的厚度决定;阳极的P型离子注入层处于浮接状态,同时栅极通过金属互联与横跨的P型离子注入层相连接,相当于产生一个P阱电阻。由于RC耦合效应,新结构的触发电压得以降低;阳极的P型离子注入层浮接相当于引入了一个反偏的PIN(二极管)结,将导致需要更多的空穴电子对来维持反向PIN结的开启。可以通过调节PIN结中的过渡区的宽度值来调控维持电压。。
在本发明的实施例中,N阱02中掺杂的离子为硼离子。
在本发明的实施例中,N阱02中掺杂的离子为硼离子。
在本发明的实施例中,N阱02中掺杂的离子为硼离子。
在本发明的实施例中,第一N型离子注入层09、第二N型离子注入层13中掺杂的离子均为砷离子。
在本发明的实施例中,第一P型离子注入层10、第二P型离子注入层12、第三P型离子注入层14中掺杂的离子均为硼离子。
在本发明的实施例中,栅极11的材料为掺杂后的多晶硅。
需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
综上所述,本发明由于阱电阻Rp和栅电容C耦合效应的存在,其结构的触发电压更低,同时通过改变RC的值可以调控触发电压;由于阳极的P型离子注入层浮接,等效于串联一个反偏二极管,电流需要导通反偏二极管方可导通硅控整流器路径,因此具有较高的维持电压,并且通过改变过渡区的宽度来调控维持电压;更低的触发电压和更高的维持电压使得新结构具有更高的闩锁抗性;未改变原有版图面积,具有一定的工艺兼容性。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (8)
1.一种具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于,包括:
P型衬底,所述P型衬底上形成有相邻的N阱和P阱;
所述N阱与所述P型衬底交界处设有第一浅沟槽隔离,所述N阱上设有第二浅沟槽隔离,从所述第一浅沟槽隔离至所述第二浅沟槽隔离间的所述N阱依次形成有间隔设置的第一N型离子注入层和第一P型离子注入层;
所述第一N型离子注入层上设有第一连接结构,用于引出阳极;
所述P型衬底上形成有横跨所述N阱与所述P型衬底的交界处的第二P型离子注入层,所述第二浅沟槽隔离至所述第二P型离子注入层间的所述N阱上形成有栅极;
所述栅极与所述第二P型离子注入层上形成用于电性连接两者的第二连接结构;
所述P阱与所述P型衬底交界处设有第五浅沟槽隔离,从所述第二P型离子注入层至所述第五浅沟槽隔离间的所述P阱,依次设有第三浅沟槽隔离、第二N型离子注入层、第四浅沟槽隔离、第三P型离子注入层;
所述第二N型离子注入层和所述第三P型离子注入层上设有用于连接两者的第三连接结构,用于引出阴极。
2.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述为硅衬底。
3.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述第二P型离子注入层位于所述N阱和所述P阱的面积相等。
4.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述N阱中掺杂的离子为硼离子。
5.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述P阱中掺杂的离子为磷离子。
6.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述第一N型离子注入层、所述第二N型离子注入层中掺杂的离子均为砷离子。
7.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述第一P型离子注入层、所述第二P型离子注入层、所述第三P型离子注入层中掺杂的离子均为硼离子。
8.根据权利要求1所述的具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构,其特征在于:所述栅极的材料为掺杂后的多晶硅。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210685009.5A CN115472604A (zh) | 2022-06-14 | 2022-06-14 | 具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210685009.5A CN115472604A (zh) | 2022-06-14 | 2022-06-14 | 具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115472604A true CN115472604A (zh) | 2022-12-13 |
Family
ID=84363790
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210685009.5A Pending CN115472604A (zh) | 2022-06-14 | 2022-06-14 | 具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115472604A (zh) |
-
2022
- 2022-06-14 CN CN202210685009.5A patent/CN115472604A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9576945B2 (en) | Methods and apparatus for increased holding voltage in silicon controlled rectifiers for ESD protection | |
US8338854B2 (en) | TVS with low capacitance and forward voltage drop with depleted SCR as steering diode | |
US6909149B2 (en) | Low voltage silicon controlled rectifier (SCR) for electrostatic discharge (ESD) protection of silicon-on-insulator technologies | |
US8835977B2 (en) | TVS with low capacitance and forward voltage drop with depleted SCR as steering diode | |
CN102623454B (zh) | 具有电磁干扰滤波器的垂直瞬态电压抑制器 | |
US7479414B2 (en) | Electrostatic discharge protection device for digital circuits and for applications with input/output bipolar voltage much higher than the core circuit power supply | |
US8455315B2 (en) | Symmetric blocking transient voltage suppressor (TVS) using bipolar transistor base snatch | |
US20050212051A1 (en) | Low voltage silicon controlled rectifier (SCR) for electrostatic discharge (ESD) protection of silicon-on-insulator technologies | |
US20140367792A1 (en) | Structure and method of latchup robustness with placement of through wafer via within cmos circuitry | |
KR20010104674A (ko) | Esd보호장치 및 그것의 제조방법 | |
CN101847663A (zh) | 一种瞬间电压抑制器及形成瞬间电压抑制器的方法 | |
EP3467874B1 (en) | Single-stack bipolar-based esd protection device | |
US20170309610A1 (en) | Rectification device, method for manufacturing the same and esd protection device | |
TW201019422A (en) | Semiconductor device and method for manufacturing the same | |
CN106057781A (zh) | 静电放电保护器件的制造方法 | |
US9601486B2 (en) | ESD snapback based clamp for finFET | |
US20230207556A1 (en) | Electrostatic protection device including scr and manufacturing method thereof | |
CN115274841A (zh) | 可调高维持电压、低触发电压的硅控整流器结构 | |
CN100423256C (zh) | 半导体集成电路中的静电放电保护电路 | |
CN115632050A (zh) | Ggnmos结构及其制作方法 | |
CN115472604A (zh) | 具有高维持电压、低触发电压的电阻电容耦合硅控整流器结构 | |
US11049853B2 (en) | ESD protection device with breakdown voltage stabilization | |
CN115036305A (zh) | 具有高维持电压低触发电压的rc耦合硅控整流器结构 | |
CN113629052B (zh) | 触发电压可调的esd保护结构及其制备方法 | |
CN115050828A (zh) | 高维持电压低触发电压的硅控整流器结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |