CN115472137B - 像素电路及其驱动方法、显示面板及显示装置 - Google Patents

像素电路及其驱动方法、显示面板及显示装置 Download PDF

Info

Publication number
CN115472137B
CN115472137B CN202211129095.8A CN202211129095A CN115472137B CN 115472137 B CN115472137 B CN 115472137B CN 202211129095 A CN202211129095 A CN 202211129095A CN 115472137 B CN115472137 B CN 115472137B
Authority
CN
China
Prior art keywords
capacitor
control signal
pixel circuit
polar plate
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211129095.8A
Other languages
English (en)
Other versions
CN115472137A (zh
Inventor
王洋
魏旃
丁腾飞
梁海瑶
张盛丰
王继国
刘屹
杨心澜
台玉可
齐胜美
陈公达
彭洲
王世君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202211129095.8A priority Critical patent/CN115472137B/zh
Publication of CN115472137A publication Critical patent/CN115472137A/zh
Application granted granted Critical
Publication of CN115472137B publication Critical patent/CN115472137B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

像素电路及其驱动方法、显示面板及显示装置,涉及显示技术领域。像素电路,用于驱动像素单元内的液晶偏转,像素单元包括第一分区和第二分区,像素电路包括:第一开关模块、第一电容、第二电容以及第三电容。第一开关模块,分别与第一控制信号线、数据线、第一电容以及第二电容连接,用于根据第一控制信号线输入的第一控制信号,在充电阶段将数据线输入的电压信号分别写入第一电容和第二电容;第三电容,第一极板与第一电容连接,第二极板与第一调节电压线连接,用于在第一调节电压线输入的第一调节电压的作用下,改变自身容值,以使第一电容的存储电压在充电阶段之后的锁存阶段发生变化。

Description

像素电路及其驱动方法、显示面板及显示装置
技术领域
本公开涉及显示技术领域,特别是涉及一种像素电路及其驱动方法、显示面板及显示装置。
背景技术
液晶面板是液晶显示器(Liquid Crystal Display,LCD)中的重要部件,一般包括相对设置的阵列基板和对盒基板,在阵列基板和对盒基板之间填充液晶分子。
发明内容
本公开提供了一种像素电路,用于驱动像素单元内的液晶偏转,所述像素单元包括第一分区和第二分区,所述像素电路包括:第一开关模块、第一电容、第二电容以及第三电容;
其中,所述第一开关模块,分别与第一控制信号线、数据线、所述第一电容以及所述第二电容连接,用于根据所述第一控制信号线输入的第一控制信号,在充电阶段将所述数据线输入的电压信号分别写入所述第一电容和所述第二电容;
所述第三电容,第一极板与所述第一电容连接,第二极板与第一调节电压线连接,用于在所述第一调节电压线输入的第一调节电压的作用下,改变自身容值,以使所述第一电容的存储电压在充电阶段之后的锁存阶段发生变化;
所述第一电容用于形成第一电场,以驱动所述第一分区内的液晶偏转,所述第二电容用于形成第二电场,以驱动所述第二分区内的液晶偏转。
在一种可选的实施方式中,所述像素电路还包括:
第二开关模块,分别与第二控制信号线、所述第三电容的第一极板以及所述第一电容连接,用于根据所述第二控制信号线输入的第二控制信号,控制所述第三电容的第一极板与所述第一电容在锁存阶段导通。
在一种可选的实施方式中,所述第二开关模块包括:
第一晶体管,控制极与所述第二控制信号线连接,第一极与所述第一电容连接,第二极与所述第三电容的第一极板连接。
在一种可选的实施方式中,所述像素电路还包括:
第三开关模块,分别与第三控制信号线、所述第一调节电压线以及所述第三电容的第二极板连接,用于根据第三控制信号线输入的第三控制信号,控制所述第一调节电压线与所述第三电容的第二极板在锁存阶段导通。
在一种可选的实施方式中,所述第三开关模块包括:
第二晶体管,控制极与所述第三控制信号线连接,第一极与所述第一调节电压线连接,第二极与所述第三电容的第二极板连接。
在一种可选的实施方式中,所述像素电路还包括:
第四电容,第一极板与所述第二电容连接,第二极板与第二调节电压线连接,用于在所述第二调节电压线输入的第二调节电压的作用下,改变自身容值,以使所述第二电容的存储电压在锁存阶段发生变化。
在一种可选的实施方式中,所述像素电路还包括:
第四开关模块,分别与第四控制信号线、所述第二调节电压线以及所述第四电容的第二极板连接,用于根据第四控制信号线输入的第四控制信号,控制所述第二调节电压线与所述第四电容的第二极板在锁存阶段导通。
在一种可选的实施方式中,所述第四开关模块包括:
第三晶体管,控制极与所述第四控制信号线连接,第一极与所述第二调节电压线连接,第二极与所述第四电容的第二极板连接。
在一种可选的实施方式中,所述第三电容还包括第一半导体层,所述第一半导体层层叠设置在所述第三电容的第一极板与第二极板之间;
所述第四电容还包括第二半导体层,所述第二半导体层层叠设置在所述第四电容的第一极板与第二极板之间;
其中,所述第四电容的第一极板与所述第三电容的第一极板同层设置,所述第四电容的第二极板与所述第三电容的第二极板同层设置,所述第一半导体层与所述第二半导体层同层设置。
在一种可选的实施方式中,所述第一开关模块包括至少一个薄膜晶体管,所述第三电容还包括第一半导体层,所述第一半导体层层叠设置在所述第三电容的第一极板与第二极板之间;
其中,所述第三电容的第二极板与所述薄膜晶体管的栅极同层设置;
所述第三电容的第一极板与所述薄膜晶体管的漏极同层设置;
所述第一半导体层与所述薄膜晶体管的有源层同层设置。
在一种可选的实施方式中,所述第一调节电压线与所述第三电容的第二极板同层设置且为一体结构。
在一种可选的实施方式中,所述第一开关模块包括:
第四晶体管,控制极与所述第一控制信号线连接,第一极与所述数据线连接,第二极与所述第一电容连接;以及
第五晶体管,控制极与所述第一控制信号线连接,第一极与所述数据线连接,第二极与所述第二电容连接。
在一种可选的实施方式中,所述第一分区包括多个第一像素电极,所述第二分区包括多个第二像素电极;
其中,所述第一像素电极与所述第二像素电极的走向不同。
本公开提供了一种显示面板,包括显示基板,所述显示基板包括:衬底,以及设置在所述衬底一侧的多个像素单元,各所述像素单元包括如任一实施方式所述的像素电路。
在一种可选的实施方式中,所述显示面板还包括:
对盒基板,与所述显示基板相对设置,所述像素电路位于所述衬底靠近所述对盒基板的一侧;以及
液晶,填充在所述显示基板与所述对盒基板之间。
本公开提供了一种显示装置,包括:
如任一实施方式所述的显示面板;
背光模组,位于所述显示面板的背光侧;以及
至少一个驱动芯片,与所述第一控制信号线、所述数据线以及所述第一调节电压线连接,用于提供驱动信号,以使所述液晶偏转。
本公开提供了一种驱动方法,应用于如任一实施方式所述的像素电路,所述驱动方法包括:
在充电阶段,向所述第一控制信号线提供第一控制信号,使所述第一开关模块开启,以将所述数据线输入的电压信号分别写入所述第一电容和所述第二电容;
在充电阶段或锁存阶段,向所述第一调节电压线提供第一调节电压,以改变所述第三电容的容值,以使所述第一电容的存储电压在锁存阶段发生变化。
上述说明仅是本公开技术方案的概述,为了能够更清楚了解本公开的技术手段,而可依照说明书的内容予以实施,并且为了让本公开的上述和其它目的、特征和优点能够更明显易懂,以下特举本公开的具体实施方式。
附图说明
为了更清楚地说明本公开实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。需要说明的是,附图中的比例仅作为示意并不代表实际比例。
图1示意性地示出了一种像素电路的结构示意图;
图2示意性地示出了一种像素单元的平面结构示意图;
图3示意性地示出了第一个像素电路示例的结构示意图;
图4示意性地示出了包括第一个像素电路示例的像素单元的平面结构示意图;
图5示意性地示出了第二个像素电路示例的结构示意图;
图6示意性地示出了第三个像素电路示例的结构示意图;
图7示意性地示出了第三电容、第四电容以及薄膜晶体管的剖面结构示意图;
图8示意性地示出了第三电容和第四电容的等效结构示意图;
图9示意性地示出了一种显示面板的剖面结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
在多人观看电视的场景下,由于多人的观看距离、观看角度或者观看姿势不同,因此通常采用广视角屏幕来满足多人观看的需求。然而,广视角屏幕的显示效果不理想,容易出现色偏等问题。
本公开提供了一种像素电路,参照图1示意性地示出了本公开提供的一种像素电路的结构示意图,该像素电路用于驱动像素单元内的液晶偏转。参照图2示意性地示出了一种像素单元的平面结构示意图,图2所示像素单元包括如图1所示的像素电路,如图2所示,像素单元包括第一分区21和第二分区22。
如图1所示,该像素电路包括:第一开关模块11、第一电容C1、第二电容C2以及第三电容C3。
其中,第一开关模块11,分别与第一控制信号线G1、数据线S1、第一电容C1以及第二电容C2连接,用于根据第一控制信号线G1输入的第一控制信号,在充电阶段将数据线S1输入的电压信号分别写入第一电容C1和第二电容C2。
第三电容C3的第一极板与第一电容C1连接,第二极板与第一调节电压线CS1连接,第三电容C3用于在第一调节电压线CS1输入的第一调节电压的作用下,改变自身容值,以使第一电容C1的存储电压在充电阶段之后的锁存阶段发生变化。
第一电容C1用于形成第一电场,以驱动第一分区21内的液晶偏转,第二电容C2用于形成第二电场,以驱动第二分区22内的液晶偏转。
如图2所示,第一电容C1可以包括位于第一分区21的第一像素电极23和第一公共电极24形成的存储电容;第二电容C2可以包括位于第二分区22的第二像素电极25和第二公共电极26形成的存储电容。
在驱动显示的过程中,在充电阶段,可以向第一控制信号线G1提供能够导通第一开关模块11的第一控制信号,从而使数据线S1输入的电压信号通过第一开关模块11为第一电容C1和第二电容C2充电;之后进入锁存阶段,可以向第一控制信号线G1提供能够关断第一开关模块11的第一控制信号,直到下一个充电阶段。
在具体实现中,可以在充电阶段或锁存阶段,改变第一调节电压线CS1上的第一调节电压,进而使第三电容C3的容值发生变化。
由于第三电容C3与第一电容C1连接,因此,在锁存阶段,第三电容C3可以对第一电容C1上的存储电压起到分压作用,从而改变第一电容C1的存储电压,使第一电容C1与第二电容C2的存储电压不同,进而第一分区21与第二分区22的液晶偏转状态不同,最终使第一分区21与第二分区22的显示亮度产生差异。
另外,由于第三电容C3的容值可以通过第一调节电压进行调节,进而可以调节第三电容C3的分压大小,调节第一分区21与第二分区22之间的亮度差异,从而可以实现屏幕视角可调,优化广视角的显示效果,减小色偏以及显示均一性差等显示不良。
其中,第三电容C3的容值与第一调节电压可以呈正相关关系,即第三电容C3的容值随着第一调节电压的升高而增大;或者,第三电容C3的容值与第一调节电压呈负相关关系,即第三电容C3的容值随着第一调节电压的升高而减小,本公开对此不作限定。
在一些实施方式中,如图2所示,第一分区21包括多个第一像素电极23,第二分区22包括多个第二像素电极25。其中,第一像素电极23与第二像素电极25的走向不同。
在加载电压的状态下,由于位于第一像素电极23或第二像素电极25两侧的液晶分子的长轴分别指向不同的方向,并且由于第一像素电极23与第二像素电极25的走向不同,因此,第一分区21和第二分区22各自形成四分畴。另外,由于第三电容C3的设置可以使第一分区21与第二分区22的液晶偏转状态不同,因此,图2所示的像素单元可以形成八分畴,从而可以实现广视角显示。
为了在锁存阶段,实现第三电容C3对第一电容C1的存储电压进行分压,下面示例性地介绍几种实现方式。
在第一种实现方式中,如图3所示,像素电路还可以包括:第二开关模块31,该第二开关模块31分别与第二控制信号线G2、第三电容C3的第一极板以及第一电容C1连接,用于根据第二控制信号线G2输入的第二控制信号,控制第三电容C3的第一极板与第一电容C1在锁存阶段导通。
在具体实现中,可以在充电阶段,向第二控制信号线G2提供能够使第二开关模块31关断的第二控制信号;在锁存阶段,向第二控制信号线G2提供能够使第二开关模块31开启的第二控制信号,从而使第三电容C3的第一极板与第一电容C1导通。
在一些实施方式中,如图3所示,第二开关模块31包括:第一晶体管T1,第一晶体管T1的控制极与第二控制信号线G2连接,第一晶体管T1的第一极与第一电容C1连接,第一晶体管T1的第二极与第三电容C3的第一极板连接。
参照图4示意性地示出了包括图3所示像素电路的像素单元的平面结构示意图。
在一些实施方式中,如图5所示,图3所示像素电路还可以包括:第三调节电压线CS3,位于第二分区22。其中,第三调节电压线CS3可以为浮接(floating)状态。通过设置第三调节电压线,可以减小第一分区21与第二分区22之间的开口率差异。
在第二种实现方式中,如图6所示,像素电路还可以包括:第三开关模块51,第三开关模块51分别与第三控制信号线G3、第一调节电压线CS1以及第三电容C3的第二极板连接,用于根据第三控制信号线G3输入的第三控制信号,控制第一调节电压线CS1与第三电容C3的第二极板在锁存阶段导通。
在具体实现中,可以在充电阶段,向第三控制信号线G3提供能够使第三开关模块51关断的第三控制信号;在锁存阶段,向第三控制信号线G3提供能够使第三开关模块51开启的第三控制信号,从而使第一调节电压线CS1与第三电容C3的第二极板导通。
在一些实施方式中,如图6所示,第三开关模块51包括:第二晶体管T2,第二晶体管T2的控制极与第三控制信号线G3连接,第二晶体管T2的第一极与第一调节电压线CS1连接,第二晶体管T2的第二极与第三电容C3的第二极板连接。
在一些实施方式中,如图6所示,像素电路还可以包括:第四电容C4,第四电容C4的第一极板与第二电容C2连接,第四电容C4的第二极板与第二调节电压线CS2连接,第四电容C4用于在第二调节电压线CS2输入的第二调节电压的作用下,改变自身容值,以使第二电容C2的存储电压在锁存阶段发生变化。
在具体实现中,可以分别对第一调节电压和第二调节电压进行调节,使第三电容C3和第四电容C4的容值发生变化,进而可以根据需求选择性地调节第一分区21的亮度大于第二分区22亮度,或者第一分区21亮度小于第二分区22亮度,从而增大调节范围和调节自由度。
在具体实现中,可以在充电阶段或锁存阶段,改变第二调节电压,进而改变第四电容C4的容值。
在一些实施方式中,第四电容C4的容值与第二调节电压可以呈正相关关系,即第四电容C4的容值随着第二调节电压的升高而增大;或者,第四电容C4的容值与第二调节电压呈负相关关系,即第四电容C4的容值随着第二调节电压的升高而减小,本公开对此不作限定。
在一些实施方式中,如图6所示,像素电路还可以包括:第四开关模块52,第四开关模块52分别与第四控制信号线G4、第二调节电压线CS2以及第四电容C4的第二极板连接,用于根据第四控制信号线G4输入的第四控制信号,控制第二调节电压线CS2与第四电容C4的第二极板在锁存阶段导通。
在具体实现中,可以在充电阶段,向第四控制信号线G4提供能够使第四开关模块52关断的第四控制信号;在锁存阶段,向第四控制信号线G4提供能够使第四开关模块52开启的第四控制信号,从而使第二调节电压线CS2与第四电容C4的第二极板导通。
在一些实施方式中,如图6所示,第四开关模块52可以包括:第三晶体管T3,第三晶体管T3的控制极与第四控制信号线G4连接,第三晶体管T3的第一极与第二调节电压线CS2连接,第三晶体管T3的第二极与第四电容C4的第二极板连接。
需要说明的是,为了在锁存阶段,实现第三电容C3对第一电容C1的存储电压进行分压的方案,不仅局限于上述的两种实现方式。
在一些实施方式中,如图1所示,第一开关模块11可以包括:第四晶体管T4,第四晶体管T4的控制极与第一控制信号线G1连接,第四晶体管T4的第一极与数据线S1连接,第四晶体管T4的第二极与第一电容C1连接;以及第五晶体管T5,第五晶体管T5的控制极与第一控制信号线G1连接,第五晶体管T5的第一极与数据线S1连接,第五晶体管T5的第二极与第二电容C2连接。
下面对图5所示的像素电路的驱动过程进行说明。假设图5中的第一晶体管T1、第四晶体管T4和第五晶体管T5均为N型晶体管,第三电容C3的容值随着第一调节电压的升高而增大。
在充电阶段,第一控制信号线G1中的第一控制信号为高电平,第二控制信号线G2中的第二控制信号为低电平,第一晶体管T1关闭,第四晶体管T4和第五晶体管T5开启,数据线S1为第一电容C1和第二电容C2充电;在锁存阶段,控制第一控制信号为低电平,控制第二控制信号为高电平,第四晶体管T4和第五晶体管T5关闭,第一晶体管T1开启,此时第三电容C3与第一电容C1导通。
通过调节第一调节电压线CS1上的第一调节电压,可以改变第三电容C3的容值。在具体实现中,对第一调节电压的调节可以在充电阶段或锁存阶段进行,本公开对此不作限定。
在图5中,由于第三电容C3与第一电容C1在锁存阶段才导通,因此,无论是调高第一调节电压还是调低第一调节电压,都会使第一电容C1上的存储电荷向第三电容C3迁移(前提是锁存阶段之前释放掉第三电容C3上的存储电荷),达到平衡状态后,第一电容C1上的存储电压变小,使第一分区21内液晶的偏转角度减小,从而降低第一分区21的亮度。调低第一调节电压,可以减小第一分区21与第二分区22之间的亮度差异,调高第一调节电压,可以增大第一分区21与第二分区22之间的亮度差异。
在具体实现中,可以对第一调节电压进行调节,使第一分区21与第二分区22的亮度产生差异,进一步地,还可以根据画面的色偏程度、显示均一性等显示效果对第一调节电压进行调节,达到降低画面色偏,提高显示均一性的目的,从而实现优化大视角显示效果。
需要说明的是,第四晶体管T4和第五晶体管T5的类型相同。当第四晶体管T4与第一晶体管T1类型也相同时,第二控制信号与第一控制信号的相位可以相反;当第四晶体管T4与第一晶体管T1类型不同时,第二控制信号与第一控制信号的相位可以相同。
下面对图6所示的像素电路的驱动过程进行说明。假设图6中的第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5均为N型晶体管,第三电容C3的容值随着第一调节电压的升高而增大,第四电容C4的容值随着第二调节电压的升高而增大。
在充电阶段,第三控制信号线G3中的第三控制信号为低电平,第四控制信号线G4中的第四控制信号为低电平,第一控制信号线G1中的第一控制信号为高电平,第二晶体管T2和第三晶体管T3关闭,第四晶体管T4和第五晶体管T5开启,数据线S1为第一电容C1和第二电容C2充电;在锁存阶段,控制第一控制信号为低电平,控制第三控制信号和第四控制信号为高电平,第四晶体管T4和第五晶体管T5关闭,第二晶体管T2和第三晶体管T3开启,此时第一调节电压线CS1与第三电容C3导通,第二调节电压线CS2与第四电容C4导通。
通过调节第一调节电压线CS1上的第一调节电压,可以改变第三电容C3的容值;通过调节第二调节电压线CS2上的第二调节电压,可以改变第四电容C4的容值。在具体实现中,对第一调节电压和第二调节电压的调节可以在充电阶段或锁存阶段进行,本公开对此不作限定。
当调低第一调节电压时,第三电容C3的容值减小,第三电容C3上的存储电荷向第一电容C1迁移,达到平衡状态后,第一电容C1上的存储电压变大,使第一分区21内液晶的偏转角度增大,从而提高第一分区21的亮度;当调高第一调节电压时,第三电容C3的容值增大,第一电容C1上的存储电荷向第三电容C3迁移,达到平衡状态后,第一电容C1上的存储电压变小,使第一分区21内液晶的偏转角度减小,从而降低第一分区21的亮度。
当调低第二调节电压时,第四电容C4的容值减小,第四电容C4上的存储电荷向第二电容C2迁移,达到平衡状态后,第二电容C2上的存储电压变大,使第二分区22内液晶的偏转角度增大,从而提高第二分区22的亮度;当调高第二调节电压时,第四电容C4的容值增大,第二电容C2上的存储电荷向第四电容C4迁移,达到平衡状态后,第二电容C2上的存储电压变小,使第二分区22内液晶的偏转角度减小,从而降低第二分区22的亮度。
在具体实现中,可以对第一调节电压和第二调节电压分别进行调节,使第一分区21与第二分区22的亮度产生差异,进一步地,还可以根据画面的色偏程度、显示均一性等显示效果对第一调节电压和第二调节电压分别进行调节,达到降低画面色偏,提高显示均一性的目的,从而实现优化大视角显示效果。
需要说明的是,第四晶体管T4和第五晶体管T5的类型相同。当第四晶体管T4与第二晶体管T2类型也相同时,第三控制信号与第一控制信号的相位可以相反;当第四晶体管T4与第二晶体管T2类型不同时,第三控制信号与第一控制信号的相位可以相同。
当第五晶体管T5与第三晶体管T3类型也相同时,第四控制信号与第一控制信号的相位可以相反;当第五晶体管T5与第三晶体管T3类型不同时,第四控制信号与第一控制信号的相位可以相同。
图6所示的像素电路,同一行上的多个像素单元可以共用第二晶体管T2和第三晶体管T3,并且第二晶体管T2和第三晶体管T3可以设置在边框区域,从而可以降低对像素单元开口率的影响。
在一些实施方式中,如图7所示,第三电容C3还包括第一半导体层71,第一半导体层71层叠设置在第三电容C3的第一极板72与第三电容C3的第二极板73之间。
如图7所示,在第三电容C3的第二极板73与第一半导体层71之间还可以设置有第一绝缘层74,第一半导体层71与第三电容C3的第一极板72可以相互接触。
在一些实施方式中,如图7所示,第四电容C4还包括第二半导体层75,第二半导体层75层叠设置在第四电容C4的第一极板76与第四电容C4的第二极板77之间。
如图7所示,在第四电容C4的第二极板77与第二半导体层75之间还可以设置有第二绝缘层78,第二半导体层75与第四电容C4的第一极板76可以相互接触。
在一些实施方式中,第四电容C4与第三电容C3可以同步形成。如图7所示,第四电容C4的第一极板76与第三电容C3的第一极板72同层设置且材料相同;第四电容C4的第二极板77与第三电容C3的第二极板73同层设置且材料相同;第一半导体层71与第二半导体层75同层设置且材料相同;第一绝缘层74与第二绝缘层78同层设置且材料相同。
在一些实施方式中,如图7所示,第一开关模块11包括至少一个薄膜晶体管79(如图2所示的第四晶体管T4和第五晶体管T5),薄膜晶体管79与第三电容C3可以同步形成。
如图7所示,第三电容C3的第二极板73与薄膜晶体管79的栅极G可以同层设置且材料相同。第三电容C3的第一极板72与薄膜晶体管79的漏极D可以同层设置且材料相同。第一半导体层71与薄膜晶体管79的有源层A可以同层设置且材料相同。第一绝缘层74与薄膜晶体管79的栅极绝缘层GI可以同层设置且材料相同。
示例性地,薄膜晶体管79的栅极G可以选用铜、钼、铝、银等金属材料中的一种或多种。薄膜晶体管79的有源层A可以选用n+a-Si以及a-Si等半导体材料中的一种或多种。薄膜晶体管79的漏极D可以选用铜、钼、铝、银等金属材料中的一种或多种。栅极绝缘层GI的材料例如可以为氮化硅、氧化硅等绝缘材料。
对于第三电容C3,如图7所述,第二极板73、第一绝缘层74、第一半导体层71以及第一极板72构成了如图8所示的电容结构。通过调节施加在第二极板73上的电压,可以使第三电容C3的容值发生变化。
在一些实施方式中,如图2或图4所示,第一调节电压线CS1与第三电容C3的第二极板73同层设置且为一体结构,第一调节电压线CS1的一部分可以复用为第三电容C3的第二极板73。
与图2所示的第三电容C3以及第一调节电压线CS1的结构类似,第二调节电压线CS2与第四电容C4的第二极板77也可以同层设置且为一体结构,第二调节电压线CS2的一部分可以复用为第四电容C4的第二极板77。
对于第四电容C4,参照图7,与第三电容C3类似,第二极板77、第二绝缘层78、第二半导体层75以第一极板76构成了如图8所示的电容结构。通过调节施加在第二极板77上的电压,可以使第四电容C4的容值发生变化。
本公开提供了一种显示面板,参照图9,该显示面板包括显示基板91,显示基板91包括:衬底92,以及设置在衬底92一侧的多个像素单元93,各像素单元93包括如任一实施方式提供的像素电路。
本领域技术人员可以理解,该显示面板具有前面像素电路的优点。
在一些实施方式中,如图9所示,显示面板还包括:对盒基板95,与显示基板91相对设置,像素电路位于衬底92靠近对盒基板95的一侧;以及液晶96,填充在显示基板91与对盒基板95之间。
本公开提供了一种显示装置,包括:如任一实施方式提供的显示面板;背光模组,位于显示面板的背光侧(如显示基板背离对盒基板的一侧);以及至少一个驱动芯片,与第一控制信号线G1、数据线S1以及第一调节电压线CS1等信号线连接,用于提供驱动信号,以使液晶偏转。
本领域技术人员可以理解,该显示装置具有前面显示面板或像素电路的优点。
本公开提供的显示装置,例如可以包括手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪、车载显示产品等任何具有显示功能的产品或部件。
本公开提供了一种驱动方法,应用于如任一实施方式提供的像素电路(参照图1至图8),该驱动方法包括:
步骤S01:在充电阶段,向第一控制信号线G1提供第一控制信号,使第一开关模块11开启,以将数据线S1输入的电压信号分别写入第一电容C1和第二电容C2。
步骤S02:在充电阶段或锁存阶段,向第一调节电压线CS1提供第一调节电压,以改变第三电容C3的容值,以使第一电容C1的存储电压在锁存阶段发生变化。
在一些实施方式中,参照图3,像素电路还可以包括第二开关模块31,且第二开关模块31分别与第二控制信号线G2、第三电容C3的第一极板以及第一电容C1连接,上述驱动方法还可以包括:
步骤S11:在锁存阶段,向第二控制信号线G2提供能够使第二开关模块31开启的第二控制信号,从而使第三电容C3的第一极板与第一电容C1导通。
本实施方式中,在步骤S01之前,上述驱动方法还可以包括:
步骤S12:初始化阶段,导通第一开关模块11以及第二开关模块31,向数据线S1提供参考电压如0V,以释放第三电容C3上的存储电荷,从而可以消除上一个驱动周期的影响。
在一些实施方式中,参照图6,像素电路还可以包括:第三开关模块51,第三开关模块51分别与第三控制信号线G3、第一调节电压线CS1以及第三电容C3的第二极板连接,上述驱动方法还可以包括:
步骤S21:在锁存阶段,向第三控制信号线G3提供能够使第三开关模块51开启的第三控制信号,从而使第一调节电压线CS1与第三电容C3的第二极板导通。
在一些实施方式中,如图6所示,像素电路还可以包括:第四开关模块52,第四开关模块52分别与第四控制信号线G4、第二调节电压线CS2以及第四电容C4的第二极板77连接,上述驱动方法还可以包括:
步骤S31:在锁存阶段,向第四控制信号线G4提供能够使第四开关模块52开启的第四控制信号,从而使第二调节电压线CS2与第四电容C4的第二极板导通。
需要说明的是,该驱动方法还可以包括更多的步骤,这可以根据实际需求而定,本公开对此不作限制。关于驱动方法的详细说明和技术效果可以参考上文中关于像素电路的描述,此处不再赘述。
本公开中,“多个”的含义是两个或两个以上,“至少一个”的含义是一个或一个以上,除非另有明确具体的限定。
本公开中,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本公开和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。
在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。
在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、产品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上对本公开进行了详细介绍,本文中应用了具体个例对本公开的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本公开的方法及其核心思想。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本文中所称的“一个实施例”、“实施例”或者“一个或者多个实施例”意味着,结合实施例描述的特定特征、结构或者特性包括在本公开的至少一个实施例中。此外,请注意,这里“在一个实施例中”的词语例子不一定全指同一个实施例。
在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本公开的实施例可以在没有这些具体细节的情况下被实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
本公开旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。

Claims (16)

1.一种像素电路,用于驱动像素单元内的液晶偏转,所述像素单元包括第一分区和第二分区,所述像素电路包括:第一开关模块、第一电容、第二电容以及第三电容;
其中,所述第一开关模块,分别与第一控制信号线、数据线、所述第一电容以及所述第二电容连接,用于根据所述第一控制信号线输入的第一控制信号,在充电阶段将所述数据线输入的电压信号分别写入所述第一电容和所述第二电容;
所述第三电容,第一极板与所述第一电容连接,第二极板与第一调节电压线连接,用于在所述第一调节电压线输入的第一调节电压的作用下,改变自身容值,以使所述第一电容的存储电压在充电阶段之后的锁存阶段发生变化;
所述第一电容用于形成第一电场,以驱动所述第一分区内的液晶偏转,所述第二电容用于形成第二电场,以驱动所述第二分区内的液晶偏转;
其中,所述第一开关模块包括至少一个薄膜晶体管,所述第三电容还包括第一半导体层,所述第一半导体层层叠设置在所述第三电容的第一极板与第二极板之间;
其中,所述第三电容的第二极板与所述薄膜晶体管的栅极同层设置;所述第三电容的第一极板与所述薄膜晶体管的漏极同层设置;
所述第一半导体层与所述薄膜晶体管的有源层同层设置;
所述第一半导体层与所述第三电容的第一极板相互接触。
2.根据权利要求1所述的像素电路,其中,所述像素电路还包括:
第二开关模块,分别与第二控制信号线、所述第三电容的第一极板以及所述第一电容连接,用于根据所述第二控制信号线输入的第二控制信号,控制所述第三电容的第一极板与所述第一电容在锁存阶段导通。
3.根据权利要求2所述的像素电路,其中,所述第二开关模块包括:
第一晶体管,控制极与所述第二控制信号线连接,第一极与所述第一电容连接,第二极与所述第三电容的第一极板连接。
4.根据权利要求1所述的像素电路,其中,所述像素电路还包括:
第三开关模块,分别与第三控制信号线、所述第一调节电压线以及所述第三电容的第二极板连接,用于根据第三控制信号线输入的第三控制信号,控制所述第一调节电压线与所述第三电容的第二极板在锁存阶段导通。
5.根据权利要求4所述的像素电路,其中,所述第三开关模块包括:
第二晶体管,控制极与所述第三控制信号线连接,第一极与所述第一调节电压线连接,第二极与所述第三电容的第二极板连接。
6.根据权利要求4所述的像素电路,其中,所述像素电路还包括:
第四电容,第一极板与所述第二电容连接,第二极板与第二调节电压线连接,用于在所述第二调节电压线输入的第二调节电压的作用下,改变自身容值,以使所述第二电容的存储电压在锁存阶段发生变化。
7.根据权利要求6所述的像素电路,其中,所述像素电路还包括:
第四开关模块,分别与第四控制信号线、所述第二调节电压线以及所述第四电容的第二极板连接,用于根据第四控制信号线输入的第四控制信号,控制所述第二调节电压线与所述第四电容的第二极板在锁存阶段导通。
8.根据权利要求7所述的像素电路,其中,所述第四开关模块包括:
第三晶体管,控制极与所述第四控制信号线连接,第一极与所述第二调节电压线连接,第二极与所述第四电容的第二极板连接。
9.根据权利要求6所述的像素电路,其中,所述第三电容还包括第一半导体层,所述第一半导体层层叠设置在所述第三电容的第一极板与第二极板之间;
所述第四电容还包括第二半导体层,所述第二半导体层层叠设置在所述第四电容的第一极板与第二极板之间;
其中,所述第四电容的第一极板与所述第三电容的第一极板同层设置,所述第四电容的第二极板与所述第三电容的第二极板同层设置,所述第一半导体层与所述第二半导体层同层设置。
10.根据权利要求9所述的像素电路,其中,所述第一调节电压线与所述第三电容的第二极板同层设置且为一体结构。
11.根据权利要求1至8所述的像素电路,其中,所述第一开关模块包括:
第四晶体管,控制极与所述第一控制信号线连接,第一极与所述数据线连接,第二极与所述第一电容连接;以及
第五晶体管,控制极与所述第一控制信号线连接,第一极与所述数据线连接,第二极与所述第二电容连接。
12.根据权利要求1至8所述的像素电路,其中,所述第一分区包括多个第一像素电极,所述第二分区包括多个第二像素电极;
其中,所述第一像素电极与所述第二像素电极的走向不同。
13.一种显示面板,包括显示基板,所述显示基板包括:衬底,以及设置在所述衬底一侧的多个像素单元,各所述像素单元包括如权利要求1至12任一项所述的像素电路。
14.根据权利要求13所述的显示面板,其中,所述显示面板还包括:
对盒基板,与所述显示基板相对设置,所述像素电路位于所述衬底靠近所述对盒基板的一侧;以及
液晶,填充在所述显示基板与所述对盒基板之间。
15.一种显示装置,包括:
如权利要求13或14所述的显示面板;
背光模组,位于所述显示面板的背光侧;以及
至少一个驱动芯片,与所述第一控制信号线、所述数据线以及所述第一调节电压线连接,用于提供驱动信号,以使所述液晶偏转。
16.一种驱动方法,应用于如权利要求1至12任一项所述的像素电路,所述驱动方法包括:
在充电阶段,向所述第一控制信号线提供第一控制信号,使所述第一开关模块开启,以将所述数据线输入的电压信号分别写入所述第一电容和所述第二电容;
在充电阶段或锁存阶段,向所述第一调节电压线提供第一调节电压,以改变所述第三电容的容值,以使所述第一电容的存储电压在锁存阶段发生变化。
CN202211129095.8A 2022-09-16 2022-09-16 像素电路及其驱动方法、显示面板及显示装置 Active CN115472137B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211129095.8A CN115472137B (zh) 2022-09-16 2022-09-16 像素电路及其驱动方法、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211129095.8A CN115472137B (zh) 2022-09-16 2022-09-16 像素电路及其驱动方法、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN115472137A CN115472137A (zh) 2022-12-13
CN115472137B true CN115472137B (zh) 2023-11-03

Family

ID=84332768

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211129095.8A Active CN115472137B (zh) 2022-09-16 2022-09-16 像素电路及其驱动方法、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115472137B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1776492A (zh) * 2005-12-19 2006-05-24 广辉电子股份有限公司 垂直配向型液晶显示装置及其像素单元电路
TW200947025A (en) * 2008-05-07 2009-11-16 Hannstar Display Corp Liquid crystal display
CN101685227A (zh) * 2008-09-23 2010-03-31 宏碁股份有限公司 电晶体基板、液晶显示面板及其像素驱动装置
CN102184717A (zh) * 2011-04-29 2011-09-14 深圳市华星光电技术有限公司 一种像素结构以及其驱动方法
CN102967974A (zh) * 2012-11-08 2013-03-13 京东方科技集团股份有限公司 一种阵列基板、显示装置及刷新频率控制方法
CN103676253A (zh) * 2013-12-03 2014-03-26 深圳市华星光电技术有限公司 显示装置及其显示图像的方法
CN104777638A (zh) * 2015-04-13 2015-07-15 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
CN106842750A (zh) * 2017-04-05 2017-06-13 深圳市华星光电技术有限公司 液晶显示器像素驱动电路及tft基板
CN108648702A (zh) * 2018-03-26 2018-10-12 上海天马微电子有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
CN108898997A (zh) * 2018-08-31 2018-11-27 武汉华星光电技术有限公司 一种像素驱动电路、显示面板及显示装置
CN110930959A (zh) * 2019-11-28 2020-03-27 武汉华星光电半导体显示技术有限公司 像素驱动电路和液晶显示面板
CN113391491A (zh) * 2021-06-16 2021-09-14 惠州华星光电显示有限公司 液晶显示面板及显示装置
US11361713B1 (en) * 2021-05-17 2022-06-14 Shanghai Tianma Micro-electronics Co., Ltd. Display panel and display device
WO2022170661A1 (zh) * 2021-02-10 2022-08-18 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI373678B (en) * 2008-04-25 2012-10-01 Chimei Innolux Corp A driving method of liquid crystal display device
KR102354726B1 (ko) * 2015-07-03 2022-01-24 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1776492A (zh) * 2005-12-19 2006-05-24 广辉电子股份有限公司 垂直配向型液晶显示装置及其像素单元电路
TW200947025A (en) * 2008-05-07 2009-11-16 Hannstar Display Corp Liquid crystal display
CN101685227A (zh) * 2008-09-23 2010-03-31 宏碁股份有限公司 电晶体基板、液晶显示面板及其像素驱动装置
CN102184717A (zh) * 2011-04-29 2011-09-14 深圳市华星光电技术有限公司 一种像素结构以及其驱动方法
CN102967974A (zh) * 2012-11-08 2013-03-13 京东方科技集团股份有限公司 一种阵列基板、显示装置及刷新频率控制方法
CN103676253A (zh) * 2013-12-03 2014-03-26 深圳市华星光电技术有限公司 显示装置及其显示图像的方法
CN104777638A (zh) * 2015-04-13 2015-07-15 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
CN106842750A (zh) * 2017-04-05 2017-06-13 深圳市华星光电技术有限公司 液晶显示器像素驱动电路及tft基板
CN108648702A (zh) * 2018-03-26 2018-10-12 上海天马微电子有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
CN108898997A (zh) * 2018-08-31 2018-11-27 武汉华星光电技术有限公司 一种像素驱动电路、显示面板及显示装置
CN110930959A (zh) * 2019-11-28 2020-03-27 武汉华星光电半导体显示技术有限公司 像素驱动电路和液晶显示面板
WO2022170661A1 (zh) * 2021-02-10 2022-08-18 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置
US11361713B1 (en) * 2021-05-17 2022-06-14 Shanghai Tianma Micro-electronics Co., Ltd. Display panel and display device
CN113391491A (zh) * 2021-06-16 2021-09-14 惠州华星光电显示有限公司 液晶显示面板及显示装置

Also Published As

Publication number Publication date
CN115472137A (zh) 2022-12-13

Similar Documents

Publication Publication Date Title
US11882730B2 (en) Display panel and display apparatus
US3824003A (en) Liquid crystal display panel
CN1979877B (zh) 半导体器件及其制造方法
US5701166A (en) Active matrix liquid crystal display having first and second display electrodes capacitively couple to second and first data buses, respectively
JP2001094112A (ja) 半導体装置およびその作製方法
WO2018126676A1 (zh) 像素结构及其制作方法、阵列基板和显示装置
WO2007108181A1 (ja) アクティブマトリクス基板、表示装置、テレビジョン受像機
TW201423910A (zh) 顯示裝置
CN106297706B (zh) 像素单元、显示基板、显示设备、驱动像素电极的方法
US5369512A (en) Active matrix liquid crystal display with variable compensation capacitor
CN108873531B (zh) 阵列基板及其驱动方法、液晶显示装置
CN115472137B (zh) 像素电路及其驱动方法、显示面板及显示装置
US7038642B2 (en) Display device
CN105759515A (zh) 液晶显示装置及其驱动方法
US20070126682A1 (en) Liquid crystal display with shared gate lines and driving method for same
JPH06214254A (ja) 反射型薄膜トランジスタアレイ素子
JP2896067B2 (ja) 液晶表示装置
JPH09243999A (ja) 液晶表示装置
US6750925B2 (en) Active matrix display device
US10580374B2 (en) Co-gate electrode between pixels structure
US20200273885A1 (en) Array substrate, display panel and display device
JPH0695157A (ja) 液晶表示装置
JPS63170682A (ja) アクテイブマトリクス基板
JP2000171825A (ja) 液晶表示装置およびその製造方法
US20240138191A1 (en) Display panel and display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant