CN115394252A - 一种像素驱动电路及其驱动方法、显示面板 - Google Patents

一种像素驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN115394252A
CN115394252A CN202211147083.8A CN202211147083A CN115394252A CN 115394252 A CN115394252 A CN 115394252A CN 202211147083 A CN202211147083 A CN 202211147083A CN 115394252 A CN115394252 A CN 115394252A
Authority
CN
China
Prior art keywords
transistor
control
sub
circuit
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211147083.8A
Other languages
English (en)
Inventor
田雪松
王一飞
侯帅
谢强
朱元章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202211147083.8A priority Critical patent/CN115394252A/zh
Publication of CN115394252A publication Critical patent/CN115394252A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本申请公开了一种像素驱动电路及其驱动方法、显示面板,包括驱动晶体管、存储电容、写入子电路、第一复位子电路、第二复位子电路、第一阈值控制子电路,第一复位子电路用于响应第一扫描信号的控制向驱动晶体管的第一端提供第一复位信号端的电压;第二复位子电路用于响应第三扫描信号的控制向驱动晶体管的控制端和存储电容提供第二复位信号端的电压;或者,用于响应第三扫描信号的控制向驱动晶体管的第二端提供第二复位信号端的电压;第一阈值控制子电路用于响应第二扫描信号的控制导通与断开驱动晶体管的第二端与驱动晶体管的控制端的连接;其中,第一复位信号端的电压与第二复位信号端的电压极性相反。

Description

一种像素驱动电路及其驱动方法、显示面板
技术领域
本申请一般涉及显示技术领域,具体涉及一种像素驱动电路及其驱动方法、显示面板。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示面板近几年来逐渐占据市场的绝大部分份额。OLED显示面板以其轻薄,优异显示效果,高对比度,广色域,柔性等一系列的优点受到人们的广泛关注,被认为是有望取代液晶的下一代显示器方案。
随着对屏幕显示多样化需求的增加,提高屏幕利用率成为了新的发展需求,目前主要通过降低屏幕的刷新的频率以满足在某些显示下的需求来降低功耗。比如采用刷新率较高的驱动方式来驱动显示动态画面(例如体育赛事或者游戏场景),以保证显示画面的流畅性;采用刷新率较低的驱动方式来驱动显示慢镜头图像或者静态画面,以降低功耗。
然而,OLED显示产品在实现低功耗、自适应动态刷新率驱动的同时,存在低频闪烁(Flicker)、刷新频率切换闪烁及首帧响应闪烁等问题。
发明内容
鉴于现有技术中的上述缺陷或不足,期望提供一种像素驱动电路及其驱动方法、显示面板,可以改善低频闪烁(Flicker)、刷新频率切换闪烁及首帧响应闪烁等问题。
第一方面,本申请提供了一种像素驱动电路,包括驱动晶体管、存储电容、写入子电路、第一复位子电路、第二复位子电路、第一阈值控制子电路,
所述驱动晶体管的控制端与所述存储电容连接,用于响应控制端信号电压的控制在第一端至第二端的导通路径上产生驱动电流;
所述第一复位子电路与所述驱动晶体管的第一端连接,用于响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;
所述第二复位子电路与所述驱动晶体管的控制端阈值控制连接,用于响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;或者,所述第二复位子电路与所述驱动晶体管的第二端连接,用于响应所述第三扫描信号的控制向所述驱动晶体管的第二端提供所述第二复位信号端的电压;
所述写入子电路与所述驱动晶体管的第一端连接,用于响应第四扫描信号的控制向所述驱动晶体管的第一端提供数据信号端的电压;
所述第一阈值控制子电路的第一端与所述驱动晶体管的控制端连接,所述第一阈值控制子电路的第二端与所述驱动晶体管的第二端连接,用于响应第二扫描信号的控制导通与断开所述驱动晶体管的第二端与所述驱动晶体管的控制端的连接;
其中,所述第一复位信号端的电压与第二复位信号端的电压极性相反。
可选地,还包括发光元件、第一发光子电路、第二发光子电路和第三复位子电路,其中,
所述第一发光子电路与第一电源端和所述驱动晶体管的第一端连接,用于响应发光信号的控制向所述驱动晶体管提供所述第一电源端的电压;
所述第二发光子电路与所述驱动晶体管的第二端和所述发光元件的第一端连接,用于响应所述发光信号的控制向所述发光元件提供所述驱动晶体管的驱动电流,所述发光元件的第二端连接第二电源端;
所述第三复位子电路与所述第二发光子电路的第二端和所述发光元件的第一端连接,用于响应所述第一扫描信号的控制向所述第二发光子电路的第二端和所述发光元件的第一端提供所述第三复位信号端的电压。
可选地,所述第一复位子电路包括第一晶体管,所述第一晶体管的第一端连接所述第一复位信号端连接,所述第一晶体管的第二端连接所述驱动晶体管的第一端,所述第一晶体管的控制端连接提供所述第一扫描信号的第一扫描线;
所述第二复位子电路包括第五晶体管,所述第五晶体管的第一端连接所述第二复位信号端连接,所述第五晶体管的第二端连接所述驱动晶体管的控制端,所述第五晶体管的控制端连接提供所述第三扫描信号的第三扫描线;或者,所述第五晶体管的第一端连接所述第二复位信号端连接,所述第五晶体管的第二端连接所述驱动晶体管的第二端,所述第五晶体管的控制端连接提供所述第三扫描信号的第三扫描线;
所述写入子电路包括第四晶体管,所述第四晶体管的第一端连接所述数据信号端连接,所述第四晶体管的第二端连接所述驱动晶体管的第一端,所述第四晶体管的控制端连接提供所述第四扫描信号的第四扫描线;
所述第一阈值控制子电路包括第二晶体管,所述第二晶体管的第一端连接所述驱动晶体管的控制端和所述存储电容连接,所述第二晶体管的第二端连接所述驱动晶体管的第二端,所述第二晶体管的控制端连接提供所述第二扫描信号的第二扫描线。
可选地,所述第一发光子电路包括第七晶体管,所述第七晶体管的第一端连接所述第一电源端,所述第七晶体管的第二端连接所述驱动晶体管的第一端,所述第七晶体管的控制端连接提供发光信号的发光控制线;
所述第二发光子电路包括第八晶体管,所述第八晶体管的第一端连接所述驱动晶体管的第二端,所述第八晶体管的第二端连接所述发光元件的第一端,所述第八晶体管的控制端连接所述发光控制线;
所述第三复位子电路包括第六晶体管,所述第六晶体管的第一端连接所述发光元件的第一端,所述第六晶体管的第二端连接所述第三复位信号端,所述第六晶体管的控制端连接所述第一扫描线。
可选地,还包括第二阈值控制子电路,所述第二阈值控制子电路的第一端与所述存储电容、所述驱动晶体管的控制端连接,所述第二阈值控制子电路的第二端与所述第一阈值控制子电路连接;
所述第二阈值控制子电路用于响应第五扫描信号的控制导通与断开所述第一阈值控制子电路与所述驱动晶体管的控制端的连接。
可选地,所述第二阈值控制子电路包括第九晶体管,所述第九晶体管的第一端连接所述驱动晶体管的控制端和所述存储电容,所述第九晶体管的第二端连接所述第二晶体管的第一端,所述第九晶体管的控制端连接提供第五扫描信号的第五扫描线。
可选地,所述第一扫描信号和所述第三扫描信号共用同一扫描线,和/或所述第二扫描信号和第四扫描信号共用同一扫描线。
第二方面,本申请提供了一种像素驱动电路的驱动方法,应用于如以上任一所述的像素驱动电路,所述驱动方法的刷新驱动周期包括第一复位阶段、写入阶段、第一偏置阶段、第一发光阶段,
在所述第一复位阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;
在所述写入阶段,所述写入子电路响应于第四扫描信号的控制向所述驱动晶体管的第一端提供数据信号端的电压,所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第一偏置阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压,所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第一发光阶段,发光元件响应所述驱动晶体管的驱动电流而发光。
可选地,所述驱动方法的保持驱动周期包括第二复位阶段、保持阶段、第二偏置阶段、第二发光阶段,
在所述第二复位阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;
在所述保持阶段,所述写入子电路响应于第四扫描信号的控制断开所述写入子电路与所述驱动晶体管的第一端的连接;
在所述第二偏置阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第二发光阶段,发光元件响应所述驱动晶体管的驱动电流而发光。
可选地,所述驱动方法的刷新驱动周期还包括:
在所述第一复位阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压,所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接。
可选地,所述第一复位阶段包括第一复位子阶段、第二复位子阶段、第三复位子阶段:
在所述第一复位子阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第二复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第三复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的第二端与所述驱动晶体管的控制端的连接。
可选地,所述第一复位阶段包括第一复位子阶段、第二复位子阶段、第三复位子阶段:
在所述第一复位子阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号的控制导通所述驱动晶体管的控制端与所述驱动晶体管的第二端连接;
在所述第二复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的第二端提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第三复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的第二端与所述驱动晶体管的控制端的连接。
可选地,在所述第一复位阶段包括第一复位次阶段、第二复位次阶段,
在所述第一复位次阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第二复位次阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接。
第三方面,本申请提供了一种显示面板,包括如以上任一所述的像素驱动电路。
本申请的实施例提供的技术方案可以包括以下有益效果:
本申请实施例中提供的像素驱动电路,通过第一复位子电路和第二复位子电路分别对于驱动晶体管的第一端和控制端进行复位,使得在画面切换前调节驱动晶体管的偏置状态时,可将驱动晶体管的偏置状态调整为负偏状态或正偏状态,使驱动晶体管不受前一帧画面数据的影响,使画面快速切换至预设切换画面,因此有利于改善画面切换过程中出现的闪烁现象,提升显示效果。通过第一复位子电路在发光阶段之前,将驱动晶体管由固定偏置的导通状态开始进入发光阶段,使得保持驱动周期中驱动晶体管阈值电压的恢复过程与刷新驱动周期中的驱动晶体管的阈值电压的恢复过程趋于一致,刷新驱动周期和保持驱动周期的亮度差异缩小,VRR改善。
附图说明
通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
图1-3为本申请的实施例提供的一种像素驱动电路的结构示意图;
图4为本申请的实施例提供的一种像素驱动电路的连接示意图;
图5-9为本申请的实施例提供的一种像素驱动电路的状态示意图;
图10-11为本申请的实施例提供的一种像素驱动电路驱动方法的时序图;
图12为本申请的实施例提供的一种像素驱动电路的连接示意图;
图13-17为本申请的实施例提供的一种像素驱动电路的状态示意图;
图18-19为本申请的实施例提供的一种像素驱动电路驱动方法的时序图;
图20-21为本申请的实施例提供的一种像素驱动电路的状态示意图;
图22-23为本申请的实施例提供的一种像素驱动电路驱动方法的时序图;
图24为本申请的实施例提供的一种像素驱动电路的状态示意图;
图25-26为本申请的实施例提供的一种像素驱动电路驱动方法的时序图。
具体实施方式
下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与发明相关的部分。
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
像素驱动电路中的驱动晶体管可产生驱动电流,发光元件响应该驱动电流而发光,其中,驱动晶体管产生的驱动电流与驱动晶体管T3栅极的电位相关,驱动晶体管的栅极会连接存储电容。由于驱动晶体管本身的特性,在显示装置画面切换过程中,驱动晶体管会受到上一帧画面数据的影响,导致显示画面无法快速切换到预设画面,出现闪烁现象,这种现象为首帧响应闪烁FFR现象。例如在从黑画面向白画面切换前出现介于黑画面和白画面之间的灰画面,影响显示效果。
现有的像素电路的驱动方式切换低频时,例如,常规驱动下刷新频率为60HZ,分为60帧,一秒有60个刷新驱动周期。低频下降低刷新频率,以1HZ为例,一秒刷新一帧(一帧仅有一个刷新驱动周期)。
具体地,在第一刷新驱动周期里,数据正常写入,在剩余的59保持驱动周期中,不进行数据写入,利用上一帧写入的数据继续使OLED发光。在此驱动模式下,一帧图画需要保持较长的时间,而长时间保持同一画面,阈值电压会偏移影响薄膜晶体管的特性,造成刷新帧和保持帧亮度不同,形成人眼可识别的亮度差异,这种现象可以称为刷新频率切换闪烁VRR现象。
请详见图1-2,本申请提供了一种像素驱动电路,包括驱动晶体管T3、存储电容C、写入子电路900、第一复位子电路100、第二复位子电路200、第一阈值控制子电路300。
所述驱动晶体管T3的控制端与所述存储电容C连接,用于响应控制端信号电压的控制在第一端至第二端的导通路径上产生驱动电流。
所述第一复位子电路100与所述驱动晶体管T3的第一端连接,用于响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
所述第二复位子电路200与所述驱动晶体管T3的控制端阈值控制连接,用于响应第三扫描信号G3的控制向所述驱动晶体管T3的控制端和所述存储电容C提供第二复位信号端Vinit2的电压;如图1所示。
或者,所述第二复位子电路200与所述驱动晶体管T3的第二端连接,用于响应所述第三扫描信号G3的控制向所述驱动晶体管T3的第二端提供所述第二复位信号端Vinit2的电压,如图2所示。
所述写入子电路900与所述驱动晶体管T3的第一端连接,用于响应第四扫描信号G4的控制向所述驱动晶体管T3的第一端提供数据信号端Vdata的电压;
所述第一阈值控制子电路300的第一端与所述驱动晶体管T3的控制端连接,所述第一阈值控制子电路300的第二端与所述驱动晶体管T3的第二端连接,用于响应第二扫描信号G2的控制导通与断开所述驱动晶体管T3的第二端与所述驱动晶体管T3的控制端的连接;
其中,所述第一复位信号端Vinit1的电压与第二复位信号端Vinit2的电压极性相反。
在本申请中像素驱动电路还包括发光元件800、第一发光子电路500、第二发光子电路600和第三复位子电路700,如图3所示。
所述第一发光子电路500与第一电源端VDD和所述驱动晶体管T3的第一端连接,用于响应发光信号EM的控制向所述驱动晶体管T3提供所述第一电源端VDD的电压;
所述第二发光子电路600与所述驱动晶体管T3的第二端和所述发光元件800的第一端连接,用于响应所述发光信号EM的控制向所述发光元件800提供所述驱动晶体管T3的驱动电流,所述发光元件800的第二端连接第二电源端VSS;
所述第三复位子电路700与所述第二发光子电路600的第二端和所述发光元件800的第一端连接,用于响应所述第一扫描信号G1的控制向所述第二发光子电路600的第二端和所述发光元件800的第一端提供所述第三复位信号端Vinit3的电压。
需要说明的是,在本申请实施例中,发光元件800可以是现有技术中包括LED(Light Emitting Diode,发光二极管)或OLED(Organic Light Emitting Diode,有机发光二极管)在内的电流驱动型发光器件,发光元件800还可以是微型LED(micro-LED:MicroLight Emitting Diode)。微型LED是指没有背光和滤光片而自发光的100微米(μm)以下大小的超小型无机发光元件800。在下述各实施例中是以micro-LED为例进行的说明。需要说明的是,发光元件800可以为各种类型的LED,例如发红光、绿光、蓝光或白光等,本申请的实施例对此不作限制。
“控制端”具体是指晶体管的栅极,“第一端”具体是指晶体管的源极,“第二端”具体是指晶体管的漏极。当然,本领域的技术人员应该知晓的是,该“第一端”与“第二端”可进行互换,即“第一端”具体是指晶体管的漏极,“第二端”具体是指晶体管的源极。
本申请的实施例中的第一电源端VDD可以为保持输入直流高电平信号,将该直流高电平称为第一电压。第二电源端VSS可以为保持输入直流低电平信号,将该直流低电平称为第二电压,低于第一电压。以下各实施例与此相同,不再赘述。
另外,按照晶体管半导体特性的不同,晶体管可以分为N型晶体管和P型晶体管。其中,在晶体管作为开关晶体管使用时,N型开关晶体管受控于高电平开关控制信号Gate而导通,受控于低电平开关控制信号Gate而关闭。P型开关晶体管受控于低电平开关控制信号Gate而导通,受控于高电平开关控制信号Gate而关闭。
值得注意的是,本申请实施例中的像素电路适用于各种结构的像素驱动电路(例如8T1C、9T1C、12T1C或8T2C等)。以下将针对8T1C、9T1C的像素驱动电路进行示例性描述。可以理解的是,在不同应用场景中选择不同的像素电路结构。
本申请实施例中像素驱动电路采用LTPO电路,即用低温多晶硅(LTPS)技术和氧化物(IGZO)制备成LTPO电路,低温多晶硅薄膜晶体管(Low Temperature Poly Silicon,简称LTPS),采用多晶硅沉积形成有源层。LTPS具有较高的电子迁移率,反应速度较快,且有高亮度、高分辨率与低耗电量等优点。
氧化物薄膜晶体管(oxide thin-film transistor,简称oxide TFT),例如以氧化物半导体作为TFT的有源层,如铟镓锌氧化物(Indium Gallium Zinc Oxide,简称IGZO),氧化物半导体具有较高的电子迁移率、良好的关断特性,相比LTPS,氧化物半导体制程简单,与非晶硅制程相容性较高。
当然,氧化物薄膜晶体管还可以为其他金属氧化物半导体,例如,铟锌锡氧化物(IZTO)或铟镓锌锡氧化物(IGZTO)等。采用氧化物薄膜晶体管可以有效减小晶体管的尺寸以及防止漏电流,从而在使得该像素电路的可以适用于低频驱动的同时,还可以增加显示基板的分辨率。
在本申请实施例中,示例性8T1C电路中包含8个薄膜晶体管(T1-T8),其中T2是N型薄膜晶体管NMOS,采用oxide TFT;其余的为P型的薄膜晶体管PMOS,采用LTPS TFT。示例性9T1C电路中包含8个薄膜晶体管(T1-T9),其中T9是N型薄膜晶体管NMOS,采用oxide TFT;其余的为P型的薄膜晶体管PMOS,采用LTPS TFT。
在本申请的各个实施例中,定义驱动晶体管T3的控制端与存储电容C在第一节点N1处连接,驱动晶体管T3的第一端与第二节点N2连接,驱动晶体管T3的第二端与第三节点N3连接。需要注意的是,在本申请实施例的说明中,第一节点N1、第二节点N2、第三节点N3并非表示实际存在的部件,而是表示电路图中相关电路连接的汇合点。
需要说明的是,在本申请的实施例中,有效信号(电平)是指用于开启相应开关元件的信号(电平),无效信号(电平)是指用于关闭相应开关元件的信号(电平)。同理,在本申请其他实施例中,均作此解释。有效电平和无效电平仅代表该信号的电平有2个状态量,不代表全文中有效电平或无效电平具有特定的数值。
本申请实施例中提供的像素驱动电路,通过第一复位子电路100和第二复位子电路200分别对于驱动晶体管T3的第一端和控制端进行复位,使得在画面切换前调节驱动晶体管T3的偏置状态时,可将驱动晶体管T3的偏置状态调整为负偏状态或正偏状态,使驱动晶体管T3不受前一帧画面数据的影响,使画面快速切换至预设切换画面,因此有利于改善画面切换过程中出现的闪烁现象,提升显示效果。通过第一复位子电路100在发光阶段之前,将驱动晶体管T3由固定偏置的导通状态开始进入发光阶段,使得保持驱动周期t200中驱动晶体管T3阈值电压的恢复过程与刷新驱动周期t100中的驱动晶体管T3的阈值电压的恢复过程趋于一致,刷新驱动周期t100和保持驱动周期t200的亮度差异缩小,VRR改善。
在本申请实施例中,分别示出了两种对于晶体管偏置状态进行调整的示例性描述。
实施例一
在本申请实施例中,所述像素驱动电路采用8T1C,如图4所示,所述第一复位子电路100包括第一晶体管T1,所述第一晶体管T1的第一端连接所述第一复位信号端Vinit1连接,所述第一晶体管T1的第二端与所述驱动晶体管T3的第一端在第二节点N2电连接,所述第一晶体管T1的控制端连接提供所述第一扫描信号G1的第一扫描线。
所述第二复位子电路200包括第五晶体管T5,所述第五晶体管T5的第一端连接所述第二复位信号端Vinit2连接,所述第五晶体管T5的第二端与所述驱动晶体管T3的第二端在第三节点N3电连接,所述第五晶体管T5的控制端连接提供所述第三扫描信号G3的第三扫描线。
所述写入子电路900包括第四晶体管T4,所述第四晶体管T4的第一端连接所述数据信号端Vdata连接,所述第四晶体管T4的第二端与所述驱动晶体管T3的第一端在第一节点N1电连接,所述第四晶体管T4的控制端连接提供所述第四扫描信号G4的第四扫描线。
所述第一阈值控制子电路300包括第二晶体管T2,所述第二晶体管T2的第一端与所述驱动晶体管T3的控制端在第一节点N1电连接和所述存储电容C连接,所述第二晶体管T2的第二端与所述驱动晶体管T3的第二端在第三节点N3电连接,所述第二晶体管T2的控制端连接提供所述第二扫描信号G2的第二扫描线。
所述第一发光子电路500包括第七晶体管T7,所述第七晶体管T7的第一端连接所述第一电源端VDD,所述第七晶体管T7的第二端与所述驱动晶体管T3的第一端在第二节点N2电连接,所述第七晶体管T7的控制端连接提供发光信号EM的发光控制线。
所述第二发光子电路600包括第八晶体管T8,所述第八晶体管T8的第一端与所述驱动晶体管T3的第二端在第三节点N3电连接,所述第八晶体管T8的第二端连接所述发光元件800的第一端,所述第八晶体管T8的控制端连接所述发光控制线。
所述第三复位子电路700包括第六晶体管T6,所述第六晶体管T6的第一端连接所述发光元件800的第一端,所述第六晶体管T6的第二端连接所述第三复位信号端Vinit3,所述第六晶体管T6的控制端连接所述第一扫描线。
在本实施例中,以T2是N型薄膜晶体管NMOS,其余的为P型的薄膜晶体管PMOS进行示例性描述,其中,第一复位信号端Vinit1的电压为正压,第二复位信号端Vinit2的电压为负压,第三复位信号端Vinit3的电压为负压,第一复位信号端Vinit1的电压值大于第二信号端的电压值,即|Vinit1|>|Vinit2|,通过此设置可以使得驱动晶体管T3在复位过程中,在第一节点N1和第三节点N3之间形成一个大正向偏压,会加快驱动晶体管T3的栅极上载流子的释放,消除前一帧显示画面的影响。
Vinit2和Vinit3的电压可以相同,也可以不同。Vinit2负责对于驱动晶体管T3的控制端复位,Vinit3负责发光元件800阳极的复位,优点是两个过程互相没有干扰,用于对发光元件800阳极复位的Vinit3可以进行更低电压的复位,消除正电荷,对于提升寿命更有利。
本申请提供了一种像素驱动电路的驱动方法,应用于如以上任一所述的像素驱动电路,如图5-10所示,所述驱动方法的刷新驱动周期t100包括第一复位阶段t110、写入阶段t120、第一偏置阶段t130、第一发光阶段t140。
在所述第一复位阶段t110,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压,如图5和10所示。
具体地,在本实施例中,所述第一复位阶段t110包括第一复位子阶段t101、第二复位子阶段t102、第三复位子阶段t103:
在所述第一复位子阶段t101,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。所述第一阈值控制子电路300响应第二扫描信号G2的控制导通所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端连接。
在第一复位子阶段t101,第一扫描信号G1为低电平,第一晶体管T1导通,第二扫描信号G2为高电平,第二晶体管T2导通;第三扫描信号G3、第四扫描信号G4和发光信号EM为高电平,第四晶体管T4、第五晶体管T5、第七晶体管T7和第八晶体管T8关闭;第六晶体管T6的控制端复用第一扫描信号G1,第一扫描信号G1为低电平,第六晶体管T6导通。在此阶段,驱动晶体管T3导通,通过第一晶体管T1和第二晶体管T2将第一复位信号端Vinit1的电压施加至所述驱动晶体管T3的控制端,对所述驱动晶体管T3的控制端进行复位,直至驱动晶体管T3断开。在此阶段,第一节点N1处的电压为Vinit1+Vth,第二节点N2处的电压为Vinit1,第三节点N3处的电压为Vinit1,其中Vth为驱动晶体管T3的阈值电压。
在所述第二复位子阶段t102,所述第二复位子电路200响应第三扫描信号G3的控制向所述驱动晶体管T3的第二端提供第二复位信号端Vinit2的电压。所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图6和10所示。
在第二复位子阶段t102,第三扫描信号G3为低电平,第五晶体管T5导通;第二扫描信号G2为低电平,第二晶体管T2关闭;第一扫描信号G1、第四扫描信号G4和发光信号EM为高电平,第一晶体管T1、第四晶体管T4、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭,通过第五晶体管T5将第二复位信号端Vinit2的电压施加至所述驱动晶体管T3的第二端;在此阶段,驱动晶体管T3关闭,驱动晶体管T3的控制端与存储电容C连接,第一节点N1处的电压为Vinit1+Vth,第二节点N2处的电压为Vinit2,第三节点N3处的电压为Vinit2。
在第二复位子阶段t102,在驱动晶体管T3的N1-N3节点之间形成一个大正向偏压,会加快栅极捕获载流子的释放,使驱动晶体管T3不受前一帧画面数据的影响,仍能生成与预设切换画面对应的驱动电流,使画面快速切换至预设切换画面,因此有利于改善画面切换过程中出现的FFR闪烁现象,提升显示效果。大正向偏压导致驱动晶体管T3没有导通,阈值电压偏移相对较小,不会引起过大的帧内亮度变化,对于VRR效果不会有较大影响。
在所述第三复位子阶段t103,所述第二复位子电路200响应第三扫描信号G3的控制向所述驱动晶体管T3的控制端和所述存储电容C提供第二复位信号端Vinit2的电压。所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的第二端与所述驱动晶体管T3的控制端的连接,如图7和10所示。
在第三复位子阶段t103,第三扫描信号G3为低电平,第五晶体管T5导通;第二扫描信号G2为高电平,第二晶体管T2导通;第一扫描信号G1、第四扫描信号G4和发光信号EM为高电平,第一晶体管T1、第四晶体管T4、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭。在此阶段通过第五晶体管T5和第二晶体管T2将第二复位信号端Vinit2的电压施加至所述驱动晶体管T3的控制端,对所述驱动晶体管T3的栅极进行复位,驱动晶体管T3在第二复位信号端Vinit2电压的控制下导通,通过第五晶体管T5将第一复位信号端Vinit1的电压施加至所述驱动晶体管T3的第一端、第二端。在此阶段,第一节点N1处的电压为Vinit2,第二节点N2处的电压为Vinit2-Vth,第三节点N3处的电压为Vinit2,其中Vth为驱动晶体管T3的阈值电压。
在所述写入阶段t120,所述写入子电路900响应于第四扫描信号G4的控制向所述驱动晶体管T3的第一端提供数据信号端Vdata的电压,所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图8和10所示。
在写入阶段t120,第四扫描信号G4为低电平,第四晶体管T4导通,第二扫描信号G2为高电平,第二晶体管T2导通;第一扫描信号G1、第三扫描信号G3和发光信号EM为高电平,第一晶体管T1、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭。在此阶段,驱动晶体管T3导通,通过第四晶体管T4和第二晶体管T2将数据信号端Vdata的电压施加至所述驱动晶体管T3的控制端,实现数据信号的写入,并实现对所述驱动晶体管T3控制端的电压补偿。在此阶段,第一节点N1处的电压为Vdata+Vth,第二节点N2处的电压为Vdata,第三节点N3处的电压为Vdata,其中Vth为驱动晶体管T3的阈值电压。
在所述第一偏置阶段t130,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压,所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图8和10所示。
在第一偏置阶段t130,第一扫描信号G1为低电平,第一晶体管T1、第六晶体管T6导通,第二扫描信号G2为低电平,第二晶体管T2关闭;第三扫描信号G3、第四扫描信号G4和发光信号EM为高电平,第四晶体管T4、第五晶体管T5、第七晶体管T7和第八晶体管T8关闭。在此阶段,驱动晶体管T3导通,通过第一晶体管T1将第一复位信号端Vinit1的电压施加至所述驱动晶体管T3的第二端、第三端。在此阶段,第一节点N1处的电压为Vdata+Vth,第二节点N2处的电压为Vinit1,第三节点N3处的电压为Vinit1,其中Vth为驱动晶体管T3的阈值电压,如图9和10所示。
在此阶段,通过第一晶体管T1对于第二节点N2和第三节点N3复位为高电压,相当于又对驱动晶体管T3的栅源极加上一个负偏压,这样在发光阶段会重新改变驱动晶体管T3的阈值电压的恢复过程。
在所述第一发光阶段t140,发光元件800响应所述驱动晶体管T3的驱动电流而发光。发光信号EM为低电平,第七晶体管T7和第八晶体管T8在低电平时导通,驱动晶体管T3导通;其他晶体管在相应的开关控制信号控制下均处于关闭状态。
驱动晶体管T3DN工作处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管T3DN且用于驱动发光元件80030发光的饱和电流I满足公式:
I=1/2*μ*Cox*W/L*(Vgs-Vth)^2
=K(Vdata+Vth-VDD–Vth)^2
=K(Vdata-VDD)^2
其中,K为结构参数,相同结构中此数值相对稳定,可以算作常量。
其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。从而可以看出发光元件800的工作电流已经不受驱动晶体管T3DN的阈值电压Vth的影响,彻底解决了由于工艺制程以及长时间的操作造成的驱动晶体管T3DN的阈值电压Vth漂移,有效改善低频闪烁(Flicker)等问题,从而改善了面板显示的不均匀性。
可选地,如图11所示所述驱动方法的保持驱动周期t200包括第二复位阶段t210、保持阶段t220、第二偏置阶段t230、第二发光阶段t240,
在所述第一复位阶段t110,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
在所述保持阶段t220,所述写入子电路900响应于第四扫描信号G4的控制断开所述写入子电路900与所述驱动晶体管T3的第一端的连接。该保持阶段t220对应刷新驱动周期t100中的写入阶段t120,在此阶段没有数据信号电压的写入。
可以理解的是,在刷新驱动周期t100的发光阶段有电压信号写入驱动晶体管T3的控制端;在保持驱动周期t200由于没有数据信号的写入,所以其发光之前和发光阶段均为刷新驱动周期t100写入阶段t120中写入到驱动晶体管T3的控制端的电压,以实现对于保持驱动阶段中发光阶段中驱动电流的控制。
在所述第二偏置阶段t230,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接。
在所述第二发光阶段t240,发光元件800响应所述驱动晶体管T3的驱动电流而发光。
在本实施例中,保持驱动周期t200的第一扫描信号G1和第三扫描信号G3与刷新驱动周期t100中的第一扫描信号G1和第三扫描信号G3驱动时序相同,而保持驱动周期t200中的其余扫描信号的驱动时序使得响应的晶体管在保持驱动周期t200的各个阶段可以保持关闭。
保持驱动周期t200的第二复位阶段t210,由于第二晶体管T2在第二复位阶段t210中维持关闭状态,当与刷新驱动周期t100对应的第一复位子阶段t101在驱动晶体管T3的第二节点N2和第三节点N3施加高电平,当对应的第二复位子阶段t102和第三复位子阶段t103在驱动晶体管T3的第二节点N2和第三节点N3施加低电平,消除在保持驱动周期t200内驱动晶体管T3阈值电压的漂移,使得驱动晶体管T3的阈值电压恢复至初始值;另外通过第一偏置阶段t130和第二偏置阶段t230,所述驱动电路处于固定偏置的导通状态,可以实现不论前一帧的数据信号为黑态还是白态信号,驱动晶体管T3都由固定偏置的导通状态开始进入发光阶段,使得保持驱动周期t200中驱动晶体管T3阈值电压的恢复过程与刷新驱动周期t100中的驱动晶体管T3的阈值电压的恢复过程趋于一致,刷新驱动周期t100和保持驱动周期t200的亮度差异缩小,VRR改善。
在本申请实施例中,通过在复位阶段,发光元件800EL的阳极电位被置为所述第三复位子电路700多次复位,以控制所述发光元件800EL不发光,避免残留于发光元件800阳极的电荷对发光亮度的影响。
实施例二
在本申请实施例中,如图12所示,所述像素驱动电路采用9T1C,所述第一复位子电路100包括第一晶体管T1,所述第一晶体管T1的第一端连接所述第一复位信号端Vinit1连接,所述第一晶体管T1的第二端与所述驱动晶体管T3的第一端在第二节点N2电连接,所述第一晶体管T1的控制端连接提供所述第一扫描信号G1的第一扫描线。
所述第二复位子电路200包括第五晶体管T5,所述第五晶体管T5的第一端连接所述第二复位信号端Vinit2连接,所述第五晶体管T5的第二端与所述驱动晶体管T3的控制端在第一节点N1电连接,所述第五晶体管T5的控制端连接提供所述第三扫描信号G3的第三扫描线。
所述写入子电路900包括第四晶体管T4,所述第四晶体管T4的第一端连接所述数据信号端Vdata连接,所述第四晶体管T4的第二端与所述驱动晶体管T3的第一端在第二节点N2电连接,所述第四晶体管T4的控制端连接提供所述第四扫描信号G4的第四扫描线。
所述第一阈值控制子电路300包括第二晶体管T2,所述第二晶体管T2的第一端与所述驱动晶体管T3的控制端在第一节点N1电连接和所述存储电容C连接,所述第二晶体管T2的第二端与所述驱动晶体管T3的第二端在第三节点N3电连接,所述第二晶体管T2的控制端连接提供所述第二扫描信号G2的第二扫描线。
所述第一发光子电路500包括第七晶体管T7,所述第七晶体管T7的第一端连接所述第一电源端VDD,所述第七晶体管T7的第二端与所述驱动晶体管T3的第一端在第二节点N2电连接,所述第七晶体管T7的控制端连接提供发光信号EM的发光控制线。
所述第二发光子电路600包括第八晶体管T8,所述第八晶体管T8的第一端与所述驱动晶体管T3的第二端在第三节点N3电连接,所述第八晶体管T8的第二端连接所述发光元件800的第一端,所述第八晶体管T8的控制端连接所述发光控制线。
所述第三复位子电路700包括第六晶体管T6,所述第六晶体管T6的第一端连接所述发光元件800的第一端,所述第六晶体管T6的第二端连接所述第三复位信号端Vinit3,所述第六晶体管T6的控制端连接所述第一扫描线。
本实施例中的像素驱动电路还包括第二阈值控制子电路400,所述第二阈值控制子电路400的第一端与所述存储电容C、所述驱动晶体管T3的控制端连接,所述第二阈值控制子电路400的第二端与所述第一阈值控制子电路300连接。所述第二阈值控制子电路400用于响应第五扫描信号G5的控制导通与断开所述第一阈值控制子电路300与所述驱动晶体管T3的控制端的连接。
具体地,所述第二阈值控制子电路400包括第九晶体管T9,所述第九晶体管T9的第一端与所述驱动晶体管T3的控制端在第一节点N1电连接和所述存储电容C,所述第九晶体管T9的第二端连接所述第二晶体管T2的第一端,所述第九晶体管T9的控制端连接提供第五扫描信号G5的第五扫描线。
本申请实施例中,驱动晶体管T3采用P型晶体管,由于P型晶体管的漏电流比较大,采用低频驱动会产生闪屏(Flicker)等现象,从而限制了该像素电路的使用。本实施例中通过在像素电路中增加第九晶体管T9可以进一步降低第一节点N1的漏电情况。
在本实施例中,以T9是N型薄膜晶体管NMOS,其余的为P型的薄膜晶体管PMOS进行示例性描述。本申请提供了一种像素驱动电路的驱动方法,应用于如以上任一所述的像素驱动电路,如图13-19所示,所述驱动方法的刷新驱动周期t100包括第一复位阶段t110、写入阶段t120、第一偏置阶段t130、第一发光阶段t140。
在所述第一复位阶段t110,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
具体地,在本实施例中,所述第一复位阶段t110包括第一复位子阶段t101、第二复位子阶段t102、第三复位子阶段t103:
在所述第一复位子阶段t101,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图13和18。
在第一复位子阶段t101,第一扫描信号G1、第二扫描信号G2为低电平,第一晶体管T1、第二晶体管T2导通,第五扫描信号G5为高电平,第五晶体管T5导通;第三扫描信号G3、第四扫描信号G4和发光信号EM为高电平,第四晶体管T4、第五晶体管T5、第七晶体管T7和第八晶体管T8关闭;第六晶体管T6的控制端复用第一扫描信号G1,第一扫描信号G1为低电平,第六晶体管T6导通。在此阶段,驱动晶体管T3导通,通过第一晶体管T1和第二晶体管T2将第一复位信号端Vinit1的电压施加至所述驱动晶体管T3的控制端,对所述驱动晶体管T3的控制端进行复位,直至驱动晶体管T3断开。在此阶段,第一节点N1处的电压为Vinit1+Vth,第二节点N2处的电压为Vinit1,第三节点N3处的电压为Vinit1,其中Vth为驱动晶体管T3的阈值电压。
在所述第二复位子阶段t102,所述第二复位子电路200响应第三扫描信号G3的控制向所述驱动晶体管T3的控制端和所述存储电容C提供第二复位信号端Vinit2的电压。所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图14和18。
在第二复位子阶段t102,第三扫描信号G3为低电平,第五晶体管T5导通;第五扫描信号G5为高电平,第九晶体管T9导通;第一扫描信号G1、第二扫描信号G2、第四扫描信号G4和发光信号EM为高电平,第一晶体管T1、第二晶体管T2、第四晶体管T4、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭,通过第五晶体管T5将第二复位信号端Vinit2的电压施加至所述驱动晶体管T3的第二端;在此阶段,驱动晶体管T3关闭,驱动晶体管T3的控制端与存储电容C连接,第一节点N1处的电压为Vinit2,第二节点N2处的电压为Vinit1,第三节点N3处的电压为Vinit1。
在第二复位子阶段t102,由第二复位信号向驱动晶体管T3的控制端充电,由于N1点是一个比较小的负压,N2和N3节点维持上一阶段的Vinit1是一个比较大的正压,驱动晶体管T3由第一复位子阶段t101的关断状态向开启状态转变,此时相当于对驱动晶体管T3的栅源极上加了一个很大的负偏压,使得驱动晶体管T3深度负偏,提高栅极饱和载流子捕获,有助于消除之前帧的影响,明显改善FFR;在第二复位子阶段t102驱动晶体管T3导通,在驱动晶体管T3上的深度负偏压会造成饱和载流子在帧内释放会造成驱动晶体管T3的阈值漂移和亮度变化,对于VRR的改善并不明显。
在所述第三复位子阶段t103,所述第二复位子电路200响应第三扫描信号G3的控制向所述驱动晶体管T3的控制端和所述存储电容C提供第二复位信号端Vinit2的电压。所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的第二端与所述驱动晶体管T3的控制端的连接,如图15和18。
在第三复位子阶段t103,第三扫描信号G3、第二扫描信号G2为低电平,第五晶体管T5、第二晶体管T2导通;第五扫描信号G5为高电平,第八晶体管T8导通;第一扫描信号G1、第四扫描信号G4和发光信号EM为高电平,第一晶体管T1、第四晶体管T4、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭。在此阶段通过第五晶体管T5和第二晶体管T2将第二复位信号端Vinit2的电压施加至所述驱动晶体管T3的控制端,对所述驱动晶体管T3的栅极进行复位,驱动晶体管T3在第二复位信号端Vinit2电压的控制下导通,通过第五晶体管T5将第一复位信号端Vinit1的电压施加至所述驱动晶体管T3的第一端。在此阶段,第一节点N1处的电压为Vinit2,第二节点N2处的电压为Vinit2-Vth,第三节点N3处的电压为Vinit2,其中Vth为驱动晶体管T3的阈值电压。
在此阶段中,由于第二复位子阶段t102中的驱动晶体管T3在栅源极之间的大负偏压,导致驱动晶体管T3的阈值电压产生一定的漂移,在本实施例中,第一复位子阶段t101N1/N2/N3都是正压,第三复位子阶段t103N1/N2/N3都变成负压,通过在第一复位阶段t110多次对驱动晶体管T3进行充放电动作,对于驱动晶体管T3的三个节点至少实现一次电压翻转,并且在这个过程时不打开发光控制线进行发光,待到驱动晶体管T3稳定后进行发光,改善驱动晶体管T3的漂移和磁滞特性,改善短期残像问题。
在所述写入阶段t120,所述写入子电路900响应于第四扫描信号G4的控制向所述驱动晶体管T3的第一端提供数据信号端Vdata的电压,所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图16和18。
在写入阶段t120,第四扫描信号G4、第二扫描信号G2为低电平,第四晶体管T4、第二晶体管T2导通,第五扫描信号G5为高电平,第八晶体管T8导通;第一扫描信号G1、第三扫描信号G3和发光信号EM为高电平,第一晶体管T1、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭。在此阶段,驱动晶体管T3导通,通过第四晶体管T4和第二晶体管T2将数据信号端Vdata的电压施加至所述驱动晶体管T3的控制端,实现数据信号的写入,并实现对所述驱动晶体管T3控制端的电压补偿。在此阶段,第一节点N1处的电压为Vdata+Vth,第二节点N2处的电压为Vdata,第三节点N3处的电压为Vdata,其中Vth为驱动晶体管T3的阈值电压。
在所述第一偏置阶段t130,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压,所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图17和18。
在第一偏置阶段t130,第一扫描信号G1为低电平,第一晶体管T1、第五晶体管T5导通,第五扫描信号G5为低电平,第八晶体管T8关闭;第二扫描信号G2、第三扫描信号G3、第四扫描信号G4和发光信号EM为高电平,第二晶体管T2、第四晶体管T4、第六晶体管T6、第七晶体管T7和第八晶体管T8关闭。在此阶段,驱动晶体管T3导通,通过第一晶体管T1将第一复位信号端Vinit1的电压施加至所述驱动晶体管T3的第二端、第三端。在此阶段,第一节点N1处的电压为Vdata+Vth,第二节点N2处的电压为Vinit1,第三节点N3处的电压为Vinit1,其中Vth为驱动晶体管T3的阈值电压。
在此阶段,通过第一晶体管T1对于第二节点N2和第三节点N3复位为高电压,相当于又对驱动晶体管T3的栅源极加上一个负偏压,这样在发光阶段会重新改变驱动晶体管T3的阈值电压的恢复过程。
在所述第一发光阶段t140,发光元件800响应所述驱动晶体管T3的驱动电流而发光。发光信号EM为低电平,第七晶体管T7和第八晶体管T8在低电平时导通,驱动晶体管T3导通;其他晶体管在相应的开关控制信号控制下均处于关闭状态。
驱动晶体管T3DN工作处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管T3DN且用于驱动发光元件80030发光的饱和电流I满足公式:
I=1/2*μ*Cox*W/L*(Vgs-Vth)^2
=K(Vdata+Vth-VDD–Vth)^2
=K(Vdata-VDD)^2
其中,K为结构参数,相同结构中此数值相对稳定,可以算作常量。
其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。从而可以看出发光元件800的工作电流已经不受驱动晶体管T3DN的阈值电压Vth的影响,彻底解决了由于工艺制程以及长时间的操作造成的驱动晶体管T3DN的阈值电压Vth漂移,从而改善了面板显示的不均匀性。
可选地,如图19所示,所述驱动方法的保持驱动周期t200包括第二复位阶段t210、保持阶段t220、第二偏置阶段t230、第二发光阶段t240,
在所述第二复位阶段t210,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
在所述保持阶段t220,所述写入子电路900响应于第四扫描信号G4的控制断开所述写入子电路900与所述驱动晶体管T3的第一端的连接。
在所述第二偏置阶段t230,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接。
在所述第二发光阶段t240,发光元件800响应所述驱动晶体管T3的驱动电流而发光。
在本实施例中,保持驱动周期t200的第一扫描信号G1与刷新驱动周期t100中的第一扫描信号G1的驱动时序相同,而保持驱动周期t200中的其余扫描信号的驱动时序使得响应的晶体管在保持驱动周期t200的各个阶段可以保持关闭。
在保持驱动周期t200的第二复位阶段t210,仅在驱动晶体管T3的第二节点N2、第三节点N3上施加高电平,保持驱动周期t200内没有N1点复位的过程,只有Vinit1电压偏置的过程,通过对于N2、N3节点的电压偏置,使得保持驱动周期t200和刷新驱动周期t100内的驱动晶体管T3的阈值电压的漂移状态基本一致;另外通过偏置阶段,使得保持驱动周期t200中驱动晶体管T3阈值电压的恢复过程与刷新驱动周期t100中的驱动晶体管T3的阈值电压的恢复过程趋于一致,刷新驱动周期t100和保持驱动周期t200的亮度差异缩小,VRR改善。
实施例三
在本申请实施例中,所述像素驱动电路采用9T1C,在实施例二的基础上,优化扫描信号线的设置方式,在实施例二中采用6组GOA(Gate Driver on Array,阵列基板行驱动)驱动各个栅极控制信号的基础上减少GOA,在本实施例中第二扫描信号G2和第四扫描信号G4共用同一扫描线,即第二扫描信号G2和第四扫描信号G4的驱动时序相同,采用5组GOA实现本实施例中对于像素驱动电路的控制。通过本申请实施例中的技术方案可以节省GOA空间和像素空间,可以减小GOA的功耗,适合窄边框和高像素密度的产品。
在本实施例中,如图20-22所示,所述驱动方法的刷新驱动周期t100包括第一复位阶段t110、写入阶段t120、第一偏置阶段t130、第一发光阶段t140,其中:
在所述第一复位阶段t110,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
其中,所述第一复位阶段t110包括第一复位次阶段t111、第二复位次阶段t112。具体地,
在所述第一复位次阶段t111,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压;所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图20和22所示。
在第一复位次阶段t111中,第二晶体管T2关闭,通过第一复位子电路100对驱动晶体管T3的第二节点N2和第三节点N3进行复位,使得第二节点N2和第三节点N3的电压复位为Vinit1。
在所述第二复位次阶段t112,所述第二复位子电路200响应第三扫描信号G3的控制向所述驱动晶体管T3的控制端和所述存储电容C提供第二复位信号端Vinit2的电压;所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图21和22所示。
在第二复位次阶段t112中,第二晶体管T2关闭,通过第二复位子电路200对驱动晶体管T3的第一节点N1进行复位,使得第一节点N1的电压复位为Vinit2。通过在第一复位阶段t110在驱动晶体管T3的栅源极之间形成负偏压,可以有效改善FFR。可以理解的是,在本实施例中由于未形成实施例二中驱动晶体管T3的栅源极的较大的负偏压,因此,本实施例中对于FFR的改善效果相对于实施例二的效果显弱,但较现有技术中的方案可以极大改善FFR,提高显示效果。
在所述写入阶段t120,所述写入子电路900响应于第四扫描信号G4的控制向所述驱动晶体管T3的第一端提供数据信号端Vdata的电压,所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图16和22所示。
在所述第一偏置阶段t130,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压,所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图17和22所示。
在所述第一发光阶段t140,发光元件800响应所述驱动晶体管T3的驱动电流而发光。
如图23所示,所述驱动方法的保持驱动周期t200包括第二复位阶段t210、保持阶段t220、第二偏置阶段t230、第二发光阶段t240,其中,
在所述第二复位阶段t210,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
在所述保持阶段t220,所述写入子电路900响应于第四扫描信号G4的控制断开所述写入子电路900与所述驱动晶体管T3的第一端的连接。
在所述第二偏置阶段t230,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压;所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接。
在所述第二发光阶段t240,发光元件800响应所述驱动晶体管T3的驱动电流而发光。
在本实施例中,在保持驱动周期t200内第一扫描信号G1的时序与刷新驱动周期t100内的第一扫描信号G1的时序相同,在保持驱动周期t200内其余扫描信号的驱动时序使得响应的晶体管在保持驱动周期t200的各个阶段可以保持关闭。通过第二偏置阶段t230,使得保持驱动周期t200中驱动晶体管T3阈值电压的恢复过程与刷新驱动周期t100中的驱动晶体管T3的阈值电压的恢复过程趋于一致,刷新驱动周期t100和保持驱动周期t200的亮度差异缩小,VRR改善。
可以理解的是,在本实施例中,由于在刷新驱动周期t100内未在驱动晶体管T3的栅源极之间形成较大的负偏压,因此,刷新驱动周期t100内阈值电压的偏移主要由驱动晶体管T3的N2、N3上的正偏电压决定,因此,保持驱动周期t200和刷新驱动周期t100内均采用通过第一复位子电路100对于驱动晶体管T3的N2、N3进行正偏置,使得保持驱动周期t200和刷新驱动周期t100的驱动晶体管T3的阈值电压漂移情况基本一致,另外对于驱动晶体管T3的阈值电压的恢复过程也同样趋于一致,使得刷新驱动周期t100和保持驱动周期t200的亮度差异较小,VRR改善明显。
实施例四
在本申请实施例中,所述像素驱动电路采用9T1C,在实施例二的基础上,优化扫描信号线的设置方式,在实施例二中采用6组GOA驱动各个栅极控制信号的基础上减少GOA,在本实施例中第二扫描信号G2和第四扫描信号G4共用同一扫描线,第一扫描信号G1和第三扫描信号G3共用同一扫描线,即第二扫描信号G2和第四扫描信号G4的驱动时序相同,第一扫描信号G1和第三扫描信号G3的驱动时序相同。采用4组GOA实现本实施例中对于像素驱动电路的控制,通过本申请实施例中的技术方案可以节省GOA空间和像素空间,可以减小GOA的功耗,适合窄边框和高像素密度的产品。
本申请提供了一种像素驱动电路的驱动方法,如图24-25所示,应用于如以上任一所述的像素驱动电路,所述驱动方法的刷新驱动周期t100包括第一复位阶段t110、写入阶段t120、第一偏置阶段t130、第一发光阶段t140。
在所述第一复位阶段t110,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压;所述第二复位子电路200响应第三扫描信号G3的控制向所述驱动晶体管T3的控制端和所述存储电容C提供第二复位信号端Vinit2的电压,所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接。
在本实施例中,通过第一复位子电路100对驱动晶体管T3的第二节点N2和第三节点N3实现正压复位,通过第二复位子电路200对驱动晶体管T3的第一节点N1实现负压复位,在驱动晶体管T3的栅源极之间形成较大的负偏电压,使得刷新驱动周期t100的FFR可以得到明显改善。
在所述写入阶段t120,所述写入子电路900响应于第四扫描信号G4的控制向所述驱动晶体管T3的第一端提供数据信号端Vdata的电压,所述第一阈值控制子电路300响应第二扫描信号G2导通所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图16和25所示。
在所述第一偏置阶段t130,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压,所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接,如图17和25所示。
在所述第一发光阶段t140,发光元件800响应所述驱动晶体管T3的驱动电流而发光。
在本实施例中,如图26所示,所述驱动方法的保持驱动周期t200包括第二复位阶段t210、保持阶段t220、第二偏置阶段t230、第二发光阶段t240,
在所述第二复位阶段t210,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。
在所述保持阶段t220,所述写入子电路900响应于第四扫描信号G4的控制断开所述写入子电路900与所述驱动晶体管T3的第一端的连接。
在所述第二偏置阶段t230,所述第一复位子电路100响应第一扫描信号G1的控制向所述驱动晶体管T3的第一端提供第一复位信号端Vinit1的电压。所述第一阈值控制子电路300响应第二扫描信号G2断开所述驱动晶体管T3的控制端与所述驱动晶体管T3的第二端的连接。
在所述第二发光阶段t240,发光元件800响应所述驱动晶体管T3的驱动电流而发光。
在本实施例中,保持驱动周期t200的第一扫描信号G1与刷新驱动周期t100中的第一扫描信号G1的驱动时序相同,而保持驱动周期t200中的其余扫描信号的驱动时序使得响应的晶体管在保持驱动周期t200的各个阶段可以保持关闭。在保持驱动周期t200的第二复位阶段t210,第九晶体管T9保持关闭,仅通过第一复位子电路100对于N2、N3节点进行复位,无法通过第二复位子电路200对于N1节点进行复位。
通过第一偏置阶段t130和第二偏置阶段t230,通过第一复位子电路100对驱动晶体管T3的第二节点N2和第三节点N3实现正压复位,使得刷新驱动周期t100和保持驱动周期t200内的驱动晶体管T3的阈值电压的恢复过程趋于一致,可以实现刷新驱动周期t100和保持驱动周期t200的亮度差异缩小,实现VRR改善。
可以理解的是,在本实施例中,刷新驱动周期t100内在驱动晶体管T3的栅源极之间形成较大的负偏压,有效改善FFR,但对于驱动晶体管T3的阈值电压产生一定的漂移。而在保持驱动周期t200内仅在驱动晶体管T3的第二节点N2、第三节点N3上施加高电平,保持驱动周期t200内没有N1点复位的过程,只有Vinit1电压偏置的过程,因此,相对于实施例二的方案,仅通过第一偏置阶段t130和第二偏置阶段t230,对于VRR的改善效果较弱,但相对于现有技术来说,具有较强的FRR的改善效果,同时也实现对于VRR的改善效果。
基于相同的发明构思,本申请提供了一种显示面板,包括如以上任一所述的像素驱动电路。该显示面板可以应用于:OLED显示装置、AMOLED显示装置、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
需要理解的是,术语“长度”、“宽度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
除非另有定义,本文中所使用的技术和科学术语与本发明的技术领域的技术人员通常理解的含义相同。本文中使用的术语只是为了描述具体的实施目的,不是旨在限制本发明。本文中出现的诸如“设置”等术语既可以表示一个部件直接附接至另一个部件,也可以表示一个部件通过中间件附接至另一个部件。本文中在一个实施方式中描述的特征可以单独地或与其它特征结合地应用于另一个实施方式,除非该特征在该另一个实施方式中不适用或是另有说明。
本发明已经通过上述实施方式进行了说明,但应当理解的是,上述实施方式只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施方式范围内。本领域技术人员可以理解的是,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。

Claims (14)

1.一种像素驱动电路,其特征在于,包括驱动晶体管、存储电容、写入子电路、第一复位子电路、第二复位子电路、第一阈值控制子电路,
所述驱动晶体管的控制端与所述存储电容连接,用于响应控制端信号电压的控制在第一端至第二端的导通路径上产生驱动电流;
所述第一复位子电路与所述驱动晶体管的第一端连接,用于响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;
所述第二复位子电路与所述驱动晶体管的控制端阈值控制连接,用于响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;或者,所述第二复位子电路与所述驱动晶体管的第二端连接,用于响应所述第三扫描信号的控制向所述驱动晶体管的第二端提供所述第二复位信号端的电压;
所述写入子电路与所述驱动晶体管的第一端连接,用于响应第四扫描信号的控制向所述驱动晶体管的第一端提供数据信号端的电压;
所述第一阈值控制子电路的第一端与所述驱动晶体管的控制端连接,所述第一阈值控制子电路的第二端与所述驱动晶体管的第二端连接,用于响应第二扫描信号的控制导通与断开所述驱动晶体管的第二端与所述驱动晶体管的控制端的连接;
其中,所述第一复位信号端的电压与第二复位信号端的电压极性相反。
2.根据权利要求1所述的像素驱动电路,其特征在于,还包括发光元件、第一发光子电路、第二发光子电路和第三复位子电路,其中,
所述第一发光子电路与第一电源端和所述驱动晶体管的第一端连接,用于响应发光信号的控制向所述驱动晶体管提供所述第一电源端的电压;
所述第二发光子电路与所述驱动晶体管的第二端和所述发光元件的第一端连接,用于响应所述发光信号的控制向所述发光元件提供所述驱动晶体管的驱动电流,所述发光元件的第二端连接第二电源端;
所述第三复位子电路与所述第二发光子电路的第二端和所述发光元件的第一端连接,用于响应所述第一扫描信号的控制向所述第二发光子电路的第二端和所述发光元件的第一端提供所述第三复位信号端的电压。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第一复位子电路包括第一晶体管,所述第一晶体管的第一端连接所述第一复位信号端连接,所述第一晶体管的第二端连接所述驱动晶体管的第一端,所述第一晶体管的控制端连接提供所述第一扫描信号的第一扫描线;
所述第二复位子电路包括第五晶体管,所述第五晶体管的第一端连接所述第二复位信号端连接,所述第五晶体管的第二端连接所述驱动晶体管的控制端,所述第五晶体管的控制端连接提供所述第三扫描信号的第三扫描线;或者,所述第五晶体管的第一端连接所述第二复位信号端连接,所述第五晶体管的第二端连接所述驱动晶体管的第二端,所述第五晶体管的控制端连接提供所述第三扫描信号的第三扫描线;
所述写入子电路包括第四晶体管,所述第四晶体管的第一端连接所述数据信号端连接,所述第四晶体管的第二端连接所述驱动晶体管的第一端,所述第四晶体管的控制端连接提供所述第四扫描信号的第四扫描线;
所述第一阈值控制子电路包括第二晶体管,所述第二晶体管的第一端连接所述驱动晶体管的控制端和所述存储电容连接,所述第二晶体管的第二端连接所述驱动晶体管的第二端,所述第二晶体管的控制端连接提供所述第二扫描信号的第二扫描线。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一发光子电路包括第七晶体管,所述第七晶体管的第一端连接所述第一电源端,所述第七晶体管的第二端连接所述驱动晶体管的第一端,所述第七晶体管的控制端连接提供发光信号的发光控制线;
所述第二发光子电路包括第八晶体管,所述第八晶体管的第一端连接所述驱动晶体管的第二端,所述第八晶体管的第二端连接所述发光元件的第一端,所述第八晶体管的控制端连接所述发光控制线;
所述第三复位子电路包括第六晶体管,所述第六晶体管的第一端连接所述发光元件的第一端,所述第六晶体管的第二端连接所述第三复位信号端,所述第六晶体管的控制端连接所述第一扫描线。
5.根据权利要求3所述的像素驱动电路,其特征在于,还包括第二阈值控制子电路,所述第二阈值控制子电路的第一端与所述存储电容、所述驱动晶体管的控制端连接,所述第二阈值控制子电路的第二端与所述第一阈值控制子电路连接;
所述第二阈值控制子电路用于响应第五扫描信号的控制导通与断开所述第一阈值控制子电路与所述驱动晶体管的控制端的连接。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述第二阈值控制子电路包括第九晶体管,所述第九晶体管的第一端连接所述驱动晶体管的控制端和所述存储电容,所述第九晶体管的第二端连接所述第二晶体管的第一端,所述第九晶体管的控制端连接提供第五扫描信号的第五扫描线。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述第一扫描信号和所述第三扫描信号共用同一扫描线,和/或所述第二扫描信号和第四扫描信号共用同一扫描线。
8.一种像素驱动电路的驱动方法,其特征在于,应用于如权利要求1-7任一所述的像素驱动电路,所述驱动方法的刷新驱动周期包括第一复位阶段、写入阶段、第一偏置阶段、第一发光阶段,
在所述第一复位阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;
在所述写入阶段,所述写入子电路响应于第四扫描信号的控制向所述驱动晶体管的第一端提供数据信号端的电压,所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第一偏置阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压,所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第一发光阶段,发光元件响应所述驱动晶体管的驱动电流而发光。
9.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述驱动方法的保持驱动周期包括第二复位阶段、保持阶段、第二偏置阶段、第二发光阶段,
在所述第二复位阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;
在所述保持阶段,所述写入子电路响应于第四扫描信号的控制断开所述写入子电路与所述驱动晶体管的第一端的连接;
在所述第二偏置阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第二发光阶段,发光元件响应所述驱动晶体管的驱动电流而发光。
10.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述驱动方法的刷新驱动周期还包括:
在所述第一复位阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压,所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接。
11.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述第一复位阶段包括第一复位子阶段、第二复位子阶段、第三复位子阶段:
在所述第一复位子阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第二复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第三复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的第二端与所述驱动晶体管的控制端的连接。
12.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述第一复位阶段包括第一复位子阶段、第二复位子阶段、第三复位子阶段:
在所述第一复位子阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号的控制导通所述驱动晶体管的控制端与所述驱动晶体管的第二端连接;
在所述第二复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的第二端提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第三复位子阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号导通所述驱动晶体管的第二端与所述驱动晶体管的控制端的连接。
13.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,在所述第一复位阶段包括第一复位次阶段、第二复位次阶段,
在所述第一复位次阶段,所述第一复位子电路响应第一扫描信号的控制向所述驱动晶体管的第一端提供第一复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接;
在所述第二复位次阶段,所述第二复位子电路响应第三扫描信号的控制向所述驱动晶体管的控制端和所述存储电容提供第二复位信号端的电压;所述第一阈值控制子电路响应第二扫描信号断开所述驱动晶体管的控制端与所述驱动晶体管的第二端的连接。
14.一种显示面板,其特征在于,包括如权利要求1-7任一所述的像素驱动电路。
CN202211147083.8A 2022-09-20 2022-09-20 一种像素驱动电路及其驱动方法、显示面板 Pending CN115394252A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211147083.8A CN115394252A (zh) 2022-09-20 2022-09-20 一种像素驱动电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211147083.8A CN115394252A (zh) 2022-09-20 2022-09-20 一种像素驱动电路及其驱动方法、显示面板

Publications (1)

Publication Number Publication Date
CN115394252A true CN115394252A (zh) 2022-11-25

Family

ID=84127316

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211147083.8A Pending CN115394252A (zh) 2022-09-20 2022-09-20 一种像素驱动电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN115394252A (zh)

Similar Documents

Publication Publication Date Title
CN111627387B (zh) 像素驱动电路及其驱动方法、显示面板及显示装置
CN107358915B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
US20240119897A1 (en) Pixel Circuit and Driving Method Therefor and Display Panel
US11232749B2 (en) Pixel circuit and driving method thereof, array substrate, and display device
US20240105119A1 (en) Pixel Circuit, Driving Method Therefor, and Display Apparatus
CN111445848A (zh) 像素驱动电路及其驱动方法、显示基板
US11335269B2 (en) Pixel circuit, display substrate and display apparatus
US11380246B2 (en) Electroluminescent display device having pixel driving
CN109119029B (zh) 像素电路及其驱动方法、显示装置和电子设备
JP2007304598A (ja) 画像表示システム
CN113950715B (zh) 像素电路及其驱动方法、显示装置
KR20070121466A (ko) 유기발광다이오드 표시소자
US8207918B2 (en) Image display device having a set period during which a step signal is supplied at different levels to provide a uniform display
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
US10818223B2 (en) Organic light emitting display device and method of driving same
CN117765880A (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
US11580897B2 (en) Pixel and display device including the same
CN113658555A (zh) 一种像素驱动电路、驱动方法及显示面板
CN111968581B (zh) 像素电路的驱动方法
JP2010038928A (ja) 表示装置およびその駆動方法ならびに電子機器
KR20080082118A (ko) 유기 발광다이오드 표시장치와 그 구동방법
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
US11024232B2 (en) Pixel driving circuit and driving method therefor, and display panel
WO2023005597A1 (zh) 像素驱动电路及显示面板
CN113066439B (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination