CN115273718A - 显示装置和驱动显示装置的方法 - Google Patents

显示装置和驱动显示装置的方法 Download PDF

Info

Publication number
CN115273718A
CN115273718A CN202210292062.9A CN202210292062A CN115273718A CN 115273718 A CN115273718 A CN 115273718A CN 202210292062 A CN202210292062 A CN 202210292062A CN 115273718 A CN115273718 A CN 115273718A
Authority
CN
China
Prior art keywords
stage
gate signal
voltage
compensation
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210292062.9A
Other languages
English (en)
Inventor
权祥颜
金舜童
金泰勋
尹恩实
尹昶老
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115273718A publication Critical patent/CN115273718A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/10Mixing of images, i.e. displayed pixel being the result of an operation, e.g. adding, on the corresponding input pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

公开了显示装置和驱动显示装置的方法。显示装置包括显示面板。显示面板包括具有第一显示区域和第二显示区域的显示区。数据驱动器配置成将数据电压提供到显示区。栅极驱动器配置成将补偿栅极信号和初始化栅极信号提供到显示区。栅极驱动器包括第一级和第二级。驱动控制器配置成控制栅极驱动器和数据驱动器。驱动控制器配置成确定用于第一显示区域的第一驱动频率和用于第二显示区域的第二驱动频率。第二级配置成提供具有比由第一级提供到显示区的补偿栅极信号的脉冲持续时间短的脉冲持续时间的补偿栅极信号。

Description

显示装置和驱动显示装置的方法
优先权声明
本申请要求于2021年4月30日提交到韩国知识产权局(KIPO)的第10-2021-0056672号韩国专利申请的优先权,该韩国专利申请的内容通过引用以其整体并入本文。
技术领域
本发明概念涉及显示装置和驱动显示装置的方法。更具体地,本发明概念涉及补偿显示面板的输出偏差的显示装置和驱动显示装置的方法。
背景技术
在显示装置中,可在显示面板的一部分上显示运动图像并且可在显示面板的另一部分上显示静止图像。另外,显示面板的一部分可以与运动图像对应的高驱动频率驱动,并且显示面板的另一部分可以与静止图像对应的低驱动频率驱动。在这种情况下,传统的显示装置可能不将初始化栅极信号和补偿栅极信号提供到显示面板的以低驱动频率驱动的部分。
在这种情况下,传统的显示装置可将在一个级中生成的初始化栅极信号和补偿栅极信号提供到不同的像素行。在这种传统的显示装置中,亮度差可能出现在以高驱动频率驱动的部分与以低驱动频率驱动的部分之间的边界处。
发明内容
本发明概念的实施方式提供了一种减少在显示面板的以不同驱动频率驱动的部分之间的亮度差并且增强显示品质的显示装置。
本发明概念的实施方式还提供了一种驱动显示装置的方法。
显示装置的实施方式包括显示面板、数据驱动器、栅极驱动器和驱动控制器,显示面板包括具有第一显示区域和第二显示区域的显示区,数据驱动器配置成将数据电压提供到显示区,栅极驱动器配置成将补偿栅极信号和初始化栅极信号提供到显示区,并且栅极驱动器包括第一级和第二级,驱动控制器配置成控制栅极驱动器和数据驱动器。驱动控制器配置成确定用于第一显示区域的第一驱动频率和用于第二显示区域的第二驱动频率。第二级配置成提供具有比由第一级提供到显示区的补偿栅极信号的脉冲持续时间短的脉冲持续时间的补偿栅极信号。
在实施方式中,栅极驱动器还可包括第三级。第一级可配置成将与第一驱动频率同步的补偿栅极信号和与第一驱动频率同步的初始化栅极信号提供到显示区。第二级可配置成将与第一驱动频率同步的补偿栅极信号和与第二驱动频率同步的初始化栅极信号提供到显示区。第三级可配置成将与第二驱动频率同步的补偿栅极信号和与第二驱动频率同步的初始化栅极信号提供到显示区。
在实施方式中,第二级可布置在第一级与第三级之间。
在实施方式中,第一级可配置成将补偿栅极信号和初始化栅极信号提供到第一显示区域。第二级可配置成将补偿栅极信号提供到第一显示区域并且将初始化栅极信号提供到第二显示区域。第三级可配置成将补偿栅极信号和初始化栅极信号提供到第二显示区域。
在实施方式中,第二级可在数据写入时段中提供具有与由第一级提供到显示区的补偿栅极信号的脉冲持续时间相等的脉冲持续时间的补偿栅极信号。第二级可在保持时段中提供具有比由第一级提供到显示区的补偿栅极信号的脉冲持续时间短的脉冲持续时间的补偿栅极信号。
在实施方式中,栅极驱动器的第P级(P为正整数)可配置成将补偿栅极信号提供到显示区的第Q像素行(Q为正整数),并且将初始化栅极信号提供到显示区的第(Q+N)像素行(N为正整数)。第二级的数量可为N。
在实施方式中,显示区的像素可包括:配置成生成驱动电流的驱动晶体管、配置成响应于写入栅极信号而将数据电压或消隐电压(blank voltage)传输到驱动晶体管的源极的开关晶体管、配置成响应于补偿栅极信号而以二极管连接方式连接驱动晶体管的补偿晶体管、配置成存储从数据电压减去驱动晶体管的阈值电压的电压的存储电容器、配置成响应于初始化栅极信号而将第一初始化电压提供到驱动晶体管的栅极和存储电容器的第一初始化晶体管、配置成响应于发射信号而将像素电力电压的线连接到驱动晶体管的源极的第一发射晶体管、配置成响应于发射信号而将驱动晶体管的漏极连接到发射元件的第二发射晶体管、配置成响应于用于下一像素行的像素的写入栅极信号而将第二初始化电压提供到发射元件的第二初始化晶体管、以及配置成基于驱动电流而发射光的发射元件。
在实施方式中,栅极驱动器的第一级、第二级和第三级中的每个可包括:配置成响应于第一时钟信号而将输入信号传输到第一节点的输入部、布置在第一节点与第二节点之间并且配置成将第一节点的电压传输到第二节点的第一应力缓和部、配置成响应于第一时钟信号而将第一电力电压传输到第三节点的第一传输部、布置在第三节点与第四节点之间并且配置成将第三节点的电压传输到第四节点的第二应力缓和部、配置成基于第二时钟信号而自举第四节点的第一自举部、配置成维持第五节点的电压的维持部、配置成响应于第五节点的电压而输出第二电力电压作为补偿栅极信号的补偿栅极信号输出部、配置成响应于第五节点的电压而输出第三电力电压作为初始化栅极信号的初始化栅极信号输出部、配置成基于第二时钟信号而自举第二节点的第二自举部、配置成响应于第一节点的电压而将第一时钟信号传输到第三节点的第二传输部、以及配置成响应于第一节点的电压而将第二电力电压传输到第五节点的第三传输部。
在实施方式中,第一电力电压可为栅极关断电压。第一级的第二电力电压和第一级的第三电力电压可为栅极导通电压。第二级的第二电力电压可为栅极导通电压。第二级的第三电力电压在数据写入时段中可为栅极导通电压,并且在保持时段中可为栅极关断电压。第三级的第二电力电压和第三级的第三电力电压在数据写入时段中可为栅极导通电压,并且在保持时段中可为栅极关断电压。
在实施方式中,驱动控制器可配置成当在由第二级提供到显示区的补偿栅极信号处于脉冲导通状态的时段中输入信号处于脉冲关断状态时,将第一时钟信号和第二时钟信号移位到提前了补偿时间的时间。
在实施方式中,补偿时间可基于当在保持时段中与提供到第一级的第一时钟信号相同的第一时钟信号和与提供到第一级的第二时钟信号相同的第二时钟信号提供到第二级时,由第一级提供到显示区的补偿栅极信号在从脉冲导通状态改变为脉冲关断状态期间的电压值与由第二级提供到显示区的补偿栅极信号在从脉冲导通状态改变为脉冲关断状态期间的电压值之间的差来确定。
在实施方式中,补偿时间可随着差增加而增加。
在根据本发明概念的显示装置的实施方式中,显示装置包括显示面板、数据驱动器、栅极驱动器和驱动控制器,显示面板包括显示区,显示区包括第一显示区域和第二显示区域,数据驱动器配置成将数据电压提供到显示区,栅极驱动器配置成将补偿栅极信号和初始化栅极信号提供到显示区并且包括第一级和第二级,驱动控制器配置成控制栅极驱动器和数据驱动器。驱动控制器配置成确定在正常模式下用于显示区的正常驱动频率、在多频模式下用于第一显示区域的第一驱动频率以及在多频模式下用于第二显示区域的第二驱动频率。第二级配置成在多频模式下提供具有比由第一级提供到显示区的补偿栅极信号的脉冲持续时间短的脉冲持续时间的补偿栅极信号。
在实施方式中,第一级可配置成在多频模式下将与第一驱动频率同步的补偿栅极信号和与第一驱动频率同步的初始化栅极信号提供到显示区,以及在正常模式下将与正常驱动频率同步的补偿栅极信号和与正常驱动频率同步的初始化栅极信号提供到显示区。第二级可配置成在多频模式下将与第一驱动频率同步的补偿栅极信号和与第二驱动频率同步的初始化栅极信号提供到显示区,以及在正常模式下将与正常驱动频率同步的补偿栅极信号和与正常驱动频率同步的初始化栅极信号提供到显示区。
在实施方式中,栅极驱动器还可包括第三级。第三级可配置成在多频模式下将与第二驱动频率同步的补偿栅极信号和与第二驱动频率同步的初始化栅极信号提供到显示区,以及在正常模式下将与正常驱动频率同步的补偿栅极信号和与正常驱动频率同步的初始化栅极信号提供到显示区。
在实施方式中,栅极驱动器的第一级、第二级和第三级中的每个可包括:配置成响应于第一时钟信号而将输入信号传输到第一节点的输入部、布置在第一节点与第二节点之间并且配置成将第一节点的电压传输到第二节点的第一应力缓和部、配置成响应于第一时钟信号而将第一电力电压传输到第三节点的第一传输部、布置在第三节点与第四节点之间并且配置成将第三节点的电压传输到第四节点的第二应力缓和部、配置成基于第二时钟信号而自举第四节点的第一自举部、配置成维持第五节点的电压的维持部、配置成响应于第五节点的电压而输出第二电力电压作为补偿栅极信号的补偿栅极信号输出部、配置成响应于第五节点的电压而输出第三电力电压作为初始化栅极信号的初始化栅极信号输出部、配置成基于第二时钟信号而自举第二节点的第二自举部、配置成响应于第一节点的电压而将第一时钟信号传输到第三节点的第二传输部、以及配置成响应于第一节点的电压而将第二电力电压传输到第五节点的第三传输部。
在实施方式中,在正常模式下,第一级、第二级和第三级的第一电力电压可为栅极关断电压。在正常模式下,第一级、第二级和第三级的第二电力电压和第一级、第二级和第三级的第三电力电压可为栅极导通电压。在多频模式下,第一级的第二电力电压和第一级的第三电力电压可为栅极导通电压。在多频模式下,第二级的第二电力电压可为栅极导通电压。在多频模式下,第二级的第三电力电压在数据写入时段中可为栅极导通电压,并且在保持时段中可为栅极关断电压。在多频模式下,第三级的第二电力电压和第三级的第三电力电压在数据写入时段中可为栅极导通电压,并且在保持时段中可为栅极关断电压。
在实施方式中,在多频模式下,驱动控制器可配置成当在由第二级提供到显示区的补偿栅极信号处于脉冲导通状态的时段中输入信号处于脉冲关断状态时,将第一时钟信号和第二时钟信号移位到提前了补偿时间的时间。
驱动显示装置的方法的实施方式包括:当输入图像数据包括静止图像时,将显示装置的驱动模式确定为多频模式;当输入图像数据不包括静止图像时,将显示装置的驱动模式确定为正常模式;将时钟信号提供到包括第一级、第二级和第三级的多个级;在多个级中基于时钟信号和输入信号来生成初始化栅极信号和补偿栅极信号;以及在多频模式下,当在布置在第一级与第三级之间的第二级中生成的补偿栅极信号处于脉冲导通状态的时段中输入信号处于脉冲关断状态时,将时钟信号移位到提前了补偿时间的时间。
在实施方式中,将时钟信号移位可在多频模式的保持时段中进行。
根据实施方式的显示装置和驱动显示装置的方法可从相同级生成补偿栅极信号和初始化栅极信号并且可减小显示面板的边框。
另外,根据实施方式的显示装置和驱动显示装置的方法可通过调节提供到两个相邻的显示部分相遇的区域的补偿栅极信号来减小两个相邻的显示部分之间的亮度差。
根据实施方式的显示装置和驱动显示装置的方法可将具有相对短的脉冲持续时间的补偿栅极信号提供到两个相邻的显示部分相遇的区域,并且可通过降低驱动晶体管的栅极处的电压来减小亮度差。
根据一些实施方式的显示装置和驱动显示装置的方法可将提供到向两个相邻的显示部分相遇的区域提供补偿栅极信号和初始化栅极信号的级的时钟信号移位到提前了补偿时间的时间,以使得补偿栅极信号的脉冲持续时间可被减小。
然而,本发明概念的效果不限于上述效果,并且可在不背离本发明概念的精神和范围的情况下进行各种扩展。
附图说明
通过参照附图详细描述本发明概念的实施方式,本发明概念的上述和其它特征和优点将变得更加明确,在附图中:
图1是示出根据本发明概念的实施方式的显示装置的框图;
图2是示出图1的显示面板的显示区划分为第一显示区域和第二显示区域的实例的图;
图3是示出图1的栅极驱动器的级将初始化栅极信号和补偿栅极信号提供到显示区的实例的框图;
图4是示出图1的栅极驱动器在数据写入时段和保持时段中将初始化栅极信号和补偿栅极信号提供到显示区的实例的图;
图5是示出图1的栅极驱动器在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;
图6是示出根据实施方式的栅极驱动器在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;
图7是示出根据实施方式的栅极驱动器在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;
图8是示出图1的显示装置的像素的实例的电路图;
图9是示出图1的栅极驱动器的级的实例的电路图;
图10是示出图1的栅极驱动器的级的实例的电路图;
图11是示出图1的栅极驱动器的第二级在保持时段中的实例的电路图;
图12是示出图1的栅极驱动器的第三级在保持时段中的实例的电路图;
图13是示出图1的栅极驱动器的第一级中的输入信号、第一时钟信号、第二时钟信号和补偿栅极信号的图;
图14是示出图1的栅极驱动器的第二级中的输入信号、第一时钟信号、第二时钟信号和补偿栅极信号的图;
图15是示出由第一级提供到显示区的补偿栅极信号的电压值和由提供有与第一级的时钟信号相同的时钟信号的第二级提供到显示区的补偿栅极信号的电压值的曲线图;
图16是示出根据实施方式的栅极驱动器在正常模式期间在数据写入时段和保持时段中将初始化栅极信号和补偿栅极信号提供到显示区的实例的图;
图17是示出根据实施方式的栅极驱动器在多频模式期间在数据写入时段和保持时段中将初始化栅极信号和补偿栅极信号提供到显示区的实例的图;
图18是示出根据实施方式的栅极驱动器在正常模式期间在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;
图19是示出根据实施方式的栅极驱动器在多频模式期间在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;
图20是示出根据实施方式的栅极驱动器在多频模式期间在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;
图21是示出根据实施方式的栅极驱动器在多频模式期间在数据写入时段和保持时段中将补偿栅极信号提供到显示区的实例的图;以及
图22和图23是示出根据本发明概念的实施方式的驱动显示装置的方法的流程图。
具体实施方式
在下文中,将参照附图对本发明概念的实施方式进行详细解释。
图1是示出根据本发明概念的实施方式的显示装置1000的框图。
参照图1,显示装置1000可包括显示面板100和显示面板驱动器。显示面板驱动器可包括驱动控制器200、栅极驱动器300、数据驱动器400和发射驱动器500。
显示面板100可包括显示图像的显示区110和与显示区110相邻的外围区。
显示区110可包括初始化栅极线GIL、补偿栅极线GCL、写入栅极线GWL、数据线DL、发射线EL、以及与初始化栅极线GIL、补偿栅极线GCL、写入栅极线GWL、数据线DL和发射线EL电连接的多个像素PX。栅极线GIL、GCL和GWL可在第一方向D1上延伸并且数据线DL可在与第一方向D1交叉的第二方向D2上延伸。发射线EL可在第一方向D1上延伸。
驱动控制器200可从主处理器(例如,图形处理单元;GPU)接收输入图像数据IMG和输入控制信号CONT。例如,输入图像数据IMG可包括红色图像数据、绿色图像数据和蓝色图像数据。根据实施方式,输入图像数据IMG还可包括白色图像数据。又例如,输入图像数据IMG可包括品红色图像数据、黄色图像数据和青色图像数据。输入控制信号CONT可包括主时钟信号和数据使能信号。输入控制信号CONT还可包括垂直同步信号和水平同步信号。
驱动控制器200可基于输入图像数据IMG和输入控制信号CONT而生成第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3和数据信号DATA。
驱动控制器200可基于输入控制信号CONT而生成用于控制栅极驱动器300的操作的第一控制信号CONT1,并且将第一控制信号CONT1输出到栅极驱动器300。第一控制信号CONT1可包括垂直起始信号和时钟信号。
驱动控制器200可基于输入控制信号CONT而生成用于控制数据驱动器400的操作的第二控制信号CONT2,并且将第二控制信号CONT2输出到数据驱动器400。第二控制信号CONT2可包括水平起始信号和负载信号。
驱动控制器200可基于输入图像数据IMG来生成数据信号DATA。驱动控制器200可将数据信号DATA输出到数据驱动器400。
驱动控制器200可基于输入控制信号CONT而生成第三控制信号CONT3。驱动控制器200可将第三控制信号CONT3输出到发射驱动器500。
栅极驱动器300可响应于从驱动控制器200接收的第一控制信号CONT1而生成对栅极线GWL、GCL和GIL进行驱动的栅极信号。栅极驱动器300可通过栅极线GWL、GCL和GIL将栅极信号输出到显示区110。例如,栅极驱动器300可通过栅极线GWL、GCL和GIL将栅极信号顺序地输出到显示区110。根据实施方式,栅极驱动器300可安装或集成在显示面板100的外围区上。
数据驱动器400可从驱动控制器200接收第二控制信号CONT2和数据信号DATA。数据驱动器400可将数据信号DATA转换为具有模拟类型的数据电压。数据驱动器400可通过数据线DL将数据电压输出到显示区110。
发射驱动器500可响应于从驱动控制器200接收的第三控制信号CONT3而生成对发射线EL进行驱动的发射信号。发射驱动器500可通过发射线EL将发射信号输出到显示区110。例如,发射驱动器500可将发射信号顺序地输出到发射线EL。
在图1中,为了解释的便利,栅极驱动器300布置在显示面板100的第一侧上,并且发射驱动器500布置在显示面板100的与第一侧相对的第二侧上。然而,本发明概念不限于此。
图2是示出图1的显示面板100的显示区110划分为第一显示区域PS1和第二显示区域PS2的实例的图。
参照图2,显示区110可包括第一显示区域PS1和第二显示区域PS2。根据实施方式,驱动控制器200可确定用于第一显示区域PS1的第一驱动频率DF1(图4)和用于第二显示区域PS2的第二驱动频率DF2(图4)。例如,当在第一显示区域PS1上显示运动图像并且在第二显示区域PS2上显示静止图像时,驱动控制器200可确定用于第一显示区域PS1的第一驱动频率DF1和用于第二显示区域PS2的比第一驱动频率DF1小的第二驱动频率DF2。
图3是示出图1的栅极驱动器300的级将初始化栅极信号GI和补偿栅极信号GC提供到显示区110的实例的框图。图4是示出图1的栅极驱动器300在数据写入时段DWP和保持时段HP中将初始化栅极信号GI和补偿栅极信号GC提供到显示区110的实例的图。图4是示出初始化栅极信号GI和补偿栅极信号GC的时序的图,并且不表示初始化栅极信号GI和补偿栅极信号GC的脉冲导通状态被维持的程度。
参照图3和图4,栅极驱动器300可将补偿栅极信号GC和初始化栅极信号GI提供到显示区110。栅极驱动器300可包括第一级S1和第二级S2。栅极驱动器300还可包括第三级S3。第一级S1可将与第一驱动频率DF1同步的补偿栅极信号GC和与第一驱动频率DF1同步的初始化栅极信号GI提供到显示区110。第二级S2可将与第一驱动频率DF1同步的补偿栅极信号GC和与第二驱动频率DF2同步的初始化栅极信号GI提供到显示区110。第三级S3可将与第二驱动频率DF2同步的补偿栅极信号GC和与第二驱动频率DF2同步的初始化栅极信号GI提供到显示区110。相应地,由于补偿栅极信号GC的同步频率与初始化栅极信号GI的同步频率之间的差异,第二级S2可在特定帧中提供补偿栅极信号GC而不提供初始化栅极信号GI。第二级S2可布置在第一级S1与第三级S3之间。第一级S1可将补偿栅极信号GC和初始化栅极信号GI提供到第一显示区域PS1。第二级S2可将补偿栅极信号GC提供到第一显示区域PS1并且将初始化栅极信号GI提供到第二显示区域PS2。第三级S3可将补偿栅极信号GC和初始化栅极信号GI提供到第二显示区域PS2。
栅极驱动器300的第P(P为正整数)级可将补偿栅极信号GC提供到显示区110的第Q(Q为正整数)像素行,并且将初始化栅极信号GI提供到显示区110的第(Q+N)(N为正整数)像素行。第二级的数量可为N。像素行可意味着共享相同的栅极线GWL、GIL和GCL的像素PX。例如,假设N为2,第P级可将补偿栅极信号GC提供到第Q像素行,并且第P级可将初始化栅极信号GI提供到第(Q+2)像素行。栅极驱动器300可包括在第一级S1的顶部上的N个虚设级。虚设级可将补偿栅极信号GC提供到显示区110而不将初始化栅极信号GI提供到显示区110。因为虚设级将补偿栅极信号GC提供到显示区110,因此通过从数据电压DV减去驱动晶体管T1的阈值电压而获得的电压可存储在存储电容器CST中(图8)。稍后将给出其详细描述。
在数据写入时段DWP中,数据驱动器400可通过数据线DL将数据电压DV提供到显示区110,并且栅极驱动器300通过栅极线GCL、GWL和GIL将栅极信号GC、GW及GI(图8)提供到显示区110。当第二驱动频率DF2小于第一驱动频率DF1时,在保持时段HP中,数据驱动器400可通过数据线DL将数据电压DV提供到第一显示区域PS1,并且栅极驱动器300可通过栅极线GCL、GWL和GIL将栅极信号GC、GW和GI提供到第一显示区域PS1。当第二驱动频率DF2小于第一驱动频率DF1时,在保持时段HP中,数据驱动器400可通过数据线DL将消隐电压提供到第二显示区域PS2,并且栅极驱动器300可不通过栅极线GCL、GWL和GIL将补偿栅极信号GC和初始化栅极信号GI提供到第二显示区域PS2。消隐电压可具有与黑色灰度值(例如,为0的最低灰度值)对应的数据电压DV的电压电平。由于第二级S2可将与第二驱动频率DF2同步的初始化栅极信号GI提供到显示区110,并且可将与第一驱动频率DF1同步的补偿栅极信号GC提供到显示区110,因此当第二驱动频率DF2小于第一驱动频率DF1时,在保持时段HP中,初始化栅极信号GI可不被提供到显示区110,并且补偿栅极信号GC可被提供到显示区110。为了解释的便利,在图4中假设第一驱动频率DF1为120Hz,并且第二驱动频率DF2为1Hz。例如,数据写入时段DWP可包括一帧,并且在数据写入时段DWP中,第一显示区域PS1和第二显示区域PS2可接收栅极信号GC、GW和GI。例如,保持时段HP可包括119个帧(第2帧到第120帧),并且在保持时段HP中,第二显示区域PS2可不接收初始化栅极信号GI和补偿栅极信号GC。在这种情况下,第二显示区域PS2可以与第一显示区域PS1的频率不同的频率驱动。
图5是示出图1的栅极驱动器300在数据写入时段DWP和保持时段HP中将补偿栅极信号GC提供到显示区110的实例的图。图6至图7是示出根据实施方式的栅极驱动器300在数据写入时段DWP和保持时段HP中将补偿栅极信号GC提供到显示区110的实例的图。在图5至图7中,第一补偿栅极信号GC为在第一级S1中提供到显示区110的补偿栅极信号GC,第二补偿栅极信号GC和第三补偿栅极信号GC为在第二级S2中提供到显示区110的补偿栅极信号GC,并且第四补偿栅极信号GC为在第三级S3中提供到显示区110的补偿栅极信号GC。即,在图5至图7中,第一补偿栅极信号GC、第二补偿栅极信号GC和第三补偿栅极信号GC提供到第一显示区域PS1,并且第四补偿栅极信号GC提供到第二显示区域PS2。
参照图3和图5,第二级S2可提供具有比由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间短的脉冲持续时间的补偿栅极信号GC。例如,如图5中所示,图5的第二补偿栅极信号GC和第三补偿栅极信号GC的脉冲持续时间比图5的其它补偿栅极信号GC的脉冲持续时间短。
参照图3和图6,由第二级S2和第三级S3提供到显示区110的补偿栅极信号GC的脉冲持续时间可比由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间短。例如,如图6中所示,第二补偿栅极信号GC、第三补偿栅极信号GC和第四补偿栅极信号GC的脉冲持续时间比第一补偿栅极信号GC的脉冲持续时间短。
参照图3和图7,在数据写入时段DWP中,第二级S2可提供具有与由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间相等的脉冲持续时间的补偿栅极信号GC。在保持时段HP中,第二级S2可提供具有比由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间短的脉冲持续时间的补偿栅极信号GC。在数据写入时段DWP中,第一级S1、第二级S2和第三级S3可将补偿栅极信号GC和初始化栅极信号GI提供到显示区110。因此,补偿栅极信号GC的脉冲持续时间可为恒定的。在保持时段HP中,第二级S2可将补偿栅极信号GC提供到显示区110,并且可不将初始化栅极信号GI提供到显示区110。相应地,在保持时段HP中,由第二级S2提供的补偿栅极信号GC的脉冲持续时间可为短的。稍后将给出其详细描述。
图8是示出图1的显示装置1000的像素PX的实例的电路图。
参照图8,显示区110的像素PX可包括生成驱动电流的驱动晶体管T1。显示区110的像素PX可包括响应于写入栅极信号GW[n]而将数据电压DV或消隐电压传输到驱动晶体管T1的源极的开关晶体管T2。显示区110的像素PX可包括响应于补偿栅极信号GC[n]而以二极管连接方式连接驱动晶体管T1的补偿晶体管T3。显示区110的像素PX可包括存储从数据电压DV减去驱动晶体管T1的阈值电压的电压的存储电容器CST。显示区110的像素PX可包括响应于初始化栅极信号GI[n]而将第一初始化电压VINT1提供到存储电容器CST和驱动晶体管T1的栅极的第一初始化晶体管T4。显示区110的像素PX可包括响应于发射信号EM[n]而将第一像素电力电压ELVDD的线连接到驱动晶体管T1的源极的第一发射晶体管T5。显示区110的像素PX可包括响应于发射信号EM[n]而将驱动晶体管T1的漏极连接到发射元件EE的第二发射晶体管T6。显示区110的像素PX可包括响应于用于下一像素行的像素PX的写入栅极信号GW[n+1]而将第二初始化电压VINT2提供到发射元件EE的第二初始化晶体管T7。显示区110的像素PX可包括基于驱动电流而发射光的发射元件EE。发射元件EE连接到第二像素电力电压ELVSS的线。根据实施方式,第一初始化电压VINT1和第二初始化电压VINT2可为实质上相同的电压,或者可为不同的电压。在实施方式中,驱动晶体管T1、开关晶体管T2、补偿晶体管T3、第一初始化晶体管T4、第一发射晶体管T5、第二发射晶体管T6和第二初始化晶体管T7中的至少第一个可为PMOS晶体管,并且驱动晶体管T1、开关晶体管T2、补偿晶体管T3、第一初始化晶体管T4、第一发射晶体管T5、第二发射晶体管T6和第二初始化晶体管T7中的至少第二个可为NMOS晶体管。例如,如图8中所示,补偿晶体管T3和第一初始化晶体管T4可为NMOS晶体管,并且其它晶体管T1、T2、T5、T6和T7可为PMOS晶体管。在这种情况下,提供到补偿晶体管T3的补偿栅极信号GC[n]和提供到第一初始化晶体管T4的初始化栅极信号GI[n]可为适用于NMOS晶体管的高有效信号。在这种情况下,由于直接连接到存储电容器CST的补偿晶体管T3和第一初始化晶体管T4为NMOS晶体管,因此可减少来自/到存储电容器CST的泄漏电流,并且因此像素PX可适用于低频率驱动。尽管图8示出了补偿晶体管T3和第一初始化晶体管T4为NMOS晶体管的实例,但是根据实施方式的每个像素PX的配置不限于图8的实例。而且,尽管在图8中数据电压DV提供到开关晶体管T2,但是在保持时段HP中,消隐电压而不是数据电压DV提供到在第二显示区域PS2中的开关晶体管T2。当补偿晶体管T3为NMOS晶体管时,提供到驱动晶体管T1的栅极的电压可随着提供到补偿晶体管T3的栅极的补偿栅极信号GC[n]的增加而增加。相应地,即使提供相同的数据电压,接收不同的补偿栅极信号GC[n]的多个像素PX的驱动电流也可能不同。
图9是示出图1的栅极驱动器300的级的实例的电路图。
参照图9,栅极驱动器300的级中的每个可包括响应于第一时钟信号CLK1而将输入信号IN传输到第一节点X1的输入部310。栅极驱动器300的级中的每个可包括布置在第一节点X1与第二节点X2之间的将第一节点X1的电压传输到第二节点X2的第一应力缓和部320。栅极驱动器300的级中的每个可包括响应于第一时钟信号CLK1而将第一电力电压V1传输到第三节点X3的第一传输部330。栅极驱动器300的级中的每个可包括布置在第三节点X3与第四节点X4之间的将第三节点X3的电压传输到第四节点X4的第二应力缓和部340。栅极驱动器300的级中的每个可包括基于第二时钟信号CLK2而自举第四节点X4的第一自举部351。栅极驱动器300的级中的每个可包括维持第五节点X5的电压的维持部360。栅极驱动器300的级中的每个可包括响应于第五节点X5的电压而输出第二电力电压V2作为补偿栅极信号GC的补偿栅极信号输出部371。栅极驱动器300的级中的每个可包括响应于第五节点X5的电压而输出第三电力电压V3作为初始化栅极信号GI的初始化栅极信号输出部372。栅极驱动器300的级中的每个可包括基于第二时钟信号CLK2而自举第二节点X2的第二自举部352。栅极驱动器300的级中的每个可包括响应于第一节点X1的电压而将第一时钟信号CLK1传输到第三节点X3的第二传输部380。栅极驱动器300的级中的每个可包括响应于第一节点X1的电压而将第二电力电压V2传输到第五节点X5的第三传输部390。栅极驱动器300的级中的第一级可接收扫描起始信号作为输入信号IN,并且可基于扫描起始信号而输出进位信号。除第一级以外的级可接收进位信号作为输入信号IN。
在实施方式中,输入部310可包括第八晶体管T8,第八晶体管T8包括接收第一时钟信号CLK1的栅极、接收输入信号IN的第一端子和与第一节点X1连接的第二端子。在实施方式中,第一应力缓和部320可包括第二十一晶体管T21,第二十一晶体管T21包括接收第一电力电压V1的栅极、与第一节点X1连接的第一端子和与第二节点X2连接的第二端子。在实施方式中,第一传输部330可包括第十三晶体管T13,第十三晶体管T13包括接收第一时钟信号CLK1的栅极、与第一电力电压V1连接的第一端子和与第三节点X3连接的第二端子。在实施方式中,第二应力缓和部340可包括第十晶体管T10,第十晶体管T10包括接收第一电力电压V1的栅极、与第三节点X3连接的第一端子和与第四节点X4连接的第二端子。在实施方式中,第一自举部351可包括第十五晶体管T15、第二电容器C2和第十四晶体管T14,第十五晶体管T15包括与第四节点X4连接的栅极、与第二时钟信号CLK2连接的第一端子和与第七节点X7连接的第二端子,第二电容器C2连接到第四节点X4和第七节点X7,第十四晶体管T14包括接收第二时钟信号CLK2的栅极、与第七节点X7连接的第一端子和与第五节点X5连接的第二端子。在实施方式中,第二自举部352可包括第十一晶体管T11、第三电容器C3和第九晶体管T9,第十一晶体管T11包括与第二节点X2连接的栅极、与第二时钟信号CLK2连接的第一端子和与第八节点X8连接的第二端子,第三电容器C3连接到第二节点X2和第八节点X8,第九晶体管T9包括与第三节点X3连接的栅极、与第八节点X8连接的第一端子和接收第二电力电压V2的第二端子。在实施方式中,维持部360可包括连接到第五节点X5和第二电力电压V2的第一电容器C1。在实施方式中,补偿栅极信号输出部371可包括第十七晶体管T17和第十八晶体管T18,第十七晶体管T17包括与第五节点X5连接的栅极、接收第二电力电压V2的第一端子和与补偿栅极信号输出端子连接的第二端子,第十八晶体管T18包括与第二节点X2连接的栅极、接收第一电力电压V1的第一端子和与补偿栅极信号输出端子连接的第二端子。在实施方式中,初始化栅极信号输出部372可包括第十九晶体管T19和第二十晶体管T20,第十九晶体管T19包括与第五节点X5连接的栅极、接收第三电力电压V3的第一端子和与初始化栅极信号输出端子连接的第二端子,第二十晶体管T20包括与第二节点X2连接的栅极、接收第一电力电压V1的第一端子和与初始化栅极信号输出端子连接的第二端子。在实施方式中,第二传输部380可包括第十二晶体管T12,第十二晶体管T12包括与第一节点X1连接的栅极、与第一时钟信号CLK1连接的第一端子和与第三节点X3连接的第二端子。另外,在实施方式中,第十二晶体管T12可实现为包括串联连接的两个晶体管的双晶体管。在实施方式中,第三传输部390可包括第十六晶体管T16,第十六晶体管T16包括与第一节点X1连接的栅极、与第五节点X5连接的第一端子和接收第二电力电压V2的第二端子。
图10是示出图1的栅极驱动器300的级的实例的电路图。图11是示出图1的栅极驱动器300的第二级S2在保持时段HP中的实例的电路图。图12是示出图1的栅极驱动器300的第三级S3在保持时段HP中的实例的电路图。
参照图10至图12,第一电力电压V1可为栅极关断电压VGL(例如,低电平)。第一级S1的第二电力电压V2和第一级S1的第三电力电压V3可为栅极导通电压VGH(例如,高电平)。第二级S2的第二电力电压V2可为栅极导通电压VGH。第二级S2的第三电力电压V3在数据写入时段DWP中可为栅极导通电压VGH,并且在保持时段HP中可为栅极关断电压VGL。第三级S3的第二电力电压V2和第三级S3的第三电力电压V3在数据写入时段DWP中可为栅极导通电压VGH,并且在保持时段HP中可为栅极关断电压VGL。
例如,在保持时段HP中,仅栅极关断电压VGL可输出到第二级S2的初始化栅极信号输出端子。例如,在保持时段HP中,仅栅极关断电压VGL可输出到第三级S3的补偿栅极信号输出端子和初始化栅极信号输出端子。
图13是示出图1的栅极驱动器300的第一级S1中的输入信号IN、第一时钟信号CLK1、第二时钟信号CLK2和补偿栅极信号GC的图。图14是示出图1的栅极驱动器300的第二级S2中的输入信号IN、第一时钟信号CLK1、第二时钟信号CLK2和补偿栅极信号GC的图。图15是示出由第一级S1提供到显示区110的补偿栅极信号GC的电压值V_GC和由提供有与第一级S1的时钟信号相同的时钟信号的第二级S2提供到显示区110的补偿栅极信号GC的电压值V_GC的曲线图。假设补偿晶体管T3和第一初始化晶体管T4为NMOS晶体管,第一级S1由PMOS晶体管构成,并且输入信号IN和补偿栅极信号GC处于高电平的脉冲导通状态,并且第一时钟信号CLK1和第二时钟信号CLK2处于低电平的脉冲导通状态。
参照图8、图10和图13,根据示例性实施方式,在第一级S1中,当在输入信号IN处于脉冲导通状态并且第一时钟信号CLK1处于脉冲导通状态之后第二时钟信号CLK2处于脉冲导通状态时,补偿栅极信号GC可处于脉冲导通状态。根据实施方式,在第一级S1中,当在输入信号IN处于脉冲关断状态并且第二时钟信号CLK2处于脉冲导通状态之后第一时钟信号CLK1处于脉冲导通状态时,补偿栅极信号GC可处于脉冲关断状态。根据实施方式,在第二级S2和第三级S3的数据写入时段DWP中,当在输入信号IN处于脉冲导通状态并且第一时钟信号CLK1处于脉冲导通状态之后第二时钟信号CLK2处于脉冲导通状态时,补偿栅极信号GC可处于脉冲导通状态。根据实施方式,在第二级S2和第三级S3的数据写入时段DWP中,当在输入信号IN处于脉冲关断状态并且第二时钟信号CLK2处于脉冲导通状态之后第一时钟信号CLK1处于脉冲导通状态时,补偿栅极信号GC可处于脉冲关断状态。
当在由第二级S2提供到显示区110的补偿栅极信号GC处于脉冲导通状态的时段中输入信号IN处于脉冲关断状态时,驱动控制器200可将第一时钟信号CLK1和第二时钟信号CLK2移位到提前了补偿时间CT的时间。补偿时间CT可基于当在保持时段HP中与提供到第一级S1的第一时钟信号CLK1相同的第一时钟信号CLK1和与提供到第一级S1的第二时钟信号CLK2相同的第二时钟信号CLK2提供到第二级S2时,由第一级S1提供到显示区110的补偿栅极信号GC在从脉冲导通状态改变为脉冲关断状态期间的电压值与由第二级S2提供到显示区110的补偿栅极信号GC在从脉冲导通状态改变为脉冲关断状态期间的电压值之间的差来确定。补偿时间CT可随着差增加而增加。
参照图1、图10、图11、图14和图15,当在第二级S2的保持时段HP中在栅极导通电压VGH提供到补偿栅极信号输出端子之后将栅极关断电压VGL提供到补偿栅极信号输出端子时,栅极关断电压VGL可持续地提供到第二级S2的初始化栅极信号输出端子。另一方面,当在第一级S1的保持时段HP中在栅极导通电压VGH提供到补偿栅极信号输出端子之后将栅极关断电压VGL提供到补偿栅极信号输出端子时,在栅极导通电压VGH提供到第二级S2的初始化栅极信号输出端子之后可将栅极关断电压VGL提供到第二级S2的初始化栅极信号输出端子。根据实施方式,由于初始化栅极信号输出端子在第一级S1中从栅极导通电压VGH改变为栅极关断电压VGL,并且初始化栅极信号输出端子在第二级S2中持续地接收栅极关断电压VGL,因此在第一级S1的第二节点X2的电压与第二级S2的第二节点X2的电压之间发生反冲。第二节点X2的电压差可导致第一级S1的补偿栅极信号GC与第二级S2的补偿栅极信号GC之间的电压差。在这种情况下,由于电压差,由第一级S1向其提供补偿栅极信号GC的像素PX与由第二级S2向其提供补偿栅极信号GC的像素PX之间可能出现亮度差。相应地,为了减小电压差,可减少第二级S2的补偿栅极信号GC的脉冲持续时间。例如,当第一级S1的补偿栅极信号GC的电压值V_GC因反冲而小于第二级S2的补偿栅极信号GC的电压值V_GC时,可通过减少输出补偿栅极信号GC时的时间来减小亮度差。例如,当输入信号IN处于脉冲关断状态而第二级S2的补偿栅极信号GC处于脉冲导通状态时,驱动控制器200可通过将第一时钟信号CLK1和第二时钟信号CLK2移位到提前了补偿时间CT的时间来减少补偿栅极信号GC的脉冲持续时间。由于补偿栅极信号GC的脉冲持续时间减少得与补偿时间CT一样多,因此补偿时间CT可随着电压差增加而增加。
图16至图21的实施方式的级和图9的级可具有相同的结构。
在图16至图21的实施方式中,在正常模式NM下,第一级S1、第二级S2和第三级S3的第一电力电压V1可为栅极关断电压VGL,并且第二电力电压V2和第三电力电压V3可为栅极导通电压VGH。在多频模式MFD下,第一级S1的第二电力电压V2和第一级S1的第三电力电压V3可为栅极导通电压VGH。在多频模式MFD下,第二级S2的第二电力电压V2可为栅极导通电压VGH。在多频模式MFD下,第二级S2的第三电力电压V3在数据写入时段DWP中可为栅极导通电压VGH,并且在保持时段HP中可为栅极关断电压VGL。在多频模式MFD下,第三级S3的第二电力电压V2和第三级S3的第三电力电压V3在数据写入时段DWP中可为栅极导通电压VGH,并且在保持时段HP中可为栅极关断电压VGL。在多频模式MFD下,当在由第二级S2提供到显示区110的补偿栅极信号GC处于脉冲导通状态的时段中输入信号IN处于脉冲关断状态时,驱动控制器200可将第一时钟信号CLK1和第二时钟信号CLK2移位到提前了补偿时间CT的时间。
图16是示出根据实施方式的栅极驱动器300在正常模式NM期间在数据写入时段DWP和保持时段HP中将初始化栅极信号GI和补偿栅极信号GC提供到显示区110的实例的图。图17是示出根据实施方式的栅极驱动器300在多频模式MFD期间在数据写入时段DWP和保持时段HP中将初始化栅极信号GI和补偿栅极信号GC提供到显示区110的实例的图。图16和图17是示出初始化栅极信号GI和补偿栅极信号GC的时序的图,并且不表示初始化栅极信号GI和补偿栅极信号GC的脉冲导通状态被维持的程度。参照图1至图15描述的内容可同样应用于多频模式MFD中。
参照图16和图17,驱动控制器200可确定在正常模式NM下用于显示区110的正常驱动频率、在多频模式MFD下用于第一显示区域PS1的第一驱动频率DF1以及在多频模式MFD下用于第二显示区域PS2的第二驱动频率DF2。例如,在正常模式NM下,可以相同的驱动频率驱动第一显示区域PS1和第二显示区域PS2。例如,在正常模式NM下,可不区分数据写入时段DWP与保持时段HP。在图17中,假设第一驱动频率DF1为120Hz,并且第二驱动频率DF2为1Hz。例如,在多频模式MFD下,数据写入时段DWP可包括一帧,并且在数据写入时段DWP中,第一显示区域PS1和第二显示区域PS2可接收栅极信号GC、GW和GI。例如,在多频模式MFD下,保持时段HP可包括119个帧(第2帧到第120帧),并且在保持时段HP中,第二显示区域PS2可不接收初始化栅极信号GI和补偿栅极信号GC。在这种情况下,第二显示区域PS2可以与第一显示区域PS1的频率不同的频率驱动。
在多频模式MFD下,第一级S1可将与第一驱动频率DF1同步的补偿栅极信号GC和与第一驱动频率DF1同步的初始化栅极信号GI提供到显示区110。在正常模式NM下,第一级S1可将与正常驱动频率同步的补偿栅极信号GC和与正常驱动频率同步的初始化栅极信号GI提供到显示区110。在多频模式MFD下,第二级S2可将与第一驱动频率DF1同步的补偿栅极信号GC和与第二驱动频率DF2同步的初始化栅极信号GI提供到显示区110。在正常模式NM下,第二级S2可将与正常驱动频率同步的补偿栅极信号GC和与正常驱动频率同步的初始化栅极信号GI提供到显示区110。在多频模式MFD下,第三级S3可将与第二驱动频率DF2同步的补偿栅极信号GC和与第二驱动频率DF2同步的初始化栅极信号GI提供到显示区110。在正常模式NM下,第三级S3可将与正常驱动频率同步的补偿栅极信号GC和与正常驱动频率同步的初始化栅极信号GI提供到显示区110。
图18是示出根据实施方式的栅极驱动器300在正常模式NM期间在数据写入时段DWP和保持时段HP中将补偿栅极信号GC提供到显示区110的实例的图。图19是示出根据实施方式的栅极驱动器300在多频模式MFD期间在数据写入时段DWP和保持时段HP中将补偿栅极信号GC提供到显示区110的实例的图。图20是示出根据实施方式的栅极驱动器300在多频模式MFD期间在数据写入时段DWP和保持时段HP中将补偿栅极信号GC提供到显示区110的实例的图。图21是示出根据实施方式的栅极驱动器300在多频模式MFD期间在数据写入时段DWP和保持时段HP中将补偿栅极信号GC提供到显示区110的实例的图。在图18至图21中,第一补偿栅极信号GC为在第一级S1中提供到显示区110的补偿栅极信号GC,第二补偿栅极信号GC和第三补偿栅极信号GC为在第二级S2中提供到显示区110的补偿栅极信号GC,并且第四补偿栅极信号GC为在第三级S3中提供到显示区110的补偿栅极信号GC。即,在图18至图21中,第一补偿栅极信号GC、第二补偿栅极信号GC和第三补偿栅极信号GC提供到第一显示区域PS1,并且第四补偿栅极信号GC提供到第二显示区域PS2。
参照图3和图18,在正常模式NM下,在栅极驱动器300的级中的每个中提供到显示区110的补偿栅极信号GC的脉冲持续时间可相同。而且,在正常模式NM下,可不区分数据写入时段DWP与保持时段HP。
参照图3和图19,在多频模式MFD下,第二级S2可提供具有比由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间短的脉冲持续时间的补偿栅极信号GC。假设图19的第二补偿栅极信号GC和第三补偿栅极信号GC可为在第二级S2中提供到显示区110的补偿栅极信号GC。例如,如图19中所示,图19的第二补偿栅极信号GC和第三补偿栅极信号GC的脉冲持续时间可比图19的其它补偿栅极信号GC的脉冲持续时间短。补偿栅极信号GC的脉冲持续时间可意味着补偿栅极信号GC被提供到显示区110的时间。
参照图3和图20,在多频模式MFD下,第二级S2和第三级S3可提供具有比由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间短的脉冲持续时间的补偿栅极信号GC。假设图20的第一补偿栅极信号GC可为由第一级S1提供到显示区110的补偿栅极信号GC,图20的第二补偿栅极信号GC和第三补偿栅极信号GC可为由第二级S2提供到显示区110的补偿栅极信号GC,并且图20的第四补偿栅极信号GC可为由第三级S3提供到显示区110的补偿栅极信号GC。例如,如图20中所示,第二补偿栅极信号GC、第三补偿栅极信号GC和第四补偿栅极信号GC的脉冲持续时间比第一补偿栅极信号GC的脉冲持续时间短。
参照图3和图21,在多频模式MFD的数据写入时段DWP中,第二级S2可提供具有与由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间相等的脉冲持续时间的补偿栅极信号GC。在多频模式MFD的保持时段HP中,第二级S2可提供具有比由第一级S1提供到显示区110的补偿栅极信号GC的脉冲持续时间短的脉冲持续时间的补偿栅极信号GC。在多频模式MFD的数据写入时段DWP中,第一级S1、第二级S2和第三级S3可将补偿栅极信号GC和初始化栅极信号GI提供到显示区110。因此,补偿栅极信号GC的脉冲持续时间可为恒定的。在多频模式MFD的保持时段HP中,第二级S2可将补偿栅极信号GC提供到显示区110,并且可不将初始化栅极信号GI提供到显示区110。相应地,在多频模式MFD的保持时段HP中,由第二级S2提供的补偿栅极信号GC的脉冲持续时间可为短的。
图22至图23是示出根据本发明概念的实施方式的驱动显示装置的方法的流程图。
参照图22至图23,图22的驱动显示装置1000的方法可检查输入图像数据IMG中是否包括静止图像(操作S610)。图22的驱动显示装置1000的方法可在输入图像数据IMG包括静止图像时将显示装置1000的驱动模式确定为多频模式MFD,并且在输入图像数据IMG不包括静止图像时将显示装置1000的驱动模式确定为正常模式NM(操作S620、操作S631和操作S632)。具体地,当确定了正常模式NM时,显示装置1000可确定正常驱动频率,并且当确定了多频模式MFD时,显示装置1000可确定第一驱动频率DF1和第二驱动频率DF2。图22的驱动显示装置1000的方法可将时钟信号提供到包括第一级S1、第二级S2和第三级S3的多个级(操作S640)。图22的驱动显示装置1000的方法可在级中基于时钟信号和输入信号IN而生成初始化栅极信号GI和补偿栅极信号GC(操作S650)。显示装置1000可基于补偿栅极信号GC和初始化栅极信号GI来显示图像。图22的驱动显示装置1000的方法可当在布置在第一级S1与第三级S3之间的第二级S2中生成的补偿栅极信号GC处于脉冲导通状态的时段中输入信号IN处于脉冲关断状态时,将时钟信号移位到提前了补偿时间CT的时间(操作S660)。在实施方式中,图23的驱动显示装置1000的方法可在多频模式MFD的保持时段HP中,当在布置在第一级S1与第三级S3之间的第二级S2中生成的补偿栅极信号GC处于脉冲导通状态的时段中输入信号IN处于脉冲关断状态时,将时钟信号移位到提前了补偿时间CT的时间(操作S661)。
如上所述,根据实施方式的显示装置1000和驱动显示装置1000的方法可将具有相对短的脉冲持续时间的补偿栅极信号GC提供到第一显示区域PS1与第二显示区域PS2相遇的区域,以使得可通过降低驱动晶体管T1的栅极处的电压来减小亮度差。另外,通过将提供到第二级S2的时钟信号CLK1和CLK2移位到提前了补偿时间CT的时间,可减少补偿栅极信号GC的脉冲持续时间以减小亮度差。
本发明概念可应用于包括显示装置1000的任意电子设备。例如,本发明概念可应用于电视(TV)、数字TV、3D TV、移动电话、智能电话、平板计算机、虚拟现实(VR)设备、可穿戴电子设备、个人计算机(PC)、家用电器、膝上型计算机、个人数字助理(PDA)、便携式多媒体播放器(PMP)、数码相机、音乐播放器、便携式游戏机、导航设备等中。
前述内容是对本发明概念的说明,而不应解释为对其的限制。虽然已描述了本发明概念的实施方式,但是本领域技术人员将容易地理解,能够在实质上不背离本发明概念的新颖教导和优点的情况下在实施方式中进行诸多修改。相应地,所有这种修改旨在包括在如权利要求书中所限定的本发明概念的范围内。在权利要求书中,装置加功能条款旨在涵盖本文中所描述为执行所述功能的结构。

Claims (20)

1.一种显示装置,包括:
显示面板,所述显示面板包括显示区,所述显示区包括第一显示区域和第二显示区域;
数据驱动器,所述数据驱动器配置成将数据电压提供到所述显示区;
栅极驱动器,所述栅极驱动器配置成将补偿栅极信号和初始化栅极信号提供到所述显示区,所述栅极驱动器包括第一级和第二级;以及
驱动控制器,所述驱动控制器配置成控制所述栅极驱动器和所述数据驱动器,
其中,所述驱动控制器配置成确定用于所述第一显示区域的第一驱动频率和用于所述第二显示区域的第二驱动频率,以及
其中,所述第二级配置成提供具有比由所述第一级提供到所述显示区的所述补偿栅极信号的脉冲持续时间短的脉冲持续时间的所述补偿栅极信号。
2.如权利要求1所述的显示装置,其中,所述栅极驱动器还包括第三级,
其中,所述第一级配置成将与所述第一驱动频率同步的所述补偿栅极信号和与所述第一驱动频率同步的所述初始化栅极信号提供到所述显示区,
其中,所述第二级配置成将与所述第一驱动频率同步的所述补偿栅极信号和与所述第二驱动频率同步的所述初始化栅极信号提供到所述显示区,以及
其中,所述第三级配置成将与所述第二驱动频率同步的所述补偿栅极信号和与所述第二驱动频率同步的所述初始化栅极信号提供到所述显示区。
3.如权利要求2所述的显示装置,其中,所述第二级布置在所述第一级与所述第三级之间。
4.如权利要求2所述的显示装置,其中,所述第一级配置成将所述补偿栅极信号和所述初始化栅极信号提供到所述第一显示区域,
其中,所述第二级配置成将所述补偿栅极信号提供到所述第一显示区域并且将所述初始化栅极信号提供到所述第二显示区域,以及
其中,所述第三级配置成将所述补偿栅极信号和所述初始化栅极信号提供到所述第二显示区域。
5.如权利要求1所述的显示装置,其中,所述第二级在数据写入时段中提供具有与由所述第一级提供到所述显示区的所述补偿栅极信号的所述脉冲持续时间相等的所述脉冲持续时间的所述补偿栅极信号,以及
其中,所述第二级在保持时段中提供具有比由所述第一级提供到所述显示区的所述补偿栅极信号的所述脉冲持续时间短的所述脉冲持续时间的所述补偿栅极信号。
6.如权利要求1所述的显示装置,其中,所述栅极驱动器的第P级配置成将所述补偿栅极信号提供到所述显示区的第Q像素行,并且将所述初始化栅极信号提供到所述显示区的第(Q+N)像素行,其中,P为正整数,Q为正整数,且N为正整数,并且
其中,所述第二级的数量为N。
7.如权利要求1所述的显示装置,其中,所述显示区的像素包括:
驱动晶体管,所述驱动晶体管配置成生成驱动电流;
开关晶体管,所述开关晶体管配置成响应于写入栅极信号而将所述数据电压或消隐电压传输到所述驱动晶体管的源极;
补偿晶体管,所述补偿晶体管配置成响应于所述补偿栅极信号而以二极管连接方式连接所述驱动晶体管;
存储电容器,所述存储电容器配置成存储从所述数据电压减去所述驱动晶体管的阈值电压的电压;
第一初始化晶体管,所述第一初始化晶体管配置成响应于所述初始化栅极信号而将第一初始化电压提供到所述驱动晶体管的栅极和所述存储电容器;
第一发射晶体管,所述第一发射晶体管配置成响应于发射信号而将像素电力电压的线连接到所述驱动晶体管的所述源极;
第二发射晶体管,所述第二发射晶体管配置成响应于所述发射信号而将所述驱动晶体管的漏极连接到发射元件;
第二初始化晶体管,所述第二初始化晶体管配置成响应于用于下一像素行的像素的所述写入栅极信号而将第二初始化电压提供到所述发射元件;以及
所述发射元件,所述发射元件配置成基于所述驱动电流而发射光。
8.如权利要求2所述的显示装置,其中,所述栅极驱动器的所述第一级、所述第二级和所述第三级中的每个包括:
输入部,所述输入部配置成响应于第一时钟信号而将输入信号传输到第一节点;
第一应力缓和部,所述第一应力缓和部布置在所述第一节点与第二节点之间并且配置成将所述第一节点的电压传输到所述第二节点;
第一传输部,所述第一传输部配置成响应于所述第一时钟信号而将第一电力电压传输到第三节点;
第二应力缓和部,所述第二应力缓和部布置在所述第三节点与第四节点之间并且配置成将所述第三节点的电压传输到所述第四节点;
第一自举部,所述第一自举部配置成基于第二时钟信号而自举所述第四节点;
维持部,所述维持部配置成维持第五节点的电压;
补偿栅极信号输出部,所述补偿栅极信号输出部配置成响应于所述第五节点的所述电压而输出第二电力电压作为所述补偿栅极信号;
初始化栅极信号输出部,所述初始化栅极信号输出部配置成响应于所述第五节点的所述电压而输出第三电力电压作为所述初始化栅极信号;
第二自举部,所述第二自举部配置成基于所述第二时钟信号而自举所述第二节点;
第二传输部,所述第二传输部配置成响应于所述第一节点的所述电压而将所述第一时钟信号传输到所述第三节点;以及
第三传输部,所述第三传输部配置成响应于所述第一节点的所述电压而将所述第二电力电压传输到所述第五节点。
9.如权利要求8所述的显示装置,其中,所述第一电力电压为栅极关断电压,
其中,所述第一级的所述第二电力电压和所述第一级的所述第三电力电压为栅极导通电压,
其中,所述第二级的所述第二电力电压为所述栅极导通电压,
其中,所述第二级的所述第三电力电压在数据写入时段中为所述栅极导通电压,并且在保持时段中为所述栅极关断电压,以及
其中,所述第三级的所述第二电力电压和所述第三级的所述第三电力电压在所述数据写入时段中为所述栅极导通电压,并且在所述保持时段中为所述栅极关断电压。
10.如权利要求9所述的显示装置,其中,所述驱动控制器配置成当在由所述第二级提供到所述显示区的所述补偿栅极信号处于脉冲导通状态的时段中所述输入信号处于脉冲关断状态时,将所述第一时钟信号和所述第二时钟信号移位到提前了补偿时间的时间。
11.如权利要求10所述的显示装置,其中,所述补偿时间基于当在所述保持时段中与提供到所述第一级的所述第一时钟信号相同的所述第一时钟信号和与提供到所述第一级的所述第二时钟信号相同的所述第二时钟信号提供到所述第二级时,由所述第一级提供到所述显示区的所述补偿栅极信号在从所述脉冲导通状态改变为所述脉冲关断状态期间的电压值与由所述第二级提供到所述显示区的所述补偿栅极信号在从所述脉冲导通状态改变为所述脉冲关断状态期间的电压值之间的差来确定。
12.如权利要求11所述的显示装置,其中,所述补偿时间随着所述差增加而增加。
13.一种显示装置,包括:
显示面板,所述显示面板包括显示区,所述显示区包括第一显示区域和第二显示区域;
数据驱动器,所述数据驱动器配置成将数据电压提供到所述显示区;
栅极驱动器,所述栅极驱动器配置成将补偿栅极信号和初始化栅极信号提供到所述显示区,并且所述栅极驱动器包括第一级和第二级;以及
驱动控制器,所述驱动控制器配置成控制所述栅极驱动器和所述数据驱动器,
其中,所述驱动控制器配置成确定在正常模式下用于所述显示区的正常驱动频率、在多频模式下用于所述第一显示区域的第一驱动频率以及在所述多频模式下用于所述第二显示区域的第二驱动频率,以及
其中,所述第二级配置成在所述多频模式下提供具有比由所述第一级提供到所述显示区的所述补偿栅极信号的脉冲持续时间短的脉冲持续时间的所述补偿栅极信号。
14.如权利要求13所述的显示装置,其中,所述第一级配置成在所述多频模式下将与所述第一驱动频率同步的所述补偿栅极信号和与所述第一驱动频率同步的所述初始化栅极信号提供到所述显示区,以及在所述正常模式下将与所述正常驱动频率同步的所述补偿栅极信号和与所述正常驱动频率同步的所述初始化栅极信号提供到所述显示区,以及
其中,所述第二级配置成在所述多频模式下将与所述第一驱动频率同步的所述补偿栅极信号和与所述第二驱动频率同步的所述初始化栅极信号提供到所述显示区,以及在所述正常模式下将与所述正常驱动频率同步的所述补偿栅极信号和与所述正常驱动频率同步的所述初始化栅极信号提供到所述显示区。
15.如权利要求14所述的显示装置,其中,所述栅极驱动器还包括第三级,
其中,所述第三级配置成在所述多频模式下将与所述第二驱动频率同步的所述补偿栅极信号和与所述第二驱动频率同步的所述初始化栅极信号提供到所述显示区,以及在所述正常模式下将与所述正常驱动频率同步的所述补偿栅极信号和与所述正常驱动频率同步的所述初始化栅极信号提供到所述显示区。
16.如权利要求15所述的显示装置,其中,所述栅极驱动器的所述第一级、所述第二级和所述第三级中的每个包括:
输入部,所述输入部配置成响应于第一时钟信号而将输入信号传输到第一节点;
第一应力缓和部,所述第一应力缓和部布置在所述第一节点与第二节点之间并且配置成将所述第一节点的电压传输到所述第二节点;
第一传输部,所述第一传输部配置成响应于所述第一时钟信号而将第一电力电压传输到第三节点;
第二应力缓和部,所述第二应力缓和部布置在所述第三节点与第四节点之间并且配置成将所述第三节点的电压传输到所述第四节点;
第一自举部,所述第一自举部配置成基于第二时钟信号而自举所述第四节点;
维持部,所述维持部配置成维持第五节点的电压;
补偿栅极信号输出部,所述补偿栅极信号输出部配置成响应于所述第五节点的所述电压而输出第二电力电压作为所述补偿栅极信号;
初始化栅极信号输出部,所述初始化栅极信号输出部配置成响应于所述第五节点的所述电压而输出第三电力电压作为所述初始化栅极信号;
第二自举部,所述第二自举部配置成基于所述第二时钟信号而自举所述第二节点;
第二传输部,所述第二传输部配置成响应于所述第一节点的所述电压而将所述第一时钟信号传输到所述第三节点;以及
第三传输部,所述第三传输部配置成响应于所述第一节点的所述电压而将所述第二电力电压传输到所述第五节点。
17.如权利要求16所述的显示装置,其中,在所述正常模式下,所述第一级、所述第二级和所述第三级的所述第一电力电压为栅极关断电压,并且所述第一级、所述第二级和所述第三级的所述第二电力电压以及所述第一级、所述第二级和所述第三级的所述第三电力电压为栅极导通电压,
其中,在所述多频模式下,所述第一级的所述第二电力电压和所述第一级的所述第三电力电压为所述栅极导通电压,
其中,在所述多频模式下,所述第二级的所述第二电力电压为所述栅极导通电压,
其中,在所述多频模式下,所述第二级的所述第三电力电压在数据写入时段中为所述栅极导通电压,并且在保持时段中为所述栅极关断电压,以及
其中,在所述多频模式下,所述第三级的所述第二电力电压和所述第三级的所述第三电力电压在所述数据写入时段中为所述栅极导通电压,并且在所述保持时段中为所述栅极关断电压。
18.如权利要求17所述的显示装置,其中,在所述多频模式下,所述驱动控制器配置成当在由所述第二级提供到所述显示区的所述补偿栅极信号处于脉冲导通状态的时段中所述输入信号处于脉冲关断状态时,将所述第一时钟信号和所述第二时钟信号移位到提前了补偿时间的时间。
19.一种驱动显示装置的方法,所述方法包括:
当输入图像数据包括静止图像时,将所述显示装置的驱动模式确定为多频模式;
当所述输入图像数据不包括所述静止图像时,将所述显示装置的所述驱动模式确定为正常模式;
将时钟信号提供到包括第一级、第二级和第三级的多个级;
在所述多个级中基于所述时钟信号和输入信号来生成初始化栅极信号和补偿栅极信号;以及
在所述多频模式下,当在布置在所述第一级与所述第三级之间的所述第二级中生成的所述补偿栅极信号处于脉冲导通状态的时段中所述输入信号处于脉冲关断状态时,将所述时钟信号移位到提前了补偿时间的时间。
20.如权利要求19所述的方法,其中,移位所述时钟信号在所述多频模式的保持时段中进行。
CN202210292062.9A 2021-04-30 2022-03-24 显示装置和驱动显示装置的方法 Pending CN115273718A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0056672 2021-04-30
KR1020210056672A KR20220149859A (ko) 2021-04-30 2021-04-30 표시 장치 및 이의 구동 방법

Publications (1)

Publication Number Publication Date
CN115273718A true CN115273718A (zh) 2022-11-01

Family

ID=83758723

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210292062.9A Pending CN115273718A (zh) 2021-04-30 2022-03-24 显示装置和驱动显示装置的方法

Country Status (3)

Country Link
US (1) US11869400B2 (zh)
KR (1) KR20220149859A (zh)
CN (1) CN115273718A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230081422A (ko) * 2021-11-30 2023-06-07 엘지디스플레이 주식회사 전원 공급회로 및 그를 포함하는 표시장치
KR20240003374A (ko) * 2022-06-30 2024-01-09 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9298303B2 (en) * 2009-12-31 2016-03-29 Google Technology Holdings LLC Duty cycle modulation of periodic time-synchronous receivers for noise reduction
US10685614B2 (en) * 2016-03-17 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
KR102575436B1 (ko) 2016-12-30 2023-09-06 엘지디스플레이 주식회사 표시장치, 표시패널, 구동방법 및 게이트 구동회로
CN110176202B (zh) * 2018-04-16 2021-04-06 京东方科技集团股份有限公司 信号处理电路及其驱动方法、显示面板及显示装置

Also Published As

Publication number Publication date
KR20220149859A (ko) 2022-11-09
US11869400B2 (en) 2024-01-09
US20220351659A1 (en) 2022-11-03

Similar Documents

Publication Publication Date Title
US11488542B2 (en) Organic light emitting display device
CN109389941B (zh) 有机发光显示设备
KR102328639B1 (ko) 표시 장치 및 그의 구동 방법
KR102505897B1 (ko) Oled 표시패널
US8537170B2 (en) Organic light emitting display with reduced driving frequency and method of driving the same
CN107358902B (zh) 显示面板驱动器、显示装置及驱动显示面板的方法
KR20210077087A (ko) 발광 구동부 및 이를 포함하는 표시장치
US11257431B2 (en) Pixel of an organic light emitting diode display device, and organic light emitting diode display device
CN115273718A (zh) 显示装置和驱动显示装置的方法
US11244629B2 (en) Scan driver and display device
CN112669745B (zh) 扫描驱动器和具有该扫描驱动器的显示装置
US11367379B1 (en) Display device and method of driving display device
KR102138664B1 (ko) 표시장치
US11727864B2 (en) Pixel circuit boosted by a boost capacitor
US10255845B2 (en) Gate driver and a display apparatus including the same
KR102051389B1 (ko) 액정표시장치 및 이의 구동회로
CN220474319U (zh) 显示装置
KR20200123334A (ko) 화소 구동 장치 및 이를 포함하는 표시 장치
US20240062702A1 (en) Gate driver and display device having the same
CN217588401U (zh) 像素和包括像素的显示装置
US11315485B2 (en) Shift register circuit and light emitting display device including the shift register circuit
KR20230054539A (ko) 화소 회로 및 이를 포함하는 표시 장치
CN117877417A (zh) 反相电路、扫描驱动电路和显示装置
KR20190031869A (ko) 스캔 구동부 및 이를 포함한 전계발광표시장치
CN115331624A (zh) 像素驱动电路、显示面板及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination