CN112669745B - 扫描驱动器和具有该扫描驱动器的显示装置 - Google Patents

扫描驱动器和具有该扫描驱动器的显示装置 Download PDF

Info

Publication number
CN112669745B
CN112669745B CN202011059350.7A CN202011059350A CN112669745B CN 112669745 B CN112669745 B CN 112669745B CN 202011059350 A CN202011059350 A CN 202011059350A CN 112669745 B CN112669745 B CN 112669745B
Authority
CN
China
Prior art keywords
transistor
node
scan
electrode connected
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011059350.7A
Other languages
English (en)
Other versions
CN112669745A (zh
Inventor
郑用敏
金圣勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN112669745A publication Critical patent/CN112669745A/zh
Application granted granted Critical
Publication of CN112669745B publication Critical patent/CN112669745B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/007Use of pixel shift techniques, e.g. by mechanical shift of the physical pixels or by optical shift of the perceived pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

扫描驱动器和具有该扫描驱动器的显示装置。提出一种显示装置,该显示装置包括:显示面板,该显示面板显示图像;以及扫描驱动器,该扫描驱动器具有将扫描信号提供给显示面板的扫描信号生成电路,该扫描信号生成电路包括:第一晶体管,该第一晶体管控制Q节点的充电和放电;第二晶体管,该第二晶体管控制QB节点的充电和放电;第三晶体管,该第三晶体管重置QB节点;第四晶体管,该第四晶体管响应于Q节点的电位而输出逻辑低电平的扫描信号;第五晶体管,该第五晶体管响应于QB节点的电位而输出逻辑高电平的扫描信号。

Description

扫描驱动器和具有该扫描驱动器的显示装置
技术领域
本公开总体涉及扫描驱动器和具有该扫描驱动器的显示装置。
背景技术
随着信息技术的发展,作为用户和信息之间的连接媒体的显示装置的市场正在增长。因此,诸如发光显示器(LED)、量子点显示器(QDD)、液晶显示器(LCD)的显示装置的使用正在增加。
上述显示装置包括:显示面板,该显示面板包括子像素;驱动单元,该驱动单元输出驱动信号以驱动显示面板;以及电源单元,该电源单元生成要提供给显示面板或驱动单元的电力。驱动器包括将扫描信号(或选通信号)提供给显示面板的扫描驱动器、将数据信号提供给显示面板的数据驱动器等。
在显示装置中,当将诸如扫描信号和数据信号的驱动信号提供给形成在显示面板上的子像素时,被选择的子像素直接发光或透射光,从而显示图像。
发明内容
本公开的目的是提供一种移位寄存器和具有该移位寄存器的显示装置,其即使在最低限度地使用时钟信号和恒定电压的情况下,也能够以稳定地输出扫描信号的方式简化电路配置。
为了实现上述目的,本公开提供一种显示装置,包括:显示面板,该显示面板显示图像;以及扫描驱动器,该扫描驱动器具有将将扫描信号提供给显示面板的扫描信号生成电路,其中,该扫描信号生成电路包括控制Q节点的充电和放电的第一晶体管、控制QB节点的充电和放电的第二晶体管、重置QB节点的第三晶体管、响应于Q节点的电位而输出逻辑低电平的扫描信号的第四晶体管和响应于QB节点的电位而输出逻辑高电平的扫描信号的第五晶体管。
第一晶体管至第五晶体管中的至少一个可以是p型薄膜晶体管。
扫描信号生成电路可以连接至两条时钟信号线、一条起始信号线和一条恒定电压压线。
第三晶体管可以具有二极管连接状态,在该二极管连接状态中,栅极和第一电极被共同连接。
第一晶体管可以具有连接至第二时钟信号线的栅极、连接至第一时钟信号线的第一电极以及连接至Q节点的第二电极,其中第二时钟信号通过第二时钟信号线传输,第一时钟信号通过第一时钟信号线传输,第二晶体管可以具有连接至Q节点的栅极、连接至起始信号线的第一电极以及连接至QB节点的第二电极,其中起始信号通过起始信号线传输,第三晶体管可以具有连接至第二时钟信号线的第一电极和栅极以及连接至QB节点的第二电极,第四晶体管可以具有连接至Q节点的栅极、连接至第一时钟信号线的第一电极以及连接至扫描信号生成电路的输出端子的第二电极,并且第五晶体管可以具有连接至QB节点的栅极、连接至扫描高电压线的第一电极以及连接至扫描信号生成电路的输出端子的第二电极,其中,扫描高电压通过扫描高电压线传输。
扫描信号生成电路还可以包括:第一电容器,该第一电容器具有连接至Q节点的一端和连接至扫描信号生成电路的输出端子的另一端;第二电容器,该第二电容器具有连接至QB节点的一端和连接至扫描高电压线的另一端。
第二时钟信号可以在第一时间段期间与起始信号的逻辑低电平同步地被生成为逻辑低电平,然后在第二时间段期间被生成为逻辑高电平,第一时钟信号在第一时间段期间被生成为逻辑高电平,然后在第二时间段期间被生成为逻辑低电平,并且第二时钟信号和第一时钟信号具有彼此不交叠的逻辑低电平。
根据另一方面,本公开内容提供了一种扫描驱动器,其包括电平移位器;以及移位寄存器,该移位寄存器具有基于从电平移位器输出的两相位时钟信号操作的扫描信号生成电路,其中,该移位寄存器包括:第一晶体管,该第一晶体管控制Q节点的充电和放电;第二晶体管,该第二晶体管控制QB节点的充电和放电;第三晶体管,该第三晶体管重置QB节点;第四晶体管,该第四晶体管响应于Q节点的电位而输出逻辑低电平的扫描信号;以及第五晶体管,该第五晶体管响应于QB节点的电位而输出逻辑高电平的扫描信号。
第一晶体管可以具有连接至第二时钟信号线的栅极、连接至第一时钟信号线的第一电极以及连接至Q节点的第二电极,其中,第二时钟信号通过第二时钟信号线传输,第一时钟信号通过第一时钟信号线传输,第二晶体管可以具有连接至Q节点的栅极、连接至起始信号线的第一电极以及连接至QB节点的第二电极,其中,起始信号通过起始信号线传输,第三晶体管可以具有连接至第二时钟信号线的第一电极和栅极以及连接至QB节点的第二电极,第四晶体管可以具有连接至Q节点的栅极、连接至第一时钟信号线的第一电极以及连接至扫描信号生成电路的输出端子的第二电极,并且第五晶体管可以具有连接至QB节点的栅极、连接至扫描高电压线的第一电极以及连接至扫描信号生成电路的输出端子的第二电极,其中,扫描高电压通过扫描高电压线传输。
扫描信号生成电路还可以包括:第一电容器,该第一电容器具有连接至Q节点的一端和连接至扫描信号生成电路的输出端子的另一端;第二电容器,该第二电容器具有连接至QB节点的一端和连接至扫描高电压线的另一端。
本公开具有提供一种扫描驱动器和具有该扫描驱动器的显示装置的效果,该扫描驱动器和显示装置以即使在最小限度地使用时钟信号和恒定电压时也能够稳定地输出扫描信号的方式简化电路配置。另外,根据本公开,由于在配置扫描驱动器时可以显著减少移位寄存器中包括的晶体管、信号线和电压线的数量,因此具有容易实现窄边框的显示装置的效果。
附图说明
附图被包括进来以提供对本发明的进一步理解,并且被并入且构成本说明书的一部分,附图例示了本发明的实施方式并且与说明书一起用于解释本发明的原理。在附图中:
图1是例示根据本公开的实施方式的有机电场发光显示装置的示意性框图;
图2是例示图1所示的子像素的构造的示意图;
图3是例示根据本公开的实施方式的包括补偿电路的子像素的等效电路图;
图4和图5是例示能够基于图3的子像素实现的像素的示例图;
图6是例示根据本公开的实施方式的面板内栅极类型扫描驱动器的构造的示例图;
图7是例示与面板内栅极类型扫描驱动器关联的装置的第一构造的示例图;
图8是例示与面板内栅极类型扫描驱动器关联的装置的第二构造的示例图;
图9是例示移位寄存器的构造的示意图;
图10是例示根据本公开的实施方式的用于每个级的扫描信号生成电路单元的构造的图;
图11是示出图10所示的第一级的扫描信号生成电路单元的详细电路构造的示例图;
图12是例示根据本公开的实施方式的第一扫描信号生成电路单元的操作的示例输入波形图;
图13和图14是例示第一扫描信号生成电路单元的根据图12的波形的操作的示例图;以及
图15是例示第一扫描信号生成电路单元的根据图12的波形的节点波形和输出波形的示例图。
具体实施方式
在下文中,将参考附图描述用于实践本公开的具体内容。
根据本公开的显示装置可以被实现为电视、视频播放器、个人计算机(PC)、家庭影院系统、汽车电子装置、智能电话等,但是不限于此。根据本公开的显示装置可以被实现为发光显示装置(LED)、量子点显示装置(QDD)、液晶显示装置(LCD)等。在下文中,为了便于描述,将以按直接发光的方式表示图像的发光显示装置为例。发光显示装置可以基于无机发光二极管来实现,或者可以基于有机发光二极管来实现。在下文中,为了便于描述,将描述基于有机发光二极管实现的显示装置作为示例。
另外,下面将描述显示面板或扫描驱动器中包括的薄膜晶体管作为以n型薄膜晶体管或p型薄膜晶体管实现的示例。然而,显示面板或扫描驱动器也可以以n型薄膜晶体管和p型薄膜晶体管同时存在的形式来实现。
薄膜晶体管是包括栅极、源极和漏极的三电极元件。源极是向晶体管提供载流子的电极。在薄膜晶体管中,载流子开始从源极流出。漏极是载流子移出薄膜晶体管的电极。也就是说,载流子在薄膜晶体管中从源极流到漏极。
在n型薄膜晶体管的情况下,由于载流子是电子,因此源电压低于漏电压,使得电子可以从源极流向漏极。在n型薄膜晶体管中,由于电子从源极流向漏极,因此电流从漏极流向源极。相反,在p型薄膜晶体管的情况下,由于载流子是空穴,因此源电压高于漏电压,使得空穴可以从源极流到漏极。在p型薄膜晶体管中,由于空穴从源极流到漏极,因此电流从源极流到漏极。然而,薄膜晶体管的源极和漏极可以根据所施加的电压而彼此改变。反映这一点,在下面的描述中,源极和漏极中的任一个被称为第一电极,并且源极和漏极中的另一个被称为第二电极。
图1是例示根据本公开的实施方式的有机电场发光显示装置的示意性框图,图2是例示图1所示的子像素的示意图。
如图1和图2所示,根据本公开的实施方式的有机发光显示装置包括图像提供单元110、定时控制单元120、扫描驱动器130、数据驱动器140和显示面板150,以及电源单元180。
图像提供单元110(或主机系统)除了输出从外部提供的图像数据信号或内部存储器中存储的图像数据信号之外,还输出各种驱动信号。图像提供单元110可以将数据信号和各种驱动信号提供给定时控制单元120。
定时控制单元120包括用于控制扫描驱动器130的操作定时的选通定时控制信号GDC、用于控制数据驱动器140的操作定时的数据定时控制信号DDC以及各种同步信号(垂直同步信号Vsync和水平同步信号Hsync)。
定时控制单元120将从图像提供单元110提供的数据信号DATA与数据定时控制信号DDC一起提供给数据驱动器140。定时控制单元120可以以集成电路(IC)的形式形成以安装在印刷电路板上,但是不限于此。
扫描驱动器130响应于从定时控制单元120提供的选通定时控制信号GDC而输出扫描信号(或扫描电压)。扫描驱动器130通过扫描线GL1至GLm将扫描信号提供给显示面板150中包括的子像素。扫描驱动器130可以以IC的形式形成,或者可以以面板内栅极的方式直接形成在显示面板150上,但是不限于此。
数据驱动器140响应于从定时控制单元120提供的数据定时控制信号DDC等对数据信号DATA进行采样和锁存,并且基于要输出的伽马参考电压将数字类型的数据信号转换为模拟类型的数据电压。
数据驱动器140通过数据线DL1至DLn向包括在显示面板150中的子像素提供数据电压。数据驱动器140以IC的形式形成,以安装在显示面板150或印刷电路板上,但不限于此。
电源单元180基于从外部提供的外部输入电压来生成并输出高电位的第一面板电力EVDD和低电位的第二面板电力EVSS。除了第一面板电力EVDD和第二面板电力EVSS以外,电源单元180还可以生成并输出驱动扫描驱动器130所需的电压(例如,扫描高电压、扫描低电压)、驱动数据驱动器140所需的电压(漏电压、半漏电压)等。
显示面板150显示与驱动信号对应的图像,所述驱动信号包括从驱动器(包括扫描驱动器130和数据驱动器140)输出的扫描信号和数据电压、以及从电源单元180输出的第一面板电力EVDD和第二面板电力EVSS。显示面板150的子像素直接发光。
显示面板150可以基于具有刚性或延展性的基板(例如,玻璃、硅和聚酰亚胺)来制造。另外,发光的子像素可以由包括红色、绿色和蓝色的像素或包括红色、绿色、蓝色和白色的像素组成。
例如,一个子像素SP包括开关晶体管SW和包括驱动晶体管、存储电容器、有机发光二极管等的像素电路PC。由于在有机电场发光显示装置中使用的子像素(SP)直接发光,因此电路构造复杂。另外,可以改变补偿电路等,该补偿电路等用于补偿发光的有机发光二极管以及向有机发光二极管供应驱动电流的驱动晶体管中的劣化。因此,应注意,以块形式示出了包括在子像素SP中的像素电路PC。
此外,在上文中,已经将定时控制单元120、扫描驱动器130和数据驱动器140描述为如同它们是独立的的组件。然而,根据发光显示装置的实现方法,定时控制单元120、扫描驱动器130和数据驱动器140中的一个或多个可以集成在一个IC中。
图3是例示根据本公开的实施方式的包括补偿电路的子像素的等效电路图,并且图4和图5是例示能够基于图3的子像素实现的像素的示例图。
如图3所示,根据本公开的实施方式的包括补偿电路的子像素包括开关晶体管SW、感测晶体管ST、驱动晶体管DT、电容器CST、有机发光二极管OLED等。
开关晶体管SW具有连接至第一扫描线A GL1a的栅极、连接至第一数据线DL1的第一电极以及连接至驱动晶体管DT的栅极的第二电极。驱动晶体管DT具有连接至电容器CST的栅极、连接至第一电力线EVDD的第一电极以及连接至有机发光二极管OLED的阳极(anodeelectrode)的第二电极。
电容器CST具有连接至驱动晶体管DT的栅极的第一电极和连接至有机发光二极管OLED的阳极的第二电极。有机发光二极管OLED具有连接至驱动晶体管DT的第二电极的阳极和连接至第二电力线EVSS的阴极(cathode electrode)。感测晶体管ST具有连接至第一扫描线B GL1b的栅极、连接至感测线VREF1的第一电极、和连接至第二电极的感测节点(连接驱动晶体管的第二电极和有机发光二极管的阳极的节点)。
感测晶体管ST是另外提供的补偿电路,以补偿驱动晶体管DT和有机发光二极管OLED的劣化或阈值电压。感测晶体管ST通过在驱动晶体管DT和有机发光二极管OLED之间限定的感测节点获取感测值。通过感测节点获得的感测值通过感测线VREF1传输到设置在子像素外部的外部补偿电路。
连接至开关晶体管SW的栅极的第一扫描线A GL1a和连接至感测晶体管ST的栅极的第一扫描线B GL1b可以如图所示彼此具有分开的结构或者具有彼此共同连接的结构。栅极共同连接构造可以减少扫描线的数量,从而防止由于添加补偿电路而导致的开口率降低。
如图4和图5所示,可以将根据本公开实施方式的包括补偿电路的第一子像素SP1至第四子像素SP4定义为构成一个像素。这里,第一子像素SP1至第四子像素SP4可以分别以发射红色光、绿色光、蓝色光和白色光的顺序布置,但不限于此。
如在图4的第一示例中,包括补偿电路的第一子像素SP1至第四子像素SP4具有子像素共享一条感测线VREF1的结构,并且分别连接至第一数据线DL1至第四数据线DL4。
如在图5的第二示例中,包括补偿电路的第一子像素SP1至第四子像素SP4具有子像素被连接以共享一条感测线VREF1的结构,并且以两个子像素共享一条数据线的方式连接至两条数据线。例如,第一子像素SP1和第二子像素SP2可以共享第一数据线DL1,而第三子像素SP3和第四子像素SP4可以共享第二数据线DL2。
然而,图4和图5仅示出了两个示例,并且本公开还适用于具有以上未示出和描述的其它结构的子像素的显示面板。另外,本公开还可适用于在子像素中具有补偿电路的结构或在子像素中没有补偿电路的结构。
图6是例示根据本公开的实施方式的面板内栅极类型扫描驱动器的构造的示例图,图7是例示与面板内栅极类型扫描驱动器关联的装置的第一构造的示例图,图8是例示与面板内栅极类型扫描驱动器关联的装置的第二构造的示例图,以及图9是例示移位寄存器的构造的示意图。
如图6所示,面板内栅极类型扫描驱动器130a和130b设置在显示面板150的非显示区域NA中。扫描驱动器130a和130b可以设置在如图6的(a)所示的显示面板150的左非显示区域和右非显示区域NA中。另外,如图6的(b)所示,扫描驱动器130a和130b可以布置在显示面板150的上非显示区域和下非显示区域NA中。
尽管示出并描述了将扫描驱动器130a和130b成对布置在位于显示区域AA的左右或上下的非显示区域NA中的示例,但是扫描驱动器130a和130b也可以仅布置在左侧、右侧、上侧或下侧之一中,但不限于此。
如图7所示,面板内栅极类型扫描驱动器130可以包括移位寄存器131和电平移位器135。电平移位器135基于从定时控制单元120输出的信号来生成并输出多个时钟信号Gclk和Eclk以及起始信号Gvst和Evst。可以以具有不同相位(例如:二相位、四相位、八相位等)的K相位(K是等于或大于2的整数)的形式生成和输出时钟信号Gclk和Eclk。
移位寄存器131可以基于从电平移位器135输出的信号Gclk、Eclk、Gvst和Evst操作并输出扫描信号Scan[1]至Scan[m]以及能够使形成在显示面板上的晶体管导通或截止的发光信号Em[1]至Em[m]。移位寄存器131以薄膜形式在显示面板上以面板内栅极方式形成。因此,形成在显示面板上的扫描驱动器130中的部分可以是移位寄存器131(即,图6中的附图标记130a和130b对应于附图标记131)。
与移位寄存器131不同,电平移位器135以IC的形式形成。电平移位器135可如图7所示以单独IC的形式配置,也可以如图8所示被包括在电源单元180内部或其他设备内部。
如图9所示,移位寄存器131可以由多个级STG1至STGm组成。多个级STG1至STGm可以具有以依赖方式连接的结构,并且可以接收作为输入信号(例如,起始信号)的至少一个前端输出信号或后端输出信号。
移位寄存器131的级STG1至级STGm分别包括扫描信号生成电路SR[1]至SR[m]和发光信号生成电路EM[1]至EM[m]。例如,第一级STG1生成输出第一扫描信号Scan[1]的第一扫描信号生成电路单元SR[1]和输出发光信号Em[1]的发光信号生成电路EM[1]。
扫描信号生成电路SR[1]至SR[m]通过显示面板的扫描线输出扫描信号Scan[1]至Scan[m]。发光信号生成电路EM[1]至EM[m]通过显示面板的发光信号线输出发光信号Em[1]至Em[m]。
扫描信号Scan[1]至Scan[m]可以用作驱动包括在子像素中的第A晶体管(例如,开关晶体管等)的信号。另外,发光信号Em[1]至Em[m]可以用作驱动包括在子像素中的第B晶体管(例如,发光控制晶体管等)的信号。例如,当使用发光信号Em[1]至Em[m]控制子像素的发光控制晶体管时,有机发光二极管的发光时间改变。然而,为了理解移位寄存器131仅描述图9的示例,并且本公开不限于此,并且可以以输出更多种和更多信号的形式来实现。
图10是例示根据本公开的实施方式的用于每个级的扫描信号生成电路单元的构造的图,图11是示出图10所示的第一级的扫描信号生成电路部分的详细电路构造的示例图。
如图10所示,扫描信号生成电路SR[1]至SR[m]连接至第一时钟信号线GCLK1、第二时钟信号线GCLK2以及扫描高电压线VGH(或恒定电压线),其中,通过第一时钟信号线GCLK1传输第一时钟信号,通过第二时钟信号线GCLK2传输第二时钟信号,以及通过扫描高电压线VGH(或恒定电压线)传输扫描高电压。扫描信号生成电路SR[1]至SR[m]具有以依赖方式连接的结构,并且接收作为输入信号(例如,起始信号)的前端输出信号。
例如,第一扫描信号生成电路SR[1]连接至起始信号线GVST、第一时钟信号线GCLK1、第二时钟信号线GCLK2以及扫描高电压线VGH,其中,通过起始信号线GVST传输起始信号,通过第一时钟信号线GCLK1传输第一时钟信号,通过第二时钟信号线GCLK2传输第二时钟信号,以及通过扫描高电压线VGH传输扫描高电压。
此外,第二扫描信号生成电路SR[2]连接至第一扫描信号生成电路SR[1]的输出端子(向其输出Scan[1]的端子)、第一时钟信号线GCLK1、第二时钟信号线GCLK2以及扫描高电压线VGH,其中,通过第一时钟信号线GCLK1传输第一时钟信号,通过第二时钟信号线GCLK2传输第二时钟信号,以及通过扫描高电压线VGH传输扫描高电压。
结果,第一扫描信号生成电路SR[1]基于起始信号开始操作,但是第二扫描信号生成电路SR[2]基于从第一扫描信号生成电路SR[1]输出的第一扫描信号Scan[1]而不是起始信号开始操作。这种连接结构对应于第二扫描信号生成电路SR[2]至第M扫描信号生成电路SR[m]。
此外,扫描信号生成电路SR[1]至SR[m]基于二相位时钟信号进行操作,因此,在连接有第一时钟信号线GCLK1和第二时钟信号线GCLK2的目标(晶体管)的情况下,每级交替进行,以下将参照图11详细描述。
在下文中,扫描信号生成电路SR[1]至SR[m]中包括的电路的配置和连接关系描述如下。然而,为了易于理解,将基于第一扫描信号生成电路SR[1]进行描述。
如图11所示,第一扫描信号生成电路SR[1]包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第一电容器CB和第二电容器CQB。第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5被示例为p型薄膜晶体管,但不限于此。
第一晶体管T1具有连接至第二时钟信号线GCLK2的栅极、连接至起始信号线GVST的第一电极以及连接至Q节点QN的第二电极,其中,通过第二时钟信号线GCLK2传输第二时钟信号,通过起始信号线GVST传输起始信号。当通过第二时钟信号线GCLK2施加逻辑低电平的第二时钟信号时,第一晶体管T1导通。第一晶体管T1可以被定义为控制Q节点QN的充电和放电的晶体管。
第二晶体管T2具有连接至Q节点QN的栅极、连接至起始信号线GVST的第一电极以及连接至QB节点QBN的第二电极,其中通过起始信号线GVST传输起始信号。当Q节点QN的电位为逻辑低电平时,第二晶体管T2导通。第二晶体管T2可以被定义为控制QB节点QBN的充电和放电的晶体管。
第三晶体管T3具有连接至第二时钟信号线GCLK2的第一电极和栅极以及连接至QB节点QBN的第二电极,其中通过第二时钟信号线GCLK2传输第二时钟信号线。第三晶体管T3具有栅极和第一电极共同连接的二极管连接状态。当通过第二时钟信号线GCLK2施加逻辑低电平的第二时钟信号时,第三晶体管T3导通。第三晶体管T3可以被定义为控制QB节点QBN的复位的晶体管。
第四晶体管T4具有连接至Q节点QN的栅极、连接至第一时钟信号线GCLK1的第一电极以及连接至第一扫描信号生成电路SR[1]的输出端子SRO的第二电极。当Q节点QN的电位为逻辑低电平时,第四晶体管T4导通。第四晶体管T4可以被定义为驱动通过第一扫描信号生成电路SR[1]的输出端子SRO输出的电压(信号)的输出缓冲器。
第五晶体管T5具有连接至QB节点QBN的栅极、连接至扫描高电压线VGH的第一电极以及连接至第一扫描信号生成电路SR[1]的输出端子SRO的第二电极,其中通过扫描高电压线VGH传输扫描高电压。当QB节点QBN的电位为逻辑低电平时,第五晶体管T5导通。第五晶体管T5可以被定义为驱动通过第一扫描信号生成电路SR[1]的输出端子SRO输出的电压(信号)的输出缓冲器。
第一电容器CB具有连接至Q节点QN的一端和连接至第一扫描信号生成电路SR[1]的输出端子SRO的另一端。设置第一电容器CB以维持Q节点QN的电位并且通过Q节点升压(Q-node boost)来稳定地驱动第一扫描信号生成电路SR[1]的输出端子SRO。也就是说,第一电容器CB用于使第一扫描信号生成电路SR[1]的输出稳定。
第二电容器CQB具有连接至QB节点QBN的一端和连接至扫描高电压线VGH的另一端,其中通过扫描高电压线VGH传输扫描高电压。设置第二电容器CQB以维持QB节点QBN的电位。
此外,如上简要地提及地,扫描信号生成电路基于两相位时钟信号进行操作,并且因此,在连接有第一时钟信号线GCLK1和第二时钟信号线GCLK1的目标(晶体管)的情况下,每一级交替进行。
因此,设置第一扫描信号生成电路SR[1],使得第二时钟信号线GCLK2连接至第一晶体管T1的栅极,并且第一时钟信号线GCLK1连接至第四晶体管T4的第一电极。此外,提供设置在第一扫描信号生成电路SR[1]的下一级上的第二扫描信号生成电路,使得第一时钟信号线GCLK1连接至第一晶体管T1的栅极并且第二时钟信号线GCLK2连接至第四晶体管T4的第一电极。
在下文中,将描述包括在扫描信号生成电路SR[1]至SR[m]中的电路的操作。然而,为了易于理解,将基于第一扫描信号生成电路SR[1]进行描述。
图12是例示根据本公开的实施方式的第一扫描信号生成电路单元的操作的示例输入波形图,图13和图14是例示第一扫描信号生成电路单元的根据图12的波形的操作的示例图,图15是例示第一扫描信号生成电路单元的根据图12的波形的节点波形和输出波形的示例图。
如图12所示,以在特定时间生成逻辑低电平然后保持逻辑高电平的形式创建起始信号Gvst。以重复地在第一时间段期间与起始信号的逻辑低电平同步地生成逻辑低电平、在第二时间段期间生成逻辑高电平、然后在第三时间段期间生成逻辑低电平的形式创建第二时钟信号Gclk2。
第一时钟信号Gclk1具有比第二时钟信号Gclk2延迟的时间,并且以重复地在第一时间段期间生成逻辑高电平、在第二时间段期间生成逻辑低电平、然后在第三时间段期间生成逻辑高电平的形式创建第一时钟信号Gclk1。在第二时钟信号Gclk2和第一时钟信号Gclk1的情况下,保持逻辑低电平的时间不交叠(无交叠),但是保持逻辑高电平的时间部分交叠。
如图12、图13和图15所示,在第一时间段期间,第二时钟信号Gclk2与起始信号Gvst的逻辑低电平同步地被施加为逻辑低电平,而第一时钟信号Gclk1被施加为逻辑高电平。
在第一时间段期间,第一晶体管T1通过施加到栅极的逻辑低电平的第二时钟信号Gclk2导通。第二晶体管T2响应于Q节点QN的电位(Q节点)而导通。第三晶体管T3通过施加到栅极的逻辑低电平的第二时钟信号Gclk2导通。第四晶体管T4响应于Q节点QN的电位(Q节点)而导通。第五晶体管T5响应于QB节点QBN的电位(QB节点)而导通。也就是说,第一扫描信号生成电路SR[1]的第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5在第一时间段期间导通。
根据上述操作,响应于通过导通的第一晶体管T1施加的逻辑低电平的起始信号Gvst,Q节点QN以逻辑低电平电压被充电。另外,响应于通过导通的第二晶体管T2施加的逻辑低电平的起始信号Gvst,QB节点QBN以逻辑低电平电压被充电。在Q节点QN以逻辑低电平电压被充电的状态下,QB节点QBN也暂时以逻辑低电平电压被充电。
当第四晶体管T4和第五晶体管T5同时导通时,通过第四晶体管T4施加逻辑高电平的第一时钟信号Gclk1,并且通过第五晶体管T5传输扫描高电压。
结果,在第一时间段期间,第一扫描信号生成电路SR[1]通过其输出端子SRO输出逻辑高电平扫描信号。对于与通过第一扫描信号生成电路SR[1]的输出端子SRO输出的逻辑高电平的扫描信号有关的输出波形,是指在图15中在“Sro1”下降至逻辑低电平之前保持逻辑高电平的部分。
如图12、图14和图15所示,在第二时间段期间,第二时钟信号Gclk2具有从逻辑低电平到逻辑高电平的脉冲转变,并且第一时钟信号Gclk1具有从逻辑高电平到逻辑低电平的脉冲转变。
在第二时间段期间,第一晶体管T1通过施加到栅极的逻辑高电平的第二时钟信号Gclk2截止。第二晶体管T2响应于Q节点QN的电位(Q节点)而导通。第三晶体管T3通过施加到栅极的逻辑高电平的第二时钟信号Gclk2截止。第四晶体管T4响应于Q节点QN的电位(Q节点)而导通。第五晶体管T5响应于QB节点QBN的电位(QB节点)而截止。也就是说,第一扫描信号生成电路SR[1]的第二晶体管T2和第四晶体管T4在第二时间段期间处于导通状态,而第一晶体管T1、第三晶体管T3和第五晶体管T5处于截止状态。
根据上述操作,由于第一电容器CB的自举效应,与第一时间段相比,在第二时间段中Q节点QN以较低的电压被充电。第四晶体管T4导通,并且通过第四晶体管T4施加逻辑低电平的第一时钟信号Gclk1。
结果,在第二时间段期间,第一扫描信号生成电路SR[1]通过其输出端子SRO输出逻辑低电平的扫描信号。对于与通过第一扫描信号生成电路SR[1]的输出端子SRO输出的逻辑低电平的扫描信号有关的输出波形,是指在图15中在“Sro1”下降至逻辑低电平的部分。
通过前述的操作流程,从第一扫描信号生成电路SR[1]输出逻辑低电平的第一扫描信号,例如“Sro1”,并且在预定的时间延迟之后,从第二扫描信号生成电路输出逻辑低电平的第二扫描信号,例如“Sro2”。然后,从第三扫描信号生成电路输出逻辑低电平的第三扫描信号,例如“Sro3”,并且在预定的时间延迟之后,从第四扫描信号生成电路输出逻辑低电平的第四扫描信号,例如“Sro4”。
上面描述的本公开可以设置5T2C结构的移位寄存器,其包括基于一个恒定电压(VGH)和两个时钟信号操作的两个节点控制晶体管(开关TR)、一个复位晶体管(二极管作用TR)、两个电容器和两个缓冲晶体管。
如上所述,本公开具有提供一种扫描驱动器和具有该扫描驱动器的显示装置的效果,该扫描驱动器和显示装置能够以即使最低限度地使用时钟信号和恒定电压时也稳定地输出扫描信号的方式简化电路配置。另外,根据本公开,由于在配置扫描驱动器时可以显著减少移位寄存器中包括的晶体管、信号线和电压线的数量,因此具有容易实现窄边框的显示装置的效果。
尽管以上已经参照附图描述了本公开的实施方式,但是应当理解,本公开所属领域的技术人员在改变本公开的技术精神或必要特征的情况下,上述本公开的技术配置可以为其他特定形式。因此,上述实施方式在所有方面都应理解为是示例性的而非限制性的。另外,本公开的范围由权利要求而不是详细说明来指示。另外,从权利要求及其等效概念的含义和范围得出的所有修改或变型应被解释为包括在本公开的范围内。
相关申请的交叉引用
本申请要求2019年10月16日提交的韩国专利申请No.10-2019-0128595的优先权,其全部内容通过引用合并于此以用于所有目的,如同在本文完整阐述。

Claims (8)

1.一种显示装置,该显示装置包括:
显示面板,所述显示面板显示图像;以及
扫描驱动器,所述扫描驱动器具有将扫描信号提供给所述显示面板的扫描信号生成电路,
其中,所述扫描信号生成电路包括:
第一晶体管,所述第一晶体管控制Q节点的充电和放电,
第二晶体管,所述第二晶体管控制QB节点的充电和放电,
第三晶体管,所述第三晶体管重置所述QB节点,
第四晶体管,所述第四晶体管响应于所述Q节点的电位而输出逻辑低电平的扫描信号;以及
第五晶体管,所述第五晶体管响应于所述QB节点的电位而输出逻辑高电平的扫描信号,
其中,所述第一晶体管具有连接至第二时钟信号线的栅极、连接至起始信号线的第一电极以及连接至所述Q节点的第二电极,其中,第二时钟信号通过所述第二时钟信号线传输,起始信号通过所述起始信号线传输,
所述第二晶体管具有连接至所述Q节点的栅极、连接至所述起始信号线的第一电极以及连接至所述QB节点的第二电极,
所述第三晶体管具有连接至所述第二时钟信号线的第一电极和栅极以及连接至所述QB节点的第二电极,
所述第四晶体管具有连接至所述Q节点的栅极、连接至第一时钟信号线的第一电极以及连接至所述扫描信号生成电路的输出端子的第二电极,其中,第一时钟信号通过所述第一时钟信号线传输,并且
所述第五晶体管具有连接至所述QB节点的栅极、连接至扫描高电压线的第一电极以及连接至所述扫描信号生成电路的输出端子的第二电极,其中,扫描高电压通过所述扫描高电压线传输。
2.根据权利要求1所述的显示装置,其中,所述第一晶体管至所述第五晶体管中的至少一个是p型薄膜晶体管。
3.根据权利要求1所述的显示装置,其中,所述扫描信号生成电路连接至两条时钟信号线、一条起始信号线和一条恒定电压线。
4.根据权利要求1所述的显示装置,其中,所述第三晶体管具有二极管连接状态,在所述二极管连接状态中,栅极和第一电极被共同连接。
5.根据权利要求1所述的显示装置,其中,所述扫描信号生成电路还包括:
第一电容器,所述第一电容器具有连接至所述Q节点的一端和连接至所述扫描信号生成电路的输出端子的另一端;以及
第二电容器,所述第二电容器具有连接至所述QB节点的一端和连接至所述扫描高电压线的另一端。
6.根据权利要求1所述的显示装置,其中,所述第二时钟信号在第一时间段期间与所述起始信号的逻辑低电平同步地被生成为逻辑低电平,然后在第二时间段期间被生成为逻辑高电平,
所述第一时钟信号在所述第一时间段期间被生成为逻辑高电平,然后在所述第二时间段期间被生成为逻辑低电平,并且
所述第二时钟信号和所述第一时钟信号具有彼此不交叠的逻辑低电平。
7.一种扫描驱动器,该扫描驱动器包括:
电平移位器;以及
移位寄存器,所述移位寄存器具有基于从所述电平移位器输出的两相位时钟信号操作的扫描信号生成电路,
其中,所述移位寄存器包括:
第一晶体管,所述第一晶体管控制Q节点的充电和放电,
第二晶体管,所述第二晶体管控制QB节点的充电和放电,
第三晶体管,所述第三晶体管重置所述QB节点,
第四晶体管,所述第四晶体管响应于所述Q节点的电位而输出逻辑低电平的扫描信号,以及
第五晶体管,所述第五晶体管响应于所述QB节点的电位而输出逻辑高电平的扫描信号,
其中,所述第一晶体管具有连接至第二时钟信号线的栅极、连接至起始信号线的第一电极以及连接至所述Q节点的第二电极,其中,第二时钟信号通过所述第二时钟信号线传输,起始信号通过所述起始信号线传输,
所述第二晶体管具有连接至所述Q节点的栅极、连接至所述起始信号线的第一电极以及连接至所述QB节点的第二电极,
所述第三晶体管具有连接至所述第二时钟信号线的第一电极和栅极以及连接至所述QB节点的第二电极,
所述第四晶体管具有连接至所述Q节点的栅极、连接至第一时钟信号线的第一电极以及连接至所述扫描信号生成电路的输出端子的第二电极,其中,第一时钟信号通过所述第一时钟信号线传输,并且
所述第五晶体管具有连接至所述QB节点的栅极、连接至扫描高电压线的第一电极以及连接至所述扫描信号生成电路的输出端子的第二电极,其中,扫描高电压通过所述扫描高电压线传输。
8.根据权利要求7所述的扫描驱动器,其中,所述扫描信号生成电路还包括:
第一电容器,所述第一电容器具有连接至所述Q节点的一端和连接至所述扫描信号生成电路的所述输出端子的另一端;以及
第二电容器,所述第二电容器具有连接至所述QB节点的一端和连接至所述扫描高电压线的另一端。
CN202011059350.7A 2019-10-16 2020-09-30 扫描驱动器和具有该扫描驱动器的显示装置 Active CN112669745B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0128595 2019-10-16
KR1020190128595A KR20210045171A (ko) 2019-10-16 2019-10-16 스캔 구동부 및 이를 포함하는 표시장치

Publications (2)

Publication Number Publication Date
CN112669745A CN112669745A (zh) 2021-04-16
CN112669745B true CN112669745B (zh) 2024-03-08

Family

ID=75402772

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011059350.7A Active CN112669745B (zh) 2019-10-16 2020-09-30 扫描驱动器和具有该扫描驱动器的显示装置

Country Status (3)

Country Link
US (1) US11205389B2 (zh)
KR (1) KR20210045171A (zh)
CN (1) CN112669745B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220014407A (ko) * 2020-07-24 2022-02-07 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치
CN114664245B (zh) * 2022-05-25 2022-11-15 惠科股份有限公司 驱动基板及其显示面板
CN115312001B (zh) * 2022-10-12 2022-12-09 惠科股份有限公司 像素驱动电路及其驱动方法和显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102117659A (zh) * 2009-12-30 2011-07-06 乐金显示有限公司 移位寄存器和使用移位寄存器的显示设备
CN102651208A (zh) * 2012-03-14 2012-08-29 京东方科技集团股份有限公司 一种栅极驱动电路及显示器
CN104299594A (zh) * 2014-11-07 2015-01-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN106847221A (zh) * 2017-03-20 2017-06-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及驱动方法
CN106875895A (zh) * 2015-10-23 2017-06-20 乐金显示有限公司 扫描驱动器、显示装置以及驱动显示装置的方法
CN106991945A (zh) * 2015-10-23 2017-07-28 乐金显示有限公司 扫描驱动器、显示装置以及驱动显示装置的方法
CN108346405A (zh) * 2018-03-30 2018-07-31 厦门天马微电子有限公司 移位寄存器单元、栅极驱动电路、显示面板及显示装置
CN109308864A (zh) * 2017-07-28 2019-02-05 乐金显示有限公司 栅极驱动电路及包括其的显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103500551B (zh) * 2013-10-23 2015-12-30 合肥京东方光电科技有限公司 移位寄存器单元、goa电路、阵列基板以及显示装置
KR102439225B1 (ko) * 2015-08-31 2022-09-01 엘지디스플레이 주식회사 유기 발광 표시장치와 그 구동 장치 및 방법
US11151931B2 (en) * 2019-09-10 2021-10-19 Samsung Display Co., Ltd. Scan driver

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102117659A (zh) * 2009-12-30 2011-07-06 乐金显示有限公司 移位寄存器和使用移位寄存器的显示设备
CN102651208A (zh) * 2012-03-14 2012-08-29 京东方科技集团股份有限公司 一种栅极驱动电路及显示器
CN104299594A (zh) * 2014-11-07 2015-01-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN106875895A (zh) * 2015-10-23 2017-06-20 乐金显示有限公司 扫描驱动器、显示装置以及驱动显示装置的方法
CN106991945A (zh) * 2015-10-23 2017-07-28 乐金显示有限公司 扫描驱动器、显示装置以及驱动显示装置的方法
CN106847221A (zh) * 2017-03-20 2017-06-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及驱动方法
CN109308864A (zh) * 2017-07-28 2019-02-05 乐金显示有限公司 栅极驱动电路及包括其的显示装置
CN108346405A (zh) * 2018-03-30 2018-07-31 厦门天马微电子有限公司 移位寄存器单元、栅极驱动电路、显示面板及显示装置

Also Published As

Publication number Publication date
US11205389B2 (en) 2021-12-21
US20210118374A1 (en) 2021-04-22
CN112669745A (zh) 2021-04-16
KR20210045171A (ko) 2021-04-26

Similar Documents

Publication Publication Date Title
CN109308864B (zh) 栅极驱动电路及包括其的显示装置
CN106991945B (zh) 扫描驱动器、显示装置以及驱动显示装置的方法
JP7482936B2 (ja) ゲート駆動部およびこれを用いた電界発光表示装置
CN112449714B (zh) 显示面板、显示装置及驱动方法
CN112992057B (zh) 显示装置
CN112669745B (zh) 扫描驱动器和具有该扫描驱动器的显示装置
CN112513963A (zh) 显示面板及显示装置
EP3316243B1 (en) Organic light emitting display device and device for driving the same
CN112449715B (zh) 显示面板、显示装置及驱动方法
KR20190032959A (ko) 시프트레지스터 및 이를 포함하는 유기발광 표시장치
US11798497B2 (en) Gate driving circuit and display device using the same
JP2023099294A (ja) 発光表示装置及びその駆動方法
KR100604067B1 (ko) 버퍼 및 이를 이용한 데이터 집적회로와 발광 표시장치
KR20210142872A (ko) 스캔 구동부 및 이를 포함하는 표시장치
KR20210049618A (ko) 스캔 구동부 및 이를 포함하는 표시장치
US11315485B2 (en) Shift register circuit and light emitting display device including the shift register circuit
US11935486B2 (en) Scan signal generation circuit and display device including the same
KR102593325B1 (ko) 발광신호 발생회로부 및 이를 포함하는 발광표시장치
US11972728B2 (en) Light emitting display device and driving method thereof
KR102658432B1 (ko) 발광 제어 신호 발생부 및 이를 포함하는 발광 표시 장치
KR20240083577A (ko) 스캔신호 발생회로 및 이를 포함하는 표시장치
KR100595100B1 (ko) 데이터 집적회로 및 이를 이용한 발광 표시장치
KR20210061086A (ko) 발광 제어 신호 발생부 및 이를 포함하는 발광 표시 장치
KR20220036185A (ko) 발광표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant